CN110471875B - 可判别连接装置类型的电子装置 - Google Patents
可判别连接装置类型的电子装置 Download PDFInfo
- Publication number
- CN110471875B CN110471875B CN201810446222.4A CN201810446222A CN110471875B CN 110471875 B CN110471875 B CN 110471875B CN 201810446222 A CN201810446222 A CN 201810446222A CN 110471875 B CN110471875 B CN 110471875B
- Authority
- CN
- China
- Prior art keywords
- connection port
- voltage level
- pci
- switching unit
- interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明提供一种可判别连接装置类型的电子装置,具有连接埠、处理单元、切换单元以及控制单元。切换单元随着连接埠上接脚43(Pin43)与接脚51(Pin51)的电压位准相应地改变检测节点的电压位准。控制单元根据检测节点的电压位准选择性地将连接埠通信连接至处理单元的PCI‑E界面接口或SATA界面接口。当检测节点的电压位准为高电压位准时,控制单元则将连接埠电性连接至处理单元的PCI‑E界面接口。当检测节点的电压位准为低电压位准时,控制单元则将连接埠电性连接至处理单元的SATA界面接口。
Description
【技术领域】
本发明是有关于一种可判别连接装置类型的电子装置,特别是指一种可判别mPCIE(mini PCI Express)连接埠所连接的外部装置类型的电子装置。
【背景技术】
在一般的电子装置中,例如,个人计算机、笔记型计算机、平板计算机、POS机(Point of Sales;销售点终端)等,通常设置有一些连接埠用来与外部装置连接,藉此扩充相关的功能或资料储存容量。一般来说,要能够正常地与相连接的外部装置传送资料,电子装置必需要判别外部装置的类型,才能够以正确的信号或通信协定来进行资料传输。
目前在电子装置上的mPCIE连接埠虽可与无线网络装置或储存装置连接,但无线网络装置如3G网络卡、无线网络卡等是透过PCIE信号进行资料传输,而储存装置如固态硬盘、储存单元扩充卡等是透过SATA信号进行资料传输,二者信息格式并不相同。电子装置内部的控制单元或处理单元一但误判外部装置的类型,则无法与外部装置通讯。另一方面,随着外部装置运作模式的不同,mPCIE连接埠上的信号也可能随着变化,容易造成电子装置的误判。因此,如何能够准确地判别电子装置所连接的外部装置类型为本领域中的重要课题。
【发明内容】
本发明要解决的技术问题是在于提供一种可判别mPCIE(mini PCI Express)连接埠所连接的外部装置类型的电子装置。
为解决该技术问题,一种可判别连接装置类型的电子装置,包括:一连接埠,符合mini PCI Express规格并具有52个接脚,用以连接一外部装置;一处理单元,具有一PCI-E界面接口与一SATA界面接口,用以与该外部装置进行资料传输;一切换单元,具有一控制端耦接于高电压节点以及该些接脚之中的接脚43(Pin43),一第一端耦接于高电压节点以及一检测节点,以及一第二端耦接于该些接脚之中的接脚51(Pin51);以及一控制单元,根据该检测节点的该电压位准选择性地将该连接埠连接至该处理单元的该PCI-E界面接口或该SATA界面接口,其中,当该检测节点的电压位准为高电压位准时,该控制单元则将该连接埠电性连接至该处理单元的该PCI-E界面接口;其中,当该检测节点的电压位准为低电压位准时,该控制单元则将该连接埠电性连接至该处理单元的该SATA界面接口。
优选地,该外部装置为PCI-E界面装置,该外部装置的一外部连接埠具有连接至接地节点的一外部接脚,且该外部接脚对应连接至该连接埠的该接脚43(Pin43)。当该外部连接埠耦接至该连接埠时,该切换单元的该控制端接地,该切换单元的该第一端与该第二端不导通,该检测节点的电压位准为高电压位准,该控制单元则对应地将该连接埠电性连接至该处理单元的该PCI-E界面接口。
优选地,该外部装置为m-SATA界面装置,该外部装置的一外部连接埠具有连接至接地节点的一外部接脚,且该外部接脚对应连接至该连接埠的该接脚51(Pin51)。当该外部连接埠耦接至该连接埠时,该第二端为低电压位准,该切换单元的该控制端为高电压位准,该切换单元的该第一端与该第二端导通,该检测节点的电压位准为低电压位准,该控制单元则对应地将该连接埠电性连接至该处理单元的该SATA界面接口。
优选地,该接脚的接脚43(Pin43)透过一第一电阻耦接至高电压节点,而该切换单元为一双极性晶体管(BJT)。该切换单元的该控制端为基极(Base),透过一第二电阻耦接至该接脚的接脚43(Pin43),以及透过一电容耦接至一接地端;该切换单元的该第一端为集极(Collector)透过一第三电阻耦接至高电压节点;以及该切换单元的该第二端为射极(Emitter)耦接至该接脚的接脚51(Pin51)。
相较于现有技术,本发明可判别连接装置类型的电子装置不仅依据接脚51(Pin51)的电压位准作为判别依据,还透过切换装置SW的相关设置更进一步的将连接埠mPCIE1上的接脚43(Pin43)的电压位准一并作为判别依据,使得控制单元能准确又快速地判别电子装置所连接的外部装置类型,并相应地切换连接到处理单元相应的接口,避免了传统上容易误判外部装置的问题。
【附图说明】
图1为显示根据本发明一实施例所述的可判别连接装置类型的电子装置与其相连接外部装置的示意图。
【具体实施方式】
图1是显示根据本发明一实施例所述的可判别连接装置类型的电子装置100与其相连接外部装置200的示意图。请参阅图1所示,电子装置100包括有控制单元102、处理单元104、切换单元SW以及连接埠mPCIE1。电子装置100可为个人计算机、笔记型计算机、平板计算机或POS机等电子装置,可透过连接埠mPCIE1与外部装置200的连接埠mPCIE2连接以扩充相对应的功能,外部装置200可为3G网络卡、无线网络卡、固态硬盘或储存单元扩充卡等。
于本实施例中,连接埠mPCIE1为符合mini PCI Express规格的连接埠,具有52个接脚。为使图式及说明简洁,图式中仅显示其接脚43(Pin43)及接脚51(Pin43),并非用以限制其排列方式,且本发明领域具有通常知识者,可根据说明了解其分别为mini PCIExpress规格下所指示的接脚43(Pin43)及接脚51(Pin51)。控制单元102与连接埠mPCIE1耦接,并根据检测节点ND的电压位准选择性地将连接埠mPCIE1上的接脚耦接到处理单元104的SATA界面接口P1及PCI-E界面接口P2其中一者的对应接脚。例如,当检测节点ND的电压位准为低电压位准时,控制单元102则相应地将连接埠mPCIE1上的接脚耦接到处理单元104的SATA界面接口P1的对应接脚。反之,当检测节点ND的电压位准为高电压位准时,控制单元102则相应地受将连接埠mPCIE1上的接脚耦接到处理单元104的PCIE界面接口P2。于本实施例中,控制单元102可为多工器。
连接埠mPCIE1的接脚43(Pin43)耦接至节点N1,且节点N1经由电阻R1耦接至高电压节点VH,并经由电阻R2耦接至切换单元SW的控制端。切换单元SW的控制端还透过电容C耦接至接地端GND,切换单元SW的二端分别耦接至检测节点ND以及接脚51(Pin51)。检测节点ND耦接至控制单元102,且透过电阻R3耦接至高电压节点VH。于本实施例中,切换单元SW可为双极性晶体管(BJT),其耦接至接脚43(Pin43)的控制端为基极(Base),切换单元SW耦接至检测节点ND的该段为集极(Collector),切换单元SW耦接至接脚51(Pin51)的该端为射极(Emitter)。
以下以外部装置200为固态硬盘或储存单元扩充卡等m-SATA装置为例子,说明本发明电子装置100判别连接装置类型的运作方式。于本实施例中,当外部装置200为m-SATA装置时,根据PCIE规格的定义其连接埠mPCIE2的连接接脚51(‘Pin51)将设置为低电压位准,而其连接接脚43(‘Pin43)为浮接(floating)。当外部装置200的连接埠mPCIE2与电子装置100的连接埠mPCIE1连接时,电子装置100的连接埠mPCIE1内的各接脚与外部装置200的连接埠mPCIE2内的各接脚会分别对应的电性连结,因此,与连接埠mPCIE2的连接接脚51(‘Pin51)相连接的连接埠mPCIE1的接脚51(Pin51)上的电压位准也变为低电压位准。另外,连接埠mPCIE2的连接接脚43(‘Pin43)与连接埠mPCIE1接脚43(Pin43)相连接,由于连接接脚43(‘Pin43)在连接埠mPCIE2内部为浮接,因此与其相连接的连接埠mPCIE1接脚43(Pin43)并不会受到影响,切换单元SW的控制端会因为高电压节点VH而被拉升为高电压位准,进而开启切换单元SW使切换单元SW的二端导通。切换单元SW的二端导通后,使该检测节点ND的电压位准会被接脚51(Pin51)影响而拉低为低电压位准,控制单元102则相应地将连接埠mPCIE1上的接脚耦接到处理单元104的SATA界面接口P1。藉此,处理单元104则可透过SATA界面接口P1与外部装置200通信连接,并且以SATA信号来进行资料传输。
另一方面,以下以外部装置200为3G网络卡、无线网络卡等PCIE装置为例子,说明本发明电子装置100判别连接装置类型的运作方式。于本实施例中,当外部装置200为PCIE装置时,根据PCIE规格的定义其连接埠mPCIE2的连接接脚43(‘Pin43)将设置为低电压位准。因此,当外部装置200的连接埠mPCIE2与电子装置100的连接埠mPCIE1连接时,切换单元SW的控制端会因为连接埠mPCIE1的接脚43(Pin43)而被拉低为低电压位准,进而关闭切换单元SW使切换单元SW的二端不导通。切换单元SW的二端不导通后,检测节点ND的电压位准则不会受到接脚51(Pin51)的电压位准影响,进而藉由与其耦接的高电压节点VH而拉高至高电压位准,控制单元102则相应地受将连接埠mPCIE1上的接脚耦接到处理单元104的PCIE界面接口P2。藉此,处理单元104则可透过PCIE界面接口P2与外部装置200通信连接,并且以PCIE信号来进行资料传输。
综上所述,由于PCIE装置的接脚51(Pin51)并未被强制定义其电压位准,且PCIE装置在运作模式不同的时候,接脚51(Pin51)的电压位准有可能有所变动,而并非固定于高电压位准或是低电压位准。因此,若仅根据接脚51(Pin51)的低电压位准来判别为m-SATA装置或是PCIE装置仍可能会造成误判。本发明不仅依据接脚51(Pin51)的电压位准作为判别依据,还透过切换装置SW的相关设置更进一步的将连接埠mPCIE1上的接脚43(Pin43)的电压位准一并作为判别依据,使得控制单元102能准确又快速地判别电子装置200所连接的外部装置类型,并相应地切换连接到处理单元104相应的接口,避免了传统上容易误判外部装置的问题。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (3)
1.一种可判别连接装置类型的电子装置,其特征在于,包括:
一连接埠,符合mini PCI Express规格并具有52个接脚,用以连接一外部装置;
一处理单元,具有一PCI-E界面接口与一SATA界面接口,用以与该外部装置进行资料传输;
一切换单元,具有一控制端耦接于高电压节点以及该些接脚之中的接脚43,一第一端耦接于高电压节点以及一检测节点,以及一第二端耦接于该些接脚之中的接脚51;以及
一控制单元,根据该检测节点的电压位准选择性地将该连接埠连接至该处理单元的该PCI-E界面接口或该SATA界面接口,
当该检测节点的电压位准为高电压位准时,该控制单元则将该连接埠电性连接至该处理单元的该PCI-E界面接口;
当该检测节点的电压位准为低电压位准时,该控制单元则将该连接埠电性连接至该处理单元的该SATA界面接口;
当该外部装置为PCI-E界面装置时,该PCI-E界面装置的一PCI-E外部连接埠具有连接至接地节点的一PCI-E外部接脚,且该PCI-E外部接脚对应连接至该连接埠的该接脚43,当该PCI-E外部连接埠耦接至该连接埠时,该切换单元的该控制端接地,该切换单元的该第一端与该第二端不导通,该检测节点的电压位准为高电压位准,该控制单元则对应地将该连接埠电性连接至该处理单元的该PCI-E界面接口;
当该外部装置为m-SATA界面装置,该外部装置的一m-SATA外部连接埠具有连接至接地节点的一m-SATA外部接脚,且该m-SATA外部接脚对应连接至该连接埠的该接脚51,当该m-SATA外部连接埠耦接至该连接埠时,该第二端为低电压位准,该切换单元的该控制端为高电压位准,该切换单元的该第一端与该第二端导通,该检测节点的电压位准为低电压位准,该控制单元则对应地将该连接埠电性连接至该处理单元的该SATA界面接口。
2.根据权利要求1所述的可判别连接装置类型的电子装置,其特征在于,该接脚43透过一第一电阻耦接至高电压节点,而该切换单元为一双极性晶体管;以及
该切换单元的该控制端为基极,该切换单元的该第一端为集极,而该切换单元的该第二端为射极。
3.根据权利要求2所述的可判别连接装置类型的电子装置,其特征在于,该控制端透过一第二电阻耦接至该接脚43,以及透过一电容耦接至一接地端;
该切换单元的该第一端透过一第三电阻耦接至高电压节点;以及
该切换单元的该第二端耦接至该接脚51。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810446222.4A CN110471875B (zh) | 2018-05-11 | 2018-05-11 | 可判别连接装置类型的电子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810446222.4A CN110471875B (zh) | 2018-05-11 | 2018-05-11 | 可判别连接装置类型的电子装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110471875A CN110471875A (zh) | 2019-11-19 |
CN110471875B true CN110471875B (zh) | 2023-05-09 |
Family
ID=68504236
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810446222.4A Active CN110471875B (zh) | 2018-05-11 | 2018-05-11 | 可判别连接装置类型的电子装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110471875B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI768439B (zh) * | 2020-08-20 | 2022-06-21 | 黃湘豪 | 非入侵式通訊檢查和控制裝置 |
CN112988640A (zh) * | 2021-04-22 | 2021-06-18 | 成都万创科技股份有限公司 | 一种多复用性高速接口设备及控制方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8886864B1 (en) * | 2013-05-17 | 2014-11-11 | Wistron Corporation | Interface card apparatus |
TWI581108B (zh) * | 2016-09-05 | 2017-05-01 | 宇瞻科技股份有限公司 | 具usb外觀之連接器、資料傳輸裝置及其資料儲存裝置 |
CN206710957U (zh) * | 2017-05-08 | 2017-12-05 | 深圳市英德斯电子有限公司 | 一种通过m‑pcie实现多功能接口的主板 |
CN206710958U (zh) * | 2017-05-08 | 2017-12-05 | 深圳市英德斯电子有限公司 | 一种适用于M‑PCIE接口debug卡的主板 |
-
2018
- 2018-05-11 CN CN201810446222.4A patent/CN110471875B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8886864B1 (en) * | 2013-05-17 | 2014-11-11 | Wistron Corporation | Interface card apparatus |
TWI581108B (zh) * | 2016-09-05 | 2017-05-01 | 宇瞻科技股份有限公司 | 具usb外觀之連接器、資料傳輸裝置及其資料儲存裝置 |
CN206710957U (zh) * | 2017-05-08 | 2017-12-05 | 深圳市英德斯电子有限公司 | 一种通过m‑pcie实现多功能接口的主板 |
CN206710958U (zh) * | 2017-05-08 | 2017-12-05 | 深圳市英德斯电子有限公司 | 一种适用于M‑PCIE接口debug卡的主板 |
Also Published As
Publication number | Publication date |
---|---|
CN110471875A (zh) | 2019-11-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20130179603A1 (en) | Apparatus and method of identifying a usb or an mhl device | |
KR102461761B1 (ko) | 전자 장치 | |
US7673092B2 (en) | PCI Express interface | |
US7215042B2 (en) | Interface for peripheral device detection | |
CN108475245B (zh) | 即插即用设备的识别方法和电子设备 | |
KR100805835B1 (ko) | 호스트 접속 장치, 호스트 인터페이스 식별 방법, 그리고호스트 및 호스트 접속 장치를 포함한 멀티미디어 시스템 | |
CN112041827B (zh) | 自动usb主机检测和端口配置方法及装置 | |
CN110471875B (zh) | 可判别连接装置类型的电子装置 | |
US9378107B2 (en) | Computer system and USB device detecting method thereof | |
US20200387460A1 (en) | Method for performing detection control of write protection function of memory device, associated control chip and associated electronic device | |
US20140245080A1 (en) | Interface detection circuit | |
JP4039948B2 (ja) | Usbにおけるデバイスの接続状態の認識 | |
CN111835631A (zh) | 一种智能网关扩展板热插拔检测系统及检测方法 | |
US6647436B1 (en) | Selection apparatus and method | |
US8780514B2 (en) | Data cable and electronic device using same | |
US20130067119A1 (en) | Boot up configuration with usb data pins in embedded systems | |
CN111984569A (zh) | 接口切换电路及应用所述接口切换电路的电子装置 | |
US11288219B2 (en) | USB switching circuit and electronic apparatus having the same | |
US11334506B2 (en) | Interface connection device, system and method thereof | |
US11681647B2 (en) | Electronic apparatus and hot-swappable storage device thereof | |
US20200285598A1 (en) | Memory Card Access Module and Memory Card Access Method | |
US20140239971A1 (en) | Debugging circuit and circuit board using same | |
CN214474977U (zh) | 固态硬盘转接卡及计算机设备 | |
US20100250814A1 (en) | Circuit for controlling peripheral device interface | |
CN105988962B (zh) | 过电流侦测系统及侦测电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |