CN110400542A - 像素驱动电路、显示面板及显示装置 - Google Patents
像素驱动电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN110400542A CN110400542A CN201910817482.2A CN201910817482A CN110400542A CN 110400542 A CN110400542 A CN 110400542A CN 201910817482 A CN201910817482 A CN 201910817482A CN 110400542 A CN110400542 A CN 110400542A
- Authority
- CN
- China
- Prior art keywords
- transistor
- sub
- light
- driving
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005452 bending Methods 0.000 claims description 13
- 239000003990 capacitor Substances 0.000 claims description 4
- 238000003860 storage Methods 0.000 claims description 4
- 239000003086 colorant Substances 0.000 claims description 3
- 238000000034 method Methods 0.000 description 28
- 230000008569 process Effects 0.000 description 28
- 238000010586 diagram Methods 0.000 description 19
- 239000000758 substrate Substances 0.000 description 6
- 230000009471 action Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000008054 signal transmission Effects 0.000 description 3
- 241001270131 Agaricus moelleri Species 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002360 preparation method Methods 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 238000011160 research Methods 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种像素驱动电路、显示面板及显示装置,通过设置多个发光驱动子电路和多个发光器件,以及通过设置一个信号输入子电路,通过信号输入子电路对各驱动晶体管的栅极进行初始化,以及使该信号输入子电路仅与一个驱动晶体管的第一极对应电连接,将对应的驱动晶体管的阈值电压和数据信号端的数据电压输入到各驱动晶体管的栅极,以使各发光驱动子电路驱动电连接的发光器件发光。这样通过将多个发光驱动子电路均连接同一个信号输入子电路,可以简化各像素驱动电路的结构,从而可以降低像素驱动电路的占用面积。这样可以将节省出来的区域再用于设置像素驱动电路,进而有利于使显示面板实现较高分辨率。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种像素驱动电路、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)、微型发光二极管(Micro Light Emitting Diode,Micro-LED)、量子点发光二极管(Quantum Dot LightEmitting Diodes,QLED)等电致发光二极管具有自发光、低能耗等优点,是当今显示面板研究领域的热点之一。其中,用于控制电致发光二极管发光的像素驱动电路设计是电致发光二极管显示面板的核心技术内容。然而,通常的像素驱动电路中具有的开关晶体管的个数较多且电路工作时序较复杂,导致工艺难度较大,生产成本增加,以及导致像素驱动电路占用较大面积,从而不利于电致发光二极管显示面板实现较高分辨率。
发明内容
本发明实施例提供一种像素驱动电路、显示面板及显示装置,用以简化像素驱动电路的结构,降低占用面积,有利于使显示面板实现较高分辨率。
本发明实施例提供了一种像素驱动电路,包括:信号输入子电路、M个发光驱动子电路以及与各所述发光驱动子电路一一对应电连接的发光器件;其中,M≥2,且M为整数;
各所述发光驱动子电路用于驱动电连接的发光器件发光;其中,各所述发光驱动子电路包括驱动晶体管;
所述信号输入子电路与各所述驱动晶体管的栅极电连接,用于在第一扫描信号端的信号控制下,对各所述驱动晶体管的栅极进行初始化;以及所述信号输入子电路仅与一个驱动晶体管的第一极对应电连接,用于在第二扫描信号端的信号控制下,将对应的所述驱动晶体管的阈值电压和数据信号端的数据电压输入到各所述驱动晶体管的栅极。
本发明实施例还提供了一种显示面板,包括:显示区:所述显示区包括常规显示区和预设区,所述常规显示区至少部分围绕所述预设区;
所述预设区包括多个第一像素单元;各所述第一像素单元包括:呈M行N列排布的第一子像素;其中,所述第一像素单元中的每个子像素列一一对应一个上述像素驱动电路;
所述像素驱动电路中的一个发光器件设置于对应的所述子像素列内的一个第一子像素中。
本发明实施例还提供了一种显示装置,包括上述显示面板。
本发明有益效果如下:
本发明实施例提供的像素驱动电路、显示面板及显示装置,通过设置多个发光驱动子电路和多个发光器件,以及通过设置一个信号输入子电路,可以通过该信号输入子电路对各驱动晶体管的栅极进行初始化,以及使该信号输入子电路仅与一个驱动晶体管的第一极对应电连接,可以将对应的驱动晶体管的阈值电压和数据信号端的数据电压输入到各驱动晶体管的栅极,从而可以使各发光驱动子电路驱动电连接的发光器件发光。这样通过将多个发光驱动子电路均连接同一个信号输入子电路,相当于使多个发光驱动子电路共用一个信号输入子电路,可以简化各像素驱动电路的结构,从而可以降低像素驱动电路的占用面积。这样可以将节省出来的区域再用于设置像素驱动电路,进而有利于使显示面板实现较高分辨率。
附图说明
图1为本发明实施例提供的像素驱动电路结构示意图;
图2为本发明实施例提供的一些像素驱动电路具体结构示意图;
图3为本发明实施例提供的一些电路时序图;
图4为本发明实施例提供的又一些电路时序图;
图5为本发明实施例提供的又一些像素驱动电路具体结构示意图;
图6为本发明实施例提供的又一些像素驱动电路具体结构示意图;
图7为本发明实施例提供的一些显示面板的结构示意图;
图8为本发明实施例提供的又一些显示面板的结构示意图;
图9为本发明实施例提供的又一些显示面板的结构示意图;
图10为本发明实施例提供的又一些显示面板的结构示意图;
图11为本发明实施例提供的又一些显示面板的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
结合图1与图2所示,本发明实施例提供一种像素驱动电路可以包括:信号输入子电路10、M个发光驱动子电路20_m(1≤m≤M,且m为整数)以及与各发光驱动子电路20_m一一对应电连接的发光器件30_m;其中,M≥2,且M为整数;
各发光驱动子电路20_m用于驱动电连接的发光器件30_m发光;其中,各发光驱动子电路20_m包括驱动晶体管M0_m;
信号输入子电路10与各驱动晶体管M0_m的栅极电连接,用于在第一扫描信号端S1的信号控制下,对各驱动晶体管M0_m的栅极进行初始化;以及信号输入子电路10仅与一个驱动晶体管M0的第一极对应电连接,用于在第二扫描信号端S2的信号控制下,将对应的驱动晶体管M0的阈值电压和数据信号端DATA的数据电压输入到各驱动晶体管M0的栅极。
本发明实施例提供的像素驱动电路,通过设置多个发光驱动子电路和多个发光器件,以及通过设置一个信号输入子电路,可以通过该信号输入子电路对各驱动晶体管的栅极进行初始化,以及使该信号输入子电路仅与一个驱动晶体管的第一极对应电连接,可以将对应的驱动晶体管的阈值电压和数据信号端的数据电压输入到各驱动晶体管的栅极,从而可以使各发光驱动子电路驱动电连接的发光器件发光。这样通过将多个发光驱动子电路均连接同一个信号输入子电路,相当于使多个发光驱动子电路共用一个信号输入子电路,可以简化各像素驱动电路的结构,从而可以降低像素驱动电路的占用面积。这样可以将节省出来的区域再用于设置像素驱动电路,进而有利于使显示面板实现较高分辨率。
在发明人研究过程中,由于驱动晶体管需要输出驱动发光器件发光的工作电流,因此需要保证驱动晶体管的特性。并且,不同颜色发光器件所对应的驱动晶体管的特性可能不同,因此若是通过共用驱动晶体管降低电路占用面积,这样会导致驱动晶体管的特性稳定性差,以及导致显示效果不佳。然而,本发明实施例提供的像素驱动电路,由于各发光驱动子电路包括驱动晶体管,并且信号输入子电路包括除驱动晶体管之外的晶体管。也就是说,本发明实施例中共用的晶体管是除驱动晶体管之外的晶体管,这样可以提高发光稳定性,提高显示效果。
在具体实施时,在本发明实施例中,如图1所示,可以使M=2,这样可以设置2个发光驱动子电路20_1、20_2。也可以使M=3,这样可以设置3个发光驱动子电路。也可以使M=4,这样可以设置4个发光驱动子电路。也可以使M=5,这样可以设置5个发光驱动子电路。也可以使M设置为更多。下面均以M=2为例进行说明。当然,在实际应用中,可以根据实际需求设置M的取值,在此不作限定。
在具体实施时,在本发明实施例中,结合图1与图2所示,例如,信号输入子电路10仅与驱动晶体管M0_1的第一极对应电连接。当然,本发明包括但不限于此。
在具体实施时,在本发明实施例中,结合图1与图2所示,驱动晶体管M0_m可以为P型晶体管,该P型晶体管的源极为驱动晶体管M0_m的第一极,该P型晶体管的漏极为驱动晶体管M0_m的第二极。此时驱动晶体管M0_m驱动连接的发光器件30_m发光的工作电流是由驱动晶体管M0的源极流向其漏极。当然,驱动晶体管也可以为N型晶体管。在实际应用中,可以根据实际应用环境来设计确定驱动晶体管的类型,在此不作赘述。
在具体实施时,在本发明实施例中,发光器件的第一端与发光驱动子电路电连接,发光器件的第二端与第二电源端PVEE电连接。示例性地,发光器件可以为电致发光二极管。其中,电致发光二极管的正极作为发光器件的第一端,电致发光二极管的负极作为发光器件的第二端。示例性地,电致发光二极管可以包括:有机发光二极管(Organic LightEmitting Diode,OLED)、微型发光二极管(Micro Light Emitting Diode,Micro-LED)、量子点发光二极管(Quantum Dot Light Emitting Diodes,QLED)。
在具体实施时,在本发明实施例中,结合图1与图2所示,像素驱动电路还可以包括多个不同的发光控制信号端EM_m;其中,一个发光驱动子电路20_m对应电连接一个发光控制信号端EM_m。各发光驱动子电路20_m用于在电连接的发光控制信号端EM_m的信号控制下,驱动电连接的发光器件30_m发光。
一帧内发光时间越长,发光器件的亮度越高。这样可以通过控制发光控制信号端的信号,来控制发光器件的亮度。示例性地,可以使部分发光控制信号端的信号相同,其余部分发光控制信号端的信号不同。也可以使不同发光控制信号端的信号不同。也可以使发光控制信号端的信号相同。在实际应用中,可以根据所需发光器件的亮度来设计确定发光控制信号端的信号,在此不作限定。
在具体实施时,在本发明实施例中,结合图1与图2所示,发光驱动子电路20_m还可以包括:第一晶体管M1_m和第二晶体管M2_m;其中,
第一晶体管M1_m的栅极与对应的发光控制信号端EM_m电连接,第一晶体管M1_m的第一极与第一电源端PVDD电连接,第一晶体管M1_m的第二极与对应的驱动晶体管M0_m的第一极电连接;
第二晶体管M2_m的栅极与对应的发光控制信号端EM_m电连接,第二晶体管M2_m的第一极与对应的驱动晶体管M0_m的第二极电连接,第二晶体管M2_m的第二极与对应的发光器件30_m电连接。
在具体实施时,在本发明实施例中,结合图1与图2所示,信号输入子电路10可以包括:第三晶体管M3、第四晶体管M4以及第五晶体管M5;
第三晶体管M3的栅极与第二扫描信号端S2电连接,第三晶体管M3的第一极与数据信号端DATA电连接,第三晶体管M3的第二极与对应的驱动晶体管的第一极电连接。具体地,第三晶体管M3的第二极与对应的驱动晶体管M0_1的第一极电连接。
第四晶体管M4的栅极与第二扫描信号端S2电连接,第四晶体管M4的第一极与第三晶体管M3电连接的驱动晶体管M0_1的栅极和第二极电连接;
第五晶体管M5的栅极与第一扫描信号端S1电连接,第五晶体管M5的第一极与参考信号端VREF电连接,第五晶体管M5的第二极与各驱动晶体管M0_m的栅极电连接;
存储电容CST电连接于第一电源端PVDD和各驱动晶体管的栅极之间。
在具体实施时,在本发明实施例中,第一电源端PVDD的电压Vdd大于第二电源端PVEE的电压Vee。示例性地,第一电源端PVDD的电压Vdd为正值,第二电源端PVEE的电压Vee为负值或接地电压。当然,在实际应用中,上述电压的具体数值可以根据实际应用环境来设计确定,在此不作限定。下面均以第二电源端的电压Vee为接地电压为例进行说明。
为了降低工艺制备难度,同一工艺制备过程,在具体实施时,在本发明实施例中,如图2所示,可以使各晶体管设置为P型晶体管。或者,也可以使各晶体管设置为N型晶体管,在此不作限定。
进一步的,在具体实施时,P型晶体管在高电平作用下截止,在低电平作用下导通;N型晶体管在高电平作用下导通,在低电平作用下截止。
需要说明的是,在本发明实施例提供的上述像素驱动电路中,晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,MetalOxide Scmiconductor),在此不作限定。在具体实施中,上述晶体管的第一极可以作为其源极,第二极可以作为其漏极。或者,上述晶体管的第一极可以作为其漏极,第二极可以作为其源极,不做具体区分。
以上仅是举例说明本发明实施例提供的像素驱动电路中各子电路的具体结构,在具体实施时,上述各子电路的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
下面以图2所示的结构,结合图3所示的电路时序图,对本发明实施例提供的像素驱动电路的工作过程进行说明。但读者应知,其具体过程不局限于此。下述描述中以1表示高电平,0表示低电平。需要说明的是,1和0是逻辑电平,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各晶体管的栅极上的电压。
其中,选取如图3所示的输入时序图中的初始化阶段T1、阈值补偿阶段T2以及发光阶段T3共三个阶段。其中,每一个发光器件分别对应一个发光阶段T3。发光阶段T3可以包括:发光子阶段T3_11、T3_12、T3_13、T3_14以及T3_15。
在初始化阶段T1,S1=0,S2=1,EM_1=1,EM_2=1。
由于S2=1,因此第三晶体管M3和第四晶体管M4均截止。由于EM_1=1,因此第一晶体管M1_1和第二晶体管M2_1均截止。由于EM_2=1,因此第一晶体管M1_2和第二晶体管M2_2均截止。由于S1=0,因此第五晶体管M5导通,并将参考信号端VREF的信号提供给驱动晶体管M0_1和M0_2的栅极,以对驱动晶体管M0_1和M0_2的栅极进行初始化。
在阈值补偿阶段T2,S1=1,S2=0,EM_1=1,EM_2=1。
由于S1=1,因此第五晶体管M5截止。由于EM_1=1,因此第一晶体管M1_1和第二晶体管M2_1均截止。由于EM_2=1,因此第一晶体管M1_2和第二晶体管M2_2均截止。由于S2=0,因此第三晶体管M3和第四晶体管M4均导通。导通的第四晶体管M4将驱动晶体管M0_1的栅极和第二极导通,以使驱动晶体管M0_1形成二极管连接方式。导通的第三晶体管M3将数据信号端DATA的数据电压Vdata仅提供给驱动晶体管M0_1的第一极。输入到驱动晶体管M0_1第一极的数据电压Vdata通过形成二极管连接方式的驱动晶体管M0_1对驱动晶体管M0_1的栅极进行充电,直至驱动晶体管M0_1的栅极电压变为:Vdata+Vth为止;其中,Vth为驱动晶体管M0_1的阈值电压。因此存储电容CST进行充电且其两端的电压差为Vdata+Vth-Vdd,从而将驱动晶体管M0_1的Vth进行存储。
在发光子阶段T3_11,S1=1,S2=1,EM_1=0,EM_2=1。
由于S1=1,因此第五晶体管M5截止。由于S2=1,因此第三晶体管M3和第四晶体管M4均截止。由于EM_2=1,因此第一晶体管M1_2和第二晶体管M2_2均截止。由于EM_1=0,因此第一晶体管M1_1和第二晶体管M2_1均导通。导通的第一晶体管M1_1将第一电源端的电压Vdd提供给驱动晶体管M0_1的第一极,由于驱动晶体管M0_1在其栅源电压VGS的控制下处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管M0_1且用于驱动连接的发光器件30_1发光的工作电流I_1满足公式:I_1=K[VGS-Vth]2=K[Vdata-Vdd]2;其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。并且,导通的第二晶体管M2_1可以将驱动晶体管M0_1的第二极与发光器件30_1导通,从而可以将工作电流I_1提供给发光器件30_1,以驱动发光器件30_1发光。由于第一晶体管M1_2和第二晶体管M2_2均截止,从而使得发光器件30_2不发光。
在发光子阶段T3_12,S1=1,S2=1,EM_1=1,EM_2=0。
由于S1=1,因此第五晶体管M5截止。由于S2=1,因此第三晶体管M3和第四晶体管M4均截止。由于EM_1=1,因此第一晶体管M1_1和第二晶体管M2_1均截止。由于EM_2=0,因此第一晶体管M1_2和第二晶体管M2_2均导通。导通的第一晶体管M1_2将第一电源端的电压Vdd提供给驱动晶体管M0_2的第一极,由于驱动晶体管M0_2在其栅源电压VGS的控制下处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管M0_2且用于驱动连接的发光器件30_2发光的工作电流I_2满足公式:I_2=K[VGS-Vth]2=K[Vdata-Vdd]2。并且,导通的第二晶体管M2_2可以将驱动晶体管M0_2的第二极与发光器件30_2导通,从而可以将工作电流I_2提供给发光器件30_2,以驱动发光器件30_2发光。由于第一晶体管M1_1和第二晶体管M2_1均截止,从而使得发光器件30_1不发光。
在发光子阶段T3_13,S1=1,S2=1,EM_1=0,EM_2=1。
由于S1=1,因此第五晶体管M5截止。由于S2=1,因此第三晶体管M3和第四晶体管M4均截止。由于EM_2=1,因此第一晶体管M1_2和第二晶体管M2_2均截止。由于EM_1=0,因此第一晶体管M1_1和第二晶体管M2_1均导通。导通的第一晶体管M1_1将第一电源端的电压Vdd提供给驱动晶体管M0_1的第一极,由于驱动晶体管M0_1在其栅源电压VGS的控制下处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管M0_1且用于驱动连接的发光器件30_1发光的工作电流I_1满足公式:I_1=K[VGS-Vth]2=K[Vdata-Vdd]2;其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。并且,导通的第二晶体管M2_1可以将驱动晶体管M0_1的第二极与发光器件30_1导通,从而可以将工作电流I_1提供给发光器件30_1,以驱动发光器件30_1发光。由于第一晶体管M1_2和第二晶体管M2_2均截止,从而使得发光器件30_2不发光。
在发光子阶段T3_14,S1=1,S2=1,EM_1=1,EM_2=0。
由于S1=1,因此第五晶体管M5截止。由于S2=1,因此第三晶体管M3和第四晶体管M4均截止。由于EM_1=1,因此第一晶体管M1_1和第二晶体管M2_1均截止。由于EM_2=0,因此第一晶体管M1_2和第二晶体管M2_2均导通。导通的第一晶体管M1_2将第一电源端的电压Vdd提供给驱动晶体管M0_2的第一极,由于驱动晶体管M0_2在其栅源电压VGS的控制下处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管M0_2且用于驱动连接的发光器件30_2发光的工作电流I_2满足公式:I_2=K[VGS-Vth]2=K[Vdata-Vdd]2。并且,导通的第二晶体管M2_2可以将驱动晶体管M0_2的第二极与发光器件30_2导通,从而可以将工作电流I_2提供给发光器件30_2,以驱动发光器件30_2发光。由于第一晶体管M1_1和第二晶体管M2_1均截止,从而使得发光器件30_1不发光。
在发光子阶段T3_15,S1=1,S2=1,EM_1=0,EM_2=1。
由于S1=1,因此第五晶体管M5截止。由于S2=1,因此第三晶体管M3和第四晶体管M4均截止。由于EM_2=1,因此第一晶体管M1_2和第二晶体管M2_2均截止。由于EM_1=0,因此第一晶体管M1_1和第二晶体管M2_1均导通。导通的第一晶体管M1_1将第一电源端的电压Vdd提供给驱动晶体管M0_1的第一极,由于驱动晶体管M0_1在其栅源电压VGS的控制下处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管M0_1且用于驱动连接的发光器件30_1发光的工作电流I_1满足公式:I_1=K[VGS-Vth]2=K[Vdata-Vdd]2;其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。并且,导通的第二晶体管M2_1可以将驱动晶体管M0_1的第二极与发光器件30_1导通,从而可以将工作电流I_1提供给发光器件30_1,以驱动发光器件30_1发光。由于第一晶体管M1_2和第二晶体管M2_2均截止,从而使得发光器件30_2不发光。
通过上述实施例可知,发光器件30_1可以在发光子阶段T3_11、T3_13以及T3_15中发光,而在发光子阶段T3_12与T3_14中不发光,这样可以通过控制发光控制信号端的信号,以调节控制发光器件30_1发光的发光子阶段的个数和或维持时长,从而调节发光器件30_1在一帧中的亮度,进而实现不同灰阶的亮度显示。同理,发光器件30_2可以在发光子阶段T3_11、T3_13以及T3_15中不发光,而在发光子阶段T3_12与T3_14中发光,这样可以通过调节控制发光器件30_2发光的发光子阶段的个数和或维持时长,从而可以调节发光器件30_2在一帧中的亮度,进而实现不同灰阶的亮度显示。
本发明实施例还提供了图2所示的像素驱动电路的另一电路时序图,如图4所示。其中,选取如图4所示的输入时序图中的初始化阶段T1、阈值补偿阶段T2以及发光阶段T3共三个阶段。其中,每一个发光器件分别对应一个发光阶段T3。示例性地,发光器件30_1对应的发光阶段T3可以包括:发光子阶段T3_11~T3_15。发光器件30_2对应的发光阶段T3可以包括:发光子阶段T3_21~T3_25。
在初始化阶段T1,S1=0,S2=1,EM_1=1,EM_2=1。图2所示的像素驱动电路在初始化阶段T1的工作过程与上述实施例中的初始化阶段T1的工作过程基本相同,在此不作赘述。
在阈值补偿阶段T2,S1=1,S2=0,EM_1=1,EM_2=1。图2所示的像素驱动电路在阈值补偿阶段T2的工作过程与上述实施例中的阈值补偿阶段T2的工作过程基本相同,在此不作赘述。
针对发光器件30_1,在发光子阶段T3_11,S1=1,S2=1,EM_1=0。图2所示的像素驱动电路在发光子阶段T3_11驱动发光器件30_1发光的工作过程与上述实施例中的发光子阶段T3_11驱动发光器件30_1发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_12,S1=1,S2=1,EM_1=1。图2所示的像素驱动电路在发光子阶段T3_12驱动发光器件30_1停止发光的工作过程与上述实施例中的发光子阶段T3_12驱动发光器件30_1停止发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_13,S1=1,S2=1,EM_1=0。图2所示的像素驱动电路在发光子阶段T3_13驱动发光器件30_1发光的工作过程与上述实施例中的发光子阶段T3_13驱动发光器件30_1发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_14,S1=1,S2=1,EM_1=1。图2所示的像素驱动电路在发光子阶段T3_14驱动发光器件30_1停止发光的工作过程与上述实施例中的发光子阶段T3_14驱动发光器件30_1停止发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_15,S1=1,S2=1,EM_1=0。图2所示的像素驱动电路在发光子阶段T3_15驱动发光器件30_1发光的工作过程与上述实施例中的发光子阶段T3_15驱动发光器件30_1发光的工作过程基本相同,在此不作赘述。
针对发光器件30_2,在发光子阶段T3_21,S1=1,S2=1,EM_2=1。图2所示的像素驱动电路在发光子阶段T3_21驱动发光器件30_2停止发光的工作过程与上述实施例中的发光子阶段T3_11驱动发光器件30_2停止发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_22,S1=1,S2=1,EM_2=0。图2所示的像素驱动电路在发光子阶段T3_22驱动发光器件30_2发光的工作过程与上述实施例中的发光子阶段T3_12驱动发光器件30_2发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_23,S1=1,S2=1,EM_2=1。图2所示的像素驱动电路在发光子阶段T3_23驱动发光器件30_2停止发光的工作过程与上述实施例中的发光子阶段T3_13驱动发光器件30_2停止发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_24,S1=1,S2=1,EM_2=0。图2所示的像素驱动电路在发光子阶段T3_24驱动发光器件30_2发光的工作过程与上述实施例中的发光子阶段T3_14驱动发光器件30_2发光的工作过程基本相同,在此不作赘述。
在发光子阶段T3_25,S1=1,S2=1,EM_2=1。图2所示的像素驱动电路在发光子阶段T3_25驱动发光器件30_2发光的工作过程与上述实施例中的发光子阶段T3_15驱动发光器件30_2发光的工作过程基本相同,在此不作赘述。
通过上述实施例可知,可以分别控制发光控制信号端EM_1和EM_2的信号,以使发光器件30_1和发光器件30_2在一帧时间内的亮度可以独立控制。
本发明实施例提供了又一种像素驱动电路的结构示意图,如图5所示,其针对上述实施例中的部分实施方式进行了变形。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。
在具体实施时,在本发明实施例中,如图5所示,像素驱动电路还可以包括:与各发光器件30_m一一对应的第六晶体管M6_m;其中,第六晶体管M6_m的栅极与第一扫描信号端S1电连接,第六晶体管M6_m的第一极与参考信号端VREF电连接,第六晶体管M6_m的第二极与对应的发光器件30_m电连接。示例性地,第六晶体管M6可以为P型晶体管。或者,第六晶体管也可以为N型晶体管,在此不作限定。
在具体实施时,在本发明实施例中,图5所示的像素驱动电路对应的电路时序图也可以如图3与图4所示。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。
图5所示的像素驱动电路还包括:与发光器件30_1对应的第六晶体管M6_1,与发光器件30_2对应的第六晶体管M6_2。在初始化阶段T1中,第一扫描信号端S1控制第六晶体管M6_1和M6_2均导通。其中,导通的第六晶体管M6_1可以将参考信号端VREF的信号提供给发光器件30_1的正极,从而可以使发光器件30_1的正极释放电荷,进行复位,避免上一帧信号的残留对本帧显示的影响。同理,导通的第六晶体管M6_2可以将参考信号端VREF的信号提供给发光器件30_2的正极,从而可以使发光器件30_2的正极释放电荷,进行复位,避免上一帧信号的残留对本帧显示的影响。并且,在其余阶段,第一扫描信号端S1控制第六晶体管M6_1和M6_2均截止。
本发明实施例提供了又一种像素驱动电路的结构示意图,如图6所示,其针对上述实施例中的部分实施方式进行了变形。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。
在具体实施时,在本发明实施例中,如图6所示,像素驱动电路还可以包括:与各发光器件30_m一一对应的第六晶体管M6_m;其中,第六晶体管M6_m的栅极与第二扫描信号端S2电连接,第六晶体管M6_m的第一极与参考信号端VREF电连接,第六晶体管M6_m的第二极与对应的发光器件30_m电连接。示例性地,第六晶体管M6可以为P型晶体管。或者,第六晶体管也可以为N型晶体管,在此不作限定。
在具体实施时,在本发明实施例中,图6所示的像素驱动电路对应的电路时序图也可以如图3与图4所示。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。
图6所示的像素驱动电路还包括:与发光器件30_1对应的第六晶体管M6_1,与发光器件30_2对应的第六晶体管M6_2。在阈值补偿阶段T2中,第二扫描信号端S2控制第六晶体管M6_1和M6_2均导通。其中,导通的第六晶体管M6_1可以将参考信号端VREF的信号提供给发光器件30_1的正极,从而可以使发光器件30_1的正极释放电荷,进行复位,避免上一帧信号的残留对本帧显示的影响。同理,导通的第六晶体管M6_2可以将参考信号端VREF的信号提供给发光器件30_2的正极,从而可以使发光器件30_2的正极释放电荷,进行复位,避免上一帧信号的残留对本帧显示的影响。并且,在其余阶段,第二扫描信号端S2控制第六晶体管M6_1和M6_2均截止。
基于同一发明构思,本发明实施例还提供了一种显示面板,结合图2、图5、图6以及图7所示,可以包括:显示区AA:显示区AA包括常规显示区aa1和预设区aa2,常规显示区aa1至少部分围绕预设区aa2。其中,预设区aa2包括多个第一像素单元110;各第一像素单元110可以包括:呈M行N列排布的第一子像素111;其中,第一像素单元110中的每个子像素列一一对应一个本发明实施例提供的上述像素驱动电路120;像素驱动电路120中的一个发光器件设置于对应的子像素列内的一个第一子像素中。
本发明实施例提供的上述显示面板,通过共用部分子电路,可以压缩像素驱动电路的空间。由于像素驱动电路中的一个发光器件设置于对应的子像素列内的一个第一子像素中,这样可以在第一子像素数量不变的情况下,将每个第一子像素中的晶体管降低,可以使覆盖第一子像素区域的晶体管减少,从而有利于提高透过率。或者降低像素驱动电路的占用面积。
在具体实施时,在本发明实施例中,常规显示区可以包括多个第二像素单元。每个第二像素单元可以包括多个第二子像素。示例性地,每个第二子像素可以包括像素补偿电路。其中,像素补偿电路可以例如为:由图5或图6中的驱动晶体管M0_1、第一晶体管M1_1、第二晶体管M2_1、第三晶体管M3、第四晶体管M4、第五晶体管M5以及第六晶体管M6组成。其工作过程可以参照上述过程,具体在此不作赘述。
在具体实施时,在本发明实施例中,可以使N=3、4、5、或更多。当然,在实际应用中,可以根据实际应用环境来设计N的取值,在此不作限定。
在具体实施时,在本发明实施例中,结合图6与图7所示,例如N=3,M=2时,针对一个第一像素单元110,可以使第一列的两个第一子像素对应一个像素驱动电路,且,第一列的第一个第一子像素中设置发光器件30_1,第一列的第二个第一子像素中设置发光器件30_2。其余同理,在此不作赘述。
在具体实施时,在本发明实施例中,可以使同一第一像素单元中,同一列中的发光器件的发光颜色相同,同一行且不同列的发光器件的发光颜色不同。示例性地,第一像素单元可以包括:沿行方向依次排列的第一颜色第一子像素、第二颜色第一子像素、第三颜色第一子像素。其中,第一颜色、第二颜色以及第三颜色可以从红绿蓝中进行选择。例如,第一颜色为红色、第二颜色为绿色,第三颜色为蓝色。这样可以使第一颜色第一子像素中的发光器件发红光,第二颜色第一子像素中的发光器件发绿光,第三颜色第一子像素中的发光器件发蓝光。当然,本发明包括但不限于此。
随着显示技术的发展,全面屏以其具有较大的屏占比、超窄的边框,与普通的显示屏相比,可以大大提高观看者的视觉效果,从而受到了广泛的关注。一般为了提高显示装置(例如手机)的屏占比,可以将下边框面积减小。在针对下边框面积提高屏占比的方案中,通常将显示面板设置为柔性显示面板,以将柔性显示面板位于下边框位置处的部分进行弯折,以弯折至显示区的另一侧(例如背光侧),以减少下边框的宽度。并且,再通过弯折至柔性显示面板另一侧的部分与驱动芯片进行绑定。可选的,在具体实施时,在本发明实施例中,显示面板可以为柔性显示面板。其中,如图8与图9所示,预设区aa2可以包括:依次排列的平直区aa21和弯折区aa22;平直区aa21位于弯折区aa22与常规显示区aa1之间;其中,所有发光驱动子电路20_m和所有信号输入子电路10在显示面板100的正投影位于平直区aa21。这样可以将预设区aa2中的所有发光驱动子电路20_m和所有信号输入子电路10压缩至平直区aa21中,从而使需要进行弯折的弯折区中不设置电路,而只留下发光器件和走线,从而可以减少弯折区的厚度,减少应力,降低走线断裂风险。
示例性地,如图8所示,预设区aa2可以包括:一个弯折区aa22以及位于弯折区aa22与常规显示区aa1之间的一个平直区aa21。这样可以将柔性显示面板位于下边框位置处的部分进行弯折,以弯折至显示区的背光侧,以减少下边框的宽度。并且,再通过弯折至柔性显示面板背光侧的部分与驱动芯片进行绑定。
示例性地,如图9所示,常规显示区aa1可以包括:位于预设区aa2两侧的第一常规显示区aa11和第二常规显示区aa12。平直区aa21可以包括:位于弯折区aa22两侧的第一平直区aa211和第二平直区aa212;第一平直区aa211位于第一常规显示区aa11与弯折区aa22之间,第二平直区aa212位于第二常规显示区aa12与弯折区aa22之间。其中,部分第一像素单元中的发光驱动子电路和信号输入子电路在显示面板100的正投影位于第一平直区aa211,其余部分第一像素单元中的发光驱动子电路和信号输入子电路在显示面板100的正投影位于第二平直区aa212。这样可以使电路压缩均匀。示例性地,可以使一半第一像素单元中的发光驱动子电路和信号输入子电路在显示面板100的正投影位于第一平直区aa211,另一半第一像素单元中的发光驱动子电路和信号输入子电路在显示面板100的正投影位于第二平直区aa212。这样可以进一步使电路压缩均匀。
显示面板一般采用基板来设置像素单元,在具体实施时,本发明实施例提供的显示面板还包括设置第一像素单元和第二像素单元的基板。该基板可以为玻璃基板、柔性基板、硅基板等,在此不作限定。在显示面板应用到显示装置中时,一般还会设置摄像头、传感器(例如,用于进行指纹识别的光电传感器)等器件,因此为了设置摄像头、传感器等器件,在具体实施时,在本发明实施例提供的显示面板中,预设区可以设置为显示面板中的基板的半透明区域。由于,预设区的晶体管的数量减少,从而可以提高预设区的透过率。这样可以将预设区作为摄像头、传感器等器件的保护盖板,而不影响这些器件正常工作。在具体实施时,在本发明实施例中,如图10所示,常规显示区aa1包围预设区aa2。这样可以将预设区aa2设置在显示区AA内部。或者,如图11所示,可以使预设区aa2的至少部分边与显示区AA的至少部分边重合,且预设区aa2的其余部分被常规显示区aa1包围。这样可以将预设区aa2设置在显示区AA边缘。
在具体实施时,在本发明实施例中,像素驱动电路中,相互电连接的发光器件与发光驱动子电路位于同一第一子像素中。这样可以提高发光驱动子电路与发光器件的信号传输效率。示例性地,结合图6与图7所示,针对一个第一像素单元110,可以使第一列的两个第一子像素对应一个像素驱动电路,且,第一列的第一个第一子像素中设置发光驱动子电路20_1和发光器件30_1,第一列的第二个第一子像素中设置发光驱动子电路20_2和发光器件30_2。其余同理,在此不作赘述。当然,本发明包括但不限于此。
在具体实施时,在本发明实施例中,信号输入子电路与对应的驱动晶体管设置于同一第一子像素中。这样可以提高信号传输效率。示例性地,结合图6与图7所示,针对一个第一像素单元110,可以使第一列的两个第一子像素对应一个像素驱动电路,且,第一列的第一个第一子像素中设置信号输入子电路10、发光驱动子电路20_1和发光器件30_1,第一列的第二个第一子像素中设置发光驱动子电路20_2和发光器件30_2。其余同理,在此不作赘述。当然,本发明包括但不限于此。
在具体实施时,在本发明实施例中,信号输入子电路位于第一像素单元中的奇数行第一子像素中。这样可以提高信号传输效率。示例性地,结合图6与图7所示,针对一个第一像素单元110,可以使第一列的两个第一子像素对应一个像素驱动电路,且,第一列的第一个第一子像素中设置信号输入子电路10、发光驱动子电路20_1和发光器件30_1,第一列的第二个第一子像素中设置发光驱动子电路20_2和发光器件30_2。其余同理,在此不作赘述。当然,本发明包括但不限于此。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置解决问题的原理与前述显示面板相似,因此该显示装置的实施可以参见前述显示面板的实施,重复之处在此不再赘述。
在具体实施时,在本发明实施例中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
本发明实施例提供的像素驱动电路、显示面板及显示装置,通过设置多个发光驱动子电路和多个发光器件,以及通过设置一个信号输入子电路,可以通过该信号输入子电路对各驱动晶体管的栅极进行初始化,以及使该信号输入子电路仅与一个驱动晶体管的第一极对应电连接,可以将对应的驱动晶体管的阈值电压和数据信号端的数据电压输入到各驱动晶体管的栅极,从而可以使各发光驱动子电路驱动电连接的发光器件发光。这样通过将多个发光驱动子电路均连接同一个信号输入子电路,相当于使多个发光驱动子电路共用一个信号输入子电路,可以简化各像素驱动电路的结构,从而可以降低像素驱动电路的占用面积。这样可以将节省出来的区域再用于设置像素驱动电路,进而有利于使显示面板实现较高分辨率。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (15)
1.一种像素驱动电路,其特征在于,包括:信号输入子电路、M个发光驱动子电路以及与各所述发光驱动子电路一一对应电连接的发光器件;其中,M≥2,且M为整数;
各所述发光驱动子电路用于驱动电连接的发光器件发光;其中,各所述发光驱动子电路包括驱动晶体管;
所述信号输入子电路与各所述驱动晶体管的栅极电连接,用于在第一扫描信号端的信号控制下,对各所述驱动晶体管的栅极进行初始化;以及所述信号输入子电路仅与一个驱动晶体管的第一极对应电连接,用于在第二扫描信号端的信号控制下,将对应的所述驱动晶体管的阈值电压和数据信号端的数据电压输入到各所述驱动晶体管的栅极。
2.如权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括多个不同的发光控制信号端;其中,一个所述发光驱动子电路对应电连接一个发光控制信号端;
各所述发光驱动子电路用于在电连接的发光控制信号端的信号控制下,驱动电连接的发光器件发光。
3.如权利要求2所述的像素驱动电路,其特征在于,所述发光驱动子电路还包括:第一晶体管和第二晶体管;
所述第一晶体管的栅极与对应的所述发光控制信号端电连接,所述第一晶体管的第一极与第一电源端电连接,所述第一晶体管的第二极与对应的所述驱动晶体管的第一极电连接;
所述第二晶体管的栅极与对应的所述发光控制信号端电连接,所述第二晶体管的第一极与对应的所述驱动晶体管的第二极电连接,所述第二晶体管的第二极与对应的所述发光器件电连接。
4.如权利要求1所述的像素驱动电路,其特征在于,所述信号输入子电路包括:第三晶体管、第四晶体管、第五晶体管以及存储电容;
所述第三晶体管的栅极与所述第二扫描信号端电连接,所述第三晶体管的第一极与数据信号端电连接,所述第三晶体管的第二极与对应的所述驱动晶体管的第一极电连接;
所述第四晶体管的栅极与所述第二扫描信号端电连接,所述第四晶体管的第一极与所述第三晶体管电连接的驱动晶体管的栅极和第二极电连接;
所述第五晶体管的栅极与所述第一扫描信号端电连接,所述第五晶体管的第一极与参考信号端电连接,所述第五晶体管的第二极与各所述驱动晶体管的栅极电连接;
所述存储电容电连接于第一电源端和各所述驱动晶体管的栅极之间。
5.如权利要求1-4任一项所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:与各所述发光器件一一对应的第六晶体管;
所述第六晶体管的栅极与所述第一扫描信号端或所述第二扫描信号端电连接,所述第六晶体管的第一极与所述参考信号端电连接,所述第六晶体管的第二极与对应的所述发光器件电连接。
6.一种显示面板,其特征在于,包括:显示区:所述显示区包括常规显示区和预设区,所述常规显示区至少部分围绕所述预设区;
所述预设区包括多个第一像素单元;各所述第一像素单元包括:呈M行N列排布的第一子像素;其中,所述第一像素单元中的每个子像素列一一对应一个如权利要求1-5任一项所述像素驱动电路;
所述像素驱动电路中的一个发光器件设置于对应的所述子像素列内的一个第一子像素中。
7.如权利要求6所述的显示面板,其特征在于,所述预设区包括:依次排列的平直区和弯折区;所述平直区位于所述弯折区与所述常规显示区之间;
所有所述发光驱动子电路和所有所述信号输入子电路在所述显示面板的正投影位于所述平直区。
8.如权利要求7所述的显示面板,其特征在于,所述常规显示区包括位于所述预设区两侧的第一常规显示区和第二常规显示区;
所述平直区包括位于所述弯折区两侧的第一平直区和第二平直区;所述第一平直区位于所述第一常规显示区与所述弯折区之间,所述第二平直区位于所述第二常规显示区与所述弯折区之间;
部分第一像素单元中的所述发光驱动子电路和所述信号输入子电路在所述显示面板的正投影位于所述第一平直区;
其余部分第一像素单元中的所述发光驱动子电路和所述信号输入子电路在所述显示面板的正投影位于所述第二平直区。
9.如权利要求6所述的显示面板,其特征在于,所述预设区的至少部分边与所述显示区的至少部分边重合,且所述预设区的其余部分被所述常规显示区包围。
10.如权利要求6所述的显示面板,其特征在于,所述常规显示区包围所述预设区。
11.如权利要求9或10所述的显示面板,其特征在于,所述像素驱动电路中,相互电连接的发光器件与发光驱动子电路位于同一所述第一子像素中。
12.如权利要求11所述的显示面板,其特征在于,所述信号输入子电路与对应的所述驱动晶体管设置于同一第一子像素中。
13.如权利要求12所述的显示面板,其特征在于,所述信号输入子电路位于所述第一像素单元中的奇数行第一子像素中。
14.如权利要求6-10任一项所述的显示面板,其特征在于,同一所述第一像素单元中,同一列中的所述发光器件的发光颜色相同,同一行且不同列的所述发光器件的发光颜色不同。
15.一种显示装置,其特征在于,包括如权利要求6-14任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910817482.2A CN110400542B (zh) | 2019-08-30 | 2019-08-30 | 像素驱动电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910817482.2A CN110400542B (zh) | 2019-08-30 | 2019-08-30 | 像素驱动电路、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110400542A true CN110400542A (zh) | 2019-11-01 |
CN110400542B CN110400542B (zh) | 2021-03-02 |
Family
ID=68329549
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910817482.2A Active CN110400542B (zh) | 2019-08-30 | 2019-08-30 | 像素驱动电路、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110400542B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110853584A (zh) * | 2019-11-28 | 2020-02-28 | 京东方科技集团股份有限公司 | 像素驱动电路、显示面板及其驱动方法 |
WO2021077487A1 (zh) * | 2019-10-25 | 2021-04-29 | 深圳市华星光电半导体显示技术有限公司 | 像素单元及显示面板 |
WO2021164431A1 (zh) * | 2020-02-20 | 2021-08-26 | 京东方科技集团股份有限公司 | 像素驱动电路、像素结构及显示面板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102194407A (zh) * | 2010-03-11 | 2011-09-21 | 精工爱普生株式会社 | 发光装置以及电子设备、发光装置的驱动方法 |
CN102314829A (zh) * | 2010-06-30 | 2012-01-11 | 三星移动显示器株式会社 | 像素和使用该像素的有机发光显示装置 |
CN103474024A (zh) * | 2013-09-06 | 2013-12-25 | 京东方科技集团股份有限公司 | 一种像素电路及显示器 |
CN103886834A (zh) * | 2012-12-20 | 2014-06-25 | 乐金显示有限公司 | 发光二极管显示设备 |
CN108490710A (zh) * | 2018-03-29 | 2018-09-04 | 昆山国显光电有限公司 | 一种显示装置 |
CN109215575A (zh) * | 2017-06-30 | 2019-01-15 | 乐金显示有限公司 | 显示面板和使用该显示面板的电致发光显示器 |
-
2019
- 2019-08-30 CN CN201910817482.2A patent/CN110400542B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102194407A (zh) * | 2010-03-11 | 2011-09-21 | 精工爱普生株式会社 | 发光装置以及电子设备、发光装置的驱动方法 |
CN102314829A (zh) * | 2010-06-30 | 2012-01-11 | 三星移动显示器株式会社 | 像素和使用该像素的有机发光显示装置 |
CN103886834A (zh) * | 2012-12-20 | 2014-06-25 | 乐金显示有限公司 | 发光二极管显示设备 |
CN103474024A (zh) * | 2013-09-06 | 2013-12-25 | 京东方科技集团股份有限公司 | 一种像素电路及显示器 |
CN109215575A (zh) * | 2017-06-30 | 2019-01-15 | 乐金显示有限公司 | 显示面板和使用该显示面板的电致发光显示器 |
CN108490710A (zh) * | 2018-03-29 | 2018-09-04 | 昆山国显光电有限公司 | 一种显示装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021077487A1 (zh) * | 2019-10-25 | 2021-04-29 | 深圳市华星光电半导体显示技术有限公司 | 像素单元及显示面板 |
CN110853584A (zh) * | 2019-11-28 | 2020-02-28 | 京东方科技集团股份有限公司 | 像素驱动电路、显示面板及其驱动方法 |
US11037508B1 (en) | 2019-11-28 | 2021-06-15 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel driving circuit, display panel and methods for driving the same |
WO2021164431A1 (zh) * | 2020-02-20 | 2021-08-26 | 京东方科技集团股份有限公司 | 像素驱动电路、像素结构及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN110400542B (zh) | 2021-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109036279B (zh) | 阵列基板、驱动方法、有机发光显示面板及显示装置 | |
CN110021263B (zh) | 像素电路及其驱动方法、显示面板 | |
CN109388273B (zh) | 触控显示面板及其驱动方法、电子装置 | |
CN106910468B (zh) | 显示面板、显示装置及像素电路的驱动方法 | |
CN106531085B (zh) | 有机发光显示面板及其驱动方法、有机发光显示装置 | |
CN106782301B (zh) | 一种阵列基板、显示面板及显示面板的驱动方法 | |
US11069298B2 (en) | Driving circuit, display panel, driving method and display device | |
US9262966B2 (en) | Pixel circuit, display panel and display apparatus | |
US10997920B2 (en) | Pixel drive circuit and drive method, and display apparatus | |
CN110728946A (zh) | 像素电路及其驱动方法、显示面板 | |
CN108877669A (zh) | 一种像素电路、驱动方法及显示装置 | |
CN108376534B (zh) | 像素电路及其驱动方法、显示面板 | |
CN111276097B (zh) | 像素驱动电路及其驱动方法、显示基板 | |
CN109346009B (zh) | 有机发光显示面板和显示装置 | |
CN110400542B (zh) | 像素驱动电路、显示面板及显示装置 | |
CN110853576B (zh) | 显示基板和显示装置 | |
US11170701B2 (en) | Driving circuit, driving method thereof, display panel and display device | |
CN110556076B (zh) | 像素电路、驱动方法及显示装置 | |
CN112435628B (zh) | 显示面板及其显示控制方法、占空比调整方法及显示装置 | |
CN106971691A (zh) | 一种像素电路、驱动方法及显示装置 | |
GB2620507A (en) | Pixel circuit and driving method therefor and display panel | |
CN115516545A (zh) | 一种显示基板、显示面板及显示设备 | |
CN207966467U (zh) | 像素电路及显示面板 | |
WO2023151014A1 (zh) | 显示面板、其驱动方法及显示装置 | |
CN112863436B (zh) | 一种像素电路、驱动方法、电致发光显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |