CN110350895B - 一种用于mosfet串联使用时的保护电路 - Google Patents
一种用于mosfet串联使用时的保护电路 Download PDFInfo
- Publication number
- CN110350895B CN110350895B CN201910579119.1A CN201910579119A CN110350895B CN 110350895 B CN110350895 B CN 110350895B CN 201910579119 A CN201910579119 A CN 201910579119A CN 110350895 B CN110350895 B CN 110350895B
- Authority
- CN
- China
- Prior art keywords
- resistor
- diode
- tube
- electrode
- series
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/081—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
- H03K17/0814—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the output circuit
- H03K17/08142—Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the output circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/082—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
- H03K17/0822—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本申请提供了一种用于MOSFET串联使用时的保护电路,属于保护电路设计技术领域,该保护电路通过由电阻及TVS管串联组成的第一组合电路和第二组合电路分别保护MOSFET串联电路中上管和下管的漏栅极,通过TVS管分别保护MOSFET串联电路中上管和下管的栅源极,通过由电阻、三极管以及第三组合电路/第四组合电路检测MOSFET上管/下管的漏源电压,反馈给驱动信号,提供双重保护。本发明相比RCD保护电路来说,TVS管有纳秒级的响应速度,可以更快速地防止MOSFET过压,可作为高压脉冲模块中MOSFET固态开关串联使用时的保护电路,尤其在驱动同步要求严格的场合。
Description
技术领域
本申请属于MOSFET电路设计技术领域,特别涉及一种用于MOSFET串联使用时的保护电路。
背景技术
高压脉冲模块是在高压电源的基础上增加开关电路,从而输出幅度、周期、宽度均可调节的一种脉冲。高压脉冲电源中所用的开关主要有气体开关、固态开关、等离子体开关等,其中固态开关又可细分为IGBT、MOSFET等功率半导体器件。
实际应用的高压脉冲模块的固态开关,较多采用MOSFET作为开关器件。主流MOSFET的漏源耐压常在1200V以内,单只MOSFET远远不能满足模块的耐压需求,需要多只串联使用以提高电压容量。尽管这些MOSFET已尽量采用同型号元件且使用相同的驱动电路,但由于生产和装配时的分布参数不同,依然会造成在开关速度上存在差异。导通时,开通速度较慢的管子容易因为耐压过高而损坏,而关断时,关断速度较快的管子则会承受过高的耐压。因此,除了要求驱动同步之外,还需要增加额外的保护电路。
保护电路最关键是要解决串联MOSFET的均压问题,可以通过并联电阻和TVS管的形式提供静态均压,也可以通过并联RCD的形式提供动态均压。但上述两种方法,都过于单一,并且响应速度较慢。
发明内容
为了解决上述技术问题至少之一,本申请提供了一种用于MOSFET串联使用时的保护电路,其中,MOSFET串联电路包括上管和下管,上管及下管均包括漏极、源极及栅极,所述保护电路包括:
第一电阻至第四电阻,自所述上管的漏极依次串联至下管的源极;
第一组合电路,并联于所述第一电阻两端,所述第一组合电路包括串联的第五电阻和第三二极管,所述第三二极管的阳极连接于第一电阻与第二电阻的连接处,第三二极管的阴极与第五电阻的另一端连接;
第九二极管,并联于所述第二电阻两端,所述第九二极管的阴极连接于第一电阻与第二电阻连接处,第九二极管的阳极与第三二极管的阳极连接;
第二组合电路,并联于所述第三电阻两端,所述第二组合电路包括串联的第七电阻和第六二极管,所述第六二极管的阳极连接于第三电阻与第四电阻的连接处,第六二极管的阴极与第七电阻的另一端连接;
第十二极管,并联于所述第四电阻两端,所述第十二极管的阴极连接于第三电阻与第四电阻连接处,第十二极管的阳极与下管的源极连接;
第三组合电路,并联与所述上管的漏极和栅极,所述第三组合电路包括依次串联的第一电容、第五二极管以及第六电阻,所述第一电容连接所述上管的漏极,所述第六电阻连接所述上管的栅极,所述第五二极管的阴极连接所述第六电阻,第五二极管的阳极与第一电容的另一端连接;
第四三极管,基极连接在所述第一电阻与第二电阻的连接处,发射极连接在所述上管的源极处,集电极连接所述第五二极管的阳极;
第四组合电路,并联与所述下管的漏极和栅极,所述第四组合电路包括依次串联的第三电容、第八二极管以及第八电阻,所述第三电容连接所述下管的漏极,所述第八电阻连接所述下管的栅极,所述第八二极管的阴极连接所述第八电阻,第八二极管的阳极与第三电容的另一端连接;
第七三极管,基极连接在所述第三电阻与第四电阻的连接处,发射极连接在所述下管的源极处,上管的源极与下管的漏极连接,集电极连接所述第八二极管的阳极。
优选的是,所述MOSFET串联电路的上管及下管均为N沟道增强型MOSFET。
优选的是,MOSFET串联电路的上管及下管具有各自独立的驱动模块。
优选的是,所述第一组合电路及第二组合电路中的二极管采用TVS管。
优选的是,所述第三组合电路及第四组合电路中的二极管采用肖特基二极管。
与现有技术相比,本发明具有如下优点:
(1)相比RCD保护电路来说,TVS管有纳秒级的响应速度,可以更快速地防止MOSFET过压。
(2)检测MOSFET的漏源电压,并反馈给驱动信号,提供双重保护。
(3)本发明可应用于高压脉冲模块中MOSFET固态开关的保护电路,尤其在驱动同步要求严格的场合。
附图说明
图1是本申请用于MOSFET串联使用时的保护电路结构示意图。
具体实施方式
为使本申请实施的目的、技术方案和优点更加清楚,下面将结合本申请实施方式中的附图,对本申请实施方式中的技术方案进行更加详细的描述。在附图中,自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。所描述的实施方式是本申请一部分实施方式,而不是全部的实施方式。下面通过参考附图描述的实施方式是示例性的,旨在用于解释本申请,而不能理解为对本申请的限制。基于本申请中的实施方式,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施方式,都属于本申请保护的范围。下面结合附图对本申请的实施方式进行详细说明。
本发明的主要目的在于提供一种适用于MOSFET作为开关串联使用时的保护电路,不仅能提供良好的均压效果,并且有较快的响应速度。
为了更好地分析本发明中所述保护电路的功能,以图1进行分析。
如图1所示,本发明的原理是:通过分压电阻,检测MOSFET的漏源两端的电压,当漏源电压高于设定值时,TVS管击穿,将MOSFET的漏源电压箝位保护。同时,分压电阻的下端电压,反馈给MOSFET的栅极,迫使MOSFET再次导通,以降低MOSFET的漏源电压,这样的一个反馈过程,形成了对MOSFET的双重保护。
参考图1,本申请用于MOSFET串联使用时的保护电路,MOSFET串联电路包括上管V01和下管V02,图1中,上管V01和下管V02的上端为漏极,左端为栅极,下端为源极,上管V01的栅极与源极之间设置有上管驱动,下管V02的栅极与源极之间设置有下管驱动。
参考图1,本申请的保护电路左侧串联的四个电阻R01-R04,左侧自上至下的第一组合电路、二极管V09,第二组合电路及二极管V10,中间自上至下的三极管V04及三极管V07,右侧自上至下的第三组合电路及第四组合电路,以下分别详细描述:
第一电阻至第四电阻(R01~R04),自所述上管V01的漏极依次串联至下管的V02源极;
第一组合电路,并联于所述第一电阻R01两端,所述第一组合电路包括串联的第五电阻R05和第三二极管V03,所述第三二极管V03的阳极连接于第一电阻R01与第二电阻R02的连接处,第三二极管V03的阴极与第五电阻R05的另一端连接;
第九二极管V09,并联于所述第二电阻R02两端,所述第九二极管V09的阴极连接于第一电阻R01与第二电阻R02连接处,第九二极管V09的阳极与第三二极管V03的阳极连接;
第二组合电路,并联于所述第三电阻R03两端,所述第二组合电路包括串联的第七电阻R07和第六二极管V06,所述第六二极管V06的阳极连接于第三电阻R03与第四电阻R04的连接处,第六二极管V06的阴极与第七电阻R07的另一端连接;
第十二极管V10,并联于所述第四电阻R04两端,所述第十二极管V10的阴极连接于第三电阻R03与第四电阻R04连接处,第十二极管V10的阳极与下管的源极连接;
第三组合电路,并联与所述上管V01的漏极和栅极,所述第三组合电路包括依次串联的第一电容C01、第五二极管V05以及第六电阻R06,所述第一电容C01连接所述上管V01的漏极,所述第六电阻R06连接所述上管V01的栅极,所述第五二极管V05的阴极连接所述第六电阻R06,第五二极管V05的阳极与第一电容C01的另一端连接;
第四三极管V04,基极连接在所述第一电阻R01与第二电阻R02的连接处,发射极连接在所述上管V01的源极处,集电极连接所述第五二极管V05的阳极;
第四组合电路,并联与所述下管V02的漏极和栅极,所述第四组合电路包括依次串联的第三电容C03、第八二极管V08以及第八电阻R08,所述第三电容C03连接所述下管V02的漏极,所述第八电阻R08连接所述下管V02的栅极,所述第八二极管V08的阴极连接所述第八电阻R08,第八二极管V08的阳极与第三电容C03的另一端连接;
第七三极管V07,基极连接在所述第三电阻R03与第四电阻R04的连接处,发射极连接在所述下管V02的源极处,集电极连接所述第八二极管V08的阳极,上管的源极与下管的漏极连接。
在一些可选实施方式中,所述MOSFET串联电路的上管及下管均为N沟道增强型MOSFET。
在一些可选实施方式中,MOSFET串联电路的上管及下管具有各自独立的驱动模块。
在一些可选实施方式中,所述第一组合电路及第二组合电路中的二极管采用TVS管。
在一些可选实施方式中,所述第三组合电路及第四组合电路中的二极管采用肖特基二极管。
对本发明的MOSFET串联使用时的保护电路进行分析,工作原理如下:
V01和V02是同型号串联使用的MOSFET,V03和V06分别为保护V01和V02的漏栅极的TVS管,V09和V10分别为保护V01和V02的栅源极的TVS管。当MOSFET已经处于导通或者关断状态时,由于R01~R04电阻的静态分压作用,TVS并不工作。
(1)当MOSFET由导通变为关断。如果驱动不同步,V01和V02的关断速度会有差别,假设V01先关断,V02仍然维持导通,那么V01的漏源之间会承受一个高电压Vmax,TVS管的击穿电压为Vbr。
如果Vmax*R01/(R01+R02)>Vbr,则TVS管V03会击穿箝位,起到保护V01的作用。与此同时,R02上分得的电压,会反馈到V01的栅极,迫使MOSFET再次导通,以降低V01漏源之间的电压。同理可分析V02先关断时,V06对V02的保护作用。
(2)当MOSFET由关断变为导通。假设V01先导通,V02仍然维持关断,那么V02的漏源之间会承受一个高电压Vmax。
如果Vmax*R03/(R03+R04)>Vbr,则TVS管V06会击穿箝位,起到保护V02的作用。与此同时,R04上分得的电压,会反馈到V02的栅极,迫使V02加速导通,以降低V02漏源之间的电压。同理可分析V02先导通时,V03对V01的保护作用。
本申请相比RCD保护电路来说,TVS管有纳秒级的响应速度,可以更快速地防止MOSFET过压。通过本申请检测MOSFET的漏源电压,并反馈给驱动信号,提供双重保护。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。
Claims (5)
1.一种用于MOSFET串联使用时的保护电路,MOSFET串联电路包括上管和下管,其特征在于,所述保护电路包括:
第一电阻至第四电阻,自所述上管的漏极依次串联至下管的源极;
第一组合电路,并联于所述第一电阻两端,所述第一组合电路包括串联的第五电阻和第三二极管,所述第三二极管的阳极连接于第一电阻与第二电阻的连接处,第三二极管的阴极与第五电阻的另一端连接;
第九二极管,并联于所述第二电阻两端,所述第九二极管的阴极连接于第一电阻与第二电阻连接处,第九二极管的阳极与第三二极管的阳极连接;
第二组合电路,并联于所述第三电阻两端,所述第二组合电路包括串联的第七电阻和第六二极管,所述第六二极管的阳极连接于第三电阻与第四电阻的连接处,第六二极管的阴极与第七电阻的另一端连接;
第十二极管,并联于所述第四电阻两端,所述第十二极管的阴极连接于第三电阻与第四电阻连接处,第十二极管的阳极与下管的源极连接;
第三组合电路,并联与所述上管的漏极和栅极,所述第三组合电路包括依次串联的第一电容、第五二极管以及第六电阻,所述第一电容连接所述上管的漏极,所述第六电阻连接所述上管的栅极,所述第五二极管的阴极连接所述第六电阻,第五二极管的阳极与第一电容的另一端连接;
第四三极管,基极连接在所述第一电阻与第二电阻的连接处,发射极连接在所述上管的源极处,集电极连接所述第五二极管的阳极;
第四组合电路,并联与所述下管的漏极和栅极,所述第四组合电路包括依次串联的第三电容、第八二极管以及第八电阻,所述第三电容连接所述下管的漏极,所述第八电阻连接所述下管的栅极,所述第八二极管的阴极连接所述第八电阻,第八二极管的阳极与第三电容的另一端连接;
第七三极管,基极连接在所述第三电阻与第四电阻的连接处,发射极连接在所述下管的源极处,上管的源极与下管的漏极连接,集电极连接所述第八二极管的阳极;
其中,所述第一组合电路中的第三二极管采用TVS管;
所述第二组合电路中的第六二极管采用TVS管;
上管的栅极与源极之间设置有上管驱动,下管的栅极与源极之间设置有下管驱动;上管和下管是型号联使用的MOSFETV管,第三二极管和第六二极管分别为保护上管和下管的漏栅极的TVS管第九二极管和第十二极管分别为保护上管和下管的栅源极的TVS管。
2.如权利要求1所要求的用于MOSFET串联使用时的保护电路,其特征在于:所述MOSFET串联电路的上管及下管均为N沟道增强型MOSFET。
3.如权利要求1所要求的用于MOSFET串联使用时的保护电路,其特征在于:MOSFET串联电路的上管及下管具有各自独立的驱动模块。
4.如权利要求1所要求的用于MOSFET串联使用时的保护电路,其特征在于:所述第三组合电路中的第五二极管采用肖特基二极管。
5.如权利要求1所要求的用于MOSFET串联使用时的保护电路,其特征在于:所述第四组合电路中的第八二极管采用肖特基二极管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910579119.1A CN110350895B (zh) | 2019-06-28 | 2019-06-28 | 一种用于mosfet串联使用时的保护电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910579119.1A CN110350895B (zh) | 2019-06-28 | 2019-06-28 | 一种用于mosfet串联使用时的保护电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110350895A CN110350895A (zh) | 2019-10-18 |
CN110350895B true CN110350895B (zh) | 2023-06-20 |
Family
ID=68177133
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910579119.1A Active CN110350895B (zh) | 2019-06-28 | 2019-06-28 | 一种用于mosfet串联使用时的保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110350895B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB201013001D0 (en) * | 2009-08-03 | 2010-09-15 | Intersil Inc | Inrush current limiter for an LED driver |
CN106033880A (zh) * | 2015-03-09 | 2016-10-19 | 何曙光 | 直流电源打嗝式保护电路 |
CN107623512A (zh) * | 2017-08-29 | 2018-01-23 | 中国科学院电工研究所 | 一种有源密勒箝位保护电路 |
CN109120179A (zh) * | 2018-08-07 | 2019-01-01 | 中国航空工业集团公司雷华电子技术研究所 | 一种脉冲电源的开关驱动电路 |
-
2019
- 2019-06-28 CN CN201910579119.1A patent/CN110350895B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB201013001D0 (en) * | 2009-08-03 | 2010-09-15 | Intersil Inc | Inrush current limiter for an LED driver |
CN106033880A (zh) * | 2015-03-09 | 2016-10-19 | 何曙光 | 直流电源打嗝式保护电路 |
CN107623512A (zh) * | 2017-08-29 | 2018-01-23 | 中国科学院电工研究所 | 一种有源密勒箝位保护电路 |
CN109120179A (zh) * | 2018-08-07 | 2019-01-01 | 中国航空工业集团公司雷华电子技术研究所 | 一种脉冲电源的开关驱动电路 |
Also Published As
Publication number | Publication date |
---|---|
CN110350895A (zh) | 2019-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20230327661A1 (en) | Cascode switches including normally-off and normally-on devices and circuits comprising the switches | |
JP5452549B2 (ja) | パワーモジュール | |
US7180762B2 (en) | Cascoded rectifier | |
KR20110123169A (ko) | 스위칭 게이트 드라이브 | |
JP4512671B1 (ja) | 電力変換回路 | |
Wang et al. | Analysis of stray inductance's influence on SiC MOSFET switching performance | |
US20160308458A1 (en) | Power conversion device | |
CN113872420A (zh) | 一种抑制SiC—MOSFET桥臂串扰的改进门极驱动电路 | |
CN109425811B (zh) | 一种igbt检测电路及检测方法 | |
CN204633582U (zh) | 智能数字化大功率igbt驱动装置 | |
CN104917164A (zh) | 一种驱动保护电路 | |
Shimizu et al. | Controllability of switching speed and loss for SiC JFET/Si MOSFET cascode with external gate resistor | |
EP2860863B1 (en) | Surge protection circuit | |
CN110350895B (zh) | 一种用于mosfet串联使用时的保护电路 | |
JP7078619B2 (ja) | 並列逆導通igbtおよびワイドバンドギャップスイッチのスイッチング | |
Bhalla et al. | Robustness of SiC JFETs and cascodes | |
Chen et al. | Switching loss analysis of closed-loop gate drive | |
JP6184107B2 (ja) | 中性点クランプ式電力変換装置 | |
Fuhrmann et al. | Short-circuit behavior of series-connected high-voltage IGBTs | |
Stalter et al. | Silicon Carbide (SiC) D-MOS for grid-feeding solar-inverters | |
CN104377943A (zh) | 一种igbt串联均压电路 | |
CN210405259U (zh) | 单向导通装置及应用其的开关电源 | |
CN112821887A (zh) | 一种碳化硅场效应管的防击穿电路及方法 | |
Fuhrmann et al. | Dynamic avalanche in high voltage diodes during short circuit III | |
CN111725978A (zh) | 具有负压关断和串扰抑制功能的SiC MOSFET栅极驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |