CN110324110A - 一种通信方法、通信设备及存储介质 - Google Patents

一种通信方法、通信设备及存储介质 Download PDF

Info

Publication number
CN110324110A
CN110324110A CN201810277657.0A CN201810277657A CN110324110A CN 110324110 A CN110324110 A CN 110324110A CN 201810277657 A CN201810277657 A CN 201810277657A CN 110324110 A CN110324110 A CN 110324110A
Authority
CN
China
Prior art keywords
bit
code block
check
check bit
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810277657.0A
Other languages
English (en)
Other versions
CN110324110B (zh
Inventor
肖帅
张红标
管四海
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201810277657.0A priority Critical patent/CN110324110B/zh
Priority to PCT/CN2019/080222 priority patent/WO2019184998A1/zh
Publication of CN110324110A publication Critical patent/CN110324110A/zh
Application granted granted Critical
Publication of CN110324110B publication Critical patent/CN110324110B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • H04L1/0058Block-coded modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本申请实施例提供一种通信方法、通信设备及存储介质,用于提高带宽利用率。本申请实施例中预设条件包括M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同。若码块包括的L个比特的数据对应的N个第一校验比特满足预设条件,则码块包括的N个第一比特位上承载N个第二校验比特,N个第二校验比特是根据N个第一校验比特得到的。通过N个第二校验比特既可以使第二通信设备对L个比特的数据进行校验,也可以避免第二通信设备对该码块的误判,从而可以在保证数据传输的可靠性的基础上采用码块上的更多的比特传输数据,从而可以提高数据传输效率,提高带宽利用率。

Description

一种通信方法、通信设备及存储介质
技术领域
本申请涉及通信领域,尤其涉及一种通信方法、通信设备及存储介质。
背景技术
光互联网论坛(Optical Internet Forum,OIF)发布了灵活以太网(FlexibleEthernet,FlexE),FlexE是一种支持多种以太网MAC层速率的通用技术。通过将多个100GE(Physical,PHYs)端口绑定,并将每个100GE端口在时域上以5G为颗粒划分为20个时隙,FlexE可支持以下功能:绑定,将多个以太网端口绑定为一个链路组以支持速率大于单个以太网端口的媒体访问控制(Medium Access Control,MAC)业务;子速率,通过为业务分配时隙支持速率小于链路组带宽或者小于单个以太网端口带宽的MAC业务;通道化,通过为业务分配时隙支持在链路组中同时传输多个MAC业务,例如在2x 100GE链路组中支持同时传输一个150G和两个25G的MAC业务。
FlexE通过时分复用(Time Division Multiplexing,TDM)方式划分时隙,实现传输管道带宽的硬隔离,一个业务数据流可以分配到一到多个时隙中,实现了对各种速率业务的匹配。一个FlexE组(英文也可以称为FlexE Group)可以包含一个或多个物理链路接口(英文可以写为PHY)。图1示例性示出了一种基于灵活以太网协议的通信系统示意图,如图1所示,以FlexE Group包括4个PHY示意。灵活以太网协议客户(FlexE Client)代表在FlexEGroup上指定时隙(一个时隙或多个时隙)传输的客户数据流,一个FlexE Group上可承载多个FlexE Client,一个FlexE Client对应一个用户业务数据流(典型的,可以称为媒体访问控制(Medium Access Control,MAC)Client),灵活以太网协议功能层(英文可以称为FlexEShim)层提供FlexE Client到MAC Client的数据适配和转换。目前如何进一步提高带宽利用率是亟需解决的一个问题。
发明内容
本申请实施例提供一种通信方法、设备及存储介质,用于提高带宽利用率。
第一方面,本申请实施例提供一种通信方法,包括获取码块,码块包括N个第一比特位和L个第二比特位,L个第二比特位承载L个比特的数据;若L个比特的数据对应的N个第一校验比特满足预设条件,则N个第一比特位承载N个第二校验比特,N个第二校验比特是根据N个第一校验比特得到的;N为正整数,L为正整数;发送码块。其中,N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。
本申请实施例中,若N个第一校验比特满足预设条件,而仍将N个第一校验比特放入N个第一比特位,会使第二通信设备分不清码块的N个第一比特位承载的是N个第一校验比特还是Q个比特组中的一个比特组中的M个比特,从而可能会造成第二通信设备对码块的误判。但本申请实施例中若N个第一校验比特满足预设条件,则将根据N个第一校验比特得到的N个第二校验比特放入N个第一比特位,从而可以避免第二通信设备对码块的误判,且可以为第二通信设备正确解析码块奠定基础,且通过N个第二校验比特既可以使第二通信设备对L个比特的数据进行校验,也可以避免第二通信设备对该码块的误判,从而可以在保证数据传输的可靠性的基础上采用码块上的更多的比特传输数据,从而可以提高数据传输效率,提高带宽利用率。
在一种可能地实施方式中,若L个比特的数据对应的N个第一校验比特不满足预设条件,则N个第一比特位承载N个第一校验比特。这种情况下,由于N个第一校验比特不满足预设条件,因此将N个第一校验比特放入N个第一比特位,不会造成第二通信设备分不清码块的N个第一比特位承载的是N个第一校验比特还是Q个比特组中的一个比特组中的M个比特的情况,从而可以避免第二通信设备对码块的误判。
在一种可能地实施方式中,M个第三比特位上承载的比特与预设的Q个比特组中的每个比特组中的M个比特不同。通过该可选地实施方式,可以通过M个第三比特位将本申请实施例中的码块与Q个比特组区分开来,从而可以避免第二通信设备对码块的误判。
为了兼容现有技术,在一种可能地实施方式中,码块包括同步头区域,码块的同步头区域承载的比特为“10”;M个第三比特位为码块的同步头区域之后的8个比特中的M个比特;N为不小于5的整数;M为不小于5,且不大于N和8中较小值的整数。
在一种可能地实施方式中,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;一个控制码块的预设M个第四比特位为M个第三比特位在控制码块中相对应的比特位。通过上述实施例可以看出,本申请实施例中的码块可以通过上述特征与现有技术中的控制码块存在区别。另一方面,由于FlexE传输管道存在IDLE码块。因此,采用本申请实施例提供的码块承载数据,可以在原本需要插入IDLE码块的情况下,插入本申请实施例中提供的码块,第二通信设备可以正确区分本申请实施例中的码块和现有技术中的控制码块,从而可以提高带宽利用率。
在一种可能地实施方式中,N个第二校验比特中的承载于M个第三比特位上的M个比特是将M个第三比特位对应的N个第一校验比特中的M个比特和M个第一预设比特进行运算得到的。N个第二校验比特中的除承载于M个第三比特位上的M个比特之外的N-M个比特中的一个比特:是N个第一校验比特中除M个第三比特位对应的N个第一校验比特中的M个比特之外的一个比特。或者N个第二校验比特中的除承载于M个第三比特位上的M个比特之外的N-M个比特中的一个比特:是N个第一校验比特中除M个第三比特位对应的N个第一校验比特中的M个比特之外的一个比特与一个第二预设比特进行运算得到的,如此,可以提高方案的灵活性。
第二方面,本申请实施例提供一种通信方法,包括接收码块;获取码块的L个第二比特位上承载的L个比特的数据,获取L个比特的数据对应的N个第一校验比特,N为正整数,L为正整数;若N个第一校验比特满足预设条件,则根据N个第一校验比特,获取N个第二校验比特;若N个第二校验比特与码块的N个第一比特位上承载的N个比特相同,则解析码块;其中,N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。
本申请实施例中,若N个第一校验比特满足预设条件,则将根据N个第一校验比特得到的N个第二校验比特放入N个第一比特位,从而可以避免第二通信设备对码块的误判,且可以为第二通信设备正确解析码块奠定基础,且通过N个第二校验比特既可以使第二通信设备对L个比特的数据进行校验,也可以避免第二通信设备对该码块的误判,从而可以在保证数据传输的可靠性的基础上采用码块上的更多的比特传输数据,从而可以提高数据传输效率,提高带宽利用率。
在一种可能地实施方式中,获取L个比特的数据对应的N个第一校验比特之后,还包括:若N个第一校验比特不满足预设条件,N个第一校验比特与码块的N个第一比特位上承载的N个比特相同,则解析码块。这种情况下,由于N个第一校验比特不满足预设条件,因此第二通信设备根据N个第一校验比特可以区分码块的N个第一比特位承载的是N个第一校验比特还是Q个比特组中的一个比特组中的M个比特的情况,从而可以避免第二通信设备对码块的误判。
为了兼容现有技术,在一种可能地实施方式中,码块包括同步头区域,码块的同步头区域承载的比特为“10”;M个第三比特位为码块的同步头区域之后的8个比特中的M个比特;N为不小于5的整数;M为不小于5,且不大于N和8中较小值的整数。
在一种可能地实施方式中,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;一个控制码块的预设M个第四比特位为M个第三比特位在控制码块中相对应的比特位。通过上述实施例可以看出,本申请实施例中的码块可以通过上述特征与现有技术中的控制码块存在区别。另一方面,由于FlexE传输管道存在IDLE码块。因此,采用本申请实施例提供的码块承载数据,可以在原本需要插入IDLE码块的情况下,插入本申请实施例中提供的码块,第二通信设备可以正确区分本申请实施例中的码块和现有技术中的控制码块,从而可以提高带宽利用率。
在一种可能地实施方式中,根据N个第一校验比特,获取N个第二校验比特,包括:将K个第三预设比特与N个第一校验比特中的K个比特进行预设算法对应的运算,其中,K为不小于M且小于N的整数;将得到的K个比特作为N个第二校验比特中的K个比特,将N个第一校验比特中的其余N-K个比特作为N个第二校验比特中的N-K个比特;其中,N个第一校验比特中的K个比特至少包括M个第三比特位对应的N个第一校验比特中的M个比特。在另一种可能地实施方式中,根据N个第一校验比特,获取N个第二校验比特,包括:将N个第四预设比特与N个第一校验比特进行预设算法对应的运算,将得到的结果作为N个第二校验比特,如此,可以提高方案的灵活性。
第三方面,本申请实施例提供一种通信设备,通信设备包括存储器、收发器和处理器,其中:存储器用于存储指令;处理器用于根据执行存储器存储的指令,并控制收发器进行信号接收和信号发送,当处理器执行存储器存储的指令时,通信设备用于执行上述第一方面或第一方面中任一种方法。
第四方面,本申请实施例提供一种通信设备,通信设备包括存储器、收发器和处理器,其中:存储器用于存储指令;处理器用于根据执行存储器存储的指令,并控制收发器进行信号接收和信号发送,当处理器执行存储器存储的指令时,通信设备用于执行上述第二方面或第二方面中任一种方法。
第五方面,本申请实施例提供一种通信设备,用于实现上述第一方面或第一方面中的任意一种方法,包括相应的功能模块,分别用于实现以上方法中的步骤。功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。硬件或软件包括一个或多个与上述功能相对应的模块。
在一个可能的设计中,通信设备的结构中包括处理单元和收发单元,这些单元可以执行上述方法示例中相应功能,具体参见方法示例中的详细描述,此处不做赘述。
第六方面,本申请实施例提供一种通信设备,用于实现上述第二方面或第二方面中的任意一种的方法,包括相应的功能模块,分别用于实现以上方法中的步骤。功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。硬件或软件包括一个或多个与上述功能相对应的模块。
在一个可能的设计中,通信设备的结构中包括处理单元和收发单元,这些单元可以执行上述方法示例中相应功能,具体参见方法示例中的详细描述,此处不做赘述。
第七方面,本申请实施例提供一种计算机存储介质,计算机存储介质中存储有指令,当其在计算机上运行时,使得计算机执行第一方面或第一方面的任意可能的实现方式中的方法。
第八方面,本申请实施例提供一种计算机存储介质,计算机存储介质中存储有指令,当其在计算机上运行时,使得计算机执行第二方面或第二方面的任意可能的实现方式中的方法。
第九方面,本申请实施例提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行第一方面或第一方面的任意可能的实现方式中的方法。
第十方面,本申请实施例提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行第二方面或第二方面的任意可能的实现方式中的方法。
附图说明
图1为一种基于灵活以太网协议的通信系统示意图;
图2为一种通信系统架构示意图;
图3为64B/66B编码表的结构示意图;
图4为本申请实施例提供的一种通信方法流程示意图;
图5为本申请实施例中另外一种通信方法的流程示意图;
图6为本申请实施例提供的一种码块的结构示意图;
图7为一种64B/66B编码形式的控制码块的结构示意图;
图8为64B/66B编码形式下控制码块的码块类型区域对应的二进制的值的示意图;
图9为当M个第三比特位如图6所示为同步头区域之后的02比特位、03比特位、04比特位、05比特位和07比特位时,一种M个第三比特位承载M个第二校验比特的结构示意图;
图10为当M个第三比特位为同步头区域之后的02比特位、03比特位、04比特位、05比特位和06比特位时,一种M个第三比特位承载M个第二校验比特的结构示意图;
图11为本申请实施例提供的一种通信设备的结构示意图;
图12为本申请实施例提供的另一种通信设备的结构示意图;
图13为本申请实施例提供的另一种通信设备的结构示意图;
图14为本申请实施例提供的另一种通信设备的结构示意图。
具体实施方式
应理解,本申请实施例的技术方案可以应用于各种通信系统,例如:移动承载前传或回传领域、城域多业务承载、数据中心互联、工业通讯等基于以太网技术的通讯系统,以及工业或通讯设备内不同元器件或模块之间的通讯系统。
华为技术于2016年12月ITU-T IMT2020workshop发布一项新技术,该技术体系可以简称为泛在以太网(X-Ethernet或X-E),是一种基于以太网(Ethernet)物理层,具备确定性超低时延特征的新一代交换组网技术。其思路之一是基于的比特块(Bit Block)序列的交换组网,比如未经扰码的64B/66B Bit Block序列,以太网媒质不相关接口xMII(例如GMII,XGMII,25GMII等)上的含1比特带外控制指示和8比特字符的9比特块序列等,但缺乏层次化复接考虑,不适用于大规模的组网应用。图2示例性示出了一种通信系统架构示意图,如图2所示,该通信系统可以包括两种类型的通信设备,如图2中的通信设备一201、通信设备二202和通信设备一203。通信设备一201和通信设备一203也可以描述为运营商网络(以下简称网络)边缘的通信设备,英文可以称为Provider Edge node,可以简称为PE节点。通信设备二202也可以描述为运营商网络(以下简称网络)内的通信设备,英文可以称为Provider node,可以简称为P节点。
通信设备一201和通信设备一203中的任一个通信设备一的一侧可以与用户设备连接,也可以与客户网络设备连接。与用户设备或客户网络设备连接的接口相对而言可以称为用户侧接口204(User network interface,UNI),也可以描述为网络与用户连接的接口。通信设备一201的另一侧与通信设备二202连接,如图2所示,通信设备一201和通信设备一203中的任一个通信设备一的另一侧和通信设备二202之间通过网络间接口205(Networkto Network interface,NNI)连接。网络间接口205也可以描述为网络之间或网络内的通信设备之间的接口。可选地,通信设备二202可以与其它通信设备(比如可以为其它的通信设备二或通信设备一)连接,在图中仅示意性示出了一个通信设备二,本领域技术人员可知在两个通信设备一之间可以包括一个或多个连接的通信设备。
本申请实施例中的通信设备可以是网络设备,比如可以是X-E网络中的网络边缘的称为PE节点的通信设备,也可以是X-E网络中的网络内的称为P节点的通信设备,还可以是作为客户设备接入到其他承载网络,例如光传送网(OpticalTransportNetwork,OTN)或波分复用(Wavelength Division Multiplexing,WDM)等。
图3示出了64B/66B编码表的结构示意图,如图3所示,码块的同步头(sync)为2比特。若码块的同步头为“01”,则该码块为数据码块,即该码块后面的8个比特为数据字符。若码块的同步头为“10”,则该码块为控制码块,即该码块后面是控制字符和数据字符的组合。针对控制码块,码块在同步头之后包括码块类型区域(block type fleld),在码块类型区域可以用编码块类型字段标记数据字符和控制字符的组合情况,总计15种编码块类型。
如图3所示,在数据块形式和控制块形式中D为数据字节,C为非数据字节,在C对应的字节处可以填充IDLE或者其他的控制字符。比如可以在序号为1、数据块形式为C0 C1 C2C3/C4 C5 C6 C7中C对应的字节处填充IDLE。
序号为0的码块全部为分组的数据字节,该64B/66B码块可称之为/D/码块。
序号为1的码块,可以全部为填充IDLE,也可以填充其他的控制字符,当序号为1的码块的C0~C7全为0时,该64B/66B码块称之为空闲码块,可写为/I/码块。
序号为6的码块,首字节为/S/字符,是分组的开始,对应前导码的第一字节,后面为数据字节,该64B/66B码块可称之为/S/码块。
序号为7的码块可用于携带控制信息,该64B/66B码块可称之为/O/码块;
序号8~15为对应分组在码块的不同位置结束,跟随若干非数据字节的情形,序号8~15对应的64B/66B码块都可以称之为/T/码块。
序号1~15的64B/66B码块也可以统称之为控制码块,可以写为/C/码块。本申请实施例中的一个控制码块可以是指图3中序号1~15中的任一个码块。
如图3所示,每个码块都有同步头,64B/66B编码后的数据块,同步头只有“10”或“01”图案,并且不参与扰码,因此逐块逐比特传输到接收机后,接收机可以根据间隔66比特连续识别到的同步头“10”或“01”图案,建立起码块同步,码块即边界的识别。由此可以据此解读解扰码后的码块类型,根据上面的编码表,获得以太网分组数据的开始和结束信息,并识别出空闲填充IDLE等无意义或其他有意义的控制信息。
本申请实施例中的码块可以是64B/66B编码的码块,也可以是其它编码形式的码块,比如可以是128B/130B、256B/257B、64B/65B、512B/514B、64B/67B等。
基于上述内容,图4示例性示出了本申请实施例提供的一种通信方法流程示意图,该通信方法的发送端可以由第一通信设备执行,接收端可以由第二通信设备执行,第一通信设备和第二通信设备中的任一通信设备可以是上述图2中的通信设备一或通信设备二,如图4所示,该方法包括:
步骤401,第一通信设备获取码块,码块包括N个第一比特位和L个第二比特位,L个第二比特位承载L个比特的数据;若L个比特的数据对应的N个第一校验比特满足预设条件,则N个第一比特位承载N个第二校验比特,N个第二校验比特是根据N个第一校验比特得到的;N为正整数,L为正整数。本申请实施例中的L个比特的数据对应的N个第一校验比特可以是对L个比特的数据进行循环冗余校验(Cyclic Redundancy Check,CRC),得到N个第一校验比特,N个第一校验比特也可以称为第一CRC校验比特。本申请实施例中还可以适用其它的检验方法对L个比特的数据进行校验从而得到N个第一校验比特,比如奇偶校验(ParityCheck)、异或校验码(Block Check Character,BCC),纵向冗余校验(LongitudinalRedundancy Check,LRC)、累加和校验(Sum Check,SC)等。
可选地,当一个码块承载的数据对应的比特的数量小于L时,可以在空的第二比特位上补零或其他预设值。
其中,N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。本申请实施例中Q个比特组中的每个比特组可以至少包括M个比特。
步骤402,第一通信设备发送码块。
相对应地,第二通信设备接收码块。
步骤403,第二通信设备获取码块的L个第二比特位上承载的L个比特的数据,获取L个比特的数据对应的N个第一校验比特。
步骤404,若N个第一校验比特满足预设条件,则第二通信设备根据N个第一校验比特,获取N个第二校验比特。
步骤405,若N个第二校验比特与码块的N个第一比特位上承载的N个比特相同,则第二通信设备解析码块。
首先,本申请实施例中若N个第一校验比特满足预设条件,而仍将N个第一校验比特放入N个第一比特位,会使第二通信设备分不清码块的N个第一比特位承载的是N个第一校验比特还是Q个比特组中的一个比特组中的M个比特,从而可能会造成第二通信设备对码块的误判。但本申请实施例中若N个第一校验比特满足预设条件,则将根据N个第一校验比特得到的N个第二校验比特放入N个第一比特位,从而可以避免第二通信设备对码块的误判,且可以为第二通信设备正确解析码块奠定基础。
第二,第二通信设备可以根据N个第二校验比特对L个比特的数据进行校验,进一步提高数据的安全性。
第三,本申请实施例中通过N个第二校验比特既可以使第二通信设备对L个比特的数据进行校验,也可以避免第二通信设备对该码块的误判,即通过N个第二校验比特实现该两方面的作用,从而可以在保证数据传输的可靠性的基础上采用更多的比特传输数据,从而可以提高数据传输效率,可以提高带宽利用率。
一种可选地实施方式中,上述步骤401中,预设条件可以是一个预设条件或多个预设条件。当上述预设条件包括多个预设条件时,N个第一校验比特满足预设条件可以是指N个第一校验比特满足该多个预设条件中的至少一个预设条件。第一预设条件和第二预设条件为多个预设条件中的任两个预设条件,则第一预设条件对应的M个第三比特位于第二预设条件对应的M个第三比特位可以不同,第一预设条件对应的Q个比特组与第二预设条件对应的Q个比特组也可以不同,第一预设条件中的M的值可以跟第二预设条件中的M的值不同,第一预设条件中的Q的值也可以跟第二预设条件中的Q的值不同。一种可选地实施方式中,可以对多个预设条件设置优先级,从而可以依据各个预设条件的优先级依次判断N个第一校验比特是否满足各个预设条件。
以64B/66B编码的码块举个例子,比如第一预设条件对应的M个第三比特位是指该码块的同步头区域之后的8个比特位中的5个比特位,而第二预设条件对应的M个第三比特位是指该码块的同步头区域之后的第35个比特位至第40个比特位之间3个比特位。第一预设条件中对应的Q个比特组可能是64B/66B编码形式下的15种控制码块的码块类型区域承载的15个比特组,第二预设条件中的Q个比特组可能是预设的3个比特组。
若第一预设条件在多个预设条件中的优先级最高,第二优预设条件的优先级次之。则可以先将N个第一校验比特中的第一预设条件对应的第三比特位所对应的5个比特与第一预设条件中的15个比特组相比较,若该N个第一校验比特中的第一预设条件对应的第三比特位所对应的5个比特与第一预设条件中的一组比特组中的5个比特相同,则视为N个第一校验比特满足第一预设条件。
接着将N个第一校验比特中的第二预设条件对应的第三比特位所对应的3个比特与第二预设条件中的3个比特组相比较,若该N个第一校验比特中的第二预设条件对应的第三比特位所对应的3个比特不能满足“该N个第一校验比特中的第二预设条件对应的第三比特位所对应的3个比特与第一预设条件中的一组比特组中的3个比特相同”的条件,则视为N个第一校验比特不满足第二预设条件。
进一步,可选地,当预设条件有多个时,可以设置预设条件与确定N个第二校验比特的方式之间的对应关系,比如第一预设条件对应的确定N个第二校验比特的方式和第二预设条件对应的确定N个第二校验比特的方式可以不同,则当N个第一校验比特不满足一个预设条件时,可以根据该预设条件对应的确定N个第二校验比特的方式确定出N个第二校验比特。
在该示例中,第一预设条件对应的确定N个第二校验比特的方式是:将N个第一校验比特与预设的掩码进行异或算法,将得到的结果作为N个第二校验比特。第二预设条件对应的确定N个第二校验比特的方式是:建立N个第一校验比特与N个第二校验比特的对应关系,根据对应关系查找出N个第一校验比特对应的N个第二校验比特。
在上述步骤401中,提供另一种可选地实施方式,若L个比特的数据对应的N个第一校验比特不满足预设条件,则N个第一比特位承载N个第一校验比特。首先,这种情况下,由于N个第一校验比特不满足预设条件,因此将N个第一校验比特放入N个第一比特位,不会造成第二通信设备分不清码块的N个第一比特位承载的是N个第一校验比特还是Q个比特组中的一个比特组中的M个比特的情况,从而可以避免第二通信设备对码块的误判。
第二,第二通信设备可以根据N个第一校验比特对L个比特的数据进行校验,进一步提高数据的安全性。
第三,本申请实施例中通过N个第一校验比特既可以使第二通信设备对L个比特的数据进行校验,也可以避免第二通信设备对该码块的误判,即通过N个第一校验比特实现该两方面的作用,从而可以在保证数据传输的可靠性的基础上采用更多的比特传输数据,从而可以提高数据传输效率,可以提高带宽利用率。
在上述步骤401中,还提供另外一种可选地实施方式,若L个比特的数据对应的N个第一校验比特不满足预设条件,则可以设置其它的一个或多个判定条件,比如设置第一判定条件和第二判定条件,继续判定N个第一校验比特在不满足预设条件的情况下,是否满足判定条件中的至少一个。可选地,当存在多个判定条件时,可以为不同的判定条件设置不同的处理方式。以存在第一判定条件和第二判定条件为例,举例说明:
比如第一判定条件为判定N个第一校验比特与预设的R组比特组中的一组比特组中的N个校验比特相同,而第二判定条件为N个第一校验比特中的剩余N-M个比特与预设的S组比特组中的N-M个比特相同。其中R组比特组中的一组比特组与上述Q组比特组中的每组比特组都可以不同。
若第一判定条件在多个判定条件中的优先级最高,第二优判定条件的优先级次之。则可以先判定N个第一校验比特是否满足第一判定条件,若满足则可以继续判定其是否满足第二判定条件。
进一步,可选地,当判定条件有多个时,可以设置判定条件与处理方式的对应关系,比如当N个第一校验比特不满足预设条件,但是满足第一判定条件时,可以根据预设的第一判定条件对应的生成N个第三校验比特的方式生成N个第三校验比特,并将N个第三校验比特承载于N个第一比特位。再比如可以当N个第一校验比特不满足预设条件,也不满足第一判定条件,但满足第二判定条件时,根据预设的第二判定条件对应的生成N个第四校验比特的方式生成N个第四校验比特,并将N个第四校验比特承载于N个第一比特位。
在上述步骤401中第一通信设备所获取的码块的一种可选地实施方式中,码块的M个第三比特位上承载的比特与预设的Q个比特组中的每个比特组中的M个比特不同。具体实现方式比如在上述步骤401中,若N个第一校验比特满足预设条件,即N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,则将N个第二校验比特放入N个第一比特位。再比如,若N个第一校验比特不满足预设条件,即N个第一校验比特中的M个比特与预设的Q个比特组中的每个比特组中的M个比特均不同,因此可以将根据N个第一校验比特得到的N个第二校验比特放入N个第一比特位,从而可以实现码块的M个第三比特位上承载的比特与预设的Q个比特组中的每个比特组中的M个比特不同的目的。通过该可选地实施方式,可以通过M个第三比特位将本申请实施例中的码块与Q个比特组区分开来,从而可以避免第二通信设备对码块的误判。
在上述步骤403之后,另一种可选地实施方式中,若N个第一校验比特不满足预设条件,N个第一校验比特与码块的N个第一比特位上承载的N个比特相同,则解析码块。该实施方式中,若N个第一校验比特不满足预设条件,则第二通信设备可以确定第一通信设备将N个第一校验比特放入了N个第一比特位,这种情况下,若第二通信设备若确定计算出的N个第一校验比特与接收到的码块的N个第一比特位上承载的N个比特相同,则确定对该码块上的数据校验成功,从而可以解析该码块。
在上述步骤403之后还提供另外一种可选地实施方式,图5示例性示出了本申请实施例中另外一种通信方法的流程示意图,如图5所示,该方法在上述图4的步骤403之后执行步骤501。
步骤501,第二通信设备判断N个第一校验比特是否满足预设条件,若是则执行上述步骤404,若不满足则执行步骤502。
步骤502,第二通信设备判断N个第一校验比特与码块的N个第一比特位上承载的N个比特是否相同,若相同则执行步骤503,若不相同则执行步骤504。
步骤503,第二通信设备解析码块。
步骤504,第二通信设备不解析码块。
在步骤504中,一种可选地方式中,第二通信设备可以丢弃该码块。
步骤404,第二通信设备根据N个第一校验比特,获取N个第二校验比特。
该图5中的步骤404与上述图4中的步骤404为同一个步骤。
步骤506,第二通信设备判断N个第二校验比特与码块的N个第一比特位上承载的N个比特是否相同,若相同则执行步骤503,若不相同则执行步骤504。
为了兼容现有技术,本申请实施例中的码块可以是64B/66B编码的码块,当然,本申请实施例中的码块也可以是其它编码形式的码块,其它编码形式的码块中包括用于标识该码块的码块类型的区域,比如可以是128B/130B、256B/257B、64B/65B、512B/514B、64B/67B编码等。一种可选地实施方式中,本申请实施例中的预设的Q个比特组中的一个比特组中的比特可以是用于标识码块的码块类型的区域所承载的比特,本申请实施例中的预设的Q个比特组中的一个比特组中的M个比特可以是用于标识码块的码块类型的区域所承载的比特中的M个比特。可选地,本申请实施例中M个第三比特位中的M可以是不大于码块的码块类型区域所承载的比特的总数量的正整数。下述内容中以码块为64B/66B编码的码块为例进行介绍。
图6示例性示出了本申请实施例提供的一种码块的结构示意图,如图6所示,码块包括同步头区域,码块的同步头区域承载的比特为“10”。同步头区域为“10”表示该码块为控制码块。上述图3中序号为1至15中的码块均为控制码块。
如图6所示,码块包括N个第一比特位,N个第一比特位中包括M个第三比特位。M个第三比特位为码块的同步头区域之后的8个比特中的M个比特。当N大于M时,其余N-M个第一比特位可以是同步头区域之后的8个比特之后的N-M个比特位中。当N等于M时,N个第一比特位即为M个第三比特位。
N个第一比特位可以是连续的,也可以是分离的,比图6中N为7,7个第一比特位为03比特位、04比特位、05比特位、07比特位、08比特位、11比特位和12比特位。M个第三比特位可以是连续的,也可以是不连续的,比图6中M为5,5个第三比特位为02比特位、03比特位、04比特位、05比特位和07比特位。本申请实施例中的N个第二校验比特或N个第一校验比特可以连续,也可以不连续的放入码块中,从而提高了方案的灵活性。
再比如,N可以等于M,M个第三比特位可以是同步头区域之后的02比特位、03比特位、04比特位、05比特位和06比特位。
图7示例性示出了一种64B/66B编码形式的控制码块的结构示意图,图7所示的控制码块可以是上述图3中序号为1至15中任一个码块。如图7所示,一个控制码块中包括M个第四比特位,一个控制码块的预设M个第四比特位为M个第三比特位在控制码块中相对应的比特位。具体来说,在图6中,M为5,5个第三比特位为02比特位、03比特位、04比特位、05比特位和07比特位,因此,在图7中,一个控制码块中的M个第四比特位为图7的控制码块中的02比特位、03比特位、04比特位、05比特位和07比特位。
若M个第三比特位可以是同步头区域之后的02比特位、03比特位、04比特位、05比特位和06比特位,则M个第四比特位为一个控制码块的同步头区域之后的02比特位、03比特位、04比特位、05比特位和06比特位。
可选地,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特。预设的Q个比特组中的一个比特组可以包括一个控制码块的码块类型区域承载的比特,通常在64B/66B编码形式的码块中,一个控制码块的码块类型区域承载的比特为8个比特。
如图6和图7所示,本申请实施例中的L个第二比特位可以是连续的也可以是不连续的,L个第二比特位可以包括同步头区域之后的任意除第一比特位之外的L个比特位,比如可以包括图6中的06比特位、08比特位、09比特位和10比特位,以及13比特位至65比特位的L个比特位。
另一种可选地实施方式中,L个第二比特位可以包括位于同步头区域之后连续8比特之后的区域中的任意除第一比特位之外的L个比特位,比如可以包括图6中的10比特位,以及13比特位至65比特位中的L个比特位。
通过上述实施例可以看出,本申请实施例中的码块可以通过上述特征与现有技术中的控制码块存在区别。另一方面,由于FlexE通过时隙划分硬管道,FlexE传输的对象为64B/66B的数据流。通常情况下对于以太网这样的可变比特率(variable bit rate,VBR)业务,其实际业务速率通常是小于FlexE分配给其的硬管道带宽的,这样会导致FlexE管道中除了/S/码块、/D/码块、/C/码块等有效业务码块之外,还存在大量的IDLE码块,且以太网的业务数据包之间存在帧间间隔(interpacket gap,IPG),这都会导致FlexE传输管道存在IDLE码块。因此,采用本申请实施例提供的码块承载数据,可以在原本需要插入IDLE码块的情况下,插入本申请实施例中提供的码块,第二通信设备可以正确区分本申请实施例中的码块和现有技术中的控制码块,从而可以提高带宽利用率。
图8示例性示出了64B/66B编码形式下控制码块的码块类型区域对应的二进制的值的示意图,如图8所示,码块类型区域对应的是0x1e时,码块类型区域承载的二进制比特序列可以是“00011110”,其它码块类似,不再赘述。该码块序列可以按“00011110”依序排布在码块的02比特位至09比特位,也可以离散的排布在码块的02比特位至09比特位。具体排布方式有多种,比如可以倒序排布,即将“01111000”依序承载再码块类型区域。本申请实施例中以按“00011110”依序排布举例,本申请实施例中的预设的Q个比特组中的一个比特组可以包括一个控制码块的码块类型区域的所有比特,也可以仅包括部分比特,比如一个比特组中仅包括一个控制码块的M个第三比特位上对应承载的比特。
本申请实施例中,如图6和图7所示,若M为5,5个第三比特位为02比特位、03比特位、04比特位、05比特位和07比特位,比如M个第三比特位承载的比特为“00011”,这种情况下,可以看出,码块的M个第三比特位与“0x1e”对应的控制码块的M个第四比特位对应的比特“00011”相同,这种情况下,即确定N个第一校验比特满足预设条件,即M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同。若在这种情况下仍将N个第一校验比特放入N个第一比特位,由于在同步头之后的8比特中的06比特位、08比特位和09比特位有可能出现“110”,这种情况下,本申请实施例中的码块的同步头区域之后的8个比特位承载的比特与现有技术中的码块类型为0x1e的控制码块的码块类型区域中的8个比特位承载的比特相同,因此,则该码块可能会和现有技术中的码块类型为0x1e的控制码块造成混淆,第二通信设备可能无法分清接收到的码块是本申请实施例中的码块,还是现有技术中的码块类型为0x1e的控制码块,从而造成误判。
基于上述这种情况,本申请实施例中,若L个比特的数据对应的N个第一校验比特满足预设条件,则N个第一比特位承载N个第二校验比特。也就是说可以对N个第一校验比特进行运算,将得到的N个第二校验比特承载入N个第一比特位。
具体实施中,因为4比特的二进制数据的组合形式最多有16种值,而现有控制码块类型就有15种值,也就是说一个4比特的值本身有很大的可能性与现有技术中的控制码块中的一个控制码块的码块类型区域对应的4比特相等,当该4比特的值进行运算后,所得到的结果很大可能还是会和现有技术中的控制码块中的一个控制码块的码块类型区域对应的4比特相等,因此,为了使根据N个第一校验比特得到的N个第二校验比特与现有控制码块类型有较大的区别,一种可选地实施方式中,N为不小于5的整数。M为不小于5,且不大于N和8中较小值的整数。也就是说,M个第一校验比特至少包括5个第一校验比特,如此,5个第一校验比特有较大可能性与现有技术中的控制码块的码块类型区域对应的5比特不同,且即使5个第一校验比特与现有技术中的控制码块的一个控制码块的码块类型区域对应的5比特相等,当对该5个第一校验比特进行运算,得到5个第二校验比特时,该5个第二校验比特也有较大可能性与现有技术中的控制码块的码块类型区域对应的5比特不同,从而为第二通信设备将本申请实施例中的码块与现有技术中的控制码块区别开,避免第二通信设备对码块误判奠定基础。
本申请实施例中将多个比特与多个比特进行比较时,是将一个比特串与另一个比特串相比较,比如是M个第三比特位对应的N个第一校验比特中的M个比特组成的比特串与预设的Q个比特组中的一个比特组中的M个比特组成的比特串比较,一个比特串中的比特具有排序关系。N个第一校验比特中各个比特放置在N个第一比特位上时,可以依据N个第一校验比特的排序放置,也可以依据预设规则放置,比如将N个第一校验比特按照倒序的规律放置在N个第一比特位上,举个例子,比如根据L个数据计算出了N个第一校验比特位“0001111”,则N个第一校验比特中各个比特可以依据“0001111”中的排序放入N个第一比特位,再比如可以将N个第一校验比特按照倒序“1111000”依次放入N个第一比特位。
可选地,M个第三比特位对应的N个第一校验比特中对应的M个比特可以是N个第一校验比特中的连续的或不连续的预设位置的M个比特。举个例子,比如,M个第三比特位对应的N个第一校验比特中对应的M个比特可以是N个第一校验比特中的第二个比特位、第三个比特位、第五个比特位、第六个比特位和第七个比特位上对应的比特。
上述步骤401中,获取码块上承载的N个第二校验比特的方式有很多,一种根据N个第一校验比特获取N个第二校验比特的实施方式中,将K个第三预设比特与N个第一校验比特中的K个比特进行预设算法对应的运算,其中,K为不小于M且小于N的整数。K个第三预设比特可以称为掩码(MASK)。K为不小于M且小于N的整数。将得到的K个比特作为N个第二校验比特中的K个比特,将N个第一校验比特中的其余N-K个比特作为N个第二校验比特中的N-K个比特。其中,N个第一校验比特中的K个比特至少包括M个第三比特位对应的N个第一校验比特中的M个比特。
也就是说,本申请实施例中,可选地,N个第二校验比特中的承载于M个第三比特位上的M个比特是将M个第三比特位对应的N个第一校验比特中的M个比特和M个第一预设比特进行运算得到的。而针对N个第二校验比特中的除承载于M个第三比特位上的M个比特之外的N-M个比特中的比特,一种可选地实施方式中,N个第二校验比特中的除承载于M个第三比特位上的M个比特之外的N-M个比特中的一个比特:是N个第一校验比特中除M个第三比特位对应的N个第一校验比特中的M个比特之外的一个比特。或者,另一种可选地实施方式中,N个第二校验比特中的除承载于M个第三比特位上的M个比特之外的N-M个比特中的一个比特是:N个第一校验比特中除M个第三比特位对应的N个第一校验比特中的M个比特之外的一个比特与一个第二预设比特进行运算得到的。该实施例中M个第一预设比特以及一个或多个第二预设比特都可以称为掩码。上述K个第三预设比特可以包括M个第一预设比特以及一个或多个第二预设比特。
另一种根据N个第一校验比特获取N个第二校验比特的实施方式中,将N个第四预设比特与N个第一校验比特进行预设算法对应的运算,将得到的结果作为N个第二校验比特。
图8示例性示出了图3中控制码块的码块类型区域所承载的8比特二进制数据的结构示意图,若M个第三比特位如图6所示为同步头区域之后的02比特位、03比特位、04比特位、05比特位和07比特位,则当N个第一校验比特位满足预设条件时,可以根据N个第一校验比特计算出N个第二校验比特。图9示例性示出了当M个第三比特位如图6所示为同步头区域之后的02比特位、03比特位、04比特位、05比特位和07比特位时,一种M个第三比特位承载M个第二校验比特的结构示意图,如图9所示,当M个第三比特位上对应的M个第一校验比特与图8中的控制码块的M个第四比特位上对应的M个比特相等时,将M个第三比特位上对应的M个第一校验比特与“11101”进行异或运算(XOR),得到的结果如图9所示。码块的06比特位、08比特位和09比特位上可以承载数据,也可以为空,或者承载其它信息,本申请实施例不做限制。通过图9可以看出,当N个第一校验比特满足预设条件时,根据N个第一校验比特得到的N个第二校验比特可以跟现有技术中的控制码块的码块类型区域承载的信息区别开,从而为避免第二通信设备误判奠定基础。
图10示例性示出了当M个第三比特位为同步头区域之后的02比特位、03比特位、04比特位、05比特位和06比特位时,一种M个第三比特位承载M个第二校验比特的结构示意图,如图10所示,当M个第三比特位上对应的M个第一校验比特与图8中的控制码块的M个第四比特位上对应的M个比特相等时,将M个第三比特位上对应的M个第一校验比特与“11110”进行异或运算(XOR),得到的结果如图10所示。码块的07比特位、08比特位和09比特位上可以承载数据,也可以为空,或者承载其它信息,本申请实施例不做限制。通过图10可以看出,当N个第一校验比特满足预设条件时,根据N个第一校验比特得到的N个第二校验比特可以跟现有技术中的控制码块的码块类型区域承载的信息区别开,从而为避免第二通信设备误判奠定基础。
本申请实施例中根据N个第一校验比特计算N个第二校验比特的运算方法由很多,比如上述异或运算。确定N个第二校验比特的方式有很多种,再比如,当N个第一校验比特满足至少一个预设条件的情况下,可以使用校验方法计算N个第一校验比特与L个比特的数据对应的N个第五校验比特,若N个第五校验比特仍然满足至少一个预设条件,则再次计算N个第五校验比特与L个比特的数据对应的N个第六校验比特,直至所得到的N个校验比特不满足多个预设条件中的每个预设条件,此时可以将得到的N个校验比特作为N个第二校验比特。
基于上述内容和相同构思,本申请提供一种通信设备1101,用于执行上述方法中的发送端侧的任一个方案。图11示例性示出了本申请提供的一种通信设备的结构示意图,如图11所示,通信设备1101包括处理器1103、收发器1102、存储器1105和通信接口1104;其中,处理器1103、收发器1102、存储器1105和通信接口1104通过总线相互连接。该示例中的通信设备1101可以是上述内容中的第一通信设备,可以执行上述图4和图5中第一通信设备对应执行的方案,该通信设备1101也可以上述图2中的通信设备201、通信设备202或通信设备203。
存储器1105可以包括易失性存储器(volatile memory),例如随机存取存储器(random-access memory,RAM);存储器也可以包括非易失性存储器(non-volatilememory),例如快闪存储器(flash memory),硬盘(hard disk drive,HDD)或固态硬盘(solid-state drive,SSD);存储器1105还可以包括上述种类的存储器的组合。
通信接口1104可以为有线通信接入口,无线通信接口或其组合,其中,有线通信接口例如可以为以太网接口。以太网接口可以是光接口,电接口或其组合。无线通信接口可以为WLAN接口。
处理器1103可以是中央处理器(central processing unit,CPU),网络处理器(network processor,NP)或者CPU和NP的组合。处理器1103还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integrated circuit,ASIC),可编程逻辑器件(programmable logic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complex programmable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gate array,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
可选地,存储器1105还可以用于存储程序指令,处理器1103调用该存储器1105中存储的程序指令,可以执行上述方案中所示实施例中的一个或多个步骤,或其中可选的实施方式,使得通信设备1101实现上述方法中通信设备的功能。
处理器1103用于根据执行存储器存储的指令,并控制收发器1102进行信号接收和信号发送,当处理器1103执行存储器存储的指令时,通信设备1101中的处理器1103,用于获取码块,码块包括N个第一比特位和L个第二比特位,L个第二比特位承载L个比特的数据;若L个比特的数据对应的N个第一校验比特满足预设条件,则N个第一比特位承载N个第二校验比特,N个第二校验比特是根据N个第一校验比特得到的;N为正整数,L为正整数;收发器1102,用于发送码块;其中,N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。
在一种可选地实施方式中,若L个比特的数据对应的N个第一校验比特不满足预设条件,则N个第一比特位承载N个第一校验比特。
在一种可选地实施方式中,M个第三比特位上承载的比特与预设的Q个比特组中的每个比特组中的M个比特不同。
在一种可选地实施方式中,码块包括同步头区域,码块的同步头区域承载的比特为“10”;M个第三比特位为码块的同步头区域之后的8个比特中的M个比特;N为不小于5的整数;M为不小于5,且不大于N和8中较小值的整数。
在一种可选地实施方式中,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;一个控制码块的预设M个第四比特位为M个第三比特位在控制码块中相对应的比特位。
在一种可选地实施方式中,N个第二校验比特中的承载于M个第三比特位上的M个比特是将M个第三比特位对应的N个第一校验比特中的M个比特和M个第一预设比特进行运算得到的;N个第二校验比特中的除承载于M个第三比特位上的M个比特之外的N-M个比特中的一个比特:是N个第一校验比特中除M个第三比特位对应的N个第一校验比特中的M个比特之外的一个比特;或者是N个第一校验比特中除M个第三比特位对应的N个第一校验比特中的M个比特之外的一个比特与一个第二预设比特进行运算得到的。
本申请实施例中上述可选地实施方式方式的相关内容可以参见上述实施例,在此不再赘述。
基于相同构思,本申请提供一种通信设备1201,用于执行上述方法中的接收侧的任一个方案。图12示例性示出了本申请提供的一种通信设备的结构示意图,如图12所示,通信设备1201包括处理器1203、收发器1202、存储器1205和通信接口1204;其中,处理器1203、收发器1202、存储器1205和通信接口1204通过总线相互连接。该示例中的通信设备1201可以是上述内容中的第二通信设备,可以执行上述图4和图5中第二通信设备对应执行的方案,该通信设备1201也可以上述图2中的通信设备201、通信设备202或通信设备203。
存储器1105可以包括易失性存储器(volatile memory),例如随机存取存储器(random-access memory,RAM);存储器也可以包括非易失性存储器(non-volatilememory),例如快闪存储器(flash memory),硬盘(hard disk drive,HDD)或固态硬盘(solid-state drive,SSD);存储器1105还可以包括上述种类的存储器的组合。
通信接口1104可以为有线通信接入口,无线通信接口或其组合,其中,有线通信接口例如可以为以太网接口。以太网接口可以是光接口,电接口或其组合。无线通信接口可以为WLAN接口。
处理器1103可以是中央处理器(central processing unit,CPU),网络处理器(network processor,NP)或者CPU和NP的组合。处理器1103还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integrated circuit,ASIC),可编程逻辑器件(programmable logic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complex programmable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gate array,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
可选地,存储器1105还可以用于存储程序指令,处理器1103调用该存储器1105中存储的程序指令,可以执行上述方案中所示实施例中的一个或多个步骤,或其中可选的实施方式,使得通信设备1201实现上述方法中通信设备的功能。
处理器1103用于根据执行存储器存储的指令,并控制收发器1102进行信号接收和信号发送,当处理器1103执行存储器存储的指令时,通信设备1201中的收发器1102,用于接收码块;处理器1103,用于获取码块的L个第二比特位上承载的L个比特的数据,获取L个比特的数据对应的N个第一校验比特,若N个第一校验比特满足预设条件,则根据N个第一校验比特,获取N个第二校验比特,若N个第二校验比特与码块的N个第一比特位上承载的N个比特相同,则解析码块;其中,N为正整数,L为正整数;N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。
在一种可选地实施方式中,处理器,还用于若N个第一校验比特不满足预设条件,N个第一校验比特与码块的N个第一比特位上承载的N个比特相同,则解析码块。
在一种可选地实施方式中,码块包括同步头区域,码块的同步头区域承载的比特为“10”;M个第三比特位为码块的同步头区域之后的8个比特中的M个比特;N为不小于5的整数;M为不小于5,且不大于N和8中较小值的整数。
在一种可选地实施方式中,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;一个控制码块的预设M个第四比特位为M个第三比特位在控制码块中相对应的比特位。
在一种可选地实施方式中,处理器,用于:将K个第三预设比特与N个第一校验比特中的K个比特进行预设算法对应的运算,其中,K为不小于M且小于N的整数;将得到的K个比特作为N个第二校验比特中的K个比特,将N个第一校验比特中的其余N-K个比特作为N个第二校验比特中的N-K个比特;其中,N个第一校验比特中的K个比特至少包括M个第三比特位对应的N个第一校验比特中的M个比特。
在一种可选地实施方式中,处理器,用于:将N个第四预设比特与N个第一校验比特进行预设算法对应的运算,将得到的结果作为N个第二校验比特。
基于相同构思,本申请实施例提供一种通信设备,用于执行上述方法流程中的发送侧的任一个方案。图13示例性示出了本申请实施例提供的一种通信设备的结构示意图,如图13所示,通信设备1301包括收发单元1302和处理单元1303。该示例中的通信设备1301可以是上述内容中的第一通信设备,可以执行上述图4和图5中第一通信设备对应执行的方案,该通信设备1101也可以上述图2中的通信设备201、通信设备202或通信设备203;也可以是上述图11中的通信设备1101。
处理单元1303,用于获取码块,码块包括N个第一比特位和L个第二比特位,L个第二比特位承载L个比特的数据;若L个比特的数据对应的N个第一校验比特满足预设条件,则N个第一比特位承载N个第二校验比特,N个第二校验比特是根据N个第一校验比特得到的;N为正整数,L为正整数;收发单元1302,用于发送码块;其中,N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。
应理解,以上各个第一通信设备的单元的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。本申请实施例中,收发单元1302可以由上述图11的收发器1102实现,处理单元1303可以由上述图11的处理器1103实现。也就是说,本申请实施例中收发单元1302可以执行上述图11的收发器1102所执行的方案,本申请实施例中处理单元1303可以执行上述图11的处理器1103所执行的方案,其余内容可以参见上述内容,在此不再赘述。如上述图11所示,通信设备1101包括的存储器1105中可以用于存储该通信设备1101包括的处理器1103执行方案时的代码,该代码可为通信设备1101出厂时预装的程序/代码。
基于相同构思,本申请实施例提供一种通信设备,用于执行上述方法流程中的接收侧的任一个方案。图14示例性示出了本申请实施例提供的一种通信设备的结构示意图,如图14所示,通信设备1401包括收发单元1402和处理单元1403。该示例中的通信设备1401可以是上述内容中的第二通信设备,可以执行上述图4和图5中第二通信设备对应执行的方案,该通信设备1201也可以上述图2中的通信设备201、通信设备202或通信设备203。也可以是上述图12中的通信设备1201。
收发单元1402,用于接收码块;处理单元1403,用于获取码块的L个第二比特位上承载的L个比特的数据,获取L个比特的数据对应的N个第一校验比特,若N个第一校验比特满足预设条件,则根据N个第一校验比特,获取N个第二校验比特,若N个第二校验比特与码块的N个第一比特位上承载的N个比特相同,则解析码块;其中,N为正整数,L为正整数;N个第一比特位中包括M个第三比特位,M为不大于N的正整数;预设条件包括:M个第三比特位对应的N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,Q为正整数。
应理解,以上各个第一通信设备和第二通信设备的单元的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。本申请实施例中,收发单元1402可以由上述图12的收发器1202实现,处理单元1403可以由上述图12的处理器1203实现。也就是说,本申请实施例中收发单元1402可以执行上述图12的收发器1202所执行的方案,本申请实施例中处理单元1403可以执行上述图12的处理器1203所执行的方案,其余内容可以参见上述内容,在此不再赘述。如上述图12所示,通信设备1201包括的存储器1205中可以用于存储该通信设备1201包括的处理器1203执行方案时的代码,该代码可为通信设备1201出厂时预装的程序/代码。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现、当使用软件程序实现时,可以全部或部分地以计算机程序产品的形式实现。计算机程序产品包括一个或多个指令。在计算机上加载和执行计算机程序指令时,全部或部分地产生按照本申请实施例的流程或功能。计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。指令可以存储在计算机存储介质中,或者从一个计算机存储介质向另一个计算机存储介质传输,例如,指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。计算机存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。可用介质可以是磁性介质,(例如,软盘、硬盘、磁带、磁光盘(MO)等)、光介质(例如,CD、DVD、BD、HVD等)、或者半导体介质(例如ROM、EPROM、EEPROM、非易失性存储器(NAND FLASH)、固态硬盘(Solid State Disk,SSD))等。
本领域内的技术人员应明白,本申请实施例可提供为方法、系统、或计算机程序产品。因此,本申请实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请实施例是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请实施例进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请实施例的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (25)

1.一种通信方法,其特征在于,包括:
获取码块,所述码块包括N个第一比特位和L个第二比特位,所述L个第二比特位承载L个比特的数据;若所述L个比特的数据对应的N个第一校验比特满足预设条件,则所述N个第一比特位承载N个第二校验比特,所述N个第二校验比特是根据所述N个第一校验比特得到的;所述N为正整数,所述L为正整数;
发送所述码块;
其中,所述N个第一比特位中包括M个第三比特位,所述M为不大于所述N的正整数;所述预设条件包括:所述M个第三比特位对应的所述N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,所述Q为正整数。
2.如权利要求1所述的方法,其特征在于,若所述L个比特的数据对应的N个第一校验比特不满足所述预设条件,则所述N个第一比特位承载所述N个第一校验比特。
3.如权利要求1或2所述的方法,其特征在于,所述M个第三比特位上承载的比特与预设的所述Q个比特组中的每个比特组中的M个比特不同。
4.如权利要求1至3任一项所述的方法,其特征在于,所述码块包括同步头区域,所述码块的同步头区域承载的比特为“10”;
所述M个第三比特位为所述码块的所述同步头区域之后的8个比特中的M个比特;
所述N为不小于5的整数;
所述M为不小于5,且不大于所述N和8中较小值的整数。
5.如权利要求1至4任一项所述的方法,其特征在于,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;
一个控制码块的预设M个第四比特位为所述M个第三比特位在所述控制码块中相对应的比特位。
6.如权利要求1至5任一项所述的方法,其特征在于,所述N个第二校验比特中的承载于所述M个第三比特位上的M个比特是将所述M个第三比特位对应的所述N个第一校验比特中的M个比特和M个第一预设比特进行运算得到的;
所述N个第二校验比特中的除承载于所述M个第三比特位上的M个比特之外的N-M个比特中的一个比特:是所述N个第一校验比特中除所述M个第三比特位对应的所述N个第一校验比特中的M个比特之外的一个比特;或者是所述N个第一校验比特中除所述M个第三比特位对应的所述N个第一校验比特中的M个比特之外的一个比特与一个第二预设比特进行运算得到的。
7.一种通信方法,其特征在于,包括:
接收码块;
获取所述码块的L个第二比特位上承载的L个比特的数据,获取所述L个比特的数据对应的N个第一校验比特,所述N为正整数,所述L为正整数;
若所述N个第一校验比特满足预设条件,则根据所述N个第一校验比特,获取N个第二校验比特;
若所述N个第二校验比特与所述码块的N个第一比特位上承载的N个比特相同,则解析所述码块;
其中,所述N个第一比特位中包括M个第三比特位,所述M为不大于所述N的正整数;所述预设条件包括:所述M个第三比特位对应的所述N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,所述Q为正整数。
8.如权利要求7所述的方法,其特征在于,所述获取所述L个比特的数据对应的N个第一校验比特之后,还包括:
若所述N个第一校验比特不满足预设条件,所述N个第一校验比特与所述码块的N个第一比特位上承载的N个比特相同,则解析所述码块。
9.如权利要求7或8所述的方法,其特征在于,所述码块包括同步头区域,所述码块的同步头区域承载的比特为“10”;
所述M个第三比特位为所述码块的所述同步头区域之后的8个比特中的M个比特;
所述N为不小于5的整数;
所述M为不小于5,且不大于所述N和8中较小值的整数。
10.如权利要求7至9任一项所述的方法,其特征在于,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;
一个控制码块的预设M个第四比特位为所述M个第三比特位在所述控制码块中相对应的比特位。
11.如权利要求7至10任一项所述的方法,其特征在于,所述根据所述N个第一校验比特,获取N个第二校验比特,包括:
将K个第三预设比特与所述N个第一校验比特中的K个比特进行预设算法对应的运算,其中,所述K为不小于所述M且小于所述N的整数;
将得到的K个比特作为所述N个第二校验比特中的K个比特,将所述N个第一校验比特中的其余N-K个比特作为所述N个第二校验比特中的N-K个比特;
其中,所述N个第一校验比特中的K个比特至少包括所述M个第三比特位对应的所述N个第一校验比特中的M个比特。
12.如权利要求7至10任一项所述的方法,其特征在于,所述根据所述N个第一校验比特,获取N个第二校验比特,包括:
将N个第四预设比特与所述N个第一校验比特进行预设算法对应的运算,将得到的结果作为所述N个第二校验比特。
13.一种通信设备,其特征在于,包括:
处理器,用于获取码块,所述码块包括N个第一比特位和L个第二比特位,所述L个第二比特位承载L个比特的数据;若所述L个比特的数据对应的N个第一校验比特满足预设条件,则所述N个第一比特位承载N个第二校验比特,所述N个第二校验比特是根据所述N个第一校验比特得到的;所述N为正整数,所述L为正整数;
收发器,用于发送所述码块;
其中,所述N个第一比特位中包括M个第三比特位,所述M为不大于所述N的正整数;所述预设条件包括:所述M个第三比特位对应的所述N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,所述Q为正整数。
14.如权利要求13所述的通信设备,其特征在于,若所述L个比特的数据对应的N个第一校验比特不满足所述预设条件,则所述N个第一比特位承载所述N个第一校验比特。
15.如权利要求13或14所述的通信设备,其特征在于,所述M个第三比特位上承载的比特与预设的所述Q个比特组中的每个比特组中的M个比特不同。
16.如权利要求13至15任一项所述的通信设备,其特征在于,所述码块包括同步头区域,所述码块的同步头区域承载的比特为“10”;
所述M个第三比特位为所述码块的所述同步头区域之后的8个比特中的M个比特;
所述N为不小于5的整数;
所述M为不小于5,且不大于所述N和8中较小值的整数。
17.如权利要求13至16任一项所述的通信设备,其特征在于,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;
一个控制码块的预设M个第四比特位为所述M个第三比特位在所述控制码块中相对应的比特位。
18.如权利要求13至17任一项所述的通信设备,其特征在于,所述N个第二校验比特中的承载于所述M个第三比特位上的M个比特是将所述M个第三比特位对应的所述N个第一校验比特中的M个比特和M个第一预设比特进行运算得到的;
所述N个第二校验比特中的除承载于所述M个第三比特位上的M个比特之外的N-M个比特中的一个比特:是所述N个第一校验比特中除所述M个第三比特位对应的所述N个第一校验比特中的M个比特之外的一个比特;或者是所述N个第一校验比特中除所述M个第三比特位对应的所述N个第一校验比特中的M个比特之外的一个比特与一个第二预设比特进行运算得到的。
19.一种通信设备,其特征在于,包括:
收发器,用于接收码块;
处理器,用于获取所述码块的L个第二比特位上承载的L个比特的数据,获取所述L个比特的数据对应的N个第一校验比特,若所述N个第一校验比特满足预设条件,则根据所述N个第一校验比特,获取N个第二校验比特,若所述N个第二校验比特与所述码块的N个第一比特位上承载的N个比特相同,则解析所述码块;
其中,所述N为正整数,所述L为正整数;所述N个第一比特位中包括M个第三比特位,所述M为不大于所述N的正整数;所述预设条件包括:所述M个第三比特位对应的所述N个第一校验比特中的M个比特与预设的Q个比特组中的一个比特组中的M个比特相同,所述Q为正整数。
20.如权利要求19所述的通信设备,其特征在于,所述处理器,还用于:
若所述N个第一校验比特不满足预设条件,所述N个第一校验比特与所述码块的N个第一比特位上承载的N个比特相同,则解析所述码块。
21.如权利要求19或20所述的通信设备,其特征在于,所述码块包括同步头区域,所述码块的同步头区域承载的比特为“10”;
所述M个第三比特位为所述码块的所述同步头区域之后的8个比特中的M个比特;
所述N为不小于5的整数;
所述M为不小于5,且不大于所述N和8中较小值的整数。
22.如权利要求19至21任一项所述的通信设备,其特征在于,预设的Q个比特组中的一个比特组中的M个比特为:一个控制码块的预设M个第四比特位承载的M个比特;
一个控制码块的预设M个第四比特位为所述M个第三比特位在所述控制码块中相对应的比特位。
23.如权利要求19至22任一项所述的通信设备,其特征在于,所述处理器,用于:
将K个第三预设比特与所述N个第一校验比特中的K个比特进行预设算法对应的运算,其中,所述K为不小于所述M且小于所述N的整数;
将得到的K个比特作为所述N个第二校验比特中的K个比特,将所述N个第一校验比特中的其余N-K个比特作为所述N个第二校验比特中的N-K个比特;
其中,所述N个第一校验比特中的K个比特至少包括所述M个第三比特位对应的所述N个第一校验比特中的M个比特。
24.如权利要求19至22任一项所述的通信设备,其特征在于,所述处理器,用于:
将N个第四预设比特与所述N个第一校验比特进行预设算法对应的运算,将得到的结果作为所述N个第二校验比特。
25.一种计算机存储介质,其特征在于,所述计算机存储介质存储有计算机可执行指令,所述计算机可执行指令在被计算机调用时,使所述计算机执行如权利要求1至12任一权利要求所述的方法。
CN201810277657.0A 2018-03-30 2018-03-30 一种通信方法、通信设备及存储介质 Active CN110324110B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810277657.0A CN110324110B (zh) 2018-03-30 2018-03-30 一种通信方法、通信设备及存储介质
PCT/CN2019/080222 WO2019184998A1 (zh) 2018-03-30 2019-03-28 一种通信方法、通信设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810277657.0A CN110324110B (zh) 2018-03-30 2018-03-30 一种通信方法、通信设备及存储介质

Publications (2)

Publication Number Publication Date
CN110324110A true CN110324110A (zh) 2019-10-11
CN110324110B CN110324110B (zh) 2020-10-27

Family

ID=68060932

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810277657.0A Active CN110324110B (zh) 2018-03-30 2018-03-30 一种通信方法、通信设备及存储介质

Country Status (2)

Country Link
CN (1) CN110324110B (zh)
WO (1) WO2019184998A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110932923B (zh) * 2018-09-20 2022-04-01 中国移动通信有限公司研究院 计算带宽利用率的方法及设备
WO2022056884A1 (zh) * 2020-09-18 2022-03-24 华为技术有限公司 一种线路编码方法及装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060031737A1 (en) * 2004-02-19 2006-02-09 Trellisware Technologies, Inc. Method and apparatus for communications using improved turbo like codes
CN101345745A (zh) * 2007-07-09 2009-01-14 华为技术有限公司 数据成帧方法及其设备
CN104471888A (zh) * 2013-07-15 2015-03-25 华为技术有限公司 突发数据块中的空闲块idle的处理方法、设备及系统
US20170005949A1 (en) * 2015-06-30 2017-01-05 Ciena Corporation Flexible ethernet client multi-service and timing transparency systems and methods
CN106411454A (zh) * 2015-07-30 2017-02-15 华为技术有限公司 用于数据传输的方法、发送机和接收机
CN107408952A (zh) * 2015-03-02 2017-11-28 三星电子株式会社 发送器及其缩减方法
CN107438028A (zh) * 2016-05-25 2017-12-05 华为技术有限公司 一种客户业务处理的方法和设备
CN107566075A (zh) * 2016-07-01 2018-01-09 华为技术有限公司 一种发送和接收业务的方法、装置和网络系统
US20180076932A1 (en) * 2016-09-13 2018-03-15 Fujitsu Limited Transmission device and transmission method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101350709B (zh) * 2007-07-20 2011-01-05 华为技术有限公司 块、帧同步方法及装置
CN101938332B (zh) * 2007-07-20 2013-02-27 华为技术有限公司 块、帧同步方法及装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060031737A1 (en) * 2004-02-19 2006-02-09 Trellisware Technologies, Inc. Method and apparatus for communications using improved turbo like codes
CN101345745A (zh) * 2007-07-09 2009-01-14 华为技术有限公司 数据成帧方法及其设备
CN104471888A (zh) * 2013-07-15 2015-03-25 华为技术有限公司 突发数据块中的空闲块idle的处理方法、设备及系统
CN107408952A (zh) * 2015-03-02 2017-11-28 三星电子株式会社 发送器及其缩减方法
US20170005949A1 (en) * 2015-06-30 2017-01-05 Ciena Corporation Flexible ethernet client multi-service and timing transparency systems and methods
CN106411454A (zh) * 2015-07-30 2017-02-15 华为技术有限公司 用于数据传输的方法、发送机和接收机
CN107438028A (zh) * 2016-05-25 2017-12-05 华为技术有限公司 一种客户业务处理的方法和设备
CN107566075A (zh) * 2016-07-01 2018-01-09 华为技术有限公司 一种发送和接收业务的方法、装置和网络系统
US20180076932A1 (en) * 2016-09-13 2018-03-15 Fujitsu Limited Transmission device and transmission method

Also Published As

Publication number Publication date
CN110324110B (zh) 2020-10-27
WO2019184998A1 (zh) 2019-10-03

Similar Documents

Publication Publication Date Title
CN110266612B (zh) 数据传输方法及装置、网络设备及存储介质
CN111788794B (zh) 用于配置灵活以太网节点的方法和设备
CN108123813B (zh) 操作、管理和维护oam数据的传输方法和装置
CN107888344B (zh) 一种误码检测的方法、设备和系统
CN101542961B (zh) 在通信网络中加密数据
US10951340B2 (en) Method and device for transmitting bit error rate information in FlexE overhead frame, and computer storage medium
CN112468209B (zh) 一种基于SpaceWire总线实现的在轨高速注入系统及方法
CN109729588A (zh) 业务数据传输方法及装置
CN109995434B (zh) 一种数据传输方法、通信设备及存储介质
EP3226144A1 (en) Serial data sending and receiving methods and apparatuses, and storage medium
CN109417533A (zh) 发送数据的方法和转发设备
CN110324110A (zh) 一种通信方法、通信设备及存储介质
CN112994839A (zh) 灵活以太网开销复帧接收方法、装置、设备及介质
CN109802742B (zh) 一种传输数据的方法、设备及系统
WO2009147668A1 (en) Method and system for connecting two nodes over multiple communication links
CN105939181A (zh) 聚合的数据帧结构
US10454617B2 (en) Coding scheme and multiframe transmission in optical networks
CN109698728A (zh) Interlaken接口与FlexE IMP的对接方法、对接设备及存储介质
CN106452812B (zh) 灵活以太网子链路的自协商方法及装置
CN109962762A (zh) 一种数据传输方法、发送装置及接收装置
US7869464B2 (en) Cross-link
CN104471888B (zh) 突发数据块中的空闲块idle的处理方法、设备及系统
CN108988977A (zh) 一种灵活以太网协议中传递业务流的方法、装置和系统
CN112543080B (zh) 误码率检测的方法和装置
CN104753640B (zh) 一种基于网络传输链路的适配方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant