CN110309098A - 一种处理器间的交互控制方法、装置、设备及存储介质 - Google Patents

一种处理器间的交互控制方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN110309098A
CN110309098A CN201910568886.2A CN201910568886A CN110309098A CN 110309098 A CN110309098 A CN 110309098A CN 201910568886 A CN201910568886 A CN 201910568886A CN 110309098 A CN110309098 A CN 110309098A
Authority
CN
China
Prior art keywords
processor
memory block
data
write
reading
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910568886.2A
Other languages
English (en)
Inventor
巫戈明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Jin Zhuo Network Technology Co Ltd
Original Assignee
Shanghai Jin Zhuo Network Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Jin Zhuo Network Technology Co Ltd filed Critical Shanghai Jin Zhuo Network Technology Co Ltd
Priority to CN201910568886.2A priority Critical patent/CN110309098A/zh
Publication of CN110309098A publication Critical patent/CN110309098A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明实施例公开了一种处理器间的交互控制方法、装置、设备及存储介质,该方法包括:对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。本发明实施例提供的技术方案,通过对第一处理器内存中的读存储区和/或写存储区进行监测,以及向第二处理器发送的通知信号,在实现了数据缓存的同时,避免了存储区的数据堆积或数据缺失,使得第二处理器可以及时调整数据收发策略,提高了处理器之间的通信效率。

Description

一种处理器间的交互控制方法、装置、设备及存储介质
技术领域
本发明实施例涉及通信技术领域,尤其涉及一种处理器间的交互控制方法、装置、设备及存储介质。
背景技术
目前,随着计算机硬件技术的不断发展,很多硬件系统需要多个处理器之间的协同配合完成相应的数据处理操作。例如,软件无线电,即软件定义的无线电(SoftwareDefined Radio,SDR),是一种无线电广播通信技术,由于其通过软件定义的无线通信协议实现而非通过硬连线连接,不需要完全更换硬件,因此,软件无线电技术被广泛应用于通信领域。
在软件无线电系统中由主处理器和其它协处理器共同组成,均与总线相连,一个通信链路中不同模块可以被分配到不同的处理器上,在通信链路,尤其是高速通信链路中,时隙非常紧张,前后级模块类似流水线一样配合工作,前一个模块数据处理完毕需要尽快通知后级模块接力处理,而协处理器与主处理器之间的信息交互一般通过中断的形式来完成。
发明人在实现本发明的过程中,发现现有技术存在如下缺陷:中断会打断主处理器原有的处理作业,尤其当数据处理量大时,频繁中断会极大地降低主处理器的运行效率;同时,各处理器触发的中断类型不同,种类繁多的中断给通信链路的调试带来了不便。
发明内容
本发明实施例提供了一种处理器间的交互控制方法、装置、设备及存储介质,实现了处理器之间的数据通信,减少了中断频率,提高了处理器之间的通信效率。
第一方面,本发明实施例提供了处理器间的交互控制方法,包括:
对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;
其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取;
如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
第二方面,本发明实施例提供了一种处理器间的交互控制装置,包括:
实时监测模块,用于对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;
其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取;
预设条件判断模块,用于如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
第三方面,本发明实施例还提供了一种设备,所述设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现本发明任意实施例所述的处理器间的交互控制方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现本发明任意实施例所述的处理器间的交互控制方法。
本发明实施例提供的技术方案,对第一处理器内存中的读存储区和/或写存储区进行监测,并根据预设的读写通知条件,向第二处理器发送通知信号,以通知所述第二处理器及时进行数据的读取或写入,在实现了数据缓存的同时,避免了存储区的数据堆积或数据空缺,使得第二处理器可以及时调整数据收发策略,提高了处理器之间的通信效率。
附图说明
图1是本发明实施例一提供的一种处理器间的交互控制方法的流程图;
图2是本发明实施例二提供的一种处理器间的交互控制方法的流程图;
图3是本发明实施例三提供的一种处理器间的交互控制方法的流程图;
图4是本发明实施例四提供的一种处理器间的交互控制装置的结构框图;
图5是本发明实施例五提供的一种设备的结构框图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图1为本发明实施例一提供的一种处理器间的交互控制方法的流程图,本实施例可适用于处理器之间进行读写数据通信的情况,该方法可以由本发明实施例中的处理器间的交互控制装置来执行,该装置可以通过软件和/或硬件实现,并一般可以集成在第一处理器上,典型的,可以作为独立控制器件集成于第一处理器之上,与该第一处理器通信连接,该方法具体包括如下步骤:
S110、对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取。
在硬件设备或系统间,常常需要多个处理器之间协同配合完成相应的数据处理操作,以软件无线电,即软件定义的无线电(Software Defined Radio,SDR)为例,需要一个主处理器以及至少一个协处理器共同配合完成数据处理操作。主处理器是数据处理的主要执行机构,协处理器则用来协助主处理器完成其无法执行或执行效率、效果低下的处理工作。例如,处理器间的信号传输、接入设备的管理、图形处理和声频处理等。
可选的,在本发明实施例中,所述第一处理器为主处理器,所述主处理器包括数字信号处理芯片;所述第二处理器为协处理器,所述协处理器包括微处理器和/或硬件加速器。数字信号处理(Digital Signal Processing,DSP)芯片,即能够实现数字信号处理的芯片,具有功能性强且运算快速的特点,可以即时进行数据处理。DSP芯片的内部采用程序和数据分开的哈佛结构,具有专门的硬件乘法器,因此,可以用来快速的实现各种数字信号处理算法。微处理器相比普通处理器,具有体积小、重量轻和易模块化的特点,因此,适合作为协处理器辅助主处理器进行数据处理;硬件加速器则是用来完成数据计算量大的工作,因此,作为协处理器可以减少主处理器的数据计算量。
第一处理器与第二处理器通过总线连接;读存储区和/写存储区均位于第一处理器中,其中,读存储区是用来存放第一处理器发送给第二处理器的数据,写存储区是用来存放第二处理器发送给第一处理器的数据。读存储区和/写存储区的空间地址和空间容量都是可以配置的,空间地址即位于第一处理器内存中的位置,空间容量即最大数据存储量。
可选的,在本发明实施例中,所述读存储区包括至少一个子读存储区,每个所述子读存储区分别对应一个第二处理器;所述写存储区包括至少一个子写存储区,每个所述子写存储区也分别对应一个第二处理器。这样当有多个第二处理器时,使得各第二处理器均有彼此独立的读和/或写空间,不会影响各自与第一处理器之间的数据通信。
S120、如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
在第一处理器中预先建立了监测模块,该监测模块对第一处理器的读存储区和/或写存储区进行实时的监测,该监测模块具有多个通信接口,用于与第二处理器连接,当通信链路中新增了第二处理器时,直接通过未使用的通信接口与新增第二处理器连接,便于通信链路的扩展;特别的,监测模块与第二处理器可以使用通信链路中原有的总线连接,也可以在总线之外建立其它的通信方式连接,在本发明实施例中,可选的,对于监测模块与第二处理器之间的通信方式不作具体限定。
如果读存储区中的数据量满足预设的读写通知条件,例如,读存储区中的数据大于某一设定值,那么此时读存储区中的数据量过大,应尽快读取,因此,向第二处理器发送通知信号,以通知第二处理器所述读存储区中的数据量过大,指示第二处理器及时进行数据读取。
如果写存储区中的数据量满足预设的读写通知条件,例如,写存储区中的数据小于某一设定值,那么此时写存储区中的数据量过小,应尽写入新的数据量,因此,向第二处理器发送通知信号,以通知第二处理器所述写存储区中的数据量过小,指示第二处理器及时进行数据写入。
本发明实施例提供的技术方案,对第一处理器内存中的读存储区和/或写存储区进行监测,并根据预设的读写通知条件,向第二处理器发送通知信号,以通知所述第二处理器及时进行数据的读取或写入,在实现了数据缓存的同时,避免了存储区的数据堆积或数据空缺,使得第二处理器可以及时调整数据收发策略,提高了处理器之间的通信效率。
实施例二
图2为本发明实施例二中的一种处理器间的交互控制方法的流程图,本实施例以上述实施例为基础进行具体化,在本实施例中,对读存储区进行实时监控。相应的,本实施例的方法具体包括如下步骤:
S210、对第一处理器的读存储区中的数据进行实时监控;其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取。
S220、判断读存储区中的数据量是否大于或等于第一数据阈值;
如果读存储区中的数据量大于或等于第一数据阈值,执行S230;如果读存储区中的数据量小于第一数据阈值,返回执行S210。
S230、通过预先建立的通信链路向所述第二处理器发送通知信号,以指示所述第二处理器读取所述读存储区中的数据。
如果读存储区中的数据量大于或等于第一数据阈值,向第二处理器发送通知信号,以通知所述第二处理器所述读存储区中的数据状态,同时指示第二处理器读取所述读存储区中的数据。
第一数据阈值是可配置的;特别的,若读存储区存在多个子读存储区,那么每个子读存储区可以分别设定第一数据子阈值,每个第一数据子阈值可以不同,以使得不同的第二处理器,根据其与第一处理器的通信数据量的不同,设定不同的第一数据子阈值。
S240、判断读存储区中的数据量是否大于或等于第一存储阈值;
如果读存储区中的数据量大于或等于第一存储阈值,执行S250;如果读存储区中的数据量小于第一存储阈值,返回执行S210。
S250、向所述第一处理器发送中断请求,以指示所述第一处理器不向所述读存储区写入数据;其中,所述第一存储阈值大于所述第一数据阈值。
如果读存储区中的数据量大于或等于第一存储阈值,说明此时读存储区存储的数据量过大,则向所述第一处理器发送中断请求,以指示所述第一处理器不向所述读存储区写入数据,避免由于写入数据量过大超过读存储区的存储容量,数据无法写入导致数据丢失。
第一存储阈值是可配置的;特别的,若读存储区存在多个子读存储区,那么每个子读存储区可以分别设定第一存储子阈值,每个第一数据子阈值可以不同,以使得根据子读存储区的空间容量不同,设定不同的第一存储子阈值。
本发明实施例提供的技术方案,对第一处理器内存中的读存储区进行监测,并通过配置第一数据阈值和第一存储阈值,指示第二处理器读取数据或指示第一处理器不写入数据,在实现了数据缓存的同时,保证了读存储区内数据量的稳定,避免了读存储区由于存储数据量过大无法写入数据造成数据丢失,以及由于数据堆积造成的通信堵塞,提高了处理器之间的通信效率。
实施例三
图3A为本发明实施例三中的一种处理器间的交互控制方法的流程图,本实施例以上述实施例为基础进行具体化,在本实施例中,对写存储区进行实时监控。相应的,本实施例的方法具体包括如下操作:
S310、对第一处理器的写存储区中的数据进行实时监控;其中,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取。
S320、判断写存储区中的数据量是否大于或等于第二数据阈值;
如果写存储区中的数据量大于或等于第二数据阈值,执行S330;如果写存储区中的数据量小于第二数据阈值,则返回执行S310。
S330、通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述写存储区中的数据状态,并向所述第一处理器发送中断请求,以指示所述第一处理器读取所述写存储区中的数据。
如果写存储区中的数据量大于或等于第二数据阈值,向第二处理器发送通知信号,以通知所述第二处理器所述写存储区中的数据状态,同时以中断的形式指示第一处理器读取所述写存储区中的数据,以避免写存储区由于写入数据量过大而造成通信堵塞。
第二数据阈值同样是可配置的;特别的,若写存储区存在多个子写存储区,那么每个子写存储区可以分别设定第二数据子阈值,每个第二数据子阈值可以不同,以使得不同的第二处理器,根据其与第一处理器的通信数据量的不同,设定不同的第二数据子阈值。
S340、判断写存储区中的数据量是否小于或等于第二存储阈值;
如果写存储区中的数据量小于或等于第二存储阈值,执行S350;如果写存储区中的数据量大于第二存储阈值,返回执行S310。
S350、向所述第一处理器发送中断请求,以指示所述第一处理器不向所述写存储区读取数据;其中,所述第二存储阈值小于所述第二数据阈值。
如果写存储区中的数据量小于或等于第二存储阈值,说明此时写存储区存储的数据量过小,则向所述第一处理器发送中断请求,以指示所述第一处理器不向所述写存储区读取数据,避免第一处理器读取较小或空的数据量,浪费通信资源。
第二存储阈值也是可配置的;特别的,若写存储区存在多个子写存储区,那么每个子写存储区可以分别设定第二存储子阈值,每个第二数据子阈值可以不同,以使得根据子写存储区的空间容量不同,设定不同的第二存储子阈值。
本发明实施例提供的技术方案,对第一处理器内存中的写存储区进行监测,并通过配置第二数据阈值和第二存储阈值,指示第一处理器是否读取数据,在实现了数据缓存的同时,保证了写存储区内数据量的稳定,避免了写存储区由于写入数据量过大而造成通信堵塞,以及读取较小或空的数据量,浪费通信资源,提高了处理器之间的通信效率。
具体应用场景一
如图3B所示,本发明具体应用场景一是在上述实施例的基础上提供了一种监测模块,该监测模块作为独立控制器件集成于主处理器上,并与主处理器和协处理器通信连接。
当上游模块是主处理器,下游模块是协处理器时。
主处理器在内存中指定一块区域作为主处理器跟下游模块的数据交换区,并将这个数据交换区的地址和大小信息配置给监控模块,配置第一门限值,并使能监控模块;通信链路开始运行后,主处理器不断往数据交换区中写入数据,当数据交换区中新增的数据超过第一门限值时,监控模块会向下游模块发出一个脉冲信号,指示下游模块读取数据交换区中的数据;下游模块读取的数据量也会被监控,从而知道该数据交换区的空满状态;如果下游模块没有及时从数据交换区中取走数据,导致数据交换区数据过满,监控模块会向主处理器发出中断,阻止主处理器继续写入数据。
当上游模块是协处理器,下游模块是主处理器时。
主处理器在内存中指定一块区域作为主处理器跟下游模块的数据交换区,并将这个数据交换区的地址和大小信息配置给监控模块,配置第一门限值和第二门限制,并使能监控模块;通信链路开始运行后,协处理器不断往数据交换区中写入数据,当写入的数据量超过第一门限值时,监控模块会向主处理器发出中断,通知主处理器取走数据并进行处理,当主处理器取走的数据量超过第二门限值时,监控模块会向协处理器发出一个脉冲信号,告知协处理器该数据交换区的数据状态;如果下游模块没有及时向数据交换区中写入数据,导致数据交换区过空,监控模块会向主处理器发出中断,阻止主处理器从空的数据交换区中读取数据。
本应用场景在主处理器的内存中设置了用于数据交换的区域,并通过监测模块实时监测该区域的数据状态,在实现了数据缓存的同时,避免了该数据交换区域的数据堆积和数据空缺,使得主处理器和协处理器均可以及时调整数据收发策略,提高了处理器之间的通信效率。
实施例四
图4是本发明实施例四所提供的一种处理器间的交互控制装置的结构框图,该装置具体包括:实时监测模块410和预设条件判断模块420。
实时监测模块410,用于对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;
其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取;
预设条件判断模块420,用于如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
本发明实施例提供的技术方案,对第一处理器内存中的读存储区和/或写存储区进行监测,并根据预设的读写通知条件,向第二处理器发送通知信号,以通知所述第二处理器及时进行数据的读取或写入,在实现了数据缓存的同时,避免了存储区的数据堆积或数据空缺,使得第二处理器可以及时调整数据收发策略,提高了处理器之间的通信效率。
可选的,在上述技术方案的基础上,预设条件判断模块420,具体用于:
如果读存储区中的数据量大于或等于第一数据阈值,则通过预先建立的通信链路向所述第二处理器发送通知信号,以指示所述第二处理器读取所述读存储区中的数据。
可选的,在上述技术方案的基础上,处理器间的交互控制装置,还包括:
第一存储阈值判断模块,用于如果读存储区中的数据量大于或等于第一存储阈值,则向所述第一处理器发送中断请求,以指示所述第一处理器不向所述读存储区写入数据;其中,所述第一存储阈值大于所述第一数据阈值。
可选的,在上述技术方案的基础上,预设条件判断模块420,具体还用于:
如果写存储区中的数据量大于或等于第二数据阈值,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述写存储区中的数据状态,并向所述第一处理器发送中断请求,以指示所述第一处理器读取所述写存储区中的数据。
可选的,在上述技术方案的基础上,处理器间的交互控制装置,还包括:
第二存储阈值判断模块,用于如果写存储区中的数据量小于或等于第二存储阈值,则向所述第一处理器发送中断请求,以指示所述第一处理器不向所述写存储区读取数据;其中,所述第二存储阈值小于所述第二数据阈值。
可选的,在上述技术方案的基础上,所述读存储区包括至少一个子读存储区,每个所述子读存储区分别对应一个第二处理器;所述写存储区包括至少一个子写存储区,每个所述子写存储区分别对应一个第二处理器。
可选的,在上述技术方案的基础上,所述第一处理器为主处理器,所述主处理器包括数字信号处理芯片;所述第一处理器为协处理器,所述协处理器包括微处理器和/或硬件加速器。
上述装置可执行本发明任意实施例所提供的处理器间的交互控制方法,具备执行方法相应的功能模块和有益效果。未在本实施例中详尽描述的技术细节,可参见本发明任意实施例提供的方法。
实施例五
图5为本发明实施例五提供的一种设备的结构示意图,如图5所示,该设备包括处理器50、存储器51、输入装置52和输出装置53;设备中处理器50的数量可以是一个或多个,图5中以一个处理器50为例;设备处理器50、存储器51、输入装置52和输出装置53可以通过总线或其他方式连接,图5中以通过总线连接为例。
存储器51作为一种计算机可读存储介质,可用于存储软件程序、计算机可执行程序以及模块,如本发明实施例四中的处理器间的交互控制装置对应的模块(实时监测模块410和预设条件判断模块420)。处理器50通过运行存储在存储器51中的软件程序、指令以及模块,从而执行设备的各种功能应用以及数据处理,即实现上述的处理器间的交互控制方法。
存储器51可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据终端的使用所创建的数据等。此外,存储器51可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器51可进一步包括相对于处理器50远程设置的存储器,这些远程存储器可以通过网络连接至设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
输入装置52可用于接收输入的数字或字符信息,以及产生与设备的用户设置以及功能控制有关的键信号输入。输出装置53可包括显示屏等显示设备。
实施例六
本发明实施例六还提供了一种计算机可读存储介质,所述计算机可读存储介质在由计算机处理器执行时用于执行处理器间的交互控制方法,该方法包括:
对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;
其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取;
如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
当然,本发明实施例所提供的一种包含计算机可执行指令的存储介质,其计算机可执行指令不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的处理器间的交互控制方法中的相关操作。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的处理器间的交互控制方法。
值得注意的是,上述处理器间的交互控制装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种处理器间的交互控制方法,其特征在于,包括:
对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;
其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取;
如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
2.根据权利要求1所述的方法,其特征在于,所述如果读存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区中的数据状态,包括:
如果读存储区中的数据量大于或等于第一数据阈值,则通过预先建立的通信链路向所述第二处理器发送通知信号,以指示所述第二处理器读取所述读存储区中的数据。
3.根据权利要求2所述的方法,其特征在于,在如果读存储区中的数据量大于或等于第一数据阈值,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器读取所述读存储区中的数据之后,包括:
如果读存储区中的数据量大于或等于第一存储阈值,则向所述第一处理器发送中断请求,以指示所述第一处理器不向所述读存储区写入数据;其中,所述第一存储阈值大于所述第一数据阈值。
4.根据权利要求1所述的方法,其特征在于,所述如果写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述写存储区中的数据状态,包括:
如果写存储区中的数据量大于或等于第二数据阈值,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述写存储区中的数据状态,并向所述第一处理器发送中断请求,以指示所述第一处理器读取所述写存储区中的数据。
5.根据权利要求4所述的方法,其特征在于,在如果写存储区中的数据量大于或等于第二数据阈值,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述写存储区中的数据状态之后,包括:
如果写存储区中的数据量小于或等于第二存储阈值,则向所述第一处理器发送中断请求,以指示所述第一处理器不向所述写存储区读取数据;其中,所述第二存储阈值小于所述第二数据阈值。
6.根据权利要求1所述的方法,其特征在于,所述读存储区包括至少一个子读存储区,每个所述子读存储区分别对应一个第二处理器;所述写存储区包括至少一个子写存储区,每个所述子写存储区分别对应一个第二处理器。
7.根据权利要求1所述的方法,其特征在于,所述第一处理器为主处理器,所述主处理器包括数字信号处理芯片;所述第一处理器为协处理器,所述协处理器包括微处理器和/或硬件加速器。
8.一种处理器间的交互控制装置,其特征在于,包括:
实时监测模块,用于对第一处理器的读存储区,和/或写存储区中的数据进行实时监控;
其中,读存储区用于存储第一处理器中写入的数据,并提供给第二处理器读取,写存储区用于存储第二处理器写入的数据,并提供给第一处理器读取;
预设条件判断模块,用于如果读存储区,和/或写存储区中的数据量满足预设的读写通知条件,则通过预先建立的通信链路向所述第二处理器发送通知信号,以通知所述第二处理器所述读存储区,和/或所述写存储区中的数据状态。
9.一种设备,其特征在于,所述设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1-7中任一所述的处理器间的交互控制方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1-7中任一所述的处理器间的交互控制方法。
CN201910568886.2A 2019-06-27 2019-06-27 一种处理器间的交互控制方法、装置、设备及存储介质 Pending CN110309098A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910568886.2A CN110309098A (zh) 2019-06-27 2019-06-27 一种处理器间的交互控制方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910568886.2A CN110309098A (zh) 2019-06-27 2019-06-27 一种处理器间的交互控制方法、装置、设备及存储介质

Publications (1)

Publication Number Publication Date
CN110309098A true CN110309098A (zh) 2019-10-08

Family

ID=68076812

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910568886.2A Pending CN110309098A (zh) 2019-06-27 2019-06-27 一种处理器间的交互控制方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN110309098A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114253901A (zh) * 2020-09-24 2022-03-29 深圳富桂精密工业有限公司 内存共享方法及数据采集装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2408600A (en) * 2003-11-27 2005-06-01 Hitachi Ltd Multi processor device in which the output from a processor is sent to the directly to the local memory of a target processor
CN101178701A (zh) * 2007-12-11 2008-05-14 华为技术有限公司 一种多处理器间通信的方法及系统
CN101359321A (zh) * 2008-09-02 2009-02-04 北京中星微电子有限公司 一种实现处理器相互通讯的方法及装置
CN101751361A (zh) * 2008-12-16 2010-06-23 联想(北京)有限公司 控制移动终端中数据传输接口的切换方法及终端设备
CN104077265A (zh) * 2013-03-25 2014-10-01 通用电气航空系统有限责任公司 利用共享存储器传递混合消息的方法
CN106155814A (zh) * 2016-07-04 2016-11-23 合肥工业大学 一种支持多种工作模式的可重构运算单元及其工作方式
CN107577625A (zh) * 2017-09-22 2018-01-12 算丰科技(北京)有限公司 数据处理芯片和系统、数据存储转发处理方法
CN108563518A (zh) * 2018-04-08 2018-09-21 广州视源电子科技股份有限公司 主从机通信方法、装置、终端设备及存储介质
CN109117291A (zh) * 2018-08-27 2019-01-01 惠州Tcl移动通信有限公司 基于多核处理器的数据调度处理方法、装置和计算机设备
CN109739799A (zh) * 2018-12-29 2019-05-10 深圳市优必选科技有限公司 异构多核处理器的数据交互方法、异构多核处理器和终端

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2408600A (en) * 2003-11-27 2005-06-01 Hitachi Ltd Multi processor device in which the output from a processor is sent to the directly to the local memory of a target processor
CN101178701A (zh) * 2007-12-11 2008-05-14 华为技术有限公司 一种多处理器间通信的方法及系统
CN101359321A (zh) * 2008-09-02 2009-02-04 北京中星微电子有限公司 一种实现处理器相互通讯的方法及装置
CN101751361A (zh) * 2008-12-16 2010-06-23 联想(北京)有限公司 控制移动终端中数据传输接口的切换方法及终端设备
CN104077265A (zh) * 2013-03-25 2014-10-01 通用电气航空系统有限责任公司 利用共享存储器传递混合消息的方法
CN106155814A (zh) * 2016-07-04 2016-11-23 合肥工业大学 一种支持多种工作模式的可重构运算单元及其工作方式
CN107577625A (zh) * 2017-09-22 2018-01-12 算丰科技(北京)有限公司 数据处理芯片和系统、数据存储转发处理方法
CN108563518A (zh) * 2018-04-08 2018-09-21 广州视源电子科技股份有限公司 主从机通信方法、装置、终端设备及存储介质
CN109117291A (zh) * 2018-08-27 2019-01-01 惠州Tcl移动通信有限公司 基于多核处理器的数据调度处理方法、装置和计算机设备
CN109739799A (zh) * 2018-12-29 2019-05-10 深圳市优必选科技有限公司 异构多核处理器的数据交互方法、异构多核处理器和终端

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114253901A (zh) * 2020-09-24 2022-03-29 深圳富桂精密工业有限公司 内存共享方法及数据采集装置

Similar Documents

Publication Publication Date Title
WO2020211579A1 (zh) 一种基于分布式批量处理系统的处理方法、装置及系统
CN100373362C (zh) 直接存储访问控制器
DE112009004900T5 (de) Vertagen von Speicheroperationen zum Reduzieren von Leselatenz in Speicherfeldern
CN109525658A (zh) 一种产号方法、服务器、设备、存储介质和业务系统
CN110532205A (zh) 数据传输方法、装置、计算机设备和计算机可读存储介质
CN111142788B (zh) 一种数据迁移方法、装置和计算机可读存储介质
CN108241527A (zh) 一种任务调度方法及电子设备
CN111858038A (zh) Fpga板卡内存数据的读取方法、装置及介质
CN106489132A (zh) 读写数据的方法、装置、存储设备和计算机系统
CN110309098A (zh) 一种处理器间的交互控制方法、装置、设备及存储介质
CN115285139A (zh) 一种智能座舱控制方法、装置、设备和介质
CN113504980B (zh) 分布式计算图中节点切换方法、电子设备及可读存储介质
CN101106478A (zh) 告警处理方法及其设备
CN115695320B (zh) 一种前后端负载管理方法、系统、设备及计算机存储介质
CN112052104A (zh) 基于多机房实现的消息队列的管理方法及电子设备
US20100318707A1 (en) External device access apparatus, control method thereof, and system lsi
CN109710187A (zh) NVMe SSD主控芯片的读命令加速方法、装置、计算机设备及存储介质
JP2009037403A (ja) マルチコアプロセッサにおけるコアメモリの有効活用方法
CN116841458A (zh) 存储器读写控制方法、系统、终端及存储介质
CN103226457B (zh) 一种显示处理器的显示控制方法
CN116089059A (zh) 处理器参数调整方法、装置、设备及存储介质
CN115484187A (zh) 容器环境下容器网络接口测试方法、设备及存储介质
CN108304280A (zh) 控制异构混合内存系统异常恢复的方法、bmc及装置
CN115168141A (zh) 光口管理系统、方法、装置、可编程逻辑器件及存储介质
JPH08202566A (ja) プロセス間通信システム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20191008