CN109992550B - 基于cpci总线的多类型信息处理装置及方法 - Google Patents
基于cpci总线的多类型信息处理装置及方法 Download PDFInfo
- Publication number
- CN109992550B CN109992550B CN201910250363.3A CN201910250363A CN109992550B CN 109992550 B CN109992550 B CN 109992550B CN 201910250363 A CN201910250363 A CN 201910250363A CN 109992550 B CN109992550 B CN 109992550B
- Authority
- CN
- China
- Prior art keywords
- data
- bus
- module
- processing
- uart
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Bus Control (AREA)
- Communication Control (AREA)
Abstract
本发明公开了一种基于CPCI总线的多类型信息处理装置,它包括数据处理和交互模块、第一数字信号处理器、第二数字信号处理器、CAN总线IP数据接收发送模块、1553B总线IP数据接收发送模块、UART数据接收发送模块、CPCI总线控制模块、第一FLASH数据读写模块、第二FLASH数据读写模块和SRAM数据读写模块;本发明以高性能国产微处理器DSP和可编程逻辑器FPGA为核心,结合大容量存储芯片和智能专家系统,实现智能化、自主化的信息交互和处理,同时实现了类似文件系统的功能,便于信息的更新、查阅和迁移。
Description
技术领域
本发明涉及信息处理技术领域,具体地指一种基于CPCI(Compact PeripheralComponent Interconnect)总线的多类型信息处理装置及方法。
背景技术
传统的基于CPCI总线的信息处理装置,一般采用多块基于X86架构的CPCI总线板卡组合实现,这种结构虽然也具有信息的处理功能,但功能单一,集成化、智能化、自主化和国产化水平低,实时性不高、系统体积和功耗较大,不具备多类型信息处理能力,系统性能严重依耐计算机主板和上位机软件。因此迫切需要一种能实现智能化、集成化、自主化的多类型信息处理装置。
发明内容
本发明提供一种基于CPCI总线的多类型信息处理装置及方法,本发明以高性能国产微处理器DSP(Digital Signal Processing,数字信号处理)和可编程逻辑器FPGA(Field-Programmable Gate Array,现场可编程门阵列)为核心,结合大容量存储芯片和智能专家系统(即预设的数据传输故障判断方式和数据传输故障处理机制),实现智能化、自主化的信息交互和处理,同时实现了类似文件系统的功能,便于信息的更新、查阅和迁移。
为实现此目的,本发明所设计的基于CPCI总线的多类型信息处理装置,它包括数据处理和交互模块、第一数字信号处理器、第二数字信号处理器、CAN(Controller AreaNetwork,控制器局域网络)总线IP(Intelligent Property核是具有知识产权核的集成电路芯核总称)数据接收发送模块、1553B总线IP数据接收发送模块、UART(UniversalAsynchronous Receiver/Transmitter,通用异步收发传输器)数据接收发送模块、CPCI总线控制模块、第一FLASH(闪存)数据读写模块、第二FLASH数据读写模块、SRAM(StaticRandom-Access Memory,静态随机存取存储器)数据读写模块,其中,所述第一数字信号处理器和第二数字信号处理器的FPGA数据通信端分别连接数据处理和交互模块的对应控制信号接口,所述CAN总线IP数据接收发送模块的FPGA数据通信端连接数据处理和交互模块的CAN总线IP数据通信接口,1553B总线IP数据接收发送模块的FPGA数据通信端连接数据处理和交互模块的1553B总线IP数据通信接口,UART数据接收发送模块的FPGA数据通信端连接数据处理和交互模块的UART数据通信接口,CPCI总线控制模块的FPGA数据通信端连接数据处理和交互模块的CPCI总线数据通信接口,第一FLASH数据读写模块和第二FLASH数据读写模块的FPGA数据通信端分别连接数据处理和交互模块对应的FLASH数据通信接口,SRAM数据读写模块的FPGA数据通信端连接数据处理和交互模块的SRAM数据通信接口;
所述第一数字信号处理器用于对数据处理和交互模块进行控制,实现第一FLASH数据读写模块和第二FLASH数据读写模块的FLASH数据读写控制;
所述第一数字信号处理器用于对数据处理和交互模块进行控制实现CAN总线IP数据接收发送模块、1553B总线IP数据接收发送模块、UART数据接收发送模块、CPCI总线控制模块和SRAM数据读写模块的数据传输故障判断,并根据预设的数据传输故障处理机制进行对应的数据传输故障处理,预设的数据传输故障判断方式和数据传输故障处理机制预存在第一FLASH芯片中,数据处理和交互模块需要时通过第一FLASH数据读写模块在第一FLASH芯片中调用;
所述第一数字信号处理器还用于,对与数据处理和交互模块进行交互的所有CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据通过第二FLASH数据读写模块存储至第二FLASH芯片中;
所述第二数字信号处理器用于控制数据处理和交互模块对CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据分别按照预置的对应数据处理机制进行相应的数据处理,并将选定的数据处理结果通过CPCI总线控制模块上传至上位机。
一种利用上述装置的多类型信息处理方法,它包括如下步骤:
步骤1:将预设的数据传输故障判断方式和数据传输故障处理机制预存在第一FLASH芯片中,将预设的CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据和SRAM数据的数据处理机制存储在数据处理和交互模块;
步骤2:第一数字信号处理器对数据处理和交互模块进行控制,实现第一FLASH数据读写模块和第二FLASH数据读写模块的FLASH数据读写控制;
步骤3:第一数字信号处理器对数据处理和交互模块进行控制实现CAN总线IP数据接收发送模块、1553B总线IP数据接收发送模块、UART数据接收发送模块、CPCI总线控制模块和SRAM数据读写模块的数据传输故障判断,并根据预设的数据传输故障处理机制进行对应的数据传输故障处理;
第一数字信号处理器对与数据处理和交互模块进行交互的所有CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据通过第二FLASH数据读写模块存储至第二FLASH芯片中;
步骤4:所述第二数字信号处理器控制数据处理和交互模块对CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据分别按照预置的对应数据处理机制进行相应的数据处理,并将选定的数据处理结果通过CPCI总线控制模块上传至上位机。
本发明的技术效果体现在:本发明的信息处理装置采用全国产化软硬件,模块化IP核设计,集成了多种总线接口,实现了智能化、集成化、自主化和全国产化,实时性高。
本发明可解决现有此类设备功能单一,集成化、智能化、自主化和国产化水平低、实时性差,不具备多类型信息自主处理的问题,相对现有此类设备,完全实现了自主可控和智能化。本发明适用于车载、舰载、机载等多类型数据处理和对实时性要求较高的场景,具有较好的应用价值和推广前景。
附图说明
图1为本发明的结构框图;
其中,1—数据处理和交互模块、2—第一数字信号处理器、3—CAN总线IP数据接收发送模块、3.1—CAN总线接口、4—1553B总线IP数据接收发送模块、4.1—1M 1553B总线接口、5—UART数据接收发送模块、5.1—UART串行接口、6—CPCI总线控制模块、6.1—CPCI总线协议芯片、7—第一FLASH数据读写模块、7.1—第一FLASH芯片、8—SRAM数据读写模块、8.1—SRAM芯片、9—第二数字信号处理器、10—第二FLASH数据读写模块、10.1—第二FLASH芯片。
具体实施方式
以下结合附图和具体实施例对本发明作进一步的详细说明:
本发明所设计的基于CPCI总线的多类型信息处理装置,如图1所示,它包括数据处理和交互模块1、第一数字信号处理器2、第二数字信号处理器9、CAN总线IP数据接收发送模块3、1553B总线IP数据接收发送模块4、UART数据接收发送模块5、CPCI总线控制模块6、第一FLASH数据读写模块7、第二FLASH数据读写模块10、SRAM数据读写模块8,其中,所述第一数字信号处理器2和第二数字信号处理器9的FPGA数据通信端分别连接数据处理和交互模块1的对应控制信号接口,所述CAN总线IP数据接收发送模块3的FPGA数据通信端连接数据处理和交互模块1的CAN总线IP数据通信接口,1553B总线IP数据接收发送模块4的FPGA数据通信端连接数据处理和交互模块1的1553B总线IP数据通信接口,UART数据接收发送模块5的FPGA数据通信端连接数据处理和交互模块1的UART数据通信接口,CPCI总线控制模块6的FPGA数据通信端连接数据处理和交互模块1的CPCI总线数据通信接口,第一FLASH数据读写模块7和第二FLASH数据读写模块10的FPGA数据通信端分别连接数据处理和交互模块1对应的FLASH数据通信接口,SRAM数据读写模块8的FPGA数据通信端连接数据处理和交互模块1的SRAM数据通信接口;
所述第一数字信号处理器2用于对数据处理和交互模块1进行控制,实现第一FLASH数据读写模块7和第二FLASH数据读写模块10的FLASH数据读写控制;
所述第一数字信号处理器2用于对数据处理和交互模块1进行控制实现CAN总线IP数据接收发送模块3、1553B总线IP数据接收发送模块4、UART数据接收发送模块5、CPCI总线控制模块6和SRAM数据读写模块8的数据传输故障判断,并根据预设的数据传输故障处理机制进行对应的数据传输故障处理,并上传故障信息。预设的数据传输故障判断方式和数据传输故障处理机制预存在第一FLASH芯片7.1中,数据处理和交互模块1需要时通过第一FLASH数据读写模块7在第一FLASH芯片7.1中调用。
所述第一数字信号处理器2还用于,对与数据处理和交互模块1进行交互(接收和发送)的所有CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据通过第二FLASH数据读写模块10存储至第二FLASH芯片10.1(FLASH芯片SM29LV256M)中;
所述第二数字信号处理器9用于控制数据处理和交互模块1对CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据分别按照预置的对应数据处理机制进行相应的数据处理,并将选定的数据处理结果通过CPCI总线控制模块6上传至上位机。这样设计可以大幅降低与信息处理装置配套的主板的数据处理压力。
上述技术方案中,数据处理和交互模块1、CAN总线IP数据接收发送模块3、1553B总线IP数据接收发送模块4、UART数据接收发送模块5、CPCI总线控制模块6、第一FLASH数据读写模块7、第二FLASH数据读写模块10、SRAM数据读写模块8采用国产FPGA芯片JXCLX100-1148构建;
第一数字信号处理器2和第二数字信号处理器9采用国产DSP芯片FT-C6713。
上述技术方案中,所述CAN总线IP数据接收发送模块3有四个,四个CAN总线IP数据接收发送模块3的FPGA数据通信端分别连接数据处理和交互模块1的四个对应的CAN总线IP数据通信接口;本发明与两个单机或设备连接,每个单机用2路CAN总线相互热备份。
所述UART数据接收发送模块5有四个,四个UART数据接收发送模块5的FPGA数据通信端分别连接数据处理和交互模块1的四个对应的UART数据通信接口。本发明与两个单机或设备连接,每个单机用2路UART总线相互热备份。
上述技术方案中,所述SRAM数据读写模块8有两个,两个SRAM数据读写模块8的FPGA数据通信端分别连接数据处理和交互模块1的两个对应的SRAM数据通信接口。上述结构可以形成乒乓操作,一个在读的时候另一个在写操作,可以成倍提高SRAM的读写效率。
上述技术方案中,四个CAN总线IP数据接收发送模块3的CAN总线通信端分别连接外部四个对应的CAN总线接口3.1(采用CAN总线芯片SM1050),四个CAN总线IP数据接收发送模块3用于实现数据处理和交互模块1与四个对应的CAN总线接口3.1之间的CAN总线数据接收和发送,并形成CAN总线数据缓冲。
上述技术方案中,所述1553B总线IP数据接收发送模块4的1553B总线通信端连接外部1M(通讯的波特率1000000bit/s)1553B总线接口4.1,1553B总线IP数据接收发送模块4用于实现数据处理和交互模块1与1M 1553B总线接口4.1(采用1M 1553B总线芯片T31S01B-2725EX)的1553B总线数据接收和发送,并形成1553B总线数据缓冲。1553B总线是一种总线通讯协议,使用IP核的方式为了实现系统的小型化核降低系统成本。
上述技术方案中,四个UART数据接收发送模块5的UART数据通信端连接外部四个对应的UART串行接口5.1,四个UART数据接收发送模块5用于实现数据处理和交互模块1与四个对应的UART串行接口5.1(采用UART通信芯片HRGD21M)之间的UART数据接收和发送,并形成UART数据缓冲。
上述技术方案中,CPCI总线控制模块6的CPCI总线通信端连接外部CPCI总线协议芯片6.1(采用CPCI桥芯片SM9056),CPCI总线控制模块6用于实现数据处理和交互模块1与CPCI总线协议芯片6.1之间的CPCI总线数据接收和发送。
上述技术方案中,两个SRAM数据读写模块8用于实现数据处理和交互模块1与两片外部SRAM芯片8.1(JM64LV25616)之间的SRAM乒乓读写操作。
一种利用上述装置的多类型信息处理方法,它包括如下步骤:
步骤1:将预设的数据传输故障判断方式和数据传输故障处理机制预存在第一FLASH芯片7.1中,将预设的CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据和SRAM数据的数据处理机制存储在数据处理和交互模块1;
步骤2:第一数字信号处理器2对数据处理和交互模块1进行控制,实现第一FLASH数据读写模块7和第二FLASH数据读写模块10的FLASH数据读写控制;
步骤3:第一数字信号处理器2对数据处理和交互模块1进行控制实现CAN总线IP数据接收发送模块3、1553B总线IP数据接收发送模块4、UART数据接收发送模块5、CPCI总线控制模块6和SRAM数据读写模块8的数据传输故障判断,并根据预设的数据传输故障处理机制进行对应的数据传输故障处理,并上传故障信息;
第一数字信号处理器2对与数据处理和交互模块1进行交互(接收和发送)的所有CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据通过第二FLASH数据读写模块10存储至第二FLASH芯片10.1中;
步骤4:所述第二数字信号处理器9控制数据处理和交互模块1对CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据分别按照预置的对应数据处理机制进行相应的数据处理,并将选定的数据处理结果通过CPCI总线控制模块6上传至上位机。
本说明书未作详细描述的内容属于本领域专业技术人员公知的现有技术。
Claims (9)
1.一种基于CPCI总线的多类型信息处理装置,其特征在于:它包括数据处理和交互模块(1)、第一数字信号处理器(2)、第二数字信号处理器(9)、CAN总线IP数据接收发送模块(3)、1553B总线IP数据接收发送模块(4)、UART数据接收发送模块(5)、CPCI总线控制模块(6)、第一FLASH数据读写模块(7)、第二FLASH数据读写模块(10)、SRAM数据读写模块(8),其中,所述第一数字信号处理器(2)和第二数字信号处理器(9)的FPGA数据通信端分别连接数据处理和交互模块(1)的对应控制信号接口,所述CAN总线IP数据接收发送模块(3)的FPGA数据通信端连接数据处理和交互模块(1)的CAN总线IP数据通信接口,1553B总线IP数据接收发送模块(4)的FPGA数据通信端连接数据处理和交互模块(1)的1553B总线IP数据通信接口,UART数据接收发送模块(5)的FPGA数据通信端连接数据处理和交互模块(1)的UART数据通信接口,CPCI总线控制模块(6)的FPGA数据通信端连接数据处理和交互模块(1)的CPCI总线数据通信接口,第一FLASH数据读写模块(7)和第二FLASH数据读写模块(10)的FPGA数据通信端分别连接数据处理和交互模块(1)对应的FLASH数据通信接口,SRAM数据读写模块(8)的FPGA数据通信端连接数据处理和交互模块(1)的SRAM数据通信接口;
所述第一数字信号处理器(2)用于对数据处理和交互模块(1)进行控制,实现第一FLASH数据读写模块(7)和第二FLASH数据读写模块(10)的FLASH数据读写控制;
所述第一数字信号处理器(2)用于对数据处理和交互模块(1)进行控制实现CAN总线IP数据接收发送模块(3)、1553B总线IP数据接收发送模块(4)、UART数据接收发送模块(5)、CPCI总线控制模块(6)和SRAM数据读写模块(8)的数据传输故障判断,并根据预设的数据传输故障处理机制进行对应的数据传输故障处理,预设的数据传输故障判断方式和数据传输故障处理机制预存在第一FLASH芯片(7.1)中,数据处理和交互模块(1)需要时通过第一FLASH数据读写模块(7)在第一FLASH芯片(7.1)中调用;
所述第一数字信号处理器(2)还用于,对与数据处理和交互模块(1)进行交互的所有CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据通过第二FLASH数据读写模块(10)存储至第二FLASH芯片(10.1)中;
所述第二数字信号处理器(9)用于控制数据处理和交互模块(1)对CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据分别按照预置的对应数据处理机制进行相应的数据处理,并将选定的数据处理结果通过CPCI总线控制模块(6)上传至上位机。
2.根据权利要求1所述的基于CPCI总线的多类型信息处理装置,其特征在于:所述CAN总线IP数据接收发送模块(3)有四个,四个CAN总线IP数据接收发送模块(3)的FPGA数据通信端分别连接数据处理和交互模块(1)的四个对应的CAN总线IP数据通信接口;
所述UART数据接收发送模块(5)有四个,四个UART数据接收发送模块(5)的FPGA数据通信端分别连接数据处理和交互模块(1)的四个对应的UART数据通信接口。
3.根据权利要求1所述的基于CPCI总线的多类型信息处理装置,其特征在于:所述SRAM数据读写模块(8)有两个,两个SRAM数据读写模块(8)的FPGA数据通信端分别连接数据处理和交互模块(1)的两个对应的SRAM数据通信接口。
4.根据权利要求2所述的基于CPCI总线的多类型信息处理装置,其特征在于:四个CAN总线IP数据接收发送模块(3)的CAN总线通信端分别连接外部四个对应的CAN总线接口(3.1),四个CAN总线IP数据接收发送模块(3)用于实现数据处理和交互模块(1)与四个对应的CAN总线接口(3.1)之间的CAN总线数据接收和发送,并形成CAN总线数据缓冲。
5.根据权利要求1所述的基于CPCI总线的多类型信息处理装置,其特征在于:所述1553B总线IP数据接收发送模块(4)的1553B总线通信端连接外部1M 1553B总线接口(4.1),1553B总线IP数据接收发送模块(4)用于实现数据处理和交互模块(1)与1M 1553B总线接口(4.1)的1553B总线数据接收和发送,并形成1553B总线数据缓冲。
6.根据权利要求2所述的基于CPCI总线的多类型信息处理装置,其特征在于:四个UART数据接收发送模块(5)的UART数据通信端连接外部四个对应的UART串行接口(5.1),四个UART数据接收发送模块(5)用于实现数据处理和交互模块(1)与四个对应的UART串行接口(5.1)之间的UART数据接收和发送,并形成UART数据缓冲。
7.根据权利要求1所述的基于CPCI总线的多类型信息处理装置,其特征在于:CPCI总线控制模块(6)的CPCI总线通信端连接外部CPCI总线协议芯片(6.1),CPCI总线控制模块(6)用于实现数据处理和交互模块(1)与CPCI总线协议芯片(6.1)之间的CPCI总线数据接收和发送。
8.根据权利要求3所述的基于CPCI总线的多类型信息处理装置,其特征在于:两个SRAM数据读写模块(8)用于实现数据处理和交互模块(1)与两片外部SRAM芯片(8.1)之间的SRAM乒乓读写操作。
9.一种利用权利要求1所述装置的多类型信息处理方法,其特征在于,它包括如下步骤:
步骤1:将预设的数据传输故障判断方式和数据传输故障处理机制预存在第一FLASH芯片(7.1)中,将预设的CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据和SRAM数据的数据处理机制存储在数据处理和交互模块(1);
步骤2:第一数字信号处理器(2)对数据处理和交互模块(1)进行控制,实现第一FLASH数据读写模块(7)和第二FLASH数据读写模块(10)的FLASH数据读写控制;
步骤3:第一数字信号处理器(2)对数据处理和交互模块(1)进行控制实现CAN总线IP数据接收发送模块(3)、1553B总线IP数据接收发送模块(4)、UART数据接收发送模块(5)、CPCI总线控制模块(6)和SRAM数据读写模块(8)的数据传输故障判断,并根据预设的数据传输故障处理机制进行对应的数据传输故障处理;
第一数字信号处理器(2)对与数据处理和交互模块(1)进行交互的所有CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据通过第二FLASH数据读写模块(10)存储至第二FLASH芯片(10.1)中;
步骤4:所述第二数字信号处理器(9)控制数据处理和交互模块(1)对CAN总线IP数据、1553B总线IP数据、UART数据、CPCI总线数据、SRAM数据分别按照预置的对应数据处理机制进行相应的数据处理,并将选定的数据处理结果通过CPCI总线控制模块(6)上传至上位机。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910250363.3A CN109992550B (zh) | 2019-03-29 | 2019-03-29 | 基于cpci总线的多类型信息处理装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910250363.3A CN109992550B (zh) | 2019-03-29 | 2019-03-29 | 基于cpci总线的多类型信息处理装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109992550A CN109992550A (zh) | 2019-07-09 |
CN109992550B true CN109992550B (zh) | 2020-10-02 |
Family
ID=67131929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910250363.3A Active CN109992550B (zh) | 2019-03-29 | 2019-03-29 | 基于cpci总线的多类型信息处理装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109992550B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112463660B (zh) * | 2020-12-11 | 2024-05-28 | 北京航天自动控制研究所 | 一种基于cpci总线的多功能实时交互系统 |
CN113836073A (zh) * | 2021-07-30 | 2021-12-24 | 湖北三江航天万峰科技发展有限公司 | 武器系统测试数据处理方法、装置和设备 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102571517A (zh) * | 2010-12-24 | 2012-07-11 | 赫斯默(上海)电子科技有限公司 | 一种基于CANOpen总线的IO模块 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0936837A (ja) * | 1995-07-17 | 1997-02-07 | Mitsubishi Electric Corp | デジタル信号誤り監視方式 |
CN201322853Y (zh) * | 2008-12-29 | 2009-10-07 | 冶金自动化研究设计院 | 一种cpci总线的伺服驱动器 |
US8948612B2 (en) * | 2010-12-03 | 2015-02-03 | Tyco Electronics Subsea Communications Llc | System and method for generating soft decision reliability information from hard decisions in an optical signal receiver |
CN107943732B (zh) * | 2017-11-21 | 2020-05-12 | 北京宇航系统工程研究所 | 一种基于国产化fpga器件实现1553b总线模块 |
-
2019
- 2019-03-29 CN CN201910250363.3A patent/CN109992550B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102571517A (zh) * | 2010-12-24 | 2012-07-11 | 赫斯默(上海)电子科技有限公司 | 一种基于CANOpen总线的IO模块 |
Also Published As
Publication number | Publication date |
---|---|
CN109992550A (zh) | 2019-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10468078B2 (en) | Methods and systems for pin-efficient memory controller interface using vector signaling codes for chip-to-chip communication | |
CN107871524B (zh) | 对存储装置进行复位的电子装置和操作该电子装置的方法 | |
US11907140B2 (en) | Serial interface for semiconductor package | |
CN105335327A (zh) | 基于Soc的可重构/双冗余VPX3U信号处理载板 | |
CN102160044A (zh) | PCIe接口上的SATA大容量存储装置仿真 | |
CN109992550B (zh) | 基于cpci总线的多类型信息处理装置及方法 | |
CN109947376B (zh) | 一种基于fpga实现的多协议接口固态存储系统 | |
CN106502957A (zh) | 一种基于vpx总线的星载雷达数据处理及管控装置 | |
CN102063939B (zh) | 一种电可擦除可编程只读存储器的实现方法和装置 | |
CN101901199B (zh) | 一种数据透明传输的方法及系统 | |
CN107436851A (zh) | 串行外设接口四线隔离系统及其控制方法 | |
CN109407574B (zh) | 一种多总线可选择输出控制装置及其方法 | |
CN203858630U (zh) | Pcie接口切换装置 | |
US8135895B2 (en) | Virtual SATA port multiplier, virtual SATA device, SATA system and data transfer method in a SATA system | |
CN101494616A (zh) | 通信协议中分组长度的灵活性的实现 | |
CN107632951A (zh) | 控制非直接串行连接存储设备的设备及其应用和操作方法 | |
CN103902229A (zh) | 刀片存储装置 | |
CN201378316Y (zh) | 通用输入/输出接口扩展电路和具有该电路的移动终端 | |
CN212364990U (zh) | 文件存储系统及智能设备 | |
CN109582620B (zh) | 一种uart接口转换装置及接口转换方法 | |
EP2300925A1 (en) | System to connect a serial scsi array controller to a storage area network | |
CN213814639U (zh) | 一种基于srio高速通信总线的大容量固态存储设备 | |
CN102637153B (zh) | 耦合设备、处理器装置、数据处理装置、传输数据的方法 | |
CN211403666U (zh) | 一种高度集成的课堂教学互动设备 | |
CN212515793U (zh) | 一种usb高速转串口卡 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |