CN109992060A - 层叠式多路服务器系统及服务器 - Google Patents

层叠式多路服务器系统及服务器 Download PDF

Info

Publication number
CN109992060A
CN109992060A CN201711486604.1A CN201711486604A CN109992060A CN 109992060 A CN109992060 A CN 109992060A CN 201711486604 A CN201711486604 A CN 201711486604A CN 109992060 A CN109992060 A CN 109992060A
Authority
CN
China
Prior art keywords
high speed
port
speed connector
signal
end mouth
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201711486604.1A
Other languages
English (en)
Other versions
CN109992060B (zh
Inventor
杨再松
葛广肆
张金生
曹力
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Electric Great Wall Technology Co ltd
Original Assignee
China Great Wall Science And Technology Group Ltd By Share Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Great Wall Science And Technology Group Ltd By Share Ltd filed Critical China Great Wall Science And Technology Group Ltd By Share Ltd
Priority to CN201711486604.1A priority Critical patent/CN109992060B/zh
Publication of CN109992060A publication Critical patent/CN109992060A/zh
Application granted granted Critical
Publication of CN109992060B publication Critical patent/CN109992060B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Multi Processors (AREA)
  • Bus Control (AREA)

Abstract

本发明属于服务器技术领域,提供了一种层叠式多路服务器系统及服务器。所述系统包括主板、处理器扩展板、桥接板、6个高速连接器以及4个CPU;所述主板、所述处理器扩展板以及所述桥接板上分别扣接有2个高速连接器;若所述层叠式多路服务器系统处于2路通讯阶段,位于所述主板上高速连接器的信号连接端口与位于所述桥接板上的高速连接器的信号连接端口通讯连接;若所述层叠式多路服务器系统处于4路通讯阶段,位于所述主板上高速连接器的信号连接端口与位于所述处理器扩展板上的高速连接器的信号连接端口通讯连接;通过本发明可有效解决现有技术无法同时兼容多路CPU进行通讯以及CPU无法进行灵活配置的问题。

Description

层叠式多路服务器系统及服务器
技术领域
本发明属于服务器技术领域,尤其涉及一种层叠式多路服务器系统及服务器。
背景技术
随着科技水平的快速发展,人们对于计算机服务器系统的处理性能的要求也越来越高,相继出现了两路、四路等多路服务器系统,将多个CPU(Central Processing Unit,中央处理器)集中设置在控制主板上,计算机服务器可以双路甚至多路同时进行工作,通讯接口的信号传输速率极大地被提高,计算机服务器的信息处理性能也相应得到了较大的提升。
在现有的多路服务器系统中,两个CPU之间通过UPI(Ultra Path Interconnect,超级通道互连)信号实现互联通信,这种通信方式最大能支持4个CPU互联;然而现有技术中4个CPU设置在同一块PCB(Printed Circuit Board,印制电路板)主板上,通过该PCB主板上的走线进行互联;因此现有技术至少存在以下技术问题:将多路CPU设置在同一块PCB主板上,其占用的空间较大,无法进行灵活配置,并且无法同时兼容多路CPU进行通讯。
发明内容
本发明提供一种层叠式多路服务器系统及服务器,旨在解决现有技术中多路CPU无法进行灵活配置以及兼容性差的问题。
本发明第一方面提供一种层叠式多路服务器系统,包括主板、处理器扩展板、桥接板、6个高速连接器以及4个CPU;
其中,每个所述CPU包括用于交换数据的通讯端口:P0端口、P1端口以及P2端口,每个所述高速连接器包括用于信号传输的信号连接端口;
其中,与所述主板连接的2个CPU为:CPU1和CPU2,与所述处理器扩展板连接的2个CPU为:CPU3和CPU4,所述主板、所述处理器扩展板以及所述桥接板上分别扣接有2个高速连接器,所述处理器扩展版层叠设置于所述主板上;
所述CPU1的P1端口与所述CPU2的P0端口通讯连接,所述CPU3的P1端口与所述CPU4的P0端口通讯连接,所述CPU1的P2端口和P0端口以及所述CPU2的P1端口和P2端口与位于所述主板上高速连接器的信号连接端口通讯连接,所述CPU3的P2端口和P0端口以及所述CPU4的P1端口和P2端口与位于所述处理器扩展板上高速连接器的信号连接端口通讯连接,位于所述桥接板上的两个高速连接器的信号连接端口之间相互通讯连接;
若所述层叠式多路服务器系统处于2路通讯阶段,位于所述主板上高速连接器的信号连接端口与位于所述桥接板上的高速连接器的信号连接端口通讯连接;
若所述层叠式多路服务器系统处于4路通讯阶段,位于所述主板上高速连接器的信号连接端口与位于所述处理器扩展板上的高速连接器的信号连接端口通讯连接。
进一步地,还包括服务器机箱;
所述主板、所述处理器扩展板以及所述桥接板安装于所述服务器机箱内。
进一步地,还包括:
设于所述服务器机箱内,用于散热的风扇。
进一步地,每个所述高速连接器包括2个信号连接端口:第一信号连接端口以及第二信号连接端口,位于所述主板上的2个高速连接器包括第一高速连接器和第二高速连接器,位于所述桥接板上的2个高速连接器包括:第三高速连接器和第四高速连接器,位于所述处理器扩展板上的2个高速连接器包括:第五高速连接器和第六高速连接器;
所述第三高速连接器的第一信号连接端口与所述第四高速连接器的第一信号连接端口通讯连接,所述第三高速连接器的第二信号连接端口与所述第四高速连接器的第二信号连接端口通讯连接;
所述CPU1的P2端口与所述第一高速连接器的第一信号连接端口通讯连接,所述CPU1的P0端口与所述第一高速连接器的第二信号连接端口通讯连接,所述CPU2的P2端口与所述第二高速连接器的第一信号连接端口通讯连接,所述CPU2的P1端口与所述第二高速连接器的第二信号连接端口通讯连接;
所述CPU3的P2端口与所述第五高速连接器的第一信号连接端口通讯连接,所述CPU3的P0端口与所述第六高速连接器的第二信号连接端口通讯连接,所述CPU4的P2端口与所述第六高速连接器的第一信号连接端口通讯连接,所述CPU4的P1端口与所述第五高速连接器的第二信号连接端口通讯连接;
若所述层叠式多路服务器系统处于2路通讯阶段,所述第一高速连接器的第一信号连接端口与所述第三高速连接器的第一信号连接端口通讯连接,所述第一高速连接器的第二信号连接端口与所述第三高速连接器的第二信号连接端口通讯连接,所述第二高速连接器的第一信号连接端口与所述第四高速连接器的第一信号连接端口通讯连接,所述第二高速连接器的第二信号连接端口与所述第四高速连接器的第二信号连接端口通讯连接;
若所述层叠式多路服务器系统处于4路通讯阶段,所述第一高速连接器的第一信号连接端口与所述第五高速连接器的第一信号连接端口通讯连接,所述第一高速连接器的第二信号连接端口与所述第五高速连接器的第二信号连接端口通讯连接,所述第二高速连接器的第一信号连接端口与所述第六高速连接器的第一信号连接端口通讯连接,所述第二高速连接器的第二信号连接端口与所述第六高速连接器的第二信号连接端口通讯连接。
进一步地,所述P0端口、所述P1端口以及所述P2端口为UPI端口。
本发明第二方面提供一种服务器,包括如上所述的系统。
本发明相对于现有技术所取得的有益技术效果为:由于在主板、处理器扩展板以及桥接板上分别扣接有2个高速连接器,位于主板上的CPU与位于主板上的高速连接器进行通讯连接,位于处理器扩展板上的CPU与位于处理器扩展板上的高速连接器进行通讯连接,若该层叠式多路服务器系统处于2路通讯阶段时,位于主板上的高速连接器与位于桥接板上的高速连接器进行通讯连接;若层叠式多路服务器系统处于4路通讯阶段,位于主板上的高速连接器与位于处理器扩展板上的高速连接器进行通讯连接,从而该层叠式多路服务器系统可同时兼容2路或者4路CPU进行通讯;并且处理器扩展板层叠设置于主板上,简化了服务器系统的结构,使多路CPU之间能够进行灵活配置,具有较强的扩展性;有效地解决了现有技术中多路CPU无法进行灵活配置以及兼容性差的问题。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种层叠式多路服务器系统在2路通讯阶段的CPU通讯连接示意图;
图2是本发明实施例提供的一种层叠式多路服务器系统在4路通讯阶段的CPU通讯连接示意图;
图3是本发明实施例提供的一种层叠式2路服务器系统的空间结构示意图;
图4是本发明实施例提供的一种层叠式4路服务器系统的空间结构示意图;
图5是本发明实施例提供的一种服务器的结构示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
结合图1-4,图1示出了本发明实施例提供的层叠式多路服务器系统的结构示意图,可选的,其中多路是指2路或者4路,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:
如图1所示,该层叠式多路服务器系统包括主板MB、处理器扩展板PEM、桥接板2S、6个高速连接器以及4个CPU;其中每个CPU包括用于交换数据的通讯端口:P0端口、P1端口以及P2端口,每个高速连接器包括用于信号传输的信号连接端口;具体的,CPU上的通讯端口能够实现不同CPU之间的数据交换;当相关的数据信号传输至高速连接器,该高速连接器能够实现该通讯信号之间的传递以及传输。
具体的,2个CPU与主板MB连接,位于主板MB上的CPU为:CPU1和CPU2,另外2个CPU与处理器扩展板连接,位于处理器扩展板PEM上的CPU为:CPU3和CPU4,主板MB、处理器扩展板PEM以及桥接板2S上分别扣接有2个高速连接器,处理器扩展板PEM层叠设置在主板MB上。
具体的,CPU1的P1端口与CPU2的P0端口通讯连接,CPU3的P1端口与CPU4的P0端口通讯连接,CPU1的P2端口和P0端口以及CPU2的P1端口和P2端口与位于主板MB上高速连接器的信号连接端口通讯连接,CPU3的P2端口和P0端口以及CPU4的P1端口和P2端口与位于处理器扩展板PEM上高速连接器的信号连接端口通讯连接,位于桥接板2S上的两个高速连接器的信号连接端口之间相互通讯连接。
可选地,通过双绞线或者光纤等物理传输介质来实现CPU的通讯端口以及高速连接器的信号连接端口之间的通讯连接,进而提高该层叠式多路服务器系统中通讯信号的传输速率。
若该层叠式多路服务器系统处于2路通讯阶段,位于主板MB上高速连接器的信号连接端口与位于桥接板2S上的高速连接器的信号连接端口通讯连接,此时该层叠式多路服务器系统能够支持2路CPU进行通讯互联。
若该层叠式多路服务器系统处于4路通讯阶段,位于主板MB上高速连接器的信号连接端口与位于处理器扩展板PEM上的高速连接器的信号连接端口通讯连接,此时该层叠式多路服务器系统能够支持4路CPU进行通讯互联。
具体的,主板MB可单独使用也可与处理器扩展板PEM配合使用,若该服务器系统需要采用两个CPU进行通讯时,位于主板MB上的两个CPU通过位于桥接板2S上的高速连接器进行通讯互联,此时只需结合主板MB与桥接板2S即可实现2路服务器系统的通信互联;若该服务器系统需要采用4个CPU同时进行通讯时,位于主板MB上的CPU与位于处理器扩展板PEM上的CPU通过高速连接器相互通讯连接,此时结合主板MB与处理器扩展板PEM即可实现4路服务器系统的通讯互联;因此该服务器系统同时兼容了2路或者4路CPU进行通讯。
需要说明的是,处理器扩展板PEM层叠设置在主板MB上,即处理器扩展板PEM可与主板MB相分离;在层叠式多路服务器系统具体应用中,可将处理器扩展板PEM灵活地叠放在主板MB上,从而实现处理器扩展板PEM与主板MB之间的灵活配置连接。
可选的,2个CPU与主板MB可拆卸连接,另外2个CPU与处理器扩展板PEM可拆卸连接,在具体应用过程中,可依据实际需要将CPU与处理器扩展板PEM分离,或者将CPU与主板MB分离,由于CPU与主板MB之间以及CPU与处理器扩展板PEM之间为可拆卸连接,因此可随时将CPU从主板MB中拔出或者将CPU从处理器扩展板PEM拨出,并及时更换主板MB或者处理器扩展板PEM中的CPU类型,从而该服务器系统的结构设计具有极强的灵活性,适应性更强。
具体的,如图3-图4所示,所述层叠式多路服务器系统还包括服务器机箱301,主板MB、处理器扩展板PEM以及桥接板2S安装于服务器机箱301内;高速连接器扣接在桥接板2S上的高度低于服务器机箱301的高度,由于处理器扩展板PEM层叠设置在主板MB上,则位于处理器扩展板PEM上的CPU与位于主板MB上的CPU可充分利用该服务器机箱301的空间,简化该服务器机箱301的内部空间结构,服务器机箱301的体积更小、空间占用面积更小,具有更强的扩展性。
具体的,所述层叠式多路服务器系统还包括:风扇302,其中风扇302设于服务器机箱301内,风扇302能够对CPU进行散热;可选的,由2个以上的风扇302并列设置在服务器机箱301内,组成具有更佳散热效果的风扇阵列;由于CPU在进行工作时会产生较大的热量,导致CPU的温度急剧上升,若不能及时对CPU的高温进行处理,CPU在高温运行条件下寿命会被缩短,极易对CPU造成较大的损坏;因此风扇能够加速CPU与外界的热量交换速率,对CPU起到降温保护的效果。
具体的,结合图1-2,每个高速连接器包括2个信号连接端口:第一信号连接端口A以及第二信号连接端口B,位于主板MB上的2个高速连接器包括第一高速连接器101和第二高速连接器102,位于桥接板2S上的2个高速连接器包括:第三高速连接器103和第四高速连接器104,位于处理器扩展板PEM上的2个高速连接器包括:第五高速连接器201和第六高速连接器202。
第三高速连接器103的第一信号连接端口A与第四高速连接器104的第一信号连接端口A通讯连接,第三高速连接器103的第二信号连接端口B与第四高速连接器104的第二信号连接端口B通讯连接;CPU1的P2端口与第一高速连接器101的第一信号连接端口A通讯连接,CPU1的P0端口与第一高速连接器101的第二信号连接端口B通讯连接,CPU2的P2端口与第二高速连接器102的第一信号连接端口A通讯连接,CPU2的P1端口与第二高速连接器102的第二信号连接端口B通讯连接。
CPU3的P2端口与第五高速连接器201的第一信号连接端口A通讯连接,CPU3的P0端口与第六高速连接器202的第二信号连接端口B通讯连接,CPU4的P2端口与第六高速连接器202的第一信号连接端口A通讯连接,CPU4的P1端口与第五高速连接器201的第二信号连接端口B通讯连接。
若该层叠式多路服务器系统处于2路通讯阶段,第一高速连接器101的第一信号连接端口A与第三高速连接器103的第一信号连接端口A通讯连接,第一高速连接器101的第二信号连接端口B与第三高速连接器103的第二信号连接端口B通讯连接,第二高速连接器102的第一信号连接端口A与第四高速连接器104的第一信号连接端口A通讯连接,第二高速连接器102的第二信号连接端口B与第四高速连接器104的第二信号连接端口B通讯连接。
若该层叠式多路服务器系统处于4路通讯阶段,第一高速连接器101的第一信号连接端口A与第五高速连接器201的第一信号连接端口A通讯连接,第一高速连接器101的第二信号连接端口B与第五高速连接器201的第二信号连接端口B通讯连接,第二高速连接器102的第一信号连接端口A与第六高速连接器202的第一信号连接端口A通讯连接,第二高速连接器102的第二信号连接端口B与第六高速连接器202的第二信号连接端口B通讯连接。
可选的,P0端口、P1端口以及P2端口为UPI端口。
在该层叠式多路服务器系统中,两两不同的CPU之间能够通过高速连接器进行互联通讯,当CPU将通讯信号传输至高速连接器器时,高速连接器能够将该通讯信号完整地转发至另一个CPU中,从而上述6个高速连接器可实现不同CPU之间的信号传输并且不会破坏信号的完整性;同时上述层叠式多路服务器系统处于2路或者4路通讯阶段时,各个CPU与高速连接器之间具有最短路径的拓扑连接结构,进而提高了该层叠式多路服务器系统与外界应用设备的信号通讯效率。
具体的,图5示出了本发明实施例提供的服务器50的结构示意图,该服务器50包括如上所述的层叠式多路服务器系统501。
通过本发明实施例,通过主板上的高速连接器与桥接板上的高速连接器即可实现2路CPU之间的通讯互联,通过位于主板上的高速连接器与位于处理器扩展板上的高速连接器即可实现4路CPU之间的通讯互联,并且在该层叠式多路服务器系统中CPU与高速连接器之间采用了最短路径的拓扑连接结构,提高了通讯信号的传输效率,从而该层叠式多路服务器系统可同时兼容2路或者4路CPU之间的通讯,扩展性极强;将处理器扩展板层叠设置于主板上,简化了服务器机箱的空间结构,多个CPU可进行灵活配置,提高了该层叠式多路服务器系统的灵活性以及实用性;有效地解决了现有技术中多路服务器系统的兼容性差以及无法进行灵活配置的问题。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体与另一个实体区分开来,而不一定要求或者暗示这些实体之间存在任何这种实际的关系或者顺序。而且术语“包括”、“包含”或者任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的产品或者结构所固有的要素。在没有更多限制的情况下,由语句“包括……”或者“包含……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的要素。此外,在本文中,“大于”、“小于”、“超过”等理解为不包括本数;“以上”、“以下”、“以内”等理解为包括本数。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种层叠式多路服务器系统,其特征在于,包括主板、处理器扩展板、桥接板、6个高速连接器以及4个CPU;
其中,每个所述CPU包括用于交换数据的通讯端口:P0端口、P1端口以及P2端口,每个所述高速连接器包括用于信号传输的信号连接端口;
其中,与所述主板连接的2个CPU为:CPU1和CPU2,与所述处理器扩展板连接的2个CPU为:CPU3和CPU4,所述主板、所述处理器扩展板以及所述桥接板上分别扣接有2个高速连接器,所述处理器扩展版层叠设置于所述主板上;
所述CPU1的P1端口与所述CPU2的P0端口通讯连接,所述CPU3的P1端口与所述CPU4的P0端口通讯连接,所述CPU1的P2端口和P0端口以及所述CPU2的P1端口和P2端口与位于所述主板上高速连接器的信号连接端口通讯连接,所述CPU3的P2端口和P0端口以及所述CPU4的P1端口和P2端口与位于所述处理器扩展板上高速连接器的信号连接端口通讯连接,位于所述桥接板上的两个高速连接器的信号连接端口之间相互通讯连接;
若所述层叠式多路服务器系统处于2路通讯阶段,位于所述主板上高速连接器的信号连接端口与位于所述桥接板上的高速连接器的信号连接端口通讯连接;
若所述层叠式多路服务器系统处于4路通讯阶段,位于所述主板上高速连接器的信号连接端口与位于所述处理器扩展板上的高速连接器的信号连接端口通讯连接。
2.根据权利要求1所述的层叠式多路服务器系统,其特征在于,还包括服务器机箱;
所述主板、所述处理器扩展板以及所述桥接板安装于所述服务器机箱内。
3.根据权利要求2所述的层叠式多路服务器系统,其特征在于,还包括:
设于所述服务器机箱内,用于散热的风扇。
4.根据权利要求1-3中任一项所述的层叠式多路服务器系统,其特征在于,每个所述高速连接器包括2个信号连接端口:第一信号连接端口以及第二信号连接端口,位于所述主板上的2个高速连接器包括第一高速连接器和第二高速连接器,位于所述桥接板上的2个高速连接器包括:第三高速连接器和第四高速连接器,位于所述处理器扩展板上的2个高速连接器包括:第五高速连接器和第六高速连接器;
所述第三高速连接器的第一信号连接端口与所述第四高速连接器的第一信号连接端口通讯连接,所述第三高速连接器的第二信号连接端口与所述第四高速连接器的第二信号连接端口通讯连接;
所述CPU1的P2端口与所述第一高速连接器的第一信号连接端口通讯连接,所述CPU1的P0端口与所述第一高速连接器的第二信号连接端口通讯连接,所述CPU2的P2端口与所述第二高速连接器的第一信号连接端口通讯连接,所述CPU2的P1端口与所述第二高速连接器的第二信号连接端口通讯连接;
所述CPU3的P2端口与所述第五高速连接器的第一信号连接端口通讯连接,所述CPU3的P0端口与所述第六高速连接器的第二信号连接端口通讯连接,所述CPU4的P2端口与所述第六高速连接器的第一信号连接端口通讯连接,所述CPU4的P1端口与所述第五高速连接器的第二信号连接端口通讯连接;
若所述层叠式多路服务器系统处于2路通讯阶段,所述第一高速连接器的第一信号连接端口与所述第三高速连接器的第一信号连接端口通讯连接,所述第一高速连接器的第二信号连接端口与所述第三高速连接器的第二信号连接端口通讯连接,所述第二高速连接器的第一信号连接端口与所述第四高速连接器的第一信号连接端口通讯连接,所述第二高速连接器的第二信号连接端口与所述第四高速连接器的第二信号连接端口通讯连接;
若所述层叠式多路服务器系统处于4路通讯阶段,所述第一高速连接器的第一信号连接端口与所述第五高速连接器的第一信号连接端口通讯连接,所述第一高速连接器的第二信号连接端口与所述第五高速连接器的第二信号连接端口通讯连接,所述第二高速连接器的第一信号连接端口与所述第六高速连接器的第一信号连接端口通讯连接,所述第二高速连接器的第二信号连接端口与所述第六高速连接器的第二信号连接端口通讯连接。
5.根据权利要求1所述的层叠式多路服务器系统,其特征在于,所述P0端口、所述P1端口以及所述P2端口为UPI端口。
6.一种服务器,其特征在于,包括如权利要求1-5任一项所述的系统。
CN201711486604.1A 2017-12-29 2017-12-29 层叠式多路服务器系统及服务器 Active CN109992060B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711486604.1A CN109992060B (zh) 2017-12-29 2017-12-29 层叠式多路服务器系统及服务器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711486604.1A CN109992060B (zh) 2017-12-29 2017-12-29 层叠式多路服务器系统及服务器

Publications (2)

Publication Number Publication Date
CN109992060A true CN109992060A (zh) 2019-07-09
CN109992060B CN109992060B (zh) 2020-12-25

Family

ID=67111352

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711486604.1A Active CN109992060B (zh) 2017-12-29 2017-12-29 层叠式多路服务器系统及服务器

Country Status (1)

Country Link
CN (1) CN109992060B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116737641A (zh) * 2023-06-26 2023-09-12 合芯科技有限公司 连接装置、四路服务器、四路服务器的初始化方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0037875A1 (en) * 1980-04-10 1981-10-21 Siemens Nixdorf Informationssysteme Aktiengesellschaft Modular data processing system
CN101046792A (zh) * 2006-03-29 2007-10-03 深圳迈瑞生物医疗电子股份有限公司 易于扩展的多cpu系统
CN205229926U (zh) * 2015-12-16 2016-05-11 山东海量信息技术研究院 一种64路服务器上处理器协同互连板
CN107436858A (zh) * 2017-07-28 2017-12-05 山东超越数控电子有限公司 一种可组合的多路国产服务器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0037875A1 (en) * 1980-04-10 1981-10-21 Siemens Nixdorf Informationssysteme Aktiengesellschaft Modular data processing system
CN101046792A (zh) * 2006-03-29 2007-10-03 深圳迈瑞生物医疗电子股份有限公司 易于扩展的多cpu系统
CN205229926U (zh) * 2015-12-16 2016-05-11 山东海量信息技术研究院 一种64路服务器上处理器协同互连板
CN107436858A (zh) * 2017-07-28 2017-12-05 山东超越数控电子有限公司 一种可组合的多路国产服务器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116737641A (zh) * 2023-06-26 2023-09-12 合芯科技有限公司 连接装置、四路服务器、四路服务器的初始化方法及装置

Also Published As

Publication number Publication date
CN109992060B (zh) 2020-12-25

Similar Documents

Publication Publication Date Title
US8116332B2 (en) Switch arbitration
US7388757B2 (en) Monolithic backplane having a first and second portion
KR102309907B1 (ko) 컴퓨터 네트워크에서 직접 상호 연결 스위치 배선과 증가를 관리하는 방법 및 장치
US7783818B1 (en) Modularized interconnect between root complexes and I/O modules
US20070124529A1 (en) Subrack with front and rear insertion of AMC modules
US10398032B1 (en) Modular expansion card bus
TW201643730A (zh) 模組化非揮發性快閃記憶體刀鋒
US20080123552A1 (en) Method and system for switchless backplane controller using existing standards-based backplanes
US20040023558A1 (en) Mid-connect architecture with point-to-point connections for high speed data transfer
US20120057317A1 (en) Server architecture
WO2014146231A1 (zh) 背板、插框和网络设备
CN107766282B (zh) 一种八路服务器背板与双扣板互联系统的设计方法
CN109992060A (zh) 层叠式多路服务器系统及服务器
US20030002541A1 (en) Mid-connect architecture with point-to-point connections for high speed data transfer
CN108183872B (zh) 交换机系统及其构建方法
WO2015081506A1 (zh) 用于通信设备的互连系统
US11366696B2 (en) System, board card and electronic device for data accelerated processing
US8144697B2 (en) System and method for networking computing clusters
CN107122268B (zh) 一种基于numa多物理层分区处理系统
EP3286886A1 (en) System and method of an improved line card design
US10585831B2 (en) PCIe connectors
CN104516852A (zh) I/o链路的线路划分复用
US20230380099A1 (en) Systems with at least one multi-finger planar circuit board for interconnecting multiple chassis
CN114326976A (zh) 一种机框背板、机框架构、电子设备及数据转发方法
CN101547550B (zh) 伺服器系统和其电路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20240130

Address after: Room 201, Headquarters Building of Changsha Zhongdian Software Park Co., Ltd., No. 39 Jianshan Road, Changsha High tech Development Zone, Changsha City, Hunan Province, 410221

Patentee after: China Electric Great Wall Technology Co.,Ltd.

Country or region after: China

Address before: 518000 Great Wall computer building, science and Technology Park, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: CHINA GREAT WALL TECHNOLOGY GROUP Co.,Ltd.

Country or region before: China