CN109918245A - 服务器内存位置插错的检验方法、装置、终端及存储介质 - Google Patents
服务器内存位置插错的检验方法、装置、终端及存储介质 Download PDFInfo
- Publication number
- CN109918245A CN109918245A CN201910150733.6A CN201910150733A CN109918245A CN 109918245 A CN109918245 A CN 109918245A CN 201910150733 A CN201910150733 A CN 201910150733A CN 109918245 A CN109918245 A CN 109918245A
- Authority
- CN
- China
- Prior art keywords
- por
- bios
- memory
- slotting
- intel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明提供一种服务器内存位置插错的检验方法、装置、终端及存储介质,所述方法包括:BIOS获取当前内存的插法记录;将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面;本申请提供的服务器内存位置插错的检验方法,通过BIOS进行内存插法的检验,对于没有按照Intel POR进行安装内存的情形,与Intel POR的标准设置进行比对,然后进行报错,停在POST界面,可以使初级的测试工程师能够直观的发现问题,达到防呆的功能。此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
Description
技术领域
本发明属于内存测试技术领域,具体涉及一种服务器内存位置插错的检验方法、装置、终端及存储介质。
背景技术
内存测试是服务器的重要测试部分,在服务器的整个测试过程中,经常需要变换内存的配置进行相关的功能、性能、可靠性的测试。内存的插法需要严格按照Intel的POR来进行配置,不然测试的结果会达不到最理想的数值。但是Intel的平台在设计初期并没有防呆的功能,对于初级测试工程师来说,安装内存时,如果没有按照Intel的POR来安装,并不会产生错误提示,导致测试结果不够准确和理想,有时候还需要返工重新测试,耗费人力时间。
因此,亟需一种服务器内存位置插错的检验方法、装置、终端及存储介质,对于没有按照Intel POR进行安装内存的情形,与Intel POR的标准设置进行比对,然后进行报错,停在POST界面,以达到防呆的功能。
发明内容
针对现有技术的不足,本发明提供一种服务器内存位置插错的检验方法、装置、终端及存储介质,以解决上述技术问题。
第一方面,本申请实施例提供一种服务器内存位置插错的检验方法,包括:
BIOS获取当前内存的插法记录;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;
若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面。
结合第一方面,在第一方面的第一种实施方式中,所述BIOS获取当前内存的插法记录,包括:
BIOS重启服务器POST自检过程,获取当前内存的插法记录。
结合第一方面,在第一方面的第二种实施方式中,所述将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致,包括:
BIOS设置标准Intel POR插法;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
结合第一方面,在第一方面的第三种实施方式中,所述BIOS设置标准Intel POR插法包括:
BIOS将Intel POR内存插法转换成语言脚本并保存在BIOS内。
第二方面,本申请实施例提供一种服务器内存位置插错的检验装置,包括:
获取单元,所述获取单元配置用于BIOS获取当前内存的插法记录;
判断单元,所述判断单元配置用于将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;
差异报错单元,所述差异报错单元配置用于若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面。
结合第二方面,在第二方面的第一种实施方式中,所述获取单元具体用于:
BIOS重启服务器POST自检过程,获取当前内存的插法记录。
结合第二方面,在第二方面的第二种实施方式中,所述判断单元具体用于:
BIOS设置标准Intel POR插法;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
结合第二方面,在第二方面的第三种实施方式中,所述判断单元具体用于:
BIOS将Intel POR内存插法转换成语言脚本并保存在BIOS内;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
第三方面,提供一种终端,包括:
处理器、存储器,其中,
该存储器用于存储计算机程序,
该处理器用于从存储器中调用并运行该计算机程序,使得终端终端执行上述的终端终端的方法。
第四方面,提供了一种计算机存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述各方面所述的方法。
第五方面,提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述各方面所述的方法。
本发明的有益效果在于,
本发明提供的服务器内存位置插错的检验方法,通过BIOS进行内存插法的检验,对于没有按照Intel POR进行安装内存的情形,与Intel POR的标准设置进行比对,然后进行报错,停在POST界面,可以使初级的测试工程师能够直观的发现问题,达到防呆的功能。此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一个实施例的方法的示意性流程图。
图2是本申请Intel POR内存插法转换成语言脚本示意图。
图3是本申请测试用例示意图。
图4是本申请一个实施例的装置的示意性框图。
图5为本发明实施例提供的一种终端的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
图1是本申请一个实施例的方法的示意性流程图。其中,图1执行主体可以为一种服务器内存位置插错的检验装置。
如图1所示,该方法100包括:
步骤110,BIOS获取当前内存的插法记录;
步骤120,将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;
步骤130,若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面。
为了便于对本发明的理解,下面以本发明服务器内存位置插错检验的原理,结合实施例中对服务器内存位置插错检验的过程,对本发明提供的服务器内存位置插错的检验方法做进一步的描述。
可选地,作为本申请一个实施例,所述BIOS获取当前内存的插法记录,包括:BIOS重启服务器POST自检过程,获取当前内存的插法记录。
可选地,作为本申请一个实施例,所述将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致,包括:
BIOS设置标准Intel POR插法;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
可选地,作为本申请一个实施例,所述BIOS设置标准Intel POR插法包括:
BIOS将Intel POR内存插法转换成语言脚本并保存在BIOS内。
具体的,所述服务器内存位置插错的检验方法包括:
S1、BIOS设置标准Intel POR插法,BIOS将标准Intel POR内存插法转换成语言脚本并保存在BIOS内;
图2示出了标准Intel POR内存插法。
S2、BIOS重启服务器POST自检过程,获取当前内存的插法记录;
S3、BIOS将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;
S4、若对比结果一致则继续测试,若对比结果不一致则将插法差异显示在POST界面。
图3示出了本实施例的测试用例,通过模拟内存插错的情形,可检验此功能的有效性。
图4出了本申请一个实施例的装置的示意性框图。
如图4示,该装置400包括:
获取单元410,所述获取单元410配置用于BIOS获取当前内存的插法记录;
判断单元420,所述判断单元420配置用于将当前内存的插法记录与标准IntelPOR插法进行对比,判断是否一致;
差异报错单元430,所述差异报错单元430配置用于若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面。
可选地,作为本申请一个实施例,所述获取单元410具体用于:
BIOS重启服务器POST自检过程,获取当前内存的插法记录。
可选地,作为本申请一个实施例,所述判断单元420具体用于:
BIOS设置标准IntelPOR插法;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
可选地,作为本申请一个实施例,所述判断单元420具体用于:
BIOS将Intel POR内存插法转换成语言脚本并保存在BIOS内;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
图5为本发明实施例提供的一种终端装置500的结构示意图,该终端装置500可以用于执行本申请实施例提供的服务器内存位置插错的检验方法。
其中,该终端装置500可以包括:处理器510、存储器520及通信单元530。这些组件通过一条或多条总线进行通信,本领域技术人员可以理解,图中示出的服务器的结构并不构成对本申请的限定,它既可以是总线形结构,也可以是星型结构,还可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
其中,该存储器520可以用于存储处理器510的执行指令,存储器520可以由任何类型的易失性或非易失性存储终端或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。当存储器520中的执行指令由处理器510执行时,使得终端500能够执行以下上述方法实施例中的部分或全部步骤。
处理器510为存储终端的控制中心,利用各种接口和线路连接整个电子终端的各个部分,通过运行或执行存储在存储器520内的软件程序和/或模块,以及调用存储在存储器内的数据,以执行电子终端的各种功能和/或处理数据。所述处理器可以由集成电路(Integrated Circuit,简称IC)组成,例如可以由单颗封装的IC所组成,也可以由连接多颗相同功能或不同功能的封装IC而组成。举例来说,处理器510可以仅包括中央处理器(Central Processing Unit,简称CPU)。在本申请实施方式中,CPU可以是单运算核心,也可以包括多运算核心。
通信单元530,用于建立通信信道,从而使所述存储终端可以与其它终端进行通信。接收其他终端发送的用户数据或者向其他终端发送用户数据。
本申请还提供一种计算机存储介质,其中,该计算机存储介质可存储有程序,该程序执行时可包括本申请提供的各实施例中的部分或全部步骤。所述的存储介质可为磁碟、光盘、只读存储记忆体(英文:read-only memory,简称:ROM)或随机存储记忆体(英文:random access memory,简称:RAM)等。
因此,本申请通过BIOS进行内存插法的检验,对于没有按照Intel POR进行安装内存的情形,与Intel POR的标准设置进行比对,然后进行报错,停在POST界面,可以使初级的测试工程师能够直观的发现问题,达到防呆的功能,本实施例所能达到的技术效果可以参见上文中的描述,此处不再赘述。
本领域的技术人员可以清楚地了解到本申请实施例中的技术可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本申请实施例中的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中如U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质,包括若干指令用以使得一台计算机终端(可以是个人计算机,服务器,或者第二终端、网络终端等)执行本发明各个实施例所述方法的全部或部分步骤。
本说明书中各个实施例之间相同相似的部分互相参见即可。尤其,对于终端实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例中的说明即可。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (10)
1.一种服务器内存位置插错的检验方法,其特征在于,所述方法包括:
BIOS获取当前内存的插法记录;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;
若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面。
2.根据权利要求1所述的方法,其特征在于,所述BIOS获取当前内存的插法记录,包括:
BIOS重启服务器POST自检过程,获取当前内存的插法记录。
3.根据权利要求1或2所述的方法,其特征在于,所述将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致,包括:
BIOS设置标准Intel POR插法;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
4.根据权利要求3所述的方法,其特征在于,所述BIOS设置标准Intel POR插法包括:
BIOS将Intel POR内存插法转换成语言脚本并保存在BIOS内。
5.一种服务器内存位置插错的检验装置,其特征在于,所述装置包括:
获取单元,所述获取单元配置用于BIOS获取当前内存的插法记录;
判断单元,所述判断单元配置用于将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致;
差异报错单元,所述差异报错单元配置用于若对比结果一致则继续,若对比结果不一致则将插法差异显示在POST界面。
6.根据权利要求5所述的装置,其特征在于,所述获取单元具体用于:
BIOS重启服务器POST自检过程,获取当前内存的插法记录。
7.根据权利要求5或6所述的装置,其特征在于,所述判断单元具体用于:
BIOS设置标准Intel POR插法;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
8.根据权利要求7所述的装置,其特征在于,所述判断单元具体用于:
BIOS将Intel POR内存插法转换成语言脚本并保存在BIOS内;
将当前内存的插法记录与标准Intel POR插法进行对比,判断是否一致。
9.一种终端,其特征在于,包括:
处理器;
用于存储处理器的执行指令的存储器;
其中,所述处理器被配置为执行权利要求1-4任一项所述的方法。
10.一种存储有计算机程序的计算机可读存储介质,其特征在于,该程序被处理器执行时实现如权利要求1-4中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910150733.6A CN109918245A (zh) | 2019-02-28 | 2019-02-28 | 服务器内存位置插错的检验方法、装置、终端及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910150733.6A CN109918245A (zh) | 2019-02-28 | 2019-02-28 | 服务器内存位置插错的检验方法、装置、终端及存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109918245A true CN109918245A (zh) | 2019-06-21 |
Family
ID=66962708
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910150733.6A Withdrawn CN109918245A (zh) | 2019-02-28 | 2019-02-28 | 服务器内存位置插错的检验方法、装置、终端及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109918245A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110704258A (zh) * | 2019-09-06 | 2020-01-17 | 北京达佳互联信息技术有限公司 | 内存插法的检测方法、装置及存储介质 |
CN112231159A (zh) * | 2020-10-16 | 2021-01-15 | 苏州浪潮智能科技有限公司 | 一种内存安装位置测试方法、系统、终端及存储介质 |
-
2019
- 2019-02-28 CN CN201910150733.6A patent/CN109918245A/zh not_active Withdrawn
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110704258A (zh) * | 2019-09-06 | 2020-01-17 | 北京达佳互联信息技术有限公司 | 内存插法的检测方法、装置及存储介质 |
CN112231159A (zh) * | 2020-10-16 | 2021-01-15 | 苏州浪潮智能科技有限公司 | 一种内存安装位置测试方法、系统、终端及存储介质 |
CN112231159B (zh) * | 2020-10-16 | 2022-10-18 | 苏州浪潮智能科技有限公司 | 一种内存安装位置测试方法、系统、终端及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3185027A1 (en) | Information processing method and device and computer storage medium | |
CN109240865A (zh) | 一种aep内存的ac测试方法、装置、终端及存储介质 | |
CN109510742A (zh) | 一种服务器网卡远程测试方法、装置、终端及存储介质 | |
CN109408390A (zh) | 一种bmc登录用户稳定性测试方法、装置、终端及存储介质 | |
KR20140072726A (ko) | 단위 테스트 케이스 재사용 기반의 함수 테스트 장치 및 그 함수 테스트 방법 | |
CN109933376A (zh) | 一种BIOS setup中PCIE丝印信息更新方法、装置、受控终端及存储介质 | |
CN110162435A (zh) | 一种服务器pxe启动测试方法、系统、终端及存储介质 | |
CN109446097A (zh) | 一种回归测试用例选择方法、装置、终端及存储介质 | |
CN109086176A (zh) | 一种基于fio的ssd稳态测试方法、装置、设备及存储介质 | |
CN109491889A (zh) | Nfv中自动化测试的方法和装置 | |
CN109240847A (zh) | 一种post过程中内存错误上报方法、装置、终端及存储介质 | |
CN109918245A (zh) | 服务器内存位置插错的检验方法、装置、终端及存储介质 | |
CN109257249A (zh) | 一种网卡稳定性测试方法、装置、终端及存储介质 | |
CN109918246A (zh) | 一种硬盘状态检测方法、系统、终端及存储介质 | |
CN109522181A (zh) | 一种分布式存储系统的性能测试方法、装置和设备 | |
CN109491909A (zh) | 一种cpld刷新验证方法、装置、终端及存储介质 | |
CN109542525A (zh) | 一种通过bmc切换系统内存配置的方法、装置、终端及存储介质 | |
CN109032874A (zh) | 一种内存压力测试方法、装置、终端及存储介质 | |
US11960385B2 (en) | Automatic generation of integrated test procedures using system test procedures | |
CN115510804A (zh) | 全芯片管脚复用自动化验证方法、装置、设备及存储介质 | |
CN109324933A (zh) | 一种AEP内存reboot测试方法、装置、终端及存储介质 | |
CN109992420A (zh) | 一种并行pcie-ssd性能优化方法及系统 | |
CN109067605A (zh) | 一种存储子系统故障诊断方法、装置、终端及存储介质 | |
CN111124772A (zh) | 一种云平台存储性能测试方法、系统、终端及存储介质 | |
CN105302679B (zh) | 一种智能终端存储稳定性的检测方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20190621 |