CN109901001B - 中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法 - Google Patents

中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法 Download PDF

Info

Publication number
CN109901001B
CN109901001B CN201711283237.5A CN201711283237A CN109901001B CN 109901001 B CN109901001 B CN 109901001B CN 201711283237 A CN201711283237 A CN 201711283237A CN 109901001 B CN109901001 B CN 109901001B
Authority
CN
China
Prior art keywords
pin
pins
power
analog
grounding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711283237.5A
Other languages
English (en)
Other versions
CN109901001A (zh
Inventor
宋平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Pudong Technology Corp
Inventec Corp
Original Assignee
Inventec Pudong Technology Corp
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Pudong Technology Corp, Inventec Corp filed Critical Inventec Pudong Technology Corp
Priority to CN201711283237.5A priority Critical patent/CN109901001B/zh
Publication of CN109901001A publication Critical patent/CN109901001A/zh
Application granted granted Critical
Publication of CN109901001B publication Critical patent/CN109901001B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Sewing Machines And Sewing (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

本发明涉及一种中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法,检测电路板的针脚组插设于中央处理单元插槽,将检测电路板的针脚组对应于中央处理单元插槽的脚位进行划分,划分后的区域包含一个电源脚位/针脚以及多个接地脚位/针脚,或是包含一个接地脚位/针脚以及多个电源脚位/针脚,以通过电阻分压电路连接到模拟数字转换器以进行电源脚位/针脚以及接地脚位/针脚的导通检测,藉此可以达成提供大量电源脚位以及接地脚位检测便利性的技术功效。

Description

中央处理单元插槽的多个电源与接地脚位导通检测系统及其 方法
技术领域
一种检测系统及其方法,尤其是指一种通过电阻分压电路进行中央处理单元插槽中多个电源与接地脚位导通检测的检测系统及其方法。
背景技术
对于电源脚位以及接地脚位的测试,现有技术是通过在检测电路板上设计下拉电阻(Pull-down resistor)电路以及上拉电阻(Pull-up resistor)电路分别与电源脚位以及接地脚位相连,然后使用检测电路板上的输入输出针脚读取输入输出针脚的状态。
对于接地脚位的检测,使用上拉电阻电路进行检测,当接地脚位断路时,检测电路板会检测到高电位信号,即接地脚位断路故障;对于电源脚位的检测,使用下拉电阻电路进行检测,当电源脚位断路时,检测电路板会检测到低电位信号,即电源脚位断路故障。
使用下拉电阻电路以及上拉电阻电路检测对于电源脚位以及接地脚位的检测方式在电源脚位以及接地脚位数量不多的情况下不会产生问题,但是当电源脚位的电压值小于1V时,采用下拉电阻电路的检测方式将无法正确地检测,需要采用模拟数字转换器进行检测。
然而当电源脚位以及接地脚位数量众多时(例如:中央处理单元插槽具有数量众多的电源脚位以及接地脚位),将会需要使用相应数量的输入输出针脚以及模拟数字转换器,单纯使用下拉电阻电路、上拉电阻电路以及模拟数字转换器进行检测,将需要数量众多的元件才能实现,检测电路板也会占用过多的空间不便检测。
综上所述,可知现有技术长期以来一直存在对于大量电源脚位以及接地脚位检测不便的问题,因此有必要提出改进的技术手段,来解决此一问题。
发明内容
有鉴于现有技术存在对于大量电源脚位以及接地脚位检测不便的问题,本发明遂揭露一种中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法,其中:
本发明所揭露的中央处理单元插槽的多个电源与接地脚位导通检测系统,其包含:中央处理单元插槽以及检测电路板,检测电路板更包含:针脚组以及多个模拟数字转换器。
中央处理单元插槽设置于主机板上,中央处理单元插槽分为多个待测区域,待测区域包含一个电源脚位以及多个接地脚位,或是待测区域包含一个接地脚位以及多个电源脚位。
检测电路板的针脚组插设于中央处理单元插槽以进行中央处理单元插槽的检测,检测电路板的针脚组分为多个检测区域,检测区域与待测区域一一对应,检测区域包含一个电源针脚以及多个接地针脚,或是检测区域包含一个接地针脚以及多个电源针脚。
检测电路板的每一个模拟数字转换器与一个检测区域对应,检测电路板的模拟数字转换器是当检测区域为一个电源脚位以及多个接地脚位时,电源针脚通过电源电阻连接到模拟数字转换器的模拟数字转换脚位,每一个接地针脚通过不同电导值的接地电阻连接到模拟数字转换器的模拟数字转换脚位,通过模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的待测区域的一个电源脚位以及多个接地脚位进行导通检测。
检测电路板的每一个模拟数字转换器与一个检测区域对应,检测电路板的模拟数字转换器是当检测区域为一个接地脚位以及多个电源脚位时,接地针脚通过接地电阻连接到模拟数字转换器的模拟数字转换脚位,每一个电源针脚通过不同电导值的电源电阻连接到模拟数字转换器的模拟数字转换脚位,通过模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的待测区域的一个接地脚位以及多个电源脚位进行导通检测。
本发明所揭露的中央处理单元插槽的多个电源与接地脚位导通检测方法,其包含下列步骤:
首先,提供中央处理单元插槽,中央处理单元插槽设置于主机板上,中央处理单元插槽分为多个待测区域,待测区域包含一个电源脚位以及多个接地脚位,或是待测区域包含一个接地脚位以及多个电源脚位;接着,提供检测电路板,检测电路板更包含针脚组以及多个模拟数字转换器:接着,针脚组插设于中央处理单元插槽以进行中央处理单元插槽的检测,针脚组分为多个检测区域,检测区域与待测区域一一对应,检测区域包含一个电源针脚以及多个接地针脚,或是检测区域包含一个接地针脚以及多个电源针脚;接着,每一个模拟数字转换器与一个检测区域对应,当检测区域为一个电源脚位以及多个接地脚位时,电源针脚通过电源电阻连接到模拟数字转换器的模拟数字转换脚位,每一个接地针脚通过不同电导值的接地电阻连接到模拟数字转换器的模拟数字转换脚位,通过模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的待测区域的一个电源脚位以及多个接地脚位进行导通检测;最后,当检测区域为一个接地脚位以及多个电源脚位时,接地针脚通过接地电阻连接到模拟数字转换器的模拟数字转换脚位,每一个电源针脚通过不同电导值的电源电阻连接到模拟数字转换器的模拟数字转换脚位,通过模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的待测区域的一个接地脚位以及多个电源脚位进行导通检测。
本发明所揭露的系统及方法如上,与现有技术之间的差异在于检测电路板的针脚组插设于中央处理单元插槽,将检测电路板的针脚组对应于中央处理单元插槽的脚位进行划分,划分后的区域包含一个电源脚位/针脚以及多个接地脚位/针脚,或是包含一个接地脚位/针脚以及多个电源脚位/针脚,以通过电阻分压电路连接到模拟数字转换器以进行电源脚位/针脚以及接地脚位/针脚的导通检测。
通过上述的技术手段,本发明可以达成提供大量电源脚位以及接地脚位检测便利性的技术功效。
附图说明
图1所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的系统方块图。
图2所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的中央处理单元插槽及其待测区域示意图。
图3所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的检测电路板的针脚组示及其检测区域意图。
图4A以及图4B所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的电源针脚、接地针脚与模拟数字转换器的电路配置示意图。
图5所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测方法的方法流程图。
附图标记列表
10 中央处理单元插槽
11 第一待测区域
12 第二待测区域
13 第三待测区域
14 第四待测区域
20 检测电路板
21 针脚组
211 第一检测区域
212 第二检测区域
213 第三检测区域
214 第四检测区域
22 模拟数字转换器
31 电源脚位
311 第一电源脚位
312 第二电源脚位
313 第三电源脚位
314 第四电源脚位
315 第五电源脚位
316 第六电源脚位
317 第七电源脚位
318 第八电源脚位
41 接地脚位
411 第一接地脚位
412 第二接地脚位
413 第三接地脚位
414 第四接地脚位
415 第五接地脚位
416 第六接地脚位
417 第七接地脚位
418 第八接地脚位
419 第九接地脚位
51 电源针脚
511 第一电源针脚
512 第二电源针脚
513 第三电源针脚
514 第四电源针脚
515 第五电源针脚
516 第六电源针脚
517 第七电源针脚
518 第八电源针脚
61 接地针脚
611 第一接地针脚
612 第二接地针脚
613 第三接地针脚
614 第四接地针脚
615 第五接地针脚
616 第六接地针脚
617 第七接地针脚
418 第八接地针脚
619 第九接地针脚
71 电源电阻
711 第一电源电阻
712 第二电源电阻
713 第三电源电阻
714 第四电源电阻
715 第五电源电阻
72 接地电阻
721 第一接地电阻
722 第二接地电阻
723 第三接地电阻
724 第四接地电阻
具体实施方式
以下将配合图式及实施例来详细说明本发明的实施方式,藉此对本发明如何应用技术手段来解决技术问题并达成技术功效的实现过程能充分理解并据以实施。
以下首先要说明本发明所揭露的中央处理单元插槽的多个电源与接地脚位导通检测系统,并请参考图1所示,图1所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的系统架构示意图。
本发明所揭露的中央处理单元插槽的多个电源与接地脚位导通检测系统,其包含:中央处理单元插槽10以及检测电路板20,检测电路板20更包含:针脚组21以及模拟数字转换器22,且检测电路板20的针脚组21插设于中央处理单元插槽10以进行中央处理单元插槽10的检测。
请参考图2所示,图2所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的中央处理单元插槽及其待测区域示意图。
如图2所示,在中央处理单元插槽10中分为4个待测区域,分别为第一待测区域11、第二待测区域12、第三待测区域13以及第四待测区域14,在此仅为举例说明,并不以此局限本发明的应用范畴。
在第一待测区域11包含一个电源脚位31以及第一接地脚位411至第四接地脚位414;在第二待测区域12包含一个接地脚位41以及第一电源脚位311至第五电源脚位315;在第三待测区域13包含一个接地脚位41以及第六电源脚位316至第八电源脚位318;以及在第四待测区域14包含一个电源脚位31以及第五接地脚位415至第九接地脚位419,在此仅为举例说明,并不以此局限本发明的应用范畴。
请参考图3所示,图3所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的检测电路板的针脚组示及其检测区域意图。
如图3所示,在检测电路板20的针脚组21中分为4个检测区域,分别为第一检测区域211、第二检测区域212、第三检测区域213以及第四检测区域214,在此仅为举例说明,并不以此局限本发明的应用范畴。
在第一检测区域211包含一个电源针脚51以及第一接地针脚611至第四接地针脚614;在第二检测区域212包含一个接地针脚61以及第一电源针脚511至第五电源针脚515;在第三检测区域213包含一个接地针脚61以及第六电源针脚516至第八电源针脚518;以及在第四检测区域214包含一个电源针脚51以及第五接地针脚615至第九接地针脚619,在此仅为举例说明,并不以此局限本发明的应用范畴。
值得注意的是,中央处理单元插槽10中的每一个待测区域分别与检测电路板20的针脚组21中的每一个个检测区域一一对应。
第一待测区域11与第一检测区域211对应,且第一待测区域11的电源脚位31以及第一接地脚位411至第四接地脚位414亦与第一检测区域211的电源针脚51以及第一接地针脚611至第四接地针脚614对应。
第二待测区域12与第二检测区域212对应,且第二待测区域12的接地脚位41以及第一电源脚位311至第五电源脚位315亦与第二检测区域212的接地针脚61以及第一电源针脚511至第五电源针脚515对应。
第三待测区域13与第三检测区域213对应,且第三待测区域13的接地脚位41以及第六电源脚位316至第八电源脚位318亦与第三检测区域213的接地针脚61以及第六电源针脚516至第八电源针脚518对应。
第四待测区域14与第四检测区域214对应,且第四待测区域14的电源脚位31以及第五接地脚位415至第九接地脚位419亦与第四检测区域214的电源针脚51以及第五接地针脚615至第九接地针脚619对应。
请参考图4A所示,图4A所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的电源针脚、接地针脚与模拟数字转换器的电路配置示意图。
在图4A中仅以第一检测区域211作为示意与说明,第四检测区域214可以参考第一检测区域211的说明,第一检测区域211中的电源针脚51通过电源电阻71连接到模拟数字转换器22的模拟数字转换脚位221,第一检测区域211中的第一接地针脚611通过具有第一电导值的第一接地电阻721连接到模拟数字转换器22的模拟数字转换脚位221,第一检测区域211中的第二接地针脚612通过具有第二电导值的第二接地电阻722连接到模拟数字转换器22的模拟数字转换脚位221,第一检测区域211中的第三接地针脚613通过具有第三电导值的第三接地电阻723连接到模拟数字转换器22的模拟数字转换脚位221,以及第一检测区域211中的第四接地针脚614通过具有第四电导值的第四接地电阻724连接到模拟数字转换器22的模拟数字转换脚位221。
值得注意的是,第一接地电阻721的第一电导值、第二接地电阻722的第二电导值、第三接地电阻723的第三电导值以及第四接地电阻724的第四电导值皆为不相同的数值,且第一接地电阻721的第一电导值、第二接地电阻722的第二电导值、第三接地电阻723的第三电导值以及第四接地电阻724的第四电导值是依据等差数列依序与每一个接地针脚连接。
具体而言,第一接地电阻721的第一电导值为0.00001(对应的电阻值为100K欧姆)、第二接地电阻722的第二电导值为0.0000095(对应的电阻值为105.26K欧姆)、第三接地电阻723的第三电导值为0.000009(对应的电阻值为111.11K欧姆)以及第四接地电阻724的第四电导值为4欧姆0.0000085(对应的电阻值为117.64K欧姆),在此仅为举例说明,并不以此局限本发明的应用范畴。
通过上述的配置,以使得第一检测区域211与模拟数字转换器22之间形成电阻分压电路,藉此通过模拟数字转换器22的模拟数字转换脚位221所读取到的电压值以对对应的第一待测区域11的电源脚位31以及第一接地脚位411至第四接地脚位414进行导通检测。
模拟数字转换器22的模拟数字转换脚位221所读取到的电压值是通过对照故障脚位与电压值对照表以进行第一待测区域11的电源脚位31以及第一接地脚位411至第四接地脚位414的导通检测,上述故障脚位与电压值为电压值与故障脚位相互对应的表格,上述电压值之间的电压差值大于2倍的模拟数字转换器的误差值,且为了能精确地进行检测,模拟数字转换器22至少为12位的模拟数字转换器。
具体而言,假设模拟数字转换器22所使用的参考电压为1200mV,该模拟数字转换器22所读取到电压值的误差即是1200mV/4095=0.293mV,而电压值之间的电压差值大于2倍的模拟数字转换器的误差值,亦即该模拟数字转换器22电压值之间的电压差值大于0.586mV,在此仅为举例说明,并不以此局限本发明的应用范畴。
假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为324.324mV(即第一电压值),将第一电压值对照故障脚位与电压值对照表即可检测出第一接地脚位411为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为320mV(即第二电压值),将第二电压值对照故障脚位与电压值对照表即可检测出第二接地脚位412为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为315.788mV(即第三电压值),将第三电压值对照故障脚位与电压值对照表即可检测出第三接地脚位413为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为311.688mV(即第四电压值),将第四电压值对照故障脚位与电压值对照表即可检测出第四接地脚位414为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为255.32mV(即第五电压值),将第六电压值对照故障脚位与电压值对照表即可检测出为脚位导通正常,在此仅为举例说明,并不以此局限本发明的应用范畴。
请参考图4B所示,图4B所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测系统的电源针脚、接地针脚与模拟数字转换器的电路配置示意图。
在图4B中仅以第二检测区域212作为示意与说明,第三检测区域213可以参考第二检测区域212的说明,第二检测区域212中的接地脚位61通过接地电阻72连接到模拟数字转换器22的模拟数字转换脚位221,第二检测区域212中的第一电源针脚511通过具有第一电导值的第一电源电阻711连接到模拟数字转换器22的模拟数字转换脚位221,第二检测区域212中的第二电源针脚512通过具有第二电导值的第二电源电阻712连接到模拟数字转换器22的模拟数字转换脚位221,第二检测区域212中的第三电源针脚513通过具有第三电导值的第三电源电阻713连接到模拟数字转换器22的模拟数字转换脚位221,第二检测区域212中的第四电源针脚514通过具有第四电导值的第四电源电阻714连接到模拟数字转换器22的模拟数字转换脚位221,以及第二检测区域212中的第五电源针脚515通过具有第五电导值的第五电源电阻715连接到模拟数字转换器22的模拟数字转换脚位221。
值得注意的是,第一电源电阻711的第一电导值、第二电源电阻712的第二电导值、第三电源电阻713的第三电导值、第四电源电阻714的第四电阻以及第五电源电阻715的第五电导值皆为不相同的数值,且第一电源电阻711的第一电导值、第二电源电阻712的第二电导值、第三电源电阻713的第三电导值、第四电源电阻714的第四电阻以及第五电源电阻715的第五电导值是依据等差数列依序与每一个电源针脚连接。
具体而言,第一电源电阻711的第一电导值为0.00001(对应的电阻值为100K欧姆)、第二电源电阻712的第二电导值为0.0000095(对应的电阻值为105.26K欧姆)、第三电源电阻713的第三电导值为0.000009(对应的电阻值为111.11K欧姆)以及第四电源电阻714的第四电导值为4欧姆0.0000085(对应的电阻值为117.64K欧姆),在此仅为举例说明,并不以此局限本发明的应用范畴。
通过上述的配置,以使得第二检测区域212与模拟数字转换器22之间亦形成电阻分压电路,藉此通过模拟数字转换器22的模拟数字转换脚位221所读取到的电压值以对对应的第二待测区域12的接地脚位41以及第一电源脚位311至第五电源脚位315进行导通检测。
模拟数字转换器22的模拟数字转换脚位221所读取到的电压值是通过对照故障脚位与电压值对照表以进行第二待测区域12的接地脚位41以及第一电源脚位311至第五电源脚位315的导通检测,上述故障脚位与电压值为电压值与故障脚位相互对应的表格,上述电压值之间的电压差值大于2倍的模拟数字转换器的误差值,且为了能精确地进行检测,模拟数字转换器22至少为12位的模拟数字转换器。
具体而言,假设模拟数字转换器22所使用的参考电压为1200mV,该模拟数字转换器22所读取到电压值的误差即是1200mV/4095=0.293mV,而电压值之间的电压差值大于2倍的模拟数字转换器的误差值,亦即该模拟数字转换器22电压值之间的电压差值大于0.586mV,在此仅为举例说明,并不以此局限本发明的应用范畴。
假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为324.324mV(即第一电压值),将第一电压值对照故障脚位与电压值对照表即可检测出第一电源脚位311为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为320mV(即第二电压值),将第二电压值对照故障脚位与电压值对照表即可检测出第二电源脚位312为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为315.788mV(即第三电压值),将第三电压值对照故障脚位与电压值对照表即可检测出第三电源脚位313为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为311.688mV(即第四电压值),将第四电压值对照故障脚位与电压值对照表即可检测出第四电源脚位314为不导通;假设模拟数字转换器22的模拟数字转换脚位221所读取到的电压值为255.32mV(即第五电压值),将第八电压值对照故障脚位与电压值对照表即可检测出为脚位导通正常,在此仅为举例说明,并不以此局限本发明的应用范畴。
请参考图5所示,图5所示为本发明中央处理单元插槽的多个电源与接地脚位导通检测方法的方法流程图。
首先,提供中央处理单元插槽,中央处理单元插槽设置于主机板上,中央处理单元插槽分为多个待测区域,待测区域包含一个电源脚位以及多个接地脚位,或是待测区域包含一个接地脚位以及多个电源脚位(步骤101);接着,提供检测电路板,检测电路板更包含针脚组以及多个模拟数字转换器(步骤102):接着,针脚组插设于中央处理单元插槽以进行中央处理单元插槽的检测,针脚组分为多个检测区域,检测区域与待测区域一一对应,检测区域包含一个电源针脚以及多个接地针脚,或是检测区域包含一个接地针脚以及多个电源针脚(步骤103);接着,每一个模拟数字转换器与一个检测区域对应,当检测区域为一个电源脚位以及多个接地脚位时,电源针脚通过电源电阻连接到模拟数字转换器的模拟数字转换脚位,每一个接地针脚通过不同电导值的接地电阻连接到模拟数字转换器的模拟数字转换脚位,通过模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的待测区域的一个电源脚位以及多个接地脚位进行导通检测(步骤104);最后,当检测区域为一个接地脚位以及多个电源脚位时,接地针脚通过接地电阻连接到模拟数字转换器的模拟数字转换脚位,每一个电源针脚通过不同电导值的电源电阻连接到模拟数字转换器的模拟数字转换脚位,通过模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的待测区域的一个接地脚位以及多个电源脚位进行导通检测(步骤105)。
综上所述,可知本发明与现有技术之间的差异在于检测电路板的针脚组插设于中央处理单元插槽,将检测电路板的针脚组对应于中央处理单元插槽的脚位进行划分,划分后的区域包含一个电源脚位/针脚以及多个接地脚位/针脚,或是包含一个接地脚位/针脚以及多个电源脚位/针脚,以通过电阻分压电路连接到模拟数字转换器以进行电源脚位/针脚以及接地脚位/针脚的导通检测。
藉由此一技术手段可以来解决现有技术所存在对于大量电源脚位以及接地脚位检测不便的问题,进而达成提供大量电源脚位以及接地脚位检测便利性的技术功效。
虽然本发明所揭露的实施方式如上,但所述的内容并非用以直接限定本发明的专利保护范围。任何本发明所属技术领域中的普通技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式上及细节上作些许的更动。本发明的专利保护范围,仍须以所附的权利要求书所界定者为准。

Claims (10)

1.一种中央处理单元插槽的多个电源与接地脚位导通检测系统,其包含:
中央处理单元插槽,所述中央处理单元插槽设置于主机板上,所述中央处理单元插槽分为多个待测区域,所述待测区域包含一个电源脚位以及多个接地脚位,或是所述待测区域包含一个接地脚位以及多个电源脚位;及
检测电路板,所述检测电路板更包含:
针脚组,所述针脚组插设于所述中央处理单元插槽以进行所述中央处理单元插槽的检测,所述针脚组分为多个检测区域,所述检测区域与所述待测区域一一对应,所述检测区域包含一个电源针脚以及多个接地针脚,或是所述检测区域包含一个接地针脚以及多个电源针脚;及多个模拟数字转换器,每一个模拟数字转换器与一个检测区域对应,当所述检测区域为一个电源脚位以及多个接地脚位时,所述电源针脚通过电源电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个接地针脚通过不同电导值的接地电阻连接到所述模拟数字转换器的模拟数字转换脚位,通过所述模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的所述待测区域的一个电源脚位以及多个接地脚位进行导通检测;或当所述检测区域为一个接地脚位以及多个电源脚位时,所述接地针脚通过接地电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个电源针脚通过不同电导值的电源电阻连接到所述模拟数字转换器的模拟数字转换脚位,通过所述模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的所述待测区域的一个接地脚位以及多个电源脚位进行导通检测。
2.如权利要求1所述的中央处理单元插槽的多个电源与接地脚位导通检测系统,其中每一个接地针脚通过不同电导值的接地电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个接地电阻的电导值是依据等差数列依序与每一个接地针脚连接;及每一个电源针脚通过不同电导值的电源电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个电源电阻的电导值是依据等差数列依序与每一个电源针脚连接。
3.如权利要求1所述的中央处理单元插槽的多个电源与接地脚位导通检测系统,其中所述模拟数字转换器至少为12位的模拟数字转换器。
4.如权利要求1所述的中央处理单元插槽的多个电源与接地脚位导通检测系统,其中所述模拟数字转换器的模拟数字转换脚位所读取到的电压值对照故障脚位与电压值对照表以检测出所述检测区域中无法导通的电源脚位或是接地脚位。
5.如权利要求4所述的中央处理单元插槽的多个电源与接地脚位导通检测系统,其中所述故障脚位与电压值为电压值与故障脚位相互对应的表格,且电压值之间的电压差值大于2倍的模拟数字转换器的误差值。
6.一种中央处理单元插槽的多个电源与接地脚位导通检测方法,其包含下列步骤:
提供中央处理单元插槽,所述中央处理单元插槽设置于主机板上,所述中央处理单元插槽分为多个待测区域,所述待测区域包含一个电源脚位以及多个接地脚位,或是所述待测区域包含一个接地脚位以及多个电源脚位;
提供检测电路板,所述检测电路板更包含针脚组以及多个模拟数字转换器:
所述针脚组插设于所述中央处理单元插槽以进行所述中央处理单元插槽的检测,所述针脚组分为多个检测区域,所述检测区域与所述待测区域一一对应,所述检测区域包含一个电源针脚以及多个接地针脚,或是所述检测区域包含一个接地针脚以及多个电源针脚;
每一个模拟数字转换器与一个检测区域对应,当所述检测区域为一个电源脚位以及多个接地脚位时,所述电源针脚通过电源电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个接地针脚通过不同电导值的接地电阻连接到所述模拟数字转换器的模拟数字转换脚位,通过所述模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的所述待测区域的一个电源脚位以及多个接地脚位进行导通检测;及
当所述检测区域为一个接地脚位以及多个电源脚位时,所述接地针脚通过接地电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个电源针脚通过不同电导值的电源电阻连接到所述模拟数字转换器的模拟数字转换脚位,通过所述模拟数字转换器的模拟数字转换脚位所读取到的电压值以对对应的所述待测区域的一个接地脚位以及多个电源脚位进行导通检测。
7.如权利要求6所述的中央处理单元插槽的多个电源与接地脚位导通检测方法,其中每一个接地针脚通过不同电导值的接地电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个接地电阻的电导值是依据等差数列依序与每一个接地针脚连接;及每一个电源针脚通过不同电导值的电源电阻连接到所述模拟数字转换器的模拟数字转换脚位,每一个电源电阻的电导值是依据等差数列依序与每一个电源针脚连接。
8.如权利要求6所述的中央处理单元插槽的多个电源与接地脚位导通检测方法,其中所述模拟数字转换器至少为12位的模拟数字转换器。
9.如权利要求6所述的中央处理单元插槽的多个电源与接地脚位导通检测方法,其中所述模拟数字转换器的模拟数字转换脚位所读取到的电压值对照一故障脚位与电压值对照表以检测出所述检测区域中无法导通的电源脚位或是接地脚位。
10.如权利要求9所述的中央处理单元插槽的多个电源与接地脚位导通检测方法,其中所述故障脚位与电压值为电压值与故障脚位相互对应的表格,且电压值之间的电压差值大于2倍的模拟数字转换器的误差值。
CN201711283237.5A 2017-12-07 2017-12-07 中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法 Active CN109901001B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711283237.5A CN109901001B (zh) 2017-12-07 2017-12-07 中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711283237.5A CN109901001B (zh) 2017-12-07 2017-12-07 中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法

Publications (2)

Publication Number Publication Date
CN109901001A CN109901001A (zh) 2019-06-18
CN109901001B true CN109901001B (zh) 2024-03-29

Family

ID=66938958

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711283237.5A Active CN109901001B (zh) 2017-12-07 2017-12-07 中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法

Country Status (1)

Country Link
CN (1) CN109901001B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06213952A (ja) * 1993-01-14 1994-08-05 Sumitomo Electric Ind Ltd コンセントの配線試験器
KR20000009868A (ko) * 1998-07-29 2000-02-15 윤종용 번인 테스트 시스템의 전압 공급 컨트롤 장치
TWI259663B (en) * 2005-08-03 2006-08-01 Inventec Corp Electric circuit structure saving circuit pin counts using the concept of analog/digital conversion
TW200819748A (en) * 2006-10-20 2008-05-01 Hon Hai Prec Ind Co Ltd CPU socket tester
CN101763905A (zh) * 2009-08-14 2010-06-30 谢强 一种通过测量内存条脚位电阻值来测试内存条的方法
CN103852681A (zh) * 2012-12-06 2014-06-11 纬创资通股份有限公司 测试装置以及电子装置的测试方法
CN106896280A (zh) * 2015-12-18 2017-06-27 技嘉科技股份有限公司 测量治具
CN207601213U (zh) * 2017-12-07 2018-07-10 英业达科技有限公司 中央处理单元插槽的多个电源与接地脚位导通检测系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080172578A1 (en) * 2007-01-11 2008-07-17 Inventec Corporation Detection device capable of detecting main-board and method therefor
TWI397812B (zh) * 2009-06-01 2013-06-01 Inventec Corp 測試板
TWI417557B (zh) * 2011-11-03 2013-12-01 Global Unichip Corp 電子測試系統與相關方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06213952A (ja) * 1993-01-14 1994-08-05 Sumitomo Electric Ind Ltd コンセントの配線試験器
KR20000009868A (ko) * 1998-07-29 2000-02-15 윤종용 번인 테스트 시스템의 전압 공급 컨트롤 장치
TWI259663B (en) * 2005-08-03 2006-08-01 Inventec Corp Electric circuit structure saving circuit pin counts using the concept of analog/digital conversion
TW200819748A (en) * 2006-10-20 2008-05-01 Hon Hai Prec Ind Co Ltd CPU socket tester
CN101763905A (zh) * 2009-08-14 2010-06-30 谢强 一种通过测量内存条脚位电阻值来测试内存条的方法
CN103852681A (zh) * 2012-12-06 2014-06-11 纬创资通股份有限公司 测试装置以及电子装置的测试方法
CN106896280A (zh) * 2015-12-18 2017-06-27 技嘉科技股份有限公司 测量治具
CN207601213U (zh) * 2017-12-07 2018-07-10 英业达科技有限公司 中央处理单元插槽的多个电源与接地脚位导通检测系统

Also Published As

Publication number Publication date
CN109901001A (zh) 2019-06-18

Similar Documents

Publication Publication Date Title
US9753445B1 (en) DUT continuity test with only digital IO structures apparatus and methods associated thereof
US8806083B2 (en) Identification address configuration circuit and method without use of dedicated address pins
US10585141B2 (en) Pin connection testing system for connector, and method thereof
EP2527854B1 (en) Systems and methods for determining electrical faults
US10444278B2 (en) Testing system and method
US20160178683A1 (en) Automatic data bus wire integrity verification device
US10613155B2 (en) Short circuit testing method for capacitive sensing device and the capacitive sensing device
WO2009123845A1 (en) Programmable gain trans-impedance amplifier overload recovery circuit
KR101206893B1 (ko) 전력 회로 차단기 장치의 제 1 전력 회로 차단기의 제 1 출력 핀과 외부 노드 사이 및 상기 전력 회로 차단기 장치의 제 2 전력 회로 차단기의 제 2 출력 핀과 노드 사이의 전기 콘택들을 검사하기 위한 방법 및 회로
CN103364740A (zh) 转接板及具有该转接板的直流电源测试系统
US20190317868A1 (en) Systems and methods for real-time fault detection
US8756023B2 (en) Systems and methods for determining electrical ground faults
CN109901001B (zh) 中央处理单元插槽的多个电源与接地脚位导通检测系统及其方法
CN104345248B (zh) 识别有缺陷的电缆
US9759765B2 (en) Input/output cell, integrated circuit device and methods of providing on-chip test functionality
CN211426637U (zh) 一种管脚内阻测量装置
CN207601213U (zh) 中央处理单元插槽的多个电源与接地脚位导通检测系统
CN206649097U (zh) 多电池接入检测电路及电子设备
TWI756322B (zh) 中央處理單元插槽的複數電源與接地腳位導通檢測系統及其方法
US11018459B2 (en) Protection circuit against high voltages for USB type C receiver
US9720032B2 (en) Automated test platform for testing short circuits
CN204007942U (zh) 油温回路线性测试仪
CN102385018B (zh) 外界设备连接侦测电路
CN215813244U (zh) 用于测试磁头或电池的装置
US9880195B2 (en) Test systems and methods of testing devices

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant