CN1098582C - 超时处理电路及应用的接收装置 - Google Patents

超时处理电路及应用的接收装置 Download PDF

Info

Publication number
CN1098582C
CN1098582C CN95101677A CN95101677A CN1098582C CN 1098582 C CN1098582 C CN 1098582C CN 95101677 A CN95101677 A CN 95101677A CN 95101677 A CN95101677 A CN 95101677A CN 1098582 C CN1098582 C CN 1098582C
Authority
CN
China
Prior art keywords
unit
overtime
state
time
timeout
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN95101677A
Other languages
English (en)
Other versions
CN1119760A (zh
Inventor
畝川康夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN1119760A publication Critical patent/CN1119760A/zh
Application granted granted Critical
Publication of CN1098582C publication Critical patent/CN1098582C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/565Sequence integrity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)
  • Debugging And Monitoring (AREA)
  • Calculators And Similar Devices (AREA)

Abstract

本发明的构成如下:计时器1,表现现在时刻;解析信息表8,记录着单元最新接收到信号的时刻;寄存器2,设定超时值(固定值);超时检出控制电路7,按顺序读出信息表8的接收信号时刻;加法器4,将从信息表8读出的接收信号时刻与超时值相加;减法器5,从现时刻减去加算结果;判别电路6,根据减算结果判别组合中的帧是否有超时。在单元接收信号时,将接收信号时刻设在解析信息表中。

Description

超时处理电路及应用的接收装置
技术领域
本发明涉及接收单元化的帧数据,并进行帧数据再组合的信号接收装置,涉及适合在信号接收端进行高效率的超时检出/处理的超时电路及信号接收装置。
背景技术
一般在帧数据被单元化后发送时,以及在接收端由各单元接收时,由网络的辐棒的拥挤和由因故障而被废弃的单元等原因不一定是在一定间隔内发生,而是经过很长时间在同一连接的单元处于完全不接收信号的状态。
例如,在不知何种原因的情况下,帧的最后单元被废弃,由于不能接收到表示帧的最后的信息,因而不可能完成组合帧信号。另外在这种状态下,接收组合中的帧数据的帧存储器,被原本应该废弃的数据继续长期占有。这种情况一旦频繁发生,帧存储器的空间减少,正常的帧组合也会产生障碍。
因而在帧组合中,当经过一定时间,单元仍未接收到信号时,把它作为超时,废弃组合中的帧,将此帧数据占有的帧存储器清零。
组成现有的信号接收装置的超时处理电路中的超时的检出过程例如象下面这样进行。
图11是组成现有信号接收装置122的通信装置的流程图。在此信号接收装置122内,设有超时处理电路124。在文字信息,图像信息,及其它信息的数据通信中,代表这些信息的帧数据,一般被分割成多个单元,通过网络传送到其他通信处理装置。在接收侧的通信处理装置中,通过物理层控制器,将各单元直接传送到信号接收装置122。信号接收装置122内的超时处理电路124,对接收的单元进行规定的处理,例如进行超时处理后,将再组合后的帧数据经系统总线传送至CPU。以下,说明信号接收装置122处理接收到的单元的过程。
图12是将图11所示通信处理装置内的信号接收装置122作为主要部分的构成图。
首先,将原设定的接收信号间隔的最大允许值(以下称帧组合时间值),设定在寄存器110内。在容纳着组合中帧信息的控制存储器126内的解析信息表108中,有存储接收最新单元后经过时间的时间信息组109,计时器101的计时值一增加,超时检出起动信号111从计时器101送到超时检出控制电路107,由超时检出控制电路107,按顺序读出在解析信息表108的时间信息组109上的时间信息。
读出的时间信息,先存在寄存器103内,而后由加法器104与予先设定在寄存器102内的固定值(例如“1”)相加,算出增加量,此时间增加量的信息,与寄存器110内的帧组合时间值比较,由减法进行减算。减算的结果,当时间信息高于帧组合时间值时,此帧组合由判定电路106判定作为超时,超时检出信号从判定电路106输出。另一方面,当时间信息值小于帧组合时间值时。判定电路106不判定为超时,从加法器104输出的有增加量的时间信息被写入到解析信息表108的时间信息组109内。
这样一来,当检测出超时时,作为检出后的处理(超时处理),有必要对误差帧信息进行3个存储处理,即:超时被检出后的连接的解析信息表的输入,该解析信息表的复位,以及废弃误差帧时进行的帧存储器128的复位(称空插入连接),或将误差帧提供给上层(例如CPU)。(这些所谓单元处理,对要求处理非同时发生的情况时,也要插入进行处理。)
在这种现有的超时处理电路124中,因为单元传送速度比较低,所以在进行单元接收处理后,要受理超时处理要求,由于不能中断,需要连续进行信号处理,所以直至最后才能实行上述的超时处理。因而存在这样的问题,即:在单元传送速度高速化(例如156Mbit/sec)的同时,在单元接收信号处理期间,连续处理超时至最后是不可能的。
为了解决这个问题,例如考虑分割时间,将超时按时间细分化,在单元接收信号处理余暇时进行处理的方法。但是,在这种方法中,存在着单元受倍处理,和对应于单元接收处理非同时发生的超时处理要求之间如何调整的问题。另外,存储接收单元的时间信息的解析信息表的存取,需要时间信息的读出和被新的时间信息写入这两个处理。因而,解析信息表的存取是非效率的。
进而,在现有的超时检出时,有这样的构成,时间值一有增加量,超时检出处理被起动,而当存在许多帧组合中的连接时,在全部连接的超时检出结束前,也会发生下次的超时检出被起动的情况。由于这种情况下的超时检起动信号111不被接收,因此,即使超时检出结束,到下次的超时检出处理的起动位置,也不能进行超时的检出。因此,不能早期检出超时的发生,帧存储器128被不需要的帧数据占有,妨碍了高效率的使用帧存储器。
如上所述,在现有的通信处理装置中使用的超时处理电路,在分割超时处理的情况下,由于不能确立单元接收处理和超时处理要求之间的有效的调整控制方法,所以帧存储器得不到有效的利用。
另外,有关信号接收单元的时间信息,由于在超时检出处理时,从解析信息表读出,并且在超时检出处理中,或在超时检出处理结束后,还需对应解析信息表写入。因此,存取是非效率的。
进而,因为不能早期检出时间超时的产生,也就不能高效率的使用帧存储器。
发明内容
而本发明就是为了解决在现有的通信处理装置中的超时处理电路所存在的上述多个问题而提案的,本发明的第1个目的就是提供在控制存储器内的解析信息表可以高效率存取,由此提高动作效率的超时处理电路。
另外,本发明的第2个目的是提供,在单元接收处理和超时处理要求之间可以有效地进行调整控制,并可以高效率地与单元接收处理并行地进行检出的超时的处理,从而提高动作效率的超时处理电路。
进而,本发明的第3个目的是提供,可以早期检出超时的发生,可以高效率使用帧存储器的超时处理电路。
为了实现上述目的,权利要求1中记载的本发明超时处理电路被用于将单元化的帧接收到多个单元中,并进行帧再组合的接收装置中,其具有以下特征:计时器,表示现在时刻;信息表,在组合着的帧中,在最近接收到的单元的信号接收时刻被作为时间信息存储;第1寄存器,设定对应于单元的迟到信号的帧的超时值;控制装置,按顺序读出记存在前述信息表上的前述单元的信号接收时刻;加法器,将由前述控制装置从前述信息表读出的上述单元的信号到达时刻,与上述第1寄存器设定的超时值相加;比较器,将前述加法器的加算结果与前述计时器的现在时刻进行比较;判别器,以前述比较器的比较结果为基准,判别组合中的帧是否有超时。
另外,权利要求2记载的超时处理电路被用于将单元化了的帧接收到多个单元里,并进行帧再组合的信号接收装置中,其具有以下特征:计时器,表示现在时刻;第1寄存器,设定对应单元迟到信号的帧的超时值;加法器,将前述计时器的现在时刻和前述第1寄存器设定的超时值相加,算出超时时刻;信息表,在组合帧的过程中将在最近接收到的单元的超时时刻作为时间信息进行存储;控制装置,将存储在前述信息表上的前述单元的超时时刻按顺序读出;比较器,将由前述控制器读出的前述单元的超时时刻和前述计时器的现在时刻进行比较;判别器,以前述比较器的结果为基准,判别组合中的帧是否有超时。
权利要求3记载的超时处理电路,在权利要求1或权利要求2记载的超时处理电路中具有:第2寄存器,在超时检出中,进一步当前述计时器的时刻被更新,并产生第2个超时检出起动信号时,由第2寄存器保持;门电路,输入由前述计时器的时刻更新产生的超时检出起动信号,以及保持在前述第2寄存器中的前述第2个超时检出起动信号;其特征在于:前述控制装置在前述门电路检测出前述超时检出起动信号时,开始前述读出动作,在进行该读出动作中,由前述计时器输出指示下次读出动作的前述第2个超时检出起动信号,当现在的读出动作结束后,继续进行该读出动作。
权利要求4记载的信号接收装置,在具有权利要求1、2或3记载的超时处理电路的信号接收装置中,该信号接收装置进一步将超时进行时间分割处理,具有指示由前述判别电路检出后的超时处理过程的处理状态标志,其特征在于:根据该处理状态标志的内容,在前述单元接收信号的信号接收处理期间,进行超时检出后的前述超时分割处理。
权利要求5记载的信号接收装置,在权利要求4记载的信号接收装置中,该信号接收装置具有,在超时处理中,检测出超时的连接和同一连接的单元处于接收状态时,设定同一连接接收标志,其特征在于:该同一连接接收标志在被设定时,使前述处理状态标志复位,中止处理中的前述超时处理,控制该连接单元优先进行信号处理。
权利要求6记载的信号接收装置,在权利要求4、5中记载的信号接收装置中,该信号接收装置进一步具有,指示超时在处理中的超时处理中标志,其特征在于:当一设定该处理中标志,在超时处理中检出超时的连接和同一连接的单元处于接收状态时,控制部控制优先于该连接单元的信号处理进行超时处理。
权利要求7记载的超时处理电路,具有以下特征,在权利要求1记载的超时控制电路中:前述控制器将前述单元接收信号时的时刻,寄存在前述信息表内。
权利要求8记载的处理电路具有以下特征,在权利要求2记载的超时处理电路中,前述控制器在前述单元接收信号时,将该单元的超时时刻设置在前述信息表内。
在上述构成中,权利要求1记载的发明,从现在时刻的计时器值减去超时值和单元接收信号时的计时器值的相加值,由此检出超时。
权利要求2记载的发明,把在单元接收信号时的计时器值加上超时值后得到的超时时刻作为单元接收信号时的时间信息,寄存在信息表上。
权利要求3记载的发明,在超时检出动作中,当输入下次的超时检出动作起动信号时,保持这个起动信号,连续进行超时处理。
权利要求4记载的发明,与分割了的超时处理经过对应,在单元接收处理期间进行超时处理。
权利要求5记载的发明,当判别了超时的连接和同一连接的单元在处于接收状态时,终止超时处理要求。
权利要求6记载的发明,当判别了超时的连接和同一连接的单元在处于接收状态时,优先于单元信号处理,进行超时处理直到结束。
附图说明
图1是本发明信号接收装置的构成图。
图2是关于本发明第1实施例的超时处理电路的构成图。
图3是关于本发明第2实施例的超时处理电路的构成图。
图4是关于本发明第3实施例的超时处理电路的构成图。
图5是关于本发明第4实施例信号接收装置的构成图。
图6是图5所示信号接收装置动作同步图。
图7是关于本发明第5实施例信号接收装置的构成图。
图8是图7所示信号接收装置动作同步图。
图9是关于本发明第6实施例的信号接收装置的构成图。
图10是图9所示信号接收装置的动作同步图。
图11是现有信号接收装置的构成图。
图12是图11所示组装在信号接收装置内的现有的超时处理电路的构成图。
具体实施方式
以下,就附图说明本发明的实施例。
图1是组装有本发明的超时处理电路以及信号接收装置的通信处理装置的框图。在进行文字信息、图像信息、其它的信息数据通信中,代表这些信息的帧数据,一般被分割在多个单元中,通过网络传送到其它通信处理装置。在接收侧的通信处理装置中,通过物理层控制器将各单元传送到接收装置。接收装置对应于传送来的单元进行规定的处理,并将再组合后的帧数据经过总线传送至CPU。以下,说明接收装置对接收了信息的单元的处理。
图2是将装入图1所示通信处理装置的主要部分接收装置内的,有关本发明第1实施例的超时处理电路10作为中心的构成图。在图2中,超时处理电路10是将从其它通信处理装置(图中未示出)传送来的,构成帧数据的多个单元通过物理层控制器接收,并进行帧的再组合。此超时处理电路10的构成如下,计时器1,计算单元接收信号时的现时刻,在复位时写入“0”,复位一解除,在其后一定的时间间隔中,计时器值增加,当计时器值每增加一个量时,计时器1就输出超时检出起动信号;寄存器2,设定对应于单元迟到的帧的超时值;超时检出控制电路7,按顺序读出存储在解析信息表8内的时间信息组9上的信号接收时刻;寄存器3,保持由超时检出控制电路7从解析信息台8读出的信号接收时刻;加法器4,把由超时检出控制电路中7从解析信息表8读出的信号接收时刻,和设定在寄存器2内的超时值相加;减法器,从计时器1的现时刻减去加算结果,从而比较两者;判别电路6,根据减法器5的减算结果,判定组合中的帧是否有超时。接收装置51具有此超时处理电路10和程序装置24,此程序装置24对接收装置51的全部动作进行控制。
在接收装置51的外部,设置控制存储器14,帧存储器16。接收单元的时间信息等数据,通过控制存储器接口在接收装置51和控制存储器14之间传送。在控制存储器14内制成的各解析信息表8中,有时间信息组9,在此时间信息组9内作为时间信息存储着在组合帧信号的过程中,在单元最近接收到的信号的接收时间。另外,帧存储器16内,同时存放单元化的帧数据和指示器。
在具有这种构成的接收装置中,当计时器1内的计时值一有增量,就从计时器1向超时检出控制电路7发出超时检出起动信号,从而开始超时检出处理的动作。即,由超时检出控制电路7按顺序从存储组合中帧信息的解析信息表8内的时间信息组9中读出时间信息。
读出的时间信息存放在寄存器3内,而后由加法器4,把它与予先设定在寄存器2内的接收单元接收信号间隔的最大允许值(帧组合计时值)进行加算。加算结果由减法器5从计时器1内的计时值减去其。
当减算结果为负时,由判别电路6判定为超时,从判别电路6向超时检出控制电路7输出超时检出信号。并且,超时处理要求信号从超时检出控制电路7传送到程序装置24。另外,超时处理要求被程序装置24接收,当超时处理完后,由程序装置24发出超时检出再开信号,再次开始从解析信息表8读出有关各帧单元的时间信息。
另一方面,当减法器5的减算结果为正或0时,由判别电路6判定为非超时,继续从解析信息表8读出时间信息。
这样一来,当从解析信息表8读完所有的时间信息后,超时输出动作结束,等待下次超时检出的超时检出起动信号从计时器1输出。
从以上说明可知,在第1实施例的超时处理电路中,在超时检出处理时,只是从解析信息表8读取数据。时间信息写入处理并不在超时检出处理时进行,而只是在接收装置12接收信号时,才将计时器1的计时值传送到与新单元对应的各个单元的解析信息表8内的时间信息组9中。
对此,在现有的超时处理电路124中,在1个连接的超时检出处理中,必须将时间信息组内的时间信息的读出和超时后的计时器写入时间信息组内。因而,在上述第1实施例的超时处理电路10中,在超时检出处理,因为只要从解析信息表8读出数据就可以,所以,可以有效地提高解析信息表8的读出效率。从而使处理速度的提高成为可能。
另外,由于控制存储器14通常存储多个连接的解析信息表,所以可以使用外接存储器。因而,解析信息表8的读取的减少,可以减少总线,减少通信量,减少输入输出接口的电力消耗以及削减伴随存储器存取的负荷周期。
图3是关于本发明第2实施例的超时处理电路20的构成图。
图3所示的第2实施例的超时处理电路20的特征是具有:加法器21,将计时器1的计时值与存储在寄存器2内的帧组合计时值相加;减法器2,从计时器1的计时值减去存储在寄存器3内的时间信息。进一步,在存储于控制存储器14内的解析信息表8中的时间信息组9上,写入组合中的帧的超时时刻,此超时时刻是由加法器21得到的,以加算帧组合计时值的加算结果表示。在这个超时时刻写入的时刻,与第1实施例的超时处理电路10一样,是在新的单元接收信号时进行的。
一般来说,在单元接收信号并进行信号处理后,因为要进行解析信息表的更新,所以,在信号处理中,进行计时值和帧组合计时值的加算,而将此结果写入解析信息表8的额外操作,使处理速度降低。在第2实施例的超时处理电路20中,从时间信息组9读出的时间信息,因为表示组合中的帧有超时的时刻,因此,只从计时器值减去就能进行超时的判别。因而如图1所示第1实施例的超时处理电路10那样,不需要和超时值进行加算动作,这样就可以谋求比超时处理更高的处理速度。
图4是关于本发明第3实施例的超时处理电路的构成图。在本实施例的超时处理电路30中,在计时器1和超时检出控制电路7之间设置有可以容纳在超时检出动作中,从计时器发出的一个超时检出起动信号的寄存器31,以及对由计时器1和寄存器31输出的超时检出起动信号进行OR运算的OR电路32。
即,当图1所示第1实施例的超时处理电路10检出超时时,由表示现在时刻的计时器1的计时值的增加量起动,在超时检出动作中,由计时器值的增加量生成的超时检出起动信号不被认可,而在第3实施例的超时处理电路30中,当在超时检出动作中产生计时值的增加量时,即使生成了超时检出起动信号,此信息也就被存储在寄存器31中,待现在的超时检出动作结束后,就可以继续进行下一个超时的检出工作。
图5是本发明第4实施例的接收装置54的构成图。在这个接收装置54内,组装有第1实施例的超时处理电路10。在本实施例的接收装置54中,在第1实施例的超时处理电路10所具有的特征上,付加了程序装置25的构成及动作的特征。
图6是第4实施例的接收装置54的超时处理电路动作的同步图。
图5,图6所示的第4实施例的接收装置54的构成及动作的特征如下:指示由判定电路6检出超时经分割后的处理过程的超时处理状态标志(以下简称“处理状态标志”)设置在程序装置25内,根据该处理状态标志的内容,在随着单元接收处理一期间,分割处理检出的超时。
即,在图6所示的动作同步图中,把超时检出后的处理细分为3个处理,即,超时3的组合中帧的解析信息表8的寄存处理41(写入);解析信息表8的复位处理42;帧存储器10的释放处理(空插入)或帧信息的存储处理43。据此分割超时在处理进行的同时更新处理状态标志的内容(图6中的0→1→2),因此就可以在单元接收处理期间实行处理。此处理状态标志在超时处理结束后被复位。因而例如,当存在在超时处理要求以外的在单元处理期间应该实行的处理(组合完后帧的DMA的传送处理,CPU输出的指令处理)时,可以很容易地管理根据处理状态标志的值分割的超时处理的过程。
这样一来,和超时检出以及检出后的处理比较,即使单元接收信号频度很高,由于可以用处理状态标志把超时分割成多个进行处理,因而即使这些分割处理跨跃在多个单元接收处理间,也可以在单元接收处理间交替进行超时处理。因而,可以对单元接收处理和超时处理要求进行有效的调整控制,可以与单元接收处理并行的高效率地进行检出的超时的处理。
图7是本发明第5实施例接收装置55的构成图。在此接收装置55内,装有第1实施例所示的超时处理电路10。在本实施例的接收装置55中,除具有第1实施例的超时处理电路10的特征外,还具有程序装置26的构成及动作所具有的特征。
图8是有关图7所示第5实施例的接收装置55的超时处理的动作同步图。
图7,图8所示的第5实施例的接收装置55的构成及动作的特征如下,在程序装置26内设置有指示由判定电路6检出的被分割的超时处理过程的超时处理状态标志(以下简称“处理状态标志”)以及同一连接接收标志,根据该处理状态标志和同一连接接收标志,在单元接收处理期间,对超时检出后的处理进行分割处理,并且如果需要,就中断超时处理。
图7所示的第5实施例的接收装置55的特征在于:在图5,6所示的第4实施例的接收装置54中,在超时处理中(等待接收处理要求的寄存处理41,复位处理42),在检出超时的连接和同一连接的单元处于接收状态时,设置同一连接接收标志,同一连接接收标志设定后,并且那时的超时处理状态标志值只能是“0”或“1”,这时如果使前述处理状态标志复位(例如,设为“0”),则中止进行中的超时处理,优先进行该连接单元的信号处理。
即,在图8的动作同步图中,在图6所示的动作同步图处于超时检出后的处理时,由于引入了同一连接接收标志,在超时处理41结束后,当判别超时的连接(例如设为#1)和同一连接的单元接收到信号时,超时处理状态标志被复位(例如设为“0”),从而中止超时处理要求。
被分割了的超时处理,处于某一处理状态,例如只进行到解析信息表的寄存(图8的41)的情况下(在图8的动作时间图中,进行到所示41的#1超时处理41,即,超时3的组合中帧#1的解析信息表8的写入处理41),即使中止超时处理,也不会产生任何问题。但是,在没有中止超时处理的情况下,会产生这样的问题,即,由超时处理42处理的控制存储器14内的解析信息表的内容,和为了进行#1单元的信号处理而写入程序装置26内的解析信息表的内容不一致。为了通过管线处理接收信号,就要先将解析信息表的寄存复位。可是,由于使用同一连接接收标志,就可以中止超时处理,优先进行同一连接的单元的接收处理,从而可以回避控制存储器14内的内容和程序装置26内的解析信息表的内容的不一致。同时可以得到与图5、图6所示的第4实施例的接收装置54同样的效果。
图9是本发明第6实施例的接收装置56的构成图。在此接收装置56内,安装有第1实施例所示的超时处理电路10。本实施例的接收装置56除具有第1实施例超时处理电路的特征外,还具有程序装置27的构成及动作所具有的特征。
图10是图9所示的关于本发明第6实施例的接收装置56的超时处理的动作同步图。
图9、图10所示的第6实施例的接收装置56的构成及动作的特征如下,在程序装置27内设置指示由判别电路6检出并被分割了的超时处理过程的超时处理状态标志(以下简称“处理状态标志”),同一连接接收标志,以及超时处理中标志,根据该处理状态标志,同一连接收标志,以及超时处理中标志的值,在单元接收信号处理期间,将检出的超时分割进行处理,并且在需要时中止超时的处理,另外,在解析信息表8的复位处理42结束后,当判别超时的连接(例如设为“1”)和同一连接的单元在接收信号时,控制使超时处理完全终止,而进行#1单元的信号处理。即,第6实施例的接收装置56的特征在于,在图7,8所示的第5实施例的接收装置55的构成中加入指示超时处理在进行中的超时中标志,当设定此超时处理中标志时,在超时处理中,当检出超时的连接和同一连接的单元处于接收状态时,优先于此连接单元的接收处理,进行超时处理。
总之,在图9,10的接收装置56中,在进行如图8所示的超时检出后的处理中,由于导入了超时处理中标志,在超时处理42结束后,当判别超时的连接(例如设为#1)和同一连接的单元处于接收状态时,优先于单元信号处理,进行超时的处理。
被细分化了的超时处理,在某一定的处理状态下,例如进行到解析信息表的寄存这一状态下(图10中#1超时处理42),已经不能中止超时处理,必须优先于同一连接的单元的接收处理,而进行超时处理43。这在中止了超时的情况下,由于记录着超时了的帧的信息的解析信息表被复位,因而帧存储器就不可能释放。另外,在将误差帧提供给上层时,会发生误差帧或存有组合完的帧的帧信息表的存储器的时间顺序逆变这一问题。为此,采用超时处理中标志,因可以使超时处理优先于同一连接的单元接收处理,因而可以使帧存储器释放,同时可以保存帧信息表的存储器的时间顺序,也就可以得到同图4所示的实施例同样的效果。
如上所述,如果采用权利要求1的发明,则由于从现时刻的计时值减去帧组合计时值与单元接收信号时的计时值的和,得到超时,从而减少了向解析信息表的存取,可以提高解析信息表的存取效率。
如果采用权利要求2记载的发明,则把帧组合计时值加在单元接收信号时的计时值上得到的超时时刻记录在信息表上,因为使用此超时时刻就能检出超时,所以可以迅速判定超时,可以更快地进行超时处理。
如果采用权利要求3记载的发明,因为保持着输出到超时检出动作中的超时检出起动信号,所以可以在现在的超时检出动作结束后,继续进行超时检出,可以早期检出超时的发生,高效率地使用帧存储器。
如果采用权利要求4记载的发明,因为可以与超时处理的经过对应地在单元信号接收处理期间进行超时处理,所以,即使跨跃多个单元处理间隔,也可以有效地调整控制单元信号接收处理和超时处理,可以与单元信号处理并行地高效率地进行检出的超时的处理。
如果采用权利要求5记载的发明,则当判别超时的连接和同一连接的单元处于接收状态时,由于可以中止超时处理,所以,可以优先于超时处理而进行同一连接的单元接收处理,从而可以有效地调整控制同一连接的单元信号接收处理和只到解析信息表寄存的超时处理要求,可以与单元接收处理并行的高效率的进行检出的超时的处理。
如果采用权利要求6记载的本发明,则当判定超时的连接和同一连接的单元处于接收状态时,因为超时处理优先于单元接收处理,所以,可以有效地调整控制同一连接的单元的接收处理和只到解析信息表复位的超时处理要求,有效地进行可以与单元接收并行处理的超时检出及超时处理。

Claims (18)

1、一种接收器,用于对被细分成多个数据通信单元的帧进行组合,该接收器包含用于执行超时检测处理的超时处理电路,该超时处理电路包含:
计时器装置,用于递增表示现在时刻的时间数据,并用于传输时间数据和超时检测起动信号;
存储器装置,包含用于存储由接收器最新接收到的单元的接收时间的信息表;
第一寄存器装置,用于存储表示接收单元时所允许的最大时间间隔的超时值;
控制装置,用于当控制装置接收到来自计时器装置的超时检测起动信号时读出存储在存储器装置的信息表中的接收时间;
加法器装置,用于将从信息表读出的接收时间和存储在第一寄存器的超时值相加;
比较器装置,用于比较由加法器装置得到的加法结果和来自计时器装置的时间数据;以及
判别装置,用于接收来自比较器装置的比较结果,并判别组合的帧的单元是否有基于比较结果的超时。
2、如权利要求1所述的接收器,其特征在于:超时处理电路还包含:
状态装置,用于接收和存储来自计时器装置的超时检测起动信号的数量,及用于只要在状态装置中至少还有一个超时检测起动信号就将超时检测起动信号传输到控制装置,
其中,当接收到来自状态装置的超时检测起动信号时,控制装置启动超时检测操作,并当超时检测操作完成时,控制装置传输一个超时检测完成信号给状态装置,以及
当控制装置接收到来自状态装置的下一个超时检测起动信号时,控制装置连续执行超时检测处理,并且控制装置将超时检测完成信号传输给状态装置。
3、如权利要求2所述的接收器,其特征在于:还包含:
第一标志装置,用于存储表示超时处理执行状态的处理状态标志,该超时处理执行状态被细分成在分时中独立执行的几个子处理,
其中,在单元接收处理期间,控制装置基于处理状态标志的内容及时地独立执行每个检测的子处理。
4、如权利要求1所述的接收器,其特征在于:还包含:
第一标志装置,用于存储表示超时处理执行状态的处理状态标志,该超时处理执行状态被细分成在分时中独立执行的几个子处理,
其中,在单元接收处理期间,控制装置基于处理状态标志的内容及时地独立执行每个子处理。
5、如权利要求4所述的接收器,其特征在于:还包含:
第二标志装置,用于存储表示在与超时处理操作中的连接一样的连接的单元接收事件的同一连接接收状态标志,
其中,当已发生在超时处理操作的连接中的单元接收时,处理状态标志复位,以便使超时处理异常终止,并且单元接收处理先于基于同一连接状态标志内容的超时处理被执行。
6、如权利要求4所述的接收器,其特征在于:还包含:
第三标志装置,用于存储表示超时检测处理的进展状态的进展状态标志,
其中,当已发生在超时处理操作的连接中的单元接收时,超时处理先于基于进展状态标志内容的单元接收处理被执行。
7、如权利要求5所述的接收器,其特征在于:还包含:
第三标志装置,用于存储表示超时处理的进展状态的进展状态标志,
其中,当已发生在超时检测操作的连接中的单元接收时,超时处理先于基于进展状态标志内容的单元接收处理被执行。
8、如权利要求1所述的接收器,其特征在于:当单元被接收器接收到时,单元的接收时间存储在信息表中。
9、一种接收器,用于对被细分成多个数据通信单元的帧进行组合,该接收器包含用于检测超时检测处理的超时处理电路,该超时处理电路包含:
计时器装置,用于递增表示现在时刻的时间数据,并用于传输时间数据和超时检测起动信号;
第一寄存器装置,用于存储表示接收多个单元的每一个单元时所允许的最大时间间隔的超时值;
加法器装置,用于将来自计时器装置的时间数据和来自第一寄存器的的超时值相加,并将加法结果作为超时时间而传输;
存储器装置,包含用于存储由接收器最新接收到的单元的超时时间的信息表;
控制装置,用于当控制装置接收到来自计时器装置的超时检测起动信号时读出存储在存储器装置的信息表中的接收时间;
比较器装置,用于比较由控制装置读出的单元的超时时间和来自计时器装置的现在时刻;以及
判别装置,用于接收来自比较器装置的比较结果,并判别组合的帧的单元是否是基于比较结果的超时,
其中,当单元被接收器接收到时,单元的超时时间存储在信息表中。
10、如权利要求9所述的接收器,其特征在于:超时处理电路还包含:
状态装置,用于接收和存储来自计时器装置的超时检测起动信号的数量,及用于只要在状态装置中至少还有一个超时检测起动信号就将超时检测起动信号传输到控制装置,
其中,当接收到来自状态装置的超时检测起动信号时,控制装置启动超时检测操作,并当超时检测操作完成时,控制装置传输一个超时检测完成信号给状态装置,以及
当控制装置接收到来自状态装置的下一个超时检测起动信号时,控制装置连续执行超时检测处理,并且控制装置将超时检测完成信号传输给状态装置。
11、如权利要求9所述的接收器,其特征在于:还包含:
第一标志装置,用于存储表示超时处理执行状态的处理状态标志,该超时处理执行状态被细分成在分时中独立执行的几个子处理,
其中,在单元接收过程期间,控制装置基于处理状态标志的内容及时地独立执行每个子处理。
12、如权利要求9所述的接收器,其特征在于:当单元被接收器接收到时,单元的接收时间存储在信息表中。
13、一种接收器,用于对被细分成多个数据通信的单元的帧进行组合,该接收器包含用于执行超时检测处理的超时处理电路,该超时处理电路包含;
计时器装置,用于递增表示现在时刻的时间数据,并用于传输时间数据和超时检测起动信号;
存储器装置,包含用于存储由接收器最新接收到的单元的接收时间的信息表;
第一寄存器装置,用于存储表示接收单元时所允许的最大时间间隔的超时值;
控制装置,用于当控制装置接收到来自计时器装置的超时检测起动信号时读出存储在存储器装置的信息表中的接收时间;
加法器装置,用于将从信息表读出的接收时间和存储在第一寄存器的超时值相加;
比较器装置,用于比较由加法器装置得到的加法结果和来自计时器装置的时间数据;以及
判别装置,用于接收来自比较器装置的比较结果,并判别组合中的帧的单元是否是基于比较结果的超时,
该接收器还包含:
第一标志装置,用于存储表示超时处理执行状态的处理状态标志,该超时处理执行状态被细分成在分时中独立执行的几个子处理,
其中,在单元接收过程中,控制装置基于处理状态标志的内容及时地独立执行每个子处理。
14、如权利要求13所述的接收器,其特征在于:还包含:
第二标志装置,用于存储表示在与超时处理操作中的连接一样的连接的单元接收事件的同一连接接收状态标志,
其中,当已发生超时处理操作的连接中的单元接收时,处理状态标志复位,以便使超时处理异常终止,并且单元接收处理先于基于相同连接状态标志内容的超时处理被执行。
15、如权利要求14所述的接收器,其特征在于:还包含:
第三标志装置,用于存储表示超时处理的进展状态的进展状态标志,
其中,当已发生超时检测操作的连接中的单元接收,超时处理先于基于进展状态标志内容的单元接收处理被执行。
16、如权利要求13所述的接收器,其特征在于:还包含:
第三标志装置,用于存储表示超时检测处理的进展状态的进展状态标志,
其中,当已发生超时处理操作的连接中的单元接收,超时处理先于基于进展状态标志内容的单元接收处理被执行。
17、一种接收器,用于对被细分成多个数据通信的单元的帧进行组合,该接收器包含用于检测超时检测处理的超时处理电路,该超时处理电路包含:
计时器装置,用于递增表示现在时刻的时间数据,并用于传输时间数据和超时检测起动信号;
第一寄存器装置,用于存储表示接收多个单元的每个单元时所允许的最大时间间隔的超时值;
加法器装置,用于将来自计时器装置的时间数据和来自第一寄存器的超时值相加,并将加法结果作为超时时间而传输;
存储器装置,包含用于存储由接收器最新接收到的单元的超时时间的信息表;
控制装置,用于当控制装置接收到来自计时器装置的超时检测起动信号时读出存储在存储器装置的信息表中的单元的超时时间;
比较器装置,用于比较由控制装置读出的单元的超时时间和来自计时器装置的现在时刻;以及
判别装置,用于接收来自比较器装置的比较结果,并判别组合中的帧的单元是否是基于比较结果的超时,
该接收器还包含:
第一标志装置,用于存储表示超时处理执行状态的处理状态标志,该超时处理执行状态被细分成在分时中独立执行的几个子处理,
其中,在单元接收处理期间,控制装置基于处理状态标志的内容及时地独立执行每个子处理。
18、一种接收器,用于对被细分成多个数据通信的单元的帧进行组合,该接收器包含用于执行超时检测处理的超时处理电路,该超时处理电路包含:
计时器装置,用于递增表示现在时刻的时间数据,并用于传输时间数据和超时检测起动信号;
存储器装置,包含用于存储由接收器最新接收到的单元的接收时间的信息表;
第一寄存器装置,用于存储表示接收单元时所允许的最大时间间隔的超时值;
控制装置,用于当控制装置接收到来自计时器装置的超时检测起动信号时读出存储在存储器装置的信息表中的接收时间;
加法器装置,用于将从信息表读出的接收时间和存储在第一寄存器的超时值相加;
比较器装置,用于比较由加法器装置执行的加法结果和来自计时器装置的时间数据;
判别装置,用于接收来自比较器装置的比较结果,并判别组合的帧的单元是否是基于比较结果的超时;以及
状态装置,用于接收和存储来自计时器装置的超时检测起动信号的数量,及用于只要在状态装置中至少还有一个超时检测起动信号就将超时检测起动信号传输到控制装置,
其中,当接收到来自状态装置的超时检测起动信号时,控制装置启动超时检测操作,并当超时检测操作完成时,控制装置传输一个超时检测完成信号给状态装置;以及
当控制装置接收到来自状态装置的下一个超时检测起动信号时,控制装置连续执行超时检测过程,并且控制装置将超时检测完成信号传输给状态装置,
该接收器还包含:
第一标志装置,用于存储表示超时处理执行状态的处理状态标志,该超时处理执行状态被细分成在分时中独立执行的几个子处理,
其中,在单元接收过程中,控制装置基于处理状态标志的内容及时地独立执行每个子处理。
CN95101677A 1994-01-27 1995-01-27 超时处理电路及应用的接收装置 Expired - Fee Related CN1098582C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP767194 1994-01-27
JP007671/94 1994-01-27
JP6297241A JPH07253936A (ja) 1994-01-27 1994-11-30 タイムアウト処理回路およびそれを用いた受信装置
JP297241/94 1994-11-30

Publications (2)

Publication Number Publication Date
CN1119760A CN1119760A (zh) 1996-04-03
CN1098582C true CN1098582C (zh) 2003-01-08

Family

ID=26342008

Family Applications (1)

Application Number Title Priority Date Filing Date
CN95101677A Expired - Fee Related CN1098582C (zh) 1994-01-27 1995-01-27 超时处理电路及应用的接收装置

Country Status (7)

Country Link
US (1) US5706425A (zh)
EP (1) EP0665668B1 (zh)
JP (1) JPH07253936A (zh)
KR (1) KR0147509B1 (zh)
CN (1) CN1098582C (zh)
DE (1) DE69527862T2 (zh)
TW (1) TW340923B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09284283A (ja) * 1996-04-18 1997-10-31 Mitsubishi Electric Corp Atmプロトコル処理方法及びatmプロトコル処理装置
JPH1063544A (ja) * 1996-08-20 1998-03-06 Toshiba Corp タイムアウト監視方式
US7240087B1 (en) * 1997-06-27 2007-07-03 International Business Machines Corporation Communication network having adjustable response timeouts and method therefore
JP2985844B2 (ja) 1997-09-08 1999-12-06 日本電気株式会社 Atm受信装置
US7050437B2 (en) * 2000-03-24 2006-05-23 International Business Machines Corporation Wire speed reassembly of data frames
US6947430B2 (en) * 2000-03-24 2005-09-20 International Business Machines Corporation Network adapter with embedded deep packet processing
JP4283589B2 (ja) * 2003-03-25 2009-06-24 株式会社エヌ・ティ・ティ・ドコモ 通信装置、通信制御方法及びプログラム
US7552226B2 (en) * 2004-04-08 2009-06-23 International Business Machines Corporation Detecting a timeout of elements in an element processing system
US8230252B2 (en) * 2004-07-20 2012-07-24 Hewlett-Packard Development Company, L.P. Time of day response
US7480837B2 (en) * 2005-06-01 2009-01-20 Freescale Semiconductor, Inc. Method of monitoring timeout conditions and device therefor
US7506218B2 (en) * 2006-08-18 2009-03-17 International Business Machines Corporation Timeout request scheduling using grouping and nonsynchronized processing to enhance performance
US8453016B2 (en) * 2007-09-23 2013-05-28 Dell Products L.P. Methods and systems for managing response data in an information handling system
US10445169B2 (en) * 2016-04-08 2019-10-15 Nxp Usa, Inc. Temporal relationship extension of state machine observer
CN112532728B (zh) * 2020-11-30 2022-09-20 中国航空工业集团公司西安航空计算技术研究所 一种确定性的机载高性能文件传输方法和系统
CN114063933B (zh) * 2021-12-02 2022-06-28 深圳市宝佳乐电子科技有限公司 区块管理方法、存储器控制器和存储器存储装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3623019A (en) * 1969-11-26 1971-11-23 Bell Telephone Labor Inc Programmed time-out monitoring arrangement using map timing
US5012435A (en) * 1988-11-17 1991-04-30 International Business Machines Corporation Multiple event timer circuit
US5471564A (en) * 1992-07-10 1995-11-28 Microsoft Corporation System and method for dynamic printer timeout
US5515385A (en) * 1994-03-09 1996-05-07 Motorola, Inc. Device and method for limiting delay by substantial elimination of duplicate synchronous data frames in a communication system
US5490153A (en) * 1994-08-04 1996-02-06 International Business Machines Corporation Recovery of lost frames in a communication link

Also Published As

Publication number Publication date
KR0147509B1 (ko) 1998-09-15
TW340923B (en) 1998-09-21
US5706425A (en) 1998-01-06
KR950024077A (ko) 1995-08-21
CN1119760A (zh) 1996-04-03
DE69527862T2 (de) 2003-03-27
EP0665668A3 (en) 1996-02-28
DE69527862D1 (de) 2002-10-02
EP0665668B1 (en) 2002-08-28
JPH07253936A (ja) 1995-10-03
EP0665668A2 (en) 1995-08-02

Similar Documents

Publication Publication Date Title
CN1098582C (zh) 超时处理电路及应用的接收装置
CN1707461A (zh) 数据通信装置
CN1117318A (zh) 多处理器数据存储器共享
CN1154928C (zh) 用于多任务设施信息处理系统的资源管理方法和设备
US5903283A (en) Video memory controller with dynamic bus arbitration
CN1811718A (zh) 处理器及信息处理方法
CN1615474A (zh) 统一存储器结构中仲裁的方法与设备
US6795875B2 (en) Arbitrating and servicing polychronous data requests in direct memory access
CN1316074A (zh) 中断/软件控制的线程处理
CN1828563A (zh) 处理器及信息处理方法
CN101567849A (zh) 一种数据缓存方法和装置
CN1825295A (zh) 数据传输控制装置、图像处理装置和数据传输控制方法
CN1094526A (zh) 用于在多条总线之间传送信息的系统和方法
CN1263262C (zh) 用于处理带宽分配消息的系统和方法
CN110865883B (zh) 一种大批量数据导入方法、装置、计算机设备及存储介质
CN1478346A (zh) 相互通信的预处理器
CN1136685C (zh) 用于移动通信系统的无线电链路协议装置和方法
CN114610472B (zh) 异构计算中多进程管理方法及计算设备
CN101043300A (zh) 重新发送控制电路、控制方法、控制程序以及发送装置
CN1553693A (zh) 一种通用的计费方法
WO2002071218A2 (en) Method of and system for withdrawing budget from a blocking task
CN115203075B (zh) 一种分布式动态映射缓存设计方法
CN1300703C (zh) 调节电路及其具有它的功能处理电路
CN111225268A (zh) 一种视频数据的传输方法及终端
CN106776393B (zh) 一种无中断的串口数据接收方法和装置

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20030108

Termination date: 20100301