CN109857620A - 加速卡辅助功能管理系统、方法、装置及相关组件 - Google Patents

加速卡辅助功能管理系统、方法、装置及相关组件 Download PDF

Info

Publication number
CN109857620A
CN109857620A CN201910168128.1A CN201910168128A CN109857620A CN 109857620 A CN109857620 A CN 109857620A CN 201910168128 A CN201910168128 A CN 201910168128A CN 109857620 A CN109857620 A CN 109857620A
Authority
CN
China
Prior art keywords
equipment
miscellaneous function
accelerator card
monitoring
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201910168128.1A
Other languages
English (en)
Inventor
王峰
黄广奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910168128.1A priority Critical patent/CN109857620A/zh
Publication of CN109857620A publication Critical patent/CN109857620A/zh
Withdrawn legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种加速卡辅助功能管理系统,该系统基于PCIE访问的管理设备,服务器主机端可以通过PCIE直接访问该BMC,不再需要服务器主板BMC,PCIE是规范且统一的,这样就避免了因服务器机型不同而导致的不可移植性,同时服务器主机端配合管理的应用程序和驱动只需开发一套即可,不会因为服务器机型的变化而导致需要重新开发,这样就缩短了开发周期,节省大量时间,大大增强了辅助功能管理的灵活性和可移植性。本发明还公开了一种加速卡辅助功能管理系统方法、装置、设备及一种可读存储介质,具有上述有益效果。

Description

加速卡辅助功能管理系统、方法、装置及相关组件
技术领域
本发明涉及电子技术领域,特别涉及一种加速卡辅助功能管理系统、方法、装置、一种加速卡辅助功能管理设备及一种可读存储介质。
背景技术
随着异构加速日益广泛的应用,基于FPGA的加速卡也发展迅速。加速卡FPGA通过PCIE接口与服务器主机连接,服务器主机通过PCIE接口将需要加速的数据发送给加速卡FPGA,加速卡FPGA处理完成后通过PCIE接口返回相关的数据。
在加速板卡上除了FPGA,还有很多其他辅助功能的设备,包括存储板卡信息的EEPROM,监控温度的MAX1619芯片,监控功耗的INA219芯片,负责散热的风扇等等。这些辅助设备负责对整个加速卡的各个方面进行监控和管理。
目前为了方便管理和监控,将加速卡上的这些辅助设备都连接在I2C总线上,通过服务器主板BMC芯片去管理这些辅助设备。但是目前服务器主板上BMC芯片类型并不统一,各种不同机型的服务器之间并不通用,不同类型的BMC芯片可识别的指令类型也不同,这样就使得服务器主板BMC发送的指令不统一,换一台服务器可能就不能正常监控的问题。另外,由于服务器主机端本身没有管理辅助设备的功能,需要开发对应的应用程序来配合主板BMC芯片,但是BMC芯片不统一,导致应用程序很难统一,这样就增加了广发应用的难度,灵活性较差。
因此,如何提升板卡辅助功能管理的灵活性以及可移植性,是本领域技术人员需要解决的技术问题。
发明内容
本发明的目的是提供一种加速卡辅助功能管理系统,该系统通过在PCIE端为个类型板卡设计统一的辅助功能管理程序,该管理程序不会因为机型的变化而导致需要重新开发,缩短各类型机型下整体管理程序开发周期,同时也增强了灵活性和可移植性;本发明的另一目的是提供一种加速卡辅助功能管理方法、装置、设备及一种可读存储介质。
为解决上述技术问题,本发明提供一种加速卡辅助功能管理系统,包括:服务器主机、与所述服务器主机通过PCIE连接的加速卡辅助功能管理设备、加速卡辅助设备;
加速卡辅助功能管理设备用于确定加速卡中待监控的辅助功能设备;访问各所述辅助功能设备进行状态信息的读取,得到辅助设备监控信息;将所述辅助设备监控信息写入指定寄存器;
所述服务器主机用于通过PCIE接口读取所述加速卡辅助功能管理设备中所述指定寄存器,得到各辅助设备的监控信息。
可选地,所述加速卡辅助功能管理设备具体为:加速卡BMC。
本发明公开一种加速卡辅助功能管理方法,基于上述加速卡辅助功能管理系统,所述加速卡辅助功能管理方法包括:
确定加速卡中待监控的辅助功能设备;
访问各所述辅助功能设备进行状态信息的读取,得到辅助设备监控信息;
将所述辅助设备监控信息写入指定寄存器。
可选地,访问各所述辅助功能设备进行状态信息的读取,包括:
将所述辅助功能设备根据设备管理类型分为第一类设备以及第二类设备;
按第一频率对所述第一类设备进行设备性能监控;
按第二频率对所述第二类设备进行设备性能监控;
其中,所述第一频率高于所述第二频率。
可选地,所述按第二频率对所述第二类设备进行设备性能监控,包括:
按所述第二频率对各所述辅助设备进行遍历,并将得到的各设备监控信息存储至第二寄存器中;
则按第一频率对所述第一类设备进行设备性能监控,具体为:按所述第一频率对所述第一类设备进行遍历,并将得到的各设备监控信息存储至第一寄存器中。
可选地,所述将得到的各设备监控信息存储至第一寄存器中,包括:
将得到的各设备监控信息存储至各设备对应的专用寄存器中。
可选地,按所述第二频率对各所述辅助设备进行遍历,包括:
接收到主机端对所述辅助设备的访问操作时,对各所述辅助设备进行遍历。
本发明公开一种加速卡辅助功能管理装置,包括:
辅助设备确定单元,用于确定加速卡中待监控的辅助功能设备;
状态信息读取单元,用于访问各所述辅助功能设备进行状态信息的读取,得到辅助设备监控信息;
寄存器写入单元,用于将所述辅助设备监控信息写入指定寄存器。
本发明公开一种加速卡辅助功能管理设备,包括:
存储器,用于存储程序;
处理器,用于执行所述程序时实现所述加速卡辅助功能管理方法的步骤。
本发明公开一种可读存储介质,所述可读存储介质上存储有程序,所述程序被处理器执行时实现所述加速卡辅助功能管理方法的步骤。
本发明所提供的加速卡辅助功能管理系统基于PCIE访问的管理设备,服务器主机端可以通过PCIE直接访问该BMC,不再需要服务器主板BMC,PCIE是规范且统一的,这样就避免了因服务器机型不同而导致的不可移植性,同时服务器主机端配合管理的应用程序和驱动只需开发一套即可,不会因为服务器机型的变化而导致需要重新开发,这样就缩短了开发周期,节省大量时间,大大增强了辅助功能管理的灵活性和可移植性。
本发明还提供了一种加速卡辅助功能管理方法、装置、设备及一种可读存储介质,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种加速卡辅助功能管理系统的结构示意图;
图2为本发明实施例提供的一种加速卡辅助功能管理方法流程图;
图3为本发明实施例提供的另一种加速卡辅助功能管理系统结构示意图;
图4为本发明实施例提供的一种加速卡辅助功能管理设备的结构示意图。
具体实施方式
本发明的核心是提供一种加速卡辅助功能管理系统,该系统提升了板卡辅助功能管理的灵活性以及可移植性;本发明的另一核心是提供一种加速卡辅助功能管理方法、装置、设备及一种可读存储介质。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本实施例提供的一种加速卡辅助功能管理系统的结构示意图,该系统主要包括:服务器主机、加速卡辅助功能管理设备以及加速卡辅助设备.
加速卡辅助功能管理设备实现对加速卡辅助功能的监控,并将监控得到的数据写入预设的设备寄存器中。该管理设备在加速卡的FPGA上实现监控管理板卡上其他辅助设备的功能。具体在加速卡辅助管理设备中如何进行管理设置工作以及具体的管理功能本实施例中不做限定,可以根据实际辅助功能管理需要进行设置。具体地,下述实施例将介绍几种加速卡辅助管理设备的管理方法,可相互参照,在此不再赘述。
服务器主机与加速卡辅助管理设备通过PCIE(peripheral componentinterconnect express一种高速串行计算机扩展总线标准)连接,当服务器主机需要获取辅助设备监控信息时,通过PCIE接口读取加速卡辅助功能管理设备中指定寄存器,得到各辅助设备的监控信息。这种基于PCIE的加速卡辅助功能管理设备不再受限于服务器主板上的BMC芯片,也不用每次都单独开发一套驱动和应用程序。这种辅助功能管理方式在灵活性、可移植性以及可扩展性都大大增强,可以缩短开发周期,且兼容性较好。
其中,对PCIE类型不做限定,可适用于各种PCIE,后期也可以扩展,通过控制nconfig信号线,实现FPGA的重配置,增强灵活性和可扩展性。
具体地,加速卡辅助功能管理设备可以为加速卡BMC。BMC是一种基板管理控制器,自身集成有内置到主板上的管理功能,这些功能包括:本地和远程诊断、控制台支持、配置管理、硬件管理和故障排除等,可以直接利用BMC的管理功能实现对加速卡辅助功能的管理。
此外,加速卡辅助功能管理设备可以作为独立的IP应用在FPGA中,作为独立的IP核,为加速卡的开发提供便利,这样的BMC应用更加灵活。
基于上述介绍,本实施例提供的加速卡辅助功能管理系统基于PCIE访问的管理设备,服务器主机端可以通过PCIE直接访问该BMC,不再需要服务器主板BMC,PCIE是规范且统一的,这样就避免了因服务器机型不同而导致的不可移植性,同时服务器主机端配合管理的应用程序和驱动只需开发一套即可,不会因为服务器机型的变化而导致需要重新开发,这样就缩短了开发周期,节省大量时间,大大增强了辅助功能管理的灵活性和可移植性。
本实施例提供一种加速卡辅助功能管理方法,基于上述实施例中介绍的加速卡辅助功能管理系统,针对其中加速卡辅助功能管理设备对加速卡中辅助功能的管理方法,图2所示为本实施例提供的一种加速卡辅助功能管理方法流程图,该方法主要包括以下步骤:
步骤s110、确定加速卡中待监控的辅助功能设备。
所有加速卡中除FPGA外的辅助功能设备均可选作待监控的辅助功能设备,比如风扇、监控温度的MAX1619、监控功耗的INA219芯片等。
步骤s120、访问各辅助功能设备进行状态信息的读取,得到辅助设备监控信息。
对各辅助功能设备进行状态信息读取的过程可参照相关技术中,例如BMC进行设备监控的过程,在此对具体状态信息的读取过程不做限定,可以根据信息读取的需要进行相应设定。
例如,需要对负责监控功耗的INA219芯片进行状态的读取,可以每隔2s读取INA219芯片中寄存器中存储的功耗信息,并将功耗信息转存至指定寄存器中,即可实现对辅助功能设备INA219芯片的管理。
步骤s130、将辅助设备监控信息写入指定寄存器。
指定寄存器为服务器主机指定的寄存器,专门用于存放加速卡中辅助功能监控的性能信息,将监控得到的信息写入指定寄存器后,服务器主机即可通过PCIE总线进行信息的读取,辅助功能设备的监控过程以及服务器主机通过PCIE总线对指定寄存器中信息进行读取的过程与服务器主机上BMC芯片类型无关,也很少涉及指定特定格式或类型的设备,本实施例中提供的管理方法是与各机型服务器间通用的管理方法,提升了整体管理过程的灵活度以及广发性。
本实施例中执行主体加速卡辅助功能管理设备可适用于各种PCIE,后期也可以扩展,通过控制nconfig信号线,实现FPGA的重配置,灵活性和可扩展性较强。
基于上述介绍,本实施例提供的加速卡辅助功能管理方法可以在加速卡的FPGA上实现监控管理板卡上其他辅助设备的功能,将监控得到的辅助设备信息写入至指定寄存器中,当服务器主机需要获取辅助设备工作信息时,即可通过PCIE直接访问指定寄存器,该管理方法独立于服务器主机,不再需要服务器主板BMC,这样就避免了因服务器机型不同而导致的不可移植性,缩短了开发周期。
基于上述实施例,为了兼顾资源和性能,在加速卡辅助功能管理设备进行辅助功能管理过程中可以将其监控的设备分为两类:
其中,为方便叙述,在此以执行主体加速卡辅助功能管理设备为加速卡BMC为例进行介绍,其他可以实现上述功能的执行主体均可参照本实施例的介绍。
第一类设备包括功耗芯片,温度芯片以及风扇等,第一类设备需要进行实时状态监控,且每次读取的数据量较少,而主机端访问操作又相对比较频繁的,为保证对该类设备的状态进行实时兼顾,优选地,可以以较高的频率(第一频率)对第一类设备进行遍历,及时进行状态信息的更新。由于第一类设备因为主机端访问的比较频繁,可以固定时间段获取它们的信息,比如可以设置BMC内部通过I2C master模块每一秒遍历访问一次这些设备,更新对应设备状态信息。
第二类设备是主机端访问操作频次很低,但每次访问的数据量较大,比如EEPROM,对该类设备无需实时监控,为尽量降低监控资源占用,优选地,对于这类设备,可以采用较低的频率(第二频率)进行性能监控,比如每10s进行设备状态信息的更新等。其中,优选地,可以设置只在收到主机端访问操作后才会更新等,方便更新管理。
由于对不同类别设备的状态数据的更新速度可能不同,为方便对不同类别设备的监控数据管理,可以设置不同的存储空间用用户存储不同类别设备状态信息。
为方便对不同类别的设备的监控信息的管理,尽量简化对设备的识别区分工作,优选地,可以以较低的频率读写所有通过I2C总线挂载在BMC上的设备,并写入第二寄存器中,第二寄存器可以为BMC内部预先设置的一组通用寄存器,即这组寄存器可以读写所有通过I2C总线挂载在BMC上的设备,包括上面提到的第一类设备。
相应地,此时主机端访问第二类设备的流程如下:
首先通过PCIE将要访问的设备ID以及设备内部的寄存器地址(此时设备为所有待监控的辅助设备)写入BMC的通用寄存器,然后触发I2C master去访问对应设备的空间,I2Cmaster执行完访问操作后,将读回的信息保存在BMC指定的通用寄存器中,然后主机端再发起一次读操作读取BMC指定的通用寄存器的值。
为区分第一类设备状态信息,避免在通用寄存器进行状态更新时对最新状态信息进行信息覆盖,频繁读取的第一类设备状态信息需单独存取,将第一类设备通过第一频率读取的设备信息存储至区别于第二寄存器的第一寄存器中。
为方便对各第一类设备进行状态更新,优选地,可以在BMC内部为这些设备设置专用寄存器,即设置的寄存器专门用来保存对应的设备监控信息,比如MAX1619对应的寄存器dev_fpga_temp只保存BMC从MAX1619读回的温度信息,INA219对应的寄存器dev_ina219_power只保存BMC从INA219读回的功耗信息。当BMC内部通过I2C master模块,每一秒遍历访问一次这些设备时,所以专用寄存器的值是每秒更新一次。
则相应地,此时主机端访问第一类设备的流程如下:
首先通过PCIE发送读写指令,Avalon-MM模块接收并解析后,直接读取BMC内部的对应设备的专用寄存器值。因为BMC内部设置I2C master每秒都会遍历读取这些设备的信息,设备对应的专用寄存器的值每秒更新一次,所以主机端可以直接读取。
其他频率值以及其他状态信息存储空间的应用场景均可参照上述主机端对第一类设备的访问流程,在此进队上述情况进行介绍,其他应用场景在此不再赘述。
需要说明的是,之所以第二类设备没有像第一类设备那样直接读取专用寄存器,是因为第二类设备读取的数据量较大,如果设置专用寄存器,会占用较多资源,为了在性能和资源之间平衡,所以分为两种方式。这两种方式互相配合和补充,很好解决了主机端对加速卡的监控管理。
另外,上述实施例中均以加速卡中待监控的辅助功能设备都连接于I2C总线,通过I2C总线实现对辅助设备的控制过程为例,本发明中对辅助设备的连接方式不做限定,可以均连接于I2C总线,也可以统一连接于其他类型总线,也可以非统一连接,其他辅助设备连接方式也均可参照上述实施例的介绍。
本实施例介绍的管理过程基于PCIE的BMC,可以作为独立的IP应用在FPGA中,这样的BMC应用更加灵活,不再受限于服务器主板上的BMC芯片,也不用每次都单独开发一套驱动和应用程序,BMC的灵活性和可移植性以及可扩展性都大大增强。
基于上述实施例中介绍的加速卡辅助功能管理系统以及其中针对加速卡辅助功能管理设备的管理方法,本实施例提供另一种加速卡辅助功能管理系统结构,图3所示为本实施例提供的另一种系统结构示意图。
服务器主机通过PCIE与BMC连接,BMC通过I2C总线与各待监控的辅助功能设备(除风扇)连接,风扇直接与风扇模块(Fan_model)连接。
具体地,BMC内部分为四个模块:Avalon-MM模块、寄存器控制模块(Reg control)、I2C master以及风扇模块。
其中,Avalon-MM模块负责接收解析来自主机端的配置信息,寄存器控制模块负责保存来自主机端的指令(通过dev_type、dev_addr_1、dev_addr_h、dev_rden以及dev_dataw存储)和I2C master从外部辅助设备读回的信息(通过dev_datar存储),I2C master负责读取外部辅助设备的相关信息,风扇模块负责统计风扇转速。
服务器主机端通过BMC获取加速卡上辅助设备的监控信息,都是通过PCIE接口读取BMC内部相关寄存器的值来实现的。
服务器主机需要访问第一类设备监控信息时首先通过PCIE发送第一类设备(包括功耗芯片,温度芯片以及风扇等)读写指令,Avalon-MM模块接收并解析后,直接读取BMC内部的对应设备的专用寄存器值。因为BMC内部设置I2C master每秒都会遍历读取这些设备的信息,设备对应的专用寄存器的值每秒更新一次,所以主机端可以直接读取。
服务器主机需要访问第二类设备监控信息时首先要通过PCIE将要访问的设备ID以及设备内部的寄存器地址,写入BMC的通用寄存器,然后触发I2C master去访问对应设备的空间,I2C master执行完访问操作后,将读回的信息保存在BMC指定的通用寄存器中,然后主机端再发起一次读操作读取BMC指定的通用寄存器的值。
本实施例提供的加速卡辅助功能管理系统不再受限于服务器主板上的BMC芯片,也不用每次都单独开发一套驱动和应用程序,BMC的灵活性和可移植性以及可扩展性都大大增强。可以作为独立的IP核,为加速卡的开发提供便利,缩短开发周期。
本发明实施例提供一种加速卡辅助功能管理装置;该装置主要包括:辅助设备确定单元、状态信息读取单元以及寄存器写入单元,三个单元逐一首尾相连,本实施例提供的加速卡辅助功能管理装置可与上述加速卡辅助功能管理方法相互对照。
其中,辅助设备确定单元主要用于确定加速卡中待监控的辅助功能设备;
状态信息读取单元主要用于访问各辅助功能设备进行状态信息的读取,得到辅助设备监控信息;
寄存器写入单元主要用于将辅助设备监控信息写入指定寄存器。
可选地,状态信息读取单元具体可以包括:
设备分类子单元,用于将辅助功能设备根据设备管理类型分为第一类设备以及第二类设备;
第一管理子单元,用于按第一频率对第一类设备进行设备性能监控;
第二管理子单元,用于按第二频率对第二类设备进行设备性能监控;其中,第一频率高于第二频率。
其中,第二管理子单元具体可以为整体遍历子单元,用于:按第二频率对各辅助设备进行遍历,并将得到的各设备监控信息存储至第二寄存器中;
则第一管理子单元具体为专用管理子单元,用于:按第一频率对第一类设备进行遍历,并将得到的各设备监控信息存储至第一寄存器中;
其中,专用管理子单元主要用于:按第一频率对第一类设备进行遍历,将得到的各设备监控信息存储至各设备对应的专用寄存器中。
第二管理子单元具体可以用于:接收到主机端对辅助设备的访问操作时,对各辅助设备进行遍历,并将得到的各设备监控信息存储至第二寄存器中。
本实施例提供的加速卡辅助功能管理装置提升了板卡辅助功能管理的灵活性以及可移植性。
本实施例提供一种加速卡辅助功能管理设备;该设备主要包括:存储器以及处理器。加速卡辅助功能管理设备可参照上述加速卡辅助功能管理方法的介绍。
其中,存储器主要用于存储程序;
处理器主要用于执行程序时实现上述加速卡辅助功能管理方法的步骤。
请参考图4,为本实施例提供的一种加速卡辅助功能管理设备的结构示意图,该加速卡辅助功能管理设备可因配置或性能不同而产生比较大的差异,可以包括一个或一个以上处理器(central processing units,CPU)322(例如,一个或一个以上处理器)和存储器332,一个或一个以上存储应用程序342或数据344的存储介质330(例如一个或一个以上海量存储设备)。其中,存储器332和存储介质330可以是短暂存储或持久存储。存储在存储介质330的程序可以包括一个或一个以上模块(图示没标出),每个模块可以包括对数据处理设备中的一系列指令操作。更进一步地,中央处理器322可以设置为与存储介质330通信,在加速卡辅助功能管理设备301上执行存储介质330中的一系列指令操作。
加速卡辅助功能管理设备301还可以包括一个或一个以上电源326,一个或一个以上有线或无线网络接口350,一个或一个以上输入输出接口358,和/或,一个或一个以上操作系统341,例如Windows ServerTM,Mac OS XTM,UnixTM,LinuxTM,FreeBSDTM等等。
上面图3所描述的加速卡辅助功能管理方法中的步骤可以由加速卡辅助功能管理设备的结构实现。
本实施例公开了一种可读存储介质,可读存储介质上存储有程序,程序被处理器执行时实现加速卡辅助功能管理方法的步骤,其中,加速卡辅助功能管理方法可参照上述实施例,在此不再赘述。
该可读存储介质具体可以为U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可存储程序代码的可读存储介质。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本发明所提供的加速卡辅助功能管理系统、方法、装置、设备及可读存储介质进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (10)

1.一种加速卡辅助功能管理系统,其特征在于,包括:服务器主机、与所述服务器主机通过PCIE连接的加速卡辅助功能管理设备、加速卡辅助设备;
加速卡辅助功能管理设备用于确定加速卡中待监控的辅助功能设备;访问各所述辅助功能设备进行状态信息的读取,得到辅助设备监控信息;将所述辅助设备监控信息写入指定寄存器;
所述服务器主机用于通过PCIE接口读取所述加速卡辅助功能管理设备中所述指定寄存器,得到各辅助设备的监控信息。
2.如权利要求1所述的加速卡辅助功能管理系统,其特征在于,所述加速卡辅助功能管理设备具体为:加速卡BMC。
3.一种加速卡辅助功能管理方法,其特征在于,基于权利要求1所述的加速卡辅助功能管理系统,所述加速卡辅助功能管理方法包括:
确定加速卡中待监控的辅助功能设备;
访问各所述辅助功能设备进行状态信息的读取,得到辅助设备监控信息;
将所述辅助设备监控信息写入指定寄存器。
4.如权利要求3所述的加速卡辅助功能管理方法,其特征在于,访问各所述辅助功能设备进行状态信息的读取,包括:
将所述辅助功能设备根据设备管理类型分为第一类设备以及第二类设备;
按第一频率对所述第一类设备进行设备性能监控;
按第二频率对所述第二类设备进行设备性能监控;
其中,所述第一频率高于所述第二频率。
5.如权利要求4所述的加速卡辅助功能管理方法,其特征在于,所述按第二频率对所述第二类设备进行设备性能监控,包括:
按所述第二频率对各所述辅助设备进行遍历,并将得到的各设备监控信息存储至第二寄存器中;
则按第一频率对所述第一类设备进行设备性能监控,具体为:按所述第一频率对所述第一类设备进行遍历,并将得到的各设备监控信息存储至第一寄存器中。
6.如权利要求5所述的加速卡辅助功能管理方法,其特征在于,所述将得到的各设备监控信息存储至第一寄存器中,包括:
将得到的各设备监控信息存储至各设备对应的专用寄存器中。
7.如权利要求5所述的加速卡辅助功能管理方法,其特征在于,按所述第二频率对各所述辅助设备进行遍历,包括:
接收到主机端对所述辅助设备的访问操作时,对各所述辅助设备进行遍历。
8.一种加速卡辅助功能管理装置,其特征在于,包括:
辅助设备确定单元,用于确定加速卡中待监控的辅助功能设备;
状态信息读取单元,用于访问各所述辅助功能设备进行状态信息的读取,得到辅助设备监控信息;
寄存器写入单元,用于将所述辅助设备监控信息写入指定寄存器。
9.一种加速卡辅助功能管理设备,其特征在于,包括:
存储器,用于存储程序;
处理器,用于执行所述程序时实现如权利要求3至7任一项所述加速卡辅助功能管理方法的步骤。
10.一种可读存储介质,其特征在于,所述可读存储介质上存储有程序,所述程序被处理器执行时实现如权利要求3至7任一项所述加速卡辅助功能管理方法的步骤。
CN201910168128.1A 2019-03-06 2019-03-06 加速卡辅助功能管理系统、方法、装置及相关组件 Withdrawn CN109857620A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910168128.1A CN109857620A (zh) 2019-03-06 2019-03-06 加速卡辅助功能管理系统、方法、装置及相关组件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910168128.1A CN109857620A (zh) 2019-03-06 2019-03-06 加速卡辅助功能管理系统、方法、装置及相关组件

Publications (1)

Publication Number Publication Date
CN109857620A true CN109857620A (zh) 2019-06-07

Family

ID=66899959

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910168128.1A Withdrawn CN109857620A (zh) 2019-03-06 2019-03-06 加速卡辅助功能管理系统、方法、装置及相关组件

Country Status (1)

Country Link
CN (1) CN109857620A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110399220A (zh) * 2019-07-19 2019-11-01 苏州浪潮智能科技有限公司 一种fpga加速卡的管理方法及相关装置
CN110618956A (zh) * 2019-08-01 2019-12-27 苏州浪潮智能科技有限公司 一种bmc云平台资源池化方法与系统
CN110851138A (zh) * 2019-11-06 2020-02-28 山东超越数控电子股份有限公司 一种将内核和应用分离的bmc软件开发方法
CN111262917A (zh) * 2020-01-13 2020-06-09 苏州浪潮智能科技有限公司 一种基于fpga云平台的远端数据搬移装置和方法
CN113824741A (zh) * 2021-11-23 2021-12-21 苏州浪潮智能科技有限公司 一种iic设备的通信方法、装置、设备、系统及介质
WO2022095348A1 (zh) * 2020-11-06 2022-05-12 浪潮(北京)电子信息产业有限公司 一种计算资源的远程映射方法、装置、设备及存储介质

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110399220A (zh) * 2019-07-19 2019-11-01 苏州浪潮智能科技有限公司 一种fpga加速卡的管理方法及相关装置
CN110618956A (zh) * 2019-08-01 2019-12-27 苏州浪潮智能科技有限公司 一种bmc云平台资源池化方法与系统
CN110618956B (zh) * 2019-08-01 2021-06-29 苏州浪潮智能科技有限公司 一种bmc云平台资源池化方法与系统
CN110851138A (zh) * 2019-11-06 2020-02-28 山东超越数控电子股份有限公司 一种将内核和应用分离的bmc软件开发方法
CN111262917A (zh) * 2020-01-13 2020-06-09 苏州浪潮智能科技有限公司 一种基于fpga云平台的远端数据搬移装置和方法
US11868297B2 (en) 2020-01-13 2024-01-09 Inspur Suzhou Intelligent Technology Co., Ltd. Far-end data migration device and method based on FPGA cloud platform
WO2022095348A1 (zh) * 2020-11-06 2022-05-12 浪潮(北京)电子信息产业有限公司 一种计算资源的远程映射方法、装置、设备及存储介质
US11960430B2 (en) 2020-11-06 2024-04-16 Inspur (Beijing) Electronic Information Industry Co., Ltd. Remote mapping method, apparatus and device for computing resources, and storage medium
CN113824741A (zh) * 2021-11-23 2021-12-21 苏州浪潮智能科技有限公司 一种iic设备的通信方法、装置、设备、系统及介质

Similar Documents

Publication Publication Date Title
CN109857620A (zh) 加速卡辅助功能管理系统、方法、装置及相关组件
WO2020024408A1 (zh) 测试装置、测试的方法及存储介质
CN111831345B (zh) 服务器硬盘背板的管理方法、装置、存储介质和设备
CN112286746A (zh) 针对axi从设备接口的通用验证平台及方法
CN114580344A (zh) 测试激励生成方法、验证方法、验证系统及相关设备
CN108920334A (zh) 一种fpga异构加速卡的监控装置
WO2023000673A1 (zh) 硬件加速器设备管理方法、装置及电子设备和存储介质
CN115146568A (zh) 一种基于uvm的芯片验证系统及验证方法
CN109033328A (zh) 一种访问请求处理方法、装置、设备及可读存储介质
CN110569154B (zh) 一种芯片接口功能测试方法、系统、终端及存储介质
CN109901664A (zh) 提供时钟信号的方法、装置、系统、设备及可读存储介质
CN114296768A (zh) 空调器参数的更新方法、装置、空调器和存储介质
EP3737038A1 (en) Method and device for configuring base station
CN109634888A (zh) 一种fc接口卡交换资源标识处理方法及相关组件
CN116701285A (zh) 远程访问控制装置、方法、设备及计算机可读介质
CN116775413A (zh) 一种pcie拓扑扫描方法、装置、设备及可读存储介质
CN112463499A (zh) 一种适配外部设备的方法、装置、设备及存储介质
CN114153780A (zh) 一种bios数据交互的方法、装置及介质
CN115237849B (zh) 可动态重构和异构的计算模块及计算装置
CN114444423B (zh) 基于验证平台的数据处理方法、系统及电子设备
CN112631874B (zh) 一种服务器psu信息获取方法、装置、电子设备和介质
CN117406934B (zh) 闪存数据访问方法、电量计算方法、装置及存储介质
WO2024027515A1 (zh) 一种信息传输方法、装置、云平台、网元和存储介质
CN117311832B (zh) Pcie设备启动模式的展示方法、装置、设备及介质
WO2016090577A1 (zh) 计算机及设备访问方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20190607

WW01 Invention patent application withdrawn after publication