CN109857358B - 计算机系统及其显示接口电路与显示接口方法 - Google Patents

计算机系统及其显示接口电路与显示接口方法 Download PDF

Info

Publication number
CN109857358B
CN109857358B CN201711240688.0A CN201711240688A CN109857358B CN 109857358 B CN109857358 B CN 109857358B CN 201711240688 A CN201711240688 A CN 201711240688A CN 109857358 B CN109857358 B CN 109857358B
Authority
CN
China
Prior art keywords
transistor
power supply
control circuit
display interface
body diode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711240688.0A
Other languages
English (en)
Other versions
CN109857358A (zh
Inventor
阳科
廖威亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wistron Corp
Original Assignee
Wistron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wistron Corp filed Critical Wistron Corp
Priority to CN201711240688.0A priority Critical patent/CN109857358B/zh
Priority to TW106144547A priority patent/TWI675290B/zh
Priority to US15/857,656 priority patent/US10438530B2/en
Publication of CN109857358A publication Critical patent/CN109857358A/zh
Application granted granted Critical
Publication of CN109857358B publication Critical patent/CN109857358B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种计算机系统及其显示接口电路与显示接口方法。第一晶体管与第二晶体管电性串接于第一主机板电源与显示器电源之间,其中第一晶体管的第一本体二极管的电流方向相反于第二晶体管的第二本体二极管的电流方向。当显示装置开启电源但主机板未开启电源时,第一控制电路导通第一晶体管,且第二控制电路截止第二晶体管,藉由第二本体二极管以防止漏电流从显示器电源往第一主机板电源流动。当显示装置未开启电源但主机板开启电源时,第一控制电路截止第一晶体管,且第二控制电路截止第二晶体管,藉由第一本体二极管使得第一主机板电源不会输出至视频显示接口,因而得以节省能源。本发明能够防止显示装置漏电至主机板,节省主机板的能源且能保护主机板。

Description

计算机系统及其显示接口电路与显示接口方法
技术领域
本发明涉及一种计算机系统,特别涉及一种可防止漏电和/或节省能源的显示接口电路及方法。
背景技术
数字视频接口(digital visual interface,DVI)为一种普遍使用的视频显示接口(video display interface),用以连接计算机的视频源(video source)与显示器(例如液晶显示器)。
计算机与显示器往往不会同时开启电源。如果计算机尚未开机,然而显示器已开启电源,则显示器的电源会漏电至计算机的主机板,导致主机板无法开机或产生时间异常的问题。为了解决这些问题,一般使用二极管来阻挡漏电。然而,二极管的顺向电压(forward voltage或Vf)的值通常为0.2~0.4伏特,使得提供给显示器的电源的压降过大,会造成显示器出现异常。
如果计算机已开启电源,但是显示器尚未开启电源,则计算机的主机板会藉由数字视频接口(DVI)的连接器而供电给显示器,造成能源的浪费。此外,如果显示器这一端发生短路的情形,计算机的主机板通常可使用保险丝加以保护。但是,在保险丝的反应期间,大电流会通过二极管而导致二极管受损,使得二极管无法在后续发挥正常的功能。
因此亟需提出一种新颖的机制,用以解决计算机与显示器连接的诸多问题。
从而,需要提供一种计算机系统及其显示接口电路与显示接口方法来解决上述问题。
发明内容
鉴于上述,本发明实施例的目的之一在于提出一种显示接口电路及方法,用以防止显示装置漏电至主机板,节省主机板的能源且能保护主机板。
根据本发明实施例,该显示接口电路包括:一第一晶体管、一第二晶体管、一第一控制电路及一第二控制电路;该第一晶体管具有第一本体二极管;该第二晶体管具有第二本体二极管,该第一晶体管与该第二晶体管电性串接于第一主机板电源与显示器电源之间,其中该第一本体二极管的电流方向相反于该第二本体二极管的电流方向;该第一控制电路用以控制该第一晶体管;该第二控制电路用以控制该第二晶体管;其中当该显示装置开启电源但主机板未开启电源时,该第一控制电路导通该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第二本体二极管以防止漏电流从该显示器电源往第一主机板电源流动;其中当该显示装置未开启电源但该主机板开启电源时,该第一控制电路截止该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第一本体二极管使得该第一主机板电源不会输出至视频显示接口,因而得以节省能源。
本发明的另一方面提供一种显示接口方法,该显示接口方法包括:电性串接一第一晶体管与一第二晶体管于第一主机板电源与显示器电源之间,该第一晶体管的第一本体二极管的电流方向相反于该第二晶体管的第二本体二极管的电流方向;当显示装置开启电源但主机板未开启电源时,导通该第一晶体管且截止该第二晶体管,藉由该第二本体二极管以防止漏电流从该显示器电源往该第一主机板电源流动;以及当该显示装置未开启电源但该主机板开启电源时,截止该第一晶体管且截止该第二晶体管,藉由该第一本体二极管使得该第一主机板电源不会输出至视频显示接口,因而得以节省能源。
本发明的另一发面还提供一种计算机系统,该计算机系统包括:一视频显示接口;一显示装置;一主机板,该主机板提供视频信号,经由该视频显示接口而传送给该显示装置;以及一系统电源产生器,该系统电源产生器提供第一主机板电源;其中该主机板包括一显示接口电路,该显示接口电路包括:一第一晶体管,该第一晶体管具有第一本体二极管;一第二晶体管,该第二晶体管具有第二本体二极管,该第一晶体管与该第二晶体管电性串接于该第一主机板电源与显示器电源之间,其中该第一本体二极管的电流方向相反于该第二本体二极管的电流方向;一第一控制电路,该第一控制电路用以控制该第一晶体管;以及一第二控制电路,该第二控制电路用以控制该第二晶体管;其中当该显示装置开启电源但该主机板未开启电源时,该第一控制电路导通该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第二本体二极管以防止漏电流从该显示器电源往该第一主机板电源流动;其中当该显示装置未开启电源但该主机板开启电源时,该第一控制电路截止该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第一本体二极管使得该第一主机板电源不会输出至视频显示接口,因而得以节省能源。
本发明能够防止显示装置漏电至主机板,节省主机板的能源且能保护主机板。
附图说明
图1显示本发明实施例的计算机系统的框图。
图2显示本发明实施例的显示接口电路的电路图。
图3显示本发明实施例的显示接口方法的流程图。
主要元件符号说明:
100 计算机系统
11 主机板
111 控制器
112 位准移位器
113 显示接口电路
114 系统电源产生器
12 显示装置
13 视频显示接口
200 显示接口方法
21 显示装置是否开启电源
22 主机板是否开启电源
31 第一晶体管导通
32 第二晶体管截止
41 第三晶体管截止
42 第四晶体管导通
43 第二晶体管截止
44 第一晶体管截止
51 第三晶体管导通
52 第四晶体管截止
53 第二晶体管导通
54 第一晶体管导通
G 栅极
D 漏极
S 源极
Q4 第一晶体管
D4 第一本体二极管
Q1 第二晶体管
D1 第二本体二极管
Q2 第三晶体管
R4 第一电阻器
D2a 肖特基二极管
D2b 肖特基二极管
Q3 第四晶体管
R3 第二电阻器
D3a 肖特基二极管
D3b 肖特基二极管
CN1 连接器
D5a 肖特基二极管
D5b 肖特基二极管
P5V 第一主机板电源
P12V 第二主机板电源
P5V_DVI 显示器电源
DSP_HPD 热插拔信号
DDSP_C_HPD_C 热插拔信号
DDSP_C_HPD_C_N 第一控制信号
DDSP_C_HPD_C_M 第二控制信号
DDC_CLK 时钟信号
DDPC_CTRL_CLK_D 时钟信号
DDC_DATA 数据信号
DDPC_CTRL_DATA_D 数据信号
具体实施方式
图1显示本发明实施例的计算机系统100的框图,附图仅显示与本发明实施例相关的功能框与信号。在本实施例中,计算机系统100主要包含主机板11、显示装置12与视频显示接口(video display interface)13。其中,主机板11提供视频信号(video signal),经由视频显示接口13而传送给显示装置(例如液晶显示器)12。本实施例的视频显示接口13以数字视频接口(digital visual interface,DVI)作为例子,然而也可使用其他的视频显示接口,例如视频图形阵列(Video Graphics Array,VGA)、高分辨率多媒体接口(High-Definition Multimedia Interface,HDMI)等。
如图1所示,主机板11可包含控制器111,例如平台路径控制器(PlatformController Hub,PCH)。主机板11可包含位准移位器(level shifter)112,设于控制器111与视频显示接口13之间,藉由调整电压位准以达到兼容性(compatibility)。例如,位准移位器112调整时钟信号DDC_CLK的电压位准成为时钟信号DDPC_CTRL_CLK_D,并调整数据信号DDC_DATA的电压位准成为数据信号DDPC_CTRL_DATA_D。此外,位准移位器112调整热插拔(hot plug,HP)信号DDSP_C_HPD_C成为热插拔信号DSP_HPD。
根据本实施例的特征之一,主机板11包含显示接口电路113,藉由视频显示接口13而连接至显示装置12,可用以防止漏电和/或节省能源,其细节将于后续描述。主机板11还可包含系统电源产生器114,提供电源给显示接口电路113。
图2显示本发明实施例的显示接口电路113的电路图。在本实施例中,显示接口电路113可包含第一金属氧化物半导体(MOS)晶体管(以下简称为第一金氧半晶体管或第一晶体管)Q4及第二金氧半晶体管(以下简称为第二晶体管)Q1,电性串接于(主机板的)第一主机板电源P5V与(显示装置的)显示器电源P5V_DVI之间。第一主机板电源P5V可由系统电源产生器114产生。如图2所例示,第一晶体管Q4的源极S连接至第二晶体管Q1的漏极D,然而第一晶体管Q4与第二晶体管Q1的连接顺序并不限定于图示的顺序。在本实施例中,第一主机板电源P5V与显示器电源P5V_DVI的额定电压为5伏特。但是,如果使用其他的视频显示接口,则第一主机板电源与显示器电源的额定电压不限定于5伏特。第一主机板电源P5V与显示器电源P5V_DVI之间,除了串接有第一晶体管Q4与第二晶体管Q1,也可串接其他组件,例如电感器L1和/或保险丝F1。其中,电感器L1具有滤波(filter)功能,保险丝F1可防止超过预设值的电流通过。
在本实施例中,第一晶体管Q4具有第一型(例如P型)通道;且第一晶体管Q4具有第一本体二极管(body diode)D4,其电流方向(亦即阳极至阴极方向)从漏极D流向源极S。第二晶体管Q1具有第二型(例如N型)通道,其中第二型相反于第一型;且第二晶体管Q1具有第二本体二极管D1,其电流方向从源极S流向漏极D。当第一晶体管Q4与第二晶体管Q1电性串连后,第一本体二极管D4的电流方向相反于第二本体二极管D1。
本实施例的显示接口电路113可包含第一控制电路,其可包含第三金氧半晶体管(以下简称第三晶体管)Q2,具有第二型通道;以及第一电阻器R4,连接于第三晶体管Q2的漏极D与第二主机板电源P12V之间。在本实施例中,第二主机板电源P12V可由系统电源产生器114产生,其额定电压为12伏特,但不限定于此。在另一实施例中,第二主机板电源可相同于第一主机板电源P5V。
第一控制电路(Q2/R4)产生第一控制信号DDSP_C_HPD_C_N以控制第一晶体管Q4。例如,将第一控制信号DDSP_C_HPD_C_N馈至第一晶体管Q4的栅极G,以导通或截止第一晶体管Q4。详而言之,第三晶体管Q2的栅极G(从数字视频接口(DVI)的连接器CN1)接收热插拔(hot plug,HP)信号DDSP_C_HPD_C,源极S接地,漏极D输出第一控制信号DDSP_C_HPD_C_N。藉此,当显示装置12开启电源时,来自数字视频接口(DVI)的连接器CN1的热插拔信号DDSP_C_HPD_C为主动(例如高位准电压),使得第三晶体管Q2导通(turn on),其漏极D产生低位准电压的第一控制信号DDSP_C_HPD_C_N以导通第一晶体管Q4。
本实施例的第三晶体管Q2的输入端(亦即栅极G与源极S之间)可包含静电放电(Electrostatic discharge,ESD)防护电路。如图2所例示,静电放电防护电路可包含两个肖特基二极管(Schottky diode)D2a与D2b,互为反向串接于第三晶体管Q2的栅极G与源极S之间。如图2所例示的数字视频接口(DVI)的连接器CN1,其热插拔信号DDSP_C_HPD_C的引脚(pin)端与接地之间可互为反向串接两个肖特基二极管D5a与D5b,作为静电放电防护之用。
本实施例的显示接口电路113可包含第二控制电路,其可包含第四金氧半晶体管(以下简称第四晶体管)Q3,具有第二型通道;以及第二电阻器R3,连接于第四晶体管Q3的漏极D与第二主机板电源P12V之间。此外,第一控制电路(Q2/R4)的输出端(例如第三晶体管Q2的漏极D)连接至第二控制电路(Q3/R3)的输入端(例如第四晶体管Q3的栅极G)。
第二控制电路(Q3/R3)产生第二控制信号DDSP_C_HPD_C_M以控制第二晶体管Q1。例如,将第二控制信号DDSP_C_HPD_C_M馈至第二晶体管Q1的栅极G,以导通或截止第二晶体管Q1。详而言之,第四晶体管Q3的栅极G经由第一电阻器R4接收第二主机板电源P12V,源极S接地,漏极D输出第二控制信号DDSP_C_HPD_C_M。藉此,当主机板11开启电源(但显示装置12未开启电源)时,第二主机板电源P12V具有高位准电压,使得第四晶体管Q3导通,其漏极D产生低位准电压的第二控制信号DDSP_C_HPD_C_M以截止(turn off)第二晶体管Q1。
本实施例的第四晶体管Q3的输入端(亦即栅极G与源极S之间)可包含静电放电防护电路。如图2所例示,静电放电防护电路可包含两个肖特基二极管(Schottky diode)D3a与D3b,互为反向串接于第四晶体管Q3的栅极G与源极S之间。关于图2所示数字视频接口(DVI)的连接器CN1的其他引脚及信号,与本发明实施例的技术特征没有直接关联,因此省略其相关细节。
图3显示本发明实施例的显示接口方法200的流程图,以下将针对四种模式分别说明图2所例示的显示接口电路113的操作方法。
步骤21~22、31~32例示显示装置12开启电源(步骤21的左分支)但主机板11未开启电源(步骤22的右分支)的操作(亦即防止漏电模式)。由于显示装置12开启电源,因此显示器电源P5V_DVI具有高位准电压,热插拔信号DDSP_C_HPD_C为主动(高位准电压);且由于主机板11未开启电源,因此第一主机板电源P5V与第二主机板电源P12V不具有电压。在步骤31,第三晶体管Q2的栅极G从数字视频接口(DVI)的连接器CN1接收主动的热插拔信号DDSP_C_HPD_C,据以产生低位准电压的第一控制信号DDSP_C_HPD_C_N给第一晶体管Q4的栅极G。由于第一晶体管Q4的第一本体二极管D4受到高位准电压的显示器电源P5V_DVI的影响而导通,使得第一晶体管Q4导通。在步骤32,第四晶体管Q3的栅极G接收低位准电压的第一控制信号DDSP_C_HPD_C_N,因而截止第四晶体管Q3,进而使得第二晶体管Q1为截止。值得注意的是,第一晶体管Q4的第一本体二极管D4会受到高位准电压的显示器电源P5V_DVI的影响而导通,但是藉由第二晶体管Q1的第二本体二极管D1,得以防止漏电流从高位准电压的显示器电源P5V_DVI往第一主机板电源P5V流动。
步骤21~22、41~44例示显示装置12未开启电源(或未接电源或电源异常)(步骤21的右分支)但主机板11开启电源(步骤22的左分支)的操作(亦即节能及保护模式)。由于显示装置12未开启电源,因此显示器电源P5V_DVI不具有电压,热插拔信号DDSP_C_HPD_C为非主动(低位准电压);且由于主机板11开启电源,因此第一主机板电源P5V与第二主机板电源P12V具有高位准电压。在步骤41,第三晶体管Q2的栅极G接收非主动的热插拔信号DDSP_C_HPD_C,因而截止第三晶体管Q2。在步骤42,第四晶体管Q3的栅极G经由第一电阻器R4接收高位准电压的第二主机板电源P12V,因而导通第四晶体管Q3,据以产生低位准电压的第二控制信号DDSP_C_HPD_C_M。在步骤43,低位准电压的第二控制信号DDSP_C_HPD_C_M截止第二晶体管Q1。在步骤44,第一晶体管Q4的栅极G经由第一电阻器R4接收高位准电压的第二主机板电源P12V,因而截止第一晶体管Q4。值得注意的是,藉由第一晶体管Q4的第一本体二极管D4,高位准电压的第一主机板电源P5V不会输出至数字视频接口(DVI)的连接器CN1,因而得以节省能源。此外,若连接器CN1或外界有短路发生时,得以保护主机板11。
步骤21~22、51~54例示显示装置12开启电源(步骤21的左分支)且主机板11开启电源(步骤22的左分支)的操作(亦即正常操作模式)。由于显示装置12开启电源,因此显示器电源P5V_DVI具有高位准电压,热插拔信号DDSP_C_HPD_C为主动(高位准电压);且由于主机板11开启电源,因此第一主机板电源P5V与第二主机板电源P12V具有高位准电压。在步骤51,第三晶体管Q2的栅极G接收主动的热插拔信号DDSP_C_HPD_C,因而导通第三晶体管Q2,且产生低位准电压的第一控制信号DDSP_C_HPD_C_N。在步骤52,第四晶体管Q3的栅极G接收低位准电压的第一控制信号DDSP_C_HPD_C_N,因而截止第四晶体管Q3。在步骤53,第二晶体管Q1的栅极G经由第二电阻器R3接收高位准电压的第二主机板电源P12V,因而导通第二晶体管Q1。在步骤54,第一晶体管Q4的栅极G接收低位准电压的第一控制信号DDSP_C_HPD_C_N,因而导通第一晶体管Q4。藉此,高位准电压的第一主机板电源P5V可藉由导通的第二晶体管Q1、第一晶体管Q4而输出至显示器电源P5V_DVI的端点,再经由数字视频接口(DVI)的连接器CN1而输出至显示装置12。值得注意的是,导通的第一晶体管Q4与第二晶体管Q1的漏极-源极电阻Rds(on)很低,因此所产生的压降也很小。举例而言,导通的第一晶体管Q4与第二晶体管Q1的漏极-源极电阻Rds(on)分别为31毫欧姆与115毫欧姆,显示装置12的电流为55毫安,则第一晶体管Q4与第二晶体管Q1所产生的压降仅有0.00803(=0.055*(0.031+0.115))伏特。
当显示装置12未开启电源(或未接电源或电源异常)(步骤21的右分支)且主机板11未开启电源(步骤22的右分支)时(亦即电源关闭模式),显示器电源P5V_DVI、热插拔信号DDSP_C_HPD_C、第一主机板电源P5V与第二主机板电源P12V皆为低位准电压。因此,第一晶体管Q4、第二晶体管Q1、第三晶体管Q2与第四晶体管Q3皆为截止,且路径上无电流通过。
以上所述仅为本发明的较佳实施例而已,并非用以限定本发明的权利要求书;凡其他未脱离发明所公开的精神下所完成的等同改变或修饰,均应包含在所附的权利要求书内。

Claims (20)

1.一种显示接口电路,该显示接口电路包括:
一第一晶体管,该第一晶体管具有第一本体二极管;
一第二晶体管,该第二晶体管具有第二本体二极管,该第一晶体管与该第二晶体管电性串接于第一主机板电源与显示器电源之间,其中该第一本体二极管的电流方向相反于该第二本体二极管的电流方向;
一第一控制电路,该第一控制电路用以控制该第一晶体管;以及
一第二控制电路,该第二控制电路用以控制该第二晶体管;
其中当显示装置开启电源但主机板未开启电源时,该第一控制电路导通该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第二本体二极管以防止漏电流从该显示器电源往该第一主机板电源流动;
其中当该显示装置未开启电源但该主机板开启电源时,该第一控制电路截止该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第一本体二极管使得该第一主机板电源不会输出至视频显示接口,因而得以节省能源;
其中该第一控制电路包括一第三晶体管,该第三晶体管由热插拔信号控制,并相应地产生控制该第一晶体管的第一控制信号;
其中该第二控制电路包括一第四晶体管,该第四晶体管由该第一控制信号和第二主机板电源控制,并相应地产生控制该第二晶体管的第二控制信号;
其中该第二本体二极管的阳极电性连接至该第一主机板电源,该第二本体二极管的阴极电性连接至该显示器电源。
2.根据权利要求1所述的显示接口电路,其中该第一晶体管具有第一型通道,且该第二晶体管具有第二型通道,其中第一型相反于第二型。
3.根据权利要求2所述的显示接口电路,其中该第一晶体管具有P型通道,且该第二晶体管具有N型通道,且该第一晶体管的源极连接至该第二晶体管的漏极。
4.根据权利要求1所述的显示接口电路,其中该视频显示接口包括数字视频接口。
5.根据权利要求1所述的显示接口电路,还包括:
一电感器,该电感器电性串接于该第一晶体管与该第二晶体管;以及
一保险丝,该保险丝电性串接于该第一晶体管与该第二晶体管。
6.根据权利要求1所述的显示接口电路,其中该第一控制电路包括:
该第三晶体管,该第三晶体管的栅极从该视频显示接口接收该热插拔信号,该第三晶体管的源极接地,该第三晶体管的漏极输出该第一控制信号以控制该第一晶体管;以及
一第一电阻器,该第一电阻器连接于该第三晶体管的漏极与该第二主机板电源之间。
7.根据权利要求6所述的显示接口电路,还包括两个肖特基二极管,互为反向串接于该第三晶体管的栅极与源极之间。
8.根据权利要求6所述的显示接口电路,还包括两个肖特基二极管,互为反向串接于热插拔信号端与接地之间。
9.根据权利要求1所述的显示接口电路,其中该第二控制电路包括:
该第四晶体管,该第四晶体管的栅极连接至该第一控制电路的输出端,该第四晶体管的源极接地,该第四晶体管的漏极输出该第二控制信号以控制该第二晶体管;以及
一第二电阻器,该第二电阻器连接于该第四晶体管的漏极与该第二主机板电源之间。
10.根据权利要求9所述的显示接口电路,还包括两个肖特基二极管,互为反向串接于该第四晶体管的栅极与源极之间。
11.一种显示接口方法,该显示接口方法包括:
电性串接一第一晶体管与一第二晶体管于第一主机板电源与显示器电源之间,该第一晶体管的第一本体二极管的电流方向相反于该第二晶体管的第二本体二极管的电流方向;
提供用以控制该第一晶体管的一第一控制电路;
提供用以控制该第二晶体管的一第二控制电路;
当显示装置开启电源但主机板未开启电源时,该第一控制电路导通该第一晶体管且该第二控制电路截止该第二晶体管,藉由该第二本体二极管以防止漏电流从该显示器电源往该第一主机板电源流动;以及
当该显示装置未开启电源但该主机板开启电源时,该第一控制电路截止该第一晶体管且该第二控制电路截止该第二晶体管,藉由该第一本体二极管使得该第一主机板电源不会输出至视频显示接口,因而得以节省能源;
其中该第一控制电路包括一第三晶体管,该第三晶体管由热插拔信号控制,并相应地产生控制该第一晶体管的第一控制信号;
其中该第二控制电路包括一第四晶体管,该第四晶体管由该第一控制信号和第二主机板电源控制,并相应地产生控制该第二晶体管的第二控制信号;
其中该第二本体二极管的阳极电性连接至该第一主机板电源,该第二本体二极管的阴极电性连接至该显示器电源。
12.根据权利要求11所述的显示接口方法,其中该第一晶体管具有第一型通道,且该第二晶体管具有第二型通道,其中第一型相反于第二型。
13.根据权利要求12所述的显示接口方法,其中该第一晶体管具有P型通道,且该第二晶体管具有N型通道,且该第一晶体管的源极连接至该第二晶体管的漏极。
14.根据权利要求11所述的显示接口方法,其中该视频显示接口包括数字视频接口。
15.一种计算机系统,该计算机系统包括:
一视频显示接口;
一显示装置;
一主机板,该主机板提供视频信号,经由该视频显示接口而传送给该显示装置;以及
一系统电源产生器,该系统电源产生器提供第一主机板电源;
其中该主机板包括一显示接口电路,该显示接口电路包括:
一第一晶体管,该第一晶体管具有第一本体二极管;
一第二晶体管,该第二晶体管具有第二本体二极管,该第一晶体管与该第二晶体管电性串接于该第一主机板电源与显示器电源之间,其中该第一本体二极管的电流方向相反于该第二本体二极管的电流方向;
一第一控制电路,该第一控制电路用以控制该第一晶体管;以及
一第二控制电路,该第二控制电路用以控制该第二晶体管;
其中当该显示装置开启电源但该主机板未开启电源时,该第一控制电路导通该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第二本体二极管以防止漏电流从该显示器电源往该第一主机板电源流动;
其中当该显示装置未开启电源但该主机板开启电源时,该第一控制电路截止该第一晶体管,且该第二控制电路截止该第二晶体管,藉由该第一本体二极管使得该第一主机板电源不会输出至视频显示接口,因而得以节省能源;
其中该第一控制电路包括一第三晶体管,该第三晶体管由热插拔信号控制,并相应地产生控制该第一晶体管的第一控制信号;
其中该第二控制电路包括一第四晶体管,该第四晶体管由该第一控制信号和第二主机板电源控制,并相应地产生控制该第二晶体管的第二控制信号;
其中该第二本体二极管的阳极电性连接至该第一主机板电源,该第二本体二极管的阴极电性连接至该显示器电源。
16.根据权利要求15所述的计算机系统,其中该第一晶体管具有第一型通道,且该第二晶体管具有第二型通道,其中第一型相反于第二型。
17.根据权利要求16所述的计算机系统,其中该第一晶体管具有P型通道,且该第二晶体管具有N型通道,且该第一晶体管的源极连接至该第二晶体管的漏极。
18.根据权利要求15所述的计算机系统,其中该视频显示接口包括数字视频接口。
19.根据权利要求15所述的计算机系统,其中该第一控制电路包括:
该第三晶体管,该第三晶体管的栅极从视频显示接口接收该热插拔信号,该第三晶体管的源极接地,该第三晶体管的漏极输出该第一控制信号以控制该第一晶体管;以及
一第一电阻器,该第一电阻器连接于该第三晶体管的漏极与该第二主机板电源之间。
20.根据权利要求15所述的计算机系统,其中该第二控制电路包括:
该第四晶体管,该第四晶体管的栅极连接至该第一控制电路的输出端,该第四晶体管的源极接地,该第四晶体管的漏极输出该第二控制信号以控制该第二晶体管;以及
一第二电阻器,该第二电阻器连接于该第四晶体管的漏极与该第二主机板电源之间。
CN201711240688.0A 2017-11-30 2017-11-30 计算机系统及其显示接口电路与显示接口方法 Active CN109857358B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201711240688.0A CN109857358B (zh) 2017-11-30 2017-11-30 计算机系统及其显示接口电路与显示接口方法
TW106144547A TWI675290B (zh) 2017-11-30 2017-12-19 電腦系統及其顯示介面電路與顯示介面方法
US15/857,656 US10438530B2 (en) 2017-11-30 2017-12-29 Computer system and display interface circuit and display interface method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711240688.0A CN109857358B (zh) 2017-11-30 2017-11-30 计算机系统及其显示接口电路与显示接口方法

Publications (2)

Publication Number Publication Date
CN109857358A CN109857358A (zh) 2019-06-07
CN109857358B true CN109857358B (zh) 2022-03-04

Family

ID=66633446

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711240688.0A Active CN109857358B (zh) 2017-11-30 2017-11-30 计算机系统及其显示接口电路与显示接口方法

Country Status (3)

Country Link
US (1) US10438530B2 (zh)
CN (1) CN109857358B (zh)
TW (1) TWI675290B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11797254B2 (en) 2019-11-29 2023-10-24 K-Tronics (Su Zhou) Technology Co., Ltd. Display device and driving method thereof
WO2021180985A1 (es) 2020-03-13 2021-09-16 Jauregui Navarro Inaki Método y sistema para la reproducción de una página web adaptativa
CN112994436B (zh) * 2021-02-04 2022-06-03 重庆先进光电显示技术研究院 一种栅极开启电压产生电路、显示面板驱动装置及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201138464Y (zh) * 2007-07-23 2008-10-22 王德宝 电脑主机智能专用电源
CN103634963A (zh) * 2012-08-24 2014-03-12 安恩国际公司 电流分配器

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4860185A (en) * 1987-08-21 1989-08-22 Electronic Research Group, Inc. Integrated uninterruptible power supply for personal computers
US5867106A (en) * 1994-09-02 1999-02-02 Packard Bell Nec Password switch to override remote control
US5754837A (en) * 1994-12-22 1998-05-19 Texas Instruments Incorporated Clock control circuits, systems and methods
US5764547A (en) * 1995-06-19 1998-06-09 Dell U.S.A. L.P. Method and apparatus for three-way power switching
JP3745279B2 (ja) * 2002-01-16 2006-02-15 日本航空電子工業株式会社 Dvi光延長ケーブル接続および外部電源入力確認システム
US20090024929A1 (en) * 2006-05-24 2009-01-22 Gloege Chad N Remote power supply
JP4885706B2 (ja) * 2006-12-28 2012-02-29 富士通株式会社 表示装置の電源監視制御装置
TW201028838A (en) * 2009-01-19 2010-08-01 Delta Electronics Inc Standby power-saving system and computer power-on & power-off method thereof
CN101995935A (zh) * 2009-08-12 2011-03-30 鸿富锦精密工业(深圳)有限公司 显示器
TWI413084B (zh) * 2009-10-14 2013-10-21 Innolux Corp 液晶顯示器供電電路
KR102374748B1 (ko) * 2015-06-30 2022-03-17 엘지디스플레이 주식회사 전원공급부 및 이를 이용한 표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201138464Y (zh) * 2007-07-23 2008-10-22 王德宝 电脑主机智能专用电源
CN103634963A (zh) * 2012-08-24 2014-03-12 安恩国际公司 电流分配器

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
"大电流连续二极管激光器阵列电源主电路";姚东明;《万方数据知识服务平台》;20040227;全文 *
Mangesh Borage ; Sunil Tiwari ; Swarna Kotaiah.LCL-T Resonant Converter With Clamp Diodes: A Novel Constant-Current Power Supply With Inherent Constant-Voltage Limit.《IEEE》.2007, *

Also Published As

Publication number Publication date
US20190164469A1 (en) 2019-05-30
CN109857358A (zh) 2019-06-07
TW201925984A (zh) 2019-07-01
US10438530B2 (en) 2019-10-08
TWI675290B (zh) 2019-10-21

Similar Documents

Publication Publication Date Title
CN109857358B (zh) 计算机系统及其显示接口电路与显示接口方法
JP5719009B2 (ja) 過電圧保護付き出力ドライバ
US20090257162A1 (en) Technique for combining in-rush current limiting and short circuit current limiting
JP5213181B2 (ja) 放電回路及びこれを備えた表示装置
US10497302B2 (en) Display driving device and display device including the same
KR20170065060A (ko) 전원 공급부, 이를 포함하는 표시 장치 및 그 구동 방법
US9281818B2 (en) Interface circuit, and semiconductor device and liquid crystal display device including the same
KR20180127118A (ko) 파워 온/오프 리셋 회로 및 이를 포함하는 리셋 신호 발생 회로
CN109166557B (zh) 防护电路及显示驱动装置
CN107452320B (zh) 电平转移电路及其控制方法、显示装置及其驱动电路
CN112543021B (zh) 输入输出电路和电路系统
CN111739458B (zh) 驱动电路和显示驱动芯片
US8018268B1 (en) Over-voltage tolerant input circuit
WO2020199553A1 (zh) 电平转换控制电路与电平转换电路
US9312691B2 (en) ESD protection circuit and ESD protection method thereof
CN108335662B (zh) 栅极驱动电路及显示装置
EP3553768B1 (en) Method and apparatus for controlling power source of display screen, and storage medium and electronic device
US6940334B2 (en) Methods and systems for generating interim voltage supplies
CN113920941B (zh) 显示模组、驱动方法及显示装置
EP3739709B1 (en) Over current and electrostatic discharge protection system having high operational endurance
CN113920936B (zh) 一种信号监测电路、显示控制电路及显示装置
US20080265941A1 (en) Driving circuits
CN116155096A (zh) 供电控制电路、tv主板、屏驱动板及tv系统
CN118117860A (zh) 防止电流倒灌的电路、芯片及电子系统
CN115731848A (zh) 驱动装置和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant