CN109683823A - 一种管理存储器多并发请求的方法及装置 - Google Patents

一种管理存储器多并发请求的方法及装置 Download PDF

Info

Publication number
CN109683823A
CN109683823A CN201811564720.5A CN201811564720A CN109683823A CN 109683823 A CN109683823 A CN 109683823A CN 201811564720 A CN201811564720 A CN 201811564720A CN 109683823 A CN109683823 A CN 109683823A
Authority
CN
China
Prior art keywords
order
carrier
result
queue
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811564720.5A
Other languages
English (en)
Other versions
CN109683823B (zh
Inventor
段小康
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hunan Goke Microelectronics Co Ltd
Original Assignee
Hunan Goke Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hunan Goke Microelectronics Co Ltd filed Critical Hunan Goke Microelectronics Co Ltd
Priority to CN201811564720.5A priority Critical patent/CN109683823B/zh
Publication of CN109683823A publication Critical patent/CN109683823A/zh
Application granted granted Critical
Publication of CN109683823B publication Critical patent/CN109683823B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明实施例提出一种管理存储器多并发请求的方法及装置、一种存储介质、一种电子设备。CPU通过依据第m个执行管理队列组中存储的第一载体命令快速在第n个硬件队列中构建第一命令序列,从而避免了现有相关技术中出现的“在某一个管理队列中,寻找第n个硬件队列对应的上层请求,浪费查询时间,增加了CPU的负载”的问题,从而减少了处理时间,提升了处理效率,降低了CPU的负载。

Description

一种管理存储器多并发请求的方法及装置
技术领域
本发明涉及存储器技术领域,具体而言,涉及一种管理存储器多并发请求的方法及装置、一种存储介质以及一种电子设备。
背景技术
NAND FLASH作为一种存储介质,应用场景越来越广泛,随着对容量和速度的需求越来越高,NAND FLASH贴片增多,控制器采用多通道以增加并发数。每个通道挂多个NANDFLASH target,一个target由一个或多个Die组成,通道之间独立操作。
控制器组织NAND FLASH命令时序,交给硬件命令队列,硬件模块解析,转换成NANDFLASH接口时序。由于是多通道,为了便于操作,一个通道分配一个硬件命令队列。也有厂商是一个target一个硬件命令队列,甚至一个Die一个硬件命令队列。随着设立硬件队列层级越来越往下,数量增加,管理的难度也增大了。
现有以通道为单位管理的方式已经滞后,随着硬件设立命令队列的层级变深,会造成性能的下降,况且管理队列功能划分不够清晰,会导致管理的不便。异常处理太分散,不够模块化,会增加和上层交互的风险,同时不利于统一的管理调度。
发明内容
有鉴于此,本发明的目的在于提供一种管理存储器多并发请求的方法及装置、一种存储介质以及一种电子设备。
为了实现上述目的,本发明实施例采用的技术方案如下:
第一方面,本发明实施例提供了一种管理存储器多并发请求的方法,应用于电子设备,所述电子设备包括CPU、内存以及N个硬件队列,所述管理存储器多并发请求的方法的步骤包括:
在内存中构建M个执行管理队列组,其中,所述M与所述N相等,且所述M为大于1的正整数;
将第一载体命令存储于第m个执行管理队列组;其中,所述第一载体命令携带父载体和上层请求的相关信息;所述上层请求为对第R个存储单元进行操作的请求;所述第R个存储单元与第n个硬件队列具有对应关系;所述第n个硬件队列与第m个执行管理队列组具有对应关系;所述第m个执行管理队列组属于M个执行管理队列组;所述第n个硬件队列属于所述N个硬件队列;
依据所述第一载体命令在所述第n个硬件队列中构建第一命令序列;其中,所述第一载体命令存储于与所述第m个执行管理队列组,所述第一命令序列与所述第一载体命令匹配。
第二方面,本发明实施例还提供了一种管理存储器多并发请求的装置,应用于电子设备,所述电子设备包括CPU、内存以及N个硬件队列,包括:
处理模块,用于在内存中构建M个执行管理队列组,其中,所述M与所述N相等,且所述M为大于1的正整数;
所述处理模块还用于将第一载体命令存储于第m个执行管理队列组;其中,所述第一载体命令携带父载体和上层请求的相关信息;所述上层请求为对第R个存储单元进行操作的请求;所述第R个存储单元与第n个硬件队列具有对应关系;所述第n个硬件队列与第m个执行管理队列组具有对应关系;所述第m个执行管理队列组属于M个执行管理队列组;所述第n个硬件队列属于所述N个硬件队列;
构建命令序列模块,用于依据所述第一载体命令在所述第n个硬件队列中构建第一命令序列;其中,所述第一命令序列与所述第一载体命令匹配;
结果信息获取模块,用于获取第一结果信息;其中,所述第一结果信息表征存储器执行所述第一命令序列后的结果,所述第一结果信息与所述第一命令序列匹配;
所述处理模块还用于将所述第一结果信息添加到所述第一载体命令,以得到第二载体命令;
所述处理模块还用于判断所述第一结果信息是否为第一错误状态;
所述处理模块还用于,若否,则清空所述第二载体命令,将所述父载体回收至资源池。
第三方面,本发明实施例还提供了一种存储介质,所述存储介质存储有计算机指令,所述计算机指令在被读取并运行是执行上述第一方面所述的构建存储器命令序列的方法。
第四方面,本发明实施例还提供了一种电子设备,所述电子设备包括存储器、CPU,所述存储器内安装有管理存储器多并发请求的装置,所述构建存储器命令序列的装置包括一个或多个由所述CPU执行的软件功能模块,所述管理存储器多并发请求的装置包括:
处理模块,用于在内存中构建M个执行管理队列组,其中,所述M与所述N相等,且所述M为大于1的正整数;
所述处理模块还用于将第一载体命令存储于第m个执行管理队列组;其中,所述第一载体命令携带父载体和上层请求的相关信息;所述上层请求为对第R个存储单元进行操作的请求;所述第R个存储单元与第n个硬件队列具有对应关系;所述第n个硬件队列与第m个执行管理队列组具有对应关系;所述第m个执行管理队列组属于M个执行管理队列组;所述第n个硬件队列属于所述N个硬件队列;
构建命令序列模块,用于依据所述第一载体命令在所述第n个硬件队列中构建第一命令序列;其中,所述第一载体命令存储于与所述第m个执行管理队列组,所述第一命令序列与所述第一载体命令匹配。
本发明实施例提供的一种管理存储器多并发请求的方法及装置、一种存储介质以及一种电子设备的有益效果:CPU通过依据第m个执行管理队列组中存储的第一载体命令快速在第n个硬件队列中构建第一命令序列,从而避免了现有相关技术中出现的“在某一个管理队列中,寻找第n个硬件队列对应的上层请求,浪费查询时间,增加了CPU的负载”的问题,从而减少了处理时间,提升了处理效率,降低了CPU的负载。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了本发明实施例提供的电子设备的结构框图;
图2示出了本发明实施例提供的管理存储器多并发请求的方法的流程步骤;
图3示出了本发明实施例提供的另一种可实现的管理存储器多并发请求的方法的流程步骤;
图4示出了本发明实施例提供的管理存储器多并发请求的装置的功能模块图。
图标:100-电子设备;101-CPU;102-存储器;103-接口;104-内侧;105-FIFO;201-处理模块;202-构建命令序列模块;203-结果信息获取模块。
具体实施方式
下面将结合本发明实施例中附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,术语“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
如图1所示,CPU101在FIFO105中构建命令序列,FIFO105与存储器102交互,将上述命令序列解析为存储器102的接口时序,存储器102依据上述接口时序执行对应的请求命令。其中存储器可以但不限于为SD存储卡(Secure Digital Memory Card,SD)或闪存(Nand-flash存储器,NOR-Flash存储器)。
FIFO105与存储器102交互的通道数量是固定设置好的,通道数量例如为8,在此不做限定。通道之间的通讯交互彼此独立、不关联。
在一种可实现的方式中,依据扫描存储器102拓扑图得到的存储器102中target数量,其中,target为具有独立片选信号(Chip Enable,CE)的属于存储器102的组件。在FIFO105中预先划分多组硬件队列,硬件队列的数量与target的数量相等。每一个硬件队列管理对应的target的命令序列。此时,硬件队列的数量可能大于通道数量,即一个通道可能和多个硬件队列交互通讯。与同一个通道通讯的多个硬件队列之间存在通讯时序。
为了提升各通道的带宽的利用率,在一种可实现的方式中,采用通道并发管理方法通过各通道向存储器102解析接口时序,需要快速有序地在各个硬件队列中构建命令序列。
继续参阅图1,目前在内存104中按通道数量设立管理接收请求的队列,处理请求命令。即一个管理接收请求的队列需要同时管理多个硬件队列对应的请求。当需要在某一硬件队列中构建命令序列时,还需要从管理队列中去寻找对应该硬件队列的上层请求,浪费查询时间,增加了CPU101的负载。
当对应A硬件队列的target在执行请求命令时发生错误时,在纠错时,还需要去查询管理对应A硬件队列的请求的管理接收请求的队列中所有的对应A硬件队列的请求,处理过程复杂,增加了CPU101的负载,浪费查询时间。
本发明实施例提供了一种管理存储器多并发请求的方法。继续参阅图1,管理存储器多并发请求的方法应用于电子设备100。
继续参阅图1,电子设备100包括:CPU101、存储器102、接口103、内存104以及FIFO105等。这些组件通过一条或多条总线/信号线相互通讯。
管理存储器多并发请求的装置包括至少一个可以软件或固件(firmware)的形式存储于存储器102中或通过CPU101的操作系统(operating system,OS)中的软件功能模块实现。在一种可能实现的方式中,管理存储器多并发请求的装置还可以由一部分固化在CPU101的操作系统(operating system,OS)中的软件功能模块和一部分存储于存储器102中的软件模块共同组成。
存储器102可用于存储软件程序以及模块,如本发明实施例中的管理存储器多并发请求的方法所对应的程序指令/模块,CPU101通过运行存储在存储器102内的软件程序以及模块,从而执行各种功能应用以及数据处理,如本发明实施例提供的管理存储器多并发请求的方法。
FIFO105设置在CPU101和存储器102之间,用于缓存并传输CPU101和存储器102之间交互的数据。在FIFO105中预划分N个硬件队列,N为大于1的整数。
CPU101以及其他可能的组件对存储器102的访问也可在存储控制器的控制下进行。并且存储控制器设置在存储器102和FIFO105之间。在一种可以能实现方式中,该存储控制器被设置于存储器102内。可选地,为了实现相应的控制功能,该存储控制器还可以具有寄存机组。
接口103将各种输入/输出装置耦合至CPU101以及存储器102。在一些实施例中,接口103、CPU101以及存储控制器可以在单个芯片中实现。在其他一些实例中,他们可以分别由独立的芯片实现。
内存104是CPU101能够直接寻址的存储空间,具有存取速率快的特点。
下面给出一种应用于上述电子设备100的管理存储器多并发请求的方法的可能的实现方式,如图2所示,该流程包括如下步骤:
S101:在内存中构建M个执行管理队列组。
具体地,M与N相等,且M为大于1的正整数。在一种可实现的方式中,在内存104中预划分一个缓存区,并在该缓存区内构件M个执行管理队列组。执行管理队列组的数量与预先划分的硬件管理队列的数量相同,并且执行管理队列组与硬件管理队列一一对应。
S102:将第一载体命令存储于第m个执行管理队列组。
具体地,第一载体命令携带父载体和上层请求的相关信息。父载体从内存104中预划分的资源池中获取。每接收到上层用户传输的上层请求时,即从资源池中获取一个父载体,依据父载体和接收到的上层请求构建第一载体命令。上层请求为对第R个存储单元进行操作的请求。第R个存储单元与第n个硬件队列具有对应关系。第n个硬件队列与第m个执行管理队列组具有对应关系。第m个执行管理队列组属于M个执行管理队列组。第n个硬件队列属于N个硬件队列。依据第一载体命令携带的上层请求的相关信息找到对应的第m个执行管理队列组,将第一载体命令存储于第m个执行管理队列组。
S103:依据第一载体命令在第n个硬件队列中构建第一命令序列。
具体地,第m个执行管理队列组管理第n个硬件队列对应的上层请求。第一载体命令存储于与第m个执行管理队列组,依据第一载体命令,在第n个硬件队列中构建第一命令序列。在一种可实现的方式中,第一命令序列携带第一载体命令中父载体的标签信息,例如标签信息可以为ID信息或特征信息,在此不做限定。所以第一命令序列与第一载体命令匹配。
本发明实施例提供的管理存储器多并发请求的方法中:通过依据第m个执行管理队列组中存储的第一载体命令快速在第n个硬件队列中构建第一命令序列,从而避免了现有相关技术中出现的“在某一个管理队列中,寻找第n个硬件队列对应的上层请求,浪费查询时间,增加了CPU101的负载”的问题,从而减少了处理时间,提升了处理效率,降低了CPU101的负载。
在图2的基础上,在一种可实现的方式中,第m个执行管理队组列包括命令等待队列、结果等待队列、结果队列和再执行队列。本发明实施例提供了S102中“将第一载体命令存储于第m个执行管理队列组”的一种可能的实现方式,如图3所示:
S1021:将第一载体命令存储于命令等待队列。
具体地,第m个执行管理队组列包括命令等待队列、结果等待队列、结果队列和再执行队列。命令等待队列用于存储还未构建对应的第一命令序列的第一载体命令。
在一种可能实现方式中,本实施例提供的管理存储器多并发请求的方法还包括如图3所示的步骤流程:
S104:从命令等待队列中移除第一载体命令,将第一载体命令存储于结果等待队列。
具体地,在S103之后,从命令等待队列中移除第一载体命令,将第一载体命令存储于结果等待队列。从命令等待队列中移除第一载体命令,避免重复在对应的硬件队列中构建第一命令序列。结果等待队列用于存储已在第n个硬件队列中构建对应的第一命令序列的第一载体命令。第n个硬件队列中的第一命令序列被构建后,会被解析成存储器102的接口时序,存储器102中对应的存储单元执行相应的请求命令。
S105:获取第一结果信息。
具体地,获取存储器102执行第一命令序列后的结果状态,即结果信息。在一种可实现的方式中,在第n个硬件队列中构建了第一命令序列后,接着在第n个硬件队列中构建读状态命令序列。存储器102在执行读状态命令序列后,将在此之前的第一命令序列的执行的第一结果信息反馈到结果缓存区,即从结果缓存区中获取第一结果信息。第一结果信息表征存储器102执行第一命令序列后的结果,结果例如为超时(timeout)、读失败(readfail)等。第一结果信息与第一命令序列匹配,又因为第一命令序列与第一载体命令匹配,故第一结果信息与第一载体命令匹配。
S106:判断第一结果信息是否为第二错误状态,若是,则执行S107;若否,则执行S109。
具体地,第二错误状态为超时(timeout)。超时(timeout)会影响存储器102执行请求的请求命令,故第一结果信息若为第二错误状态,则执行S107;若第一结果信息不为第二错误状态,则执行S109。
S107:将执行管理队列组中的所有载体回收至资源池。
具体地,将执行管理队列组中的所有载体回收至资源池,即命令等待队列、结果等待队列、结果队列和再执行队列中的所有载体都要被回收。
S108:在第n个硬件队列中构建复位命令序列,以使存储器102执行复位操作。
具体地,在回收所有载体后,在第n个硬件队列中构建复位命令序列。第n个硬件队列中构建复位命令序列会被解析为存储器102能够识别的接口时序,以使存储器102执行复位操作。
继续参阅图3,S109:从结果等待队列中移除第一载体命令。
具体地,获取第一结果信息后,在结果等待队列中找到与之匹配的第一载体命令。从结果等待队列中移除第一载体命令,表示第一载体命令携带的上层请求已经被存储器102执行。
S110:将第一结果信息添加到第一载体命令,以得到第二载体命令。
具体地,第二载体命令携带父载体、上层请求的相关信息以及第一结果信息。
S111:将第二载体命令存入结果队列。
具体地,结果队列用于存储第二载体命令。存入结果队列的第二载体命令表示其携带的上层请求已被存储器102执行。
S112:判断第一结果信息是否为第一错误状态,若是,则执行S115;若否,则执行S113。
具体地,第一错误状态为读失败(read fail)。若第一结果信息为第一错误状态,则执行S115。若第一结果信息不为第一错误状态,则执行S113。
S113:从结果队列中移除第二载体命令。
S114:清空第二载体命令,将父载体回收至资源池。
具体地,在一种可实现的方式中,清空第二载体命令可以是:删除第二载体命令携带的上层请求相关信息和结果信息,保留父载体。将父载体回收至资源池中。
本发明实施例提供了一种可实现的方式,为了快速解决第一结果信息为第一错误状态的问题,具体的流程步骤,继续参阅图3:
S115:从结果队列中移除第二载体命令,并将第二载体命令存储于再执行队列。
具体地,再执行队列用于存储携带第一结果信息为第一错误状态的第二载体命令。
S116:从资源池中申请第一子载体。
具体地,第一子载体与第二载体命令中的父载体关联。在一种可实现的方式中,可以通过第一子载体的信息查询到存放在再执行队列中的第二载体命令。
S117:提取第二载体命令中的上层请求的相关信息。
具体地,提取第二载体命令携带的上层请求的相关信息。
S118:依据第一子载体和上层请求的相关信息构建第三载体命令。
具体地,第三载体命令携带的上层请求的相关信息与第二载体命令携带的上层请求的相关信息相同。第三载体命令携带的第一子载体与第二载体命令携带的父载体关联。
S119:将第三载体命令存储至命令等待队列的尾部。
具体地,命令等待队列中存储的载体命令会按先后顺序被执行。
S120:依据第三载体命令在第n个硬件队列中构建第二命令序列。
具体地,与S103同理,第二命令序列与第三载体命令匹配。
S121:从命令等待队列中移除第三载体命令,将第三载体命令存储于结果等待队列。
具体地,与S104同理,避免重复依据第三载体命令构建第二命令序列。
S122:获取第二结果信息。
具体地,与S105同理,第二结果信息与第二命令序列匹配,故第二结果信息也与第三载体命令匹配。
S123:判断第二结果信息是否为第二错误状态,若是,则执行S107;若否,则执行S124。
具体地,若第二结果信息是为第二错误状态,则执行S107;若第二结果信息是不为第二错误状态,则执行S124。
S124:从结果等待队列中移除第三载体命令。
具体地,与S109同理,从结果等待队列中移除第三载体命令,表示第三载体命令携带的上层请求已经被存储器102执行。
S125:将第二结果信息添加到第三载体命令,以得到第四载体命令。
具体地,与S110同理,第四载体命令携带第一子载体、上层请求的相关信息以及第二结果信息。
S126:将第四载体命令存入结果队列。
具体地,与S111同理。
S127:判断第二结果信息是否为第一错误状态,若否,则执行S128;若是则执行S129。
具体地,若第二结果信息不为第一错误状态,则执行S128;若第二结果信息为第一错误状态,则执行S129。
S128:分别从再执行队列、结果队列中移除第二载体命令、第四载体命令,清空第二载体命令和第四载体命令,将父载体和第一子载体命令回收至资源池。
具体地,在一种可实现的方式中,从再执行队列、结果队列中分别移除第二载体命令、第四载体命令,同时清除第二载体命令携带的第一结果信息和上层请求的相关信息、第四载体命令携带的第二结果信息和上层请求的相关信息。将父载体和第一子载体回收至资源池。
S129:从结果队列中移除第四载体命令,清空第四载体命令,将第一子载体命令回收至资源池,然后执行S116。
具体地,在一种可实现的方式中,从结果队列中移除第四载体命令,同时清除第四载体命令携带的第二结果信息和上层请求的相关信息。将第一子载体回收至资源池。然后执行S116,重新申请一个第一子载体,直至S127的判断结果为否。
重新申请的第一子载体即为第二子载体,第二子载体也与父载体关联。
依据第二子载体和上层请求的相关信息构建第五载体命令。将第五载体命令存储至命令等待队列的尾部。依据第五载体命令在第n个硬件队列中构建第三命令序列;其中,第三命令序列与第五载体命令匹配。从命令等待队列中移除第五载体命令,将第五载体命令存储于结果等待队列;获取第三结果信息;其中,第三结果信息表征存储器执行第五命令序列后的结果;第三结果信息与第五命令序列匹配;从结果等待队列中移除第五载体命令;将第三结果信息添加到第五载体命令,以得到第六载体命令;将第六载体命令存入结果队列;判断第六载体命令中的第三结果信息是否为第一错误状态;直至第六载体命令中的第三结果信息不为第一错误状态或者重复执行的次数达到预设的第一次数。
在一种可能的实现方式中,在S127后,判断重复执行该用户请求的次数,当次数达到预设的第一次数时,执行S128。
请参阅图4,图4为本发明实施例提供的一种管理存储器多并发请求的装置,可选的,该管理存储器多并发请求的装置可以采用电子设备100的实现方式。需要说明的是,本实施例所提供的管理存储器多并发请求的装置,其基本原理及产生的技术效果和上述实施例相同,为简要描述,本实施例部分未提及之处,可参考上述的实施例中相应内容。
管理存储器多并发请求的装置包括处理模块201、构建命令序列模块202以及结果信息获取模块203。
处理模块201,用于在内存中构建M个执行管理队列组,其中,M与N相等,且M为大于1的正整数。具体地,处理模块201可以执行S101。
处理模块201还用于将第一载体命令存储于第m个执行管理队列组;其中,第一载体命令携带父载体和上层请求的相关信息;上层请求为对第R个存储单元进行操作的请求;第R个存储单元与第n个硬件队列具有对应关系;第n个硬件队列与第m个执行管理队列组具有对应关系;第m个执行管理队列组属于M个执行管理队列组;第n个硬件队列属于N个硬件队列。具体地,处理模块201可以执行S102。
构建命令序列模块202,用于依据第一载体命令在第n个硬件队列中构建第一命令序列;其中,第一载体命令存储于与第m个执行管理队列组,第一命令序列与第一载体命令匹配。具体地,构建命令序列模块202可以执行S103
结果信息获取模块203,用于获取第一结果信息;其中,第一结果信息表征存储器执行第一命令序列后的结果;第一结果信息与第一命令序列匹配。具体地,结果信息获取模块203可以执行S105。
在一种可实现的方式中,处理模块201还用于判断第一结果信息是否为第二错误状态,其中,第二错误状态为超时(timeout)。具体地,处理模块201可以执行S106。
处理模块201还用于,若是,则将执行管理队列组中的所有载体回收至资源池;其中,载体包括父载体和子载体。具体地,处理模块201可以执行S107。
构建命令序列模块202还用于在第n个硬件队列中构建复位命令序列,以使存储器执行复位操作。具体地,构建命令序列模块202可以执行S108。
处理模块201还用于将第一结果信息添加到第一载体命令,以得到第二载体命令。具体地,处理模块201可以执行S110。
处理模块201还用于判断第一结果信息是否为第一错误状态。具体地,处理模块201可以执行S112。
处理模块201还用于,若否,则清空第二载体命令,将父载体回收至资源池。具体地,处理模块201可以执行S114。
在一种可实现的方式中,第m个执行管理队组列包括命令等待队列、结果等待队列、结果队列和再执行队列。
处理模块201具体用于将第一载体命令存储于命令等待队列。具体地,处理模块201可以执行S1021。
处理模块201还用于在依据第一载体命令在目标硬件队列中构建第一命令序列之后,从命令等待队列中移除第一载体命令,将第一载体命令存储于结果等待队列。具体地,处理模块201可以执行S104。
处理模块201还用于在将第一结果信息添加到第一载体命令,以得到第二载体命令之前,从结果等待队列中移除第一载体命令。具体地,处理模块201可以执行S109。
处理模块201还用于在判断第二载体命令中的第一结果信息是否为第一错误状态的之前,将第二载体命令存入结果队列。具体地,处理模块201可以执行S111。
处理模块201还用于在清空第二载体命令,将父载体回收至资源池之前,从结果队列中移除第二载体命令。具体地,处理模块201可以执行S113.
处理模块201还用于若第二载体命令中的第一结果信息为第一错误状态,则从结果队列中移除第二载体命令,并将第二载体命令存储于再执行队列。具体地,处理模块201可以执行S115。
处理模块201还用于从资源池中申请第一子载体;其中,第一子载体与父载体关联。具体地,处理模块201可以执行S116。
处理模块201还用于提取第二载体命令中的上层请求的相关信息。具体地,处理模块201可以执行S117。
处理模块201还用于依据第一子载体和上层请求的相关信息构建第三载体命令。具体地,处理模块201可以执行S118。
处理模块201还用于将第三载体命令存储至命令等待队列的尾部。具体地,处理模块201可以执行S119。
构建命令序列模块202还用于依据第三载体命令在第n个硬件队列中构建第二命令序列;其中,第二命令序列与第三载体命令匹配。具体地,构建命令序列模块202可以执行S120。
处理模块20还用于从命令等待队列中移除第三载体命令,将第三载体命令存储于结果等待队列。具体地,处理模块201可以执行S121。
结果信息获取模块203还用于获取第二结果信息;其中,第二结果信息表征存储器执行第三命令序列后的结果;第二结果信息与第三命令序列匹配。具体地,结果信息获取模块203可以执行S122。
在一种可实现的方式中,处理模块201还用于判断第二结果信息是否为第二错误状态。具体地,处理模块201可以执行S123。
处理模块201还用于从结果等待队列中移除第三载体命令。具体地,处理模块201可以执行S124。
处理模块201还用于将第二结果信息添加到第三载体命令,以得到第四载体命令。具体地,处理模块201可以执行S125。
处理模块201还用于将第四载体命令存入结果队列。具体地,处理模块201可以执行S126。
处理模块201还用于判断第四载体命令中的第二结果信息是否为第一错误状态;若第四载体命令中的第二结果信息不为第一错误状态,则分别从再执行队列、结果队列中移除第二载体命令、第四载体命令,清空第二载体命令和第四载体命令,将父载体和第一子载体命令回收至资源池。具体地,处理模块201可以执行S127和S128。
处理模块201还用于若第四载体命令中的第二结果信息为第一错误状态,从结果队列中移除第四载体命令,清空第四载体命令,将第一子载体命令回收至资源池。具体地,处理模块201可以执行S129。
处理模块还用于提取第二载体命令中的上层请求的相关信息。具体地,处理模块201可以执行S119。
处理模块201还用于重新从资源池中申请第二子载体;其中,第二子载体与父载体关联。具体地,处理模块201可以重复执行S116。
处理模块201还用于依据第二子载体和上层请求的相关信息构建第五载体命令。具体地,处理模块201可以重复执行S118。
处理模块201还用于将第五载体命令存储至命令等待队列的尾部。具体地,处理模块201可以重复执行S119。
构建命令序列模块202还用于依据第五载体命令在第n个硬件队列中构建第三命令序列;其中,第三命令序列与第五载体命令匹配。具体地,构建命令序列模块202可以重复执行S120。
处理模块201还用于从命令等待队列中移除第五载体命令,将第五载体命令存储于结果等待队列。具体地,处理模块201可以重复执行S121。
结果信息获取模块203还用于获取第三结果信息;其中,第三结果信息表征存储器执行第五命令序列后的结果;第三结果信息与第五命令序列匹配。具体地,结果信息获取模块203可以重复执行S122。
处理模块201还用于从结果等待队列中移除第五载体命令。具体地,处理模块201可以重复执行S124。
处理模块201还用于将第三结果信息添加到第五载体命令,以得到第六载体命令。具体地,处理模块201可以重复执行S125。
处理模块201还用于将第六载体命令存入结果队列。具体地,处理模块201可以重复执行S126。
处理模块201还用于判断第六载体命令中的第三结果信息是否为第一错误状态,直至第六载体命令中的第三结果信息不为第一错误状态或者重复执行的次数达到预设的第一次数。具体地,处理模块201可以重复执行S127。
本发明实施例还提供了一种存储介质,该存储介质存储有计算机指令,该计算机指令在被读取并运行时执行上述实施例的管理存储器多并发请求的方法。该存储介质可以包括内存、闪存、寄存器或者其结合等。
下面提供一种电子设备100,该电子设备100如图1所示,可以实现上述图4对应的管理存储器多并发请求的装置;具体的,该电子设备100包括:CPU 101、存储器102、外设接口103、内存104、FIFO105以及总线。CPU101可以是基带芯片。
除了图中该电子设备100可能具有的器件外,该电子设备100还可以包含:电池、各类传感器、触摸屏、射频电路等等。可选地,该电子设备100可以为:PDA、智能手机、平板、智能穿戴等产品。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本发明的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种管理存储器多并发请求的方法,应用于电子设备,所述电子设备包括CPU、内存以及N个硬件队列,其特征在于,所述管理存储器多并发请求的方法的步骤包括:
在内存中构建M个执行管理队列组,其中,所述M与所述N相等,且所述M为大于1的正整数;
将第一载体命令存储于第m个执行管理队列组;其中,所述第一载体命令携带父载体和上层请求的相关信息;所述上层请求为对第R个存储单元进行操作的请求;所述第R个存储单元与第n个硬件队列具有对应关系;所述第n个硬件队列与第m个执行管理队列组具有对应关系;所述第m个执行管理队列组属于M个执行管理队列组;所述第n个硬件队列属于所述N个硬件队列;
依据所述第一载体命令在所述第n个硬件队列中构建第一命令序列;其中,所述第一命令序列与所述第一载体命令匹配。
2.根据权利要求1所述的管理存储器多并发请求的方法,其特征在于,所述第m个执行管理队组列包括命令等待队列和结果等待队列;
所述将所述第一载体命令存储于所述第m个执行管理队列组,包括:
将所述第一载体命令存储于所述命令等待队列;
在所述依据所述第一载体命令在所述目标硬件队列中构建第一命令序列之后,还包括:
从所述命令等待队列中移除所述第一载体命令,将所述第一载体命令存储于所述结果等待队列。
3.根据权利要求2所述的管理存储器多并发请求的方法,其特征在于,所述第m个执行管理队组列包括命令结果队列,所述方法还包括:
获取第一结果信息;其中,所述第一结果信息表征存储器执行所述第一命令序列后的结果,所述第一结果信息与所述第一命令序列匹配;
从所述结果等待队列中移除所述第一载体命令;
将所述第一结果信息添加到所述第一载体命令,以得到第二载体命令;
将所述第二载体命令存入所述结果队列;
判断所述第一结果信息是否为第一错误状态;
若否,则从所述结果队列中移除所述第二载体命令,清空所述第二载体命令,将所述父载体回收至资源池。
4.根据权利要求3所述的管理存储器多并发请求的方法,其特征在于,所述第m个执行管理队组列还包括再执行队列,所述管理存储器多并发请求的方法还包括:
若所述第二载体命令中的第一结果信息为所述第一错误状态,则从所述结果队列中移除所述第二载体命令,并将所述第二载体命令存储于所述再执行队列;
从所述资源池中申请第一子载体;其中,所述第一子载体与所述父载体关联;
提取所述第二载体命令中的上层请求的相关信息;
依据所述第一子载体和所述上层请求的相关信息构建第三载体命令;
将所述第三载体命令存储至所述命令等待队列的尾部。
5.根据权利要求4所述的管理存储器多并发请求的方法,其特征在于,
依据所述第三载体命令在所述第n个硬件队列中构建第二命令序列;其中,所述第二命令序列与所述第三载体命令匹配;
从所述命令等待队列中移除所述第三载体命令,将所述第三载体命令存储于所述结果等待队列;
获取第二结果信息;其中,所述第二结果信息表征存储器执行所述第三命令序列后的结果;所述第二结果信息与所述第三命令序列匹配;
从所述结果等待队列中移除所述第三载体命令;
将所述第二结果信息添加到所述第三载体命令,以得到第四载体命令;
将所述第四载体命令存入所述结果队列;
判断所述第四载体命令中的第二结果信息是否为第一错误状态;
若第四载体命令中的第二结果信息不为所述第一错误状态,则分别从所述再执行队列、所述结果队列中移除所述第二载体命令、所述第四载体命令,清空所述第二载体命令和所述第四载体命令,将所述父载体和所述第一子载体命令回收至所述资源池;
若所述第四载体命令中的第二结果信息为所述第一错误状态,则从所述结果队列中移除所述第四载体命令,清空所述第四载体命令,将所述第一子载体命令回收至所述资源池;
重复执行所述从所述资源池中申请第一子载体及其后的步骤,直至所述第四载体命令中的第二结果信息不为所述第一错误状态或者重复执行的次数达到预设的第一次数。
6.根据权利要求4所述的管理存储器多并发请求的方法,其特征在于,在所述获取第一结果信息的步骤后,所述管理存储器多并发请求的方法的步骤还包括:
判断所述第一结果信息是否为第二错误状态,其中,所述第二错误状态为超时;
若是,则将所述执行管理队列组中的所有载体回收至所述资源池;其中,所述载体包括父载体和子载体;
在所述第n个硬件队列中构建复位命令序列,以使所述存储器执行复位操作。
7.一种管理存储器多并发请求的装置,应用于电子设备,所述电子设备包括CPU、内存以及N个硬件队列,其特征在于,包括:
处理模块,用于在内存中构建M个执行管理队列组,其中,所述M与所述N相等,且所述M为大于1的正整数;
所述处理模块还用于将第一载体命令存储于第m个执行管理队列组;其中,所述第一载体命令携带父载体和上层请求的相关信息;所述上层请求为对第R个存储单元进行操作的请求;所述第R个存储单元与第n个硬件队列具有对应关系;所述第n个硬件队列与第m个执行管理队列组具有对应关系;所述第m个执行管理队列组属于M个执行管理队列组;所述第n个硬件队列属于所述N个硬件队列;
构建命令序列模块,用于依据所述第一载体命令在所述第n个硬件队列中构建第一命令序列;其中,所述第一命令序列与所述第一载体命令匹配;
结果信息获取模块,用于获取第一结果信息;其中,所述第一结果信息表征存储器执行所述第一命令序列后的结果,所述第一结果信息与所述第一命令序列匹配;
所述处理模块还用于将所述第一结果信息添加到所述第一载体命令,以得到第二载体命令;
所述处理模块还用于判断所述第一结果信息是否为第一错误状态;
所述处理模块还用于,若否,则清空所述第二载体命令,将所述父载体回收至资源池。
8.根据权利要求7所述的管理存储器多并发请求的装置,其特征在于,所述第m个执行管理队组列包括命令等待队列、结果等待队列、结果队列以及再执行队列;
所述处理模块具体用于将所述第一载体命令存储于所述命令等待队列;
所述处理模块还用于在所述依据所述第一载体命令在所述目标硬件队列中构建第一命令序列之后,从所述命令等待队列中移除所述第一载体命令,将所述第一载体命令存储于所述结果等待队列;
所述处理模块还用于在所述将所述第一结果信息添加到所述第一载体命令,以得到第二载体命令之前,从所述结果等待队列中移除所述第一载体命令;
所述处理模块还用于在所述判断所述第二载体命令中的第一结果信息是否为第一错误状态的之前,将所述第二载体命令存入所述结果队列;
所述处理模块还用于在所述清空所述第二载体命令,将所述父载体回收至资源池之前,从所述结果队列中移除所述第二载体命令;
所述处理模块还用于若所述第二载体命令中的第一结果信息为所述第一错误状态,则从所述结果队列中移除所述第二载体命令,并将所述第二载体命令存储于所述再执行队列;
所述处理模块还用于从所述资源池中申请第一子载体;其中,所述第一子载体与所述父载体关联;
所述处理模块还用于提取所述第二载体命令中的上层请求的相关信息;
所述处理模块还用于依据所述第一子载体和所述上层请求的相关信息构建第三载体命令;
所述处理模块还用于将所述第三载体命令存储至所述命令等待队列的尾部;
所述构建命令序列模块还用于依据所述第三载体命令在所述第n个硬件队列中构建第二命令序列;其中,所述第二命令序列与所述第三载体命令匹配;
所述处理模块还用于从所述命令等待队列中移除所述第三载体命令,将所述第三载体命令存储于所述结果等待队列;
所述结果信息获取模块还用于获取第二结果信息;其中,所述第二结果信息表征存储器执行所述第三命令序列后的结果;所述第二结果信息与所述第三命令序列匹配;
所述处理模块还用于从所述结果等待队列中移除所述第三载体命令;
所述处理模块还用于将所述第二结果信息添加到所述第三载体命令,以得到第四载体命令;
所述处理模块还用于将所述第四载体命令存入所述结果队列;
所述处理模块还用于判断所述第四载体命令中的第二结果信息是否为第一错误状态;若第四载体命令中的第二结果信息不为所述第一错误状态,则分别从所述再执行队列、所述结果队列中移除所述第二载体命令、所述第四载体命令,清空所述第二载体命令和所述第四载体命令,将所述父载体和所述第一子载体命令回收至所述资源池;
所述处理模块还用于若所述第四载体命令中的第二结果信息为所述第一错误状态,从所述结果队列中移除所述第四载体命令,清空所述第四载体命令,将所述第一子载体命令回收至所述资源池;
所述处理模块、所述构建命令序列模块和所述结果信息获取模块还用于重复执行所述从所述资源池中申请第一子载体及其后的步骤,直至所述第四载体命令中的第二结果信息不为所述第一错误状态或者重复执行的次数达到预设的第一次数;
所述处理模块还用于判断所述第一结果信息是否为第二错误状态,其中,所述第二错误状态为超时;
所述处理模块还用于,若是,则将所述执行管理队列组中的所有载体回收至所述资源池;其中,所述载体包括父载体和子载体;
所述构建命令序列模块还用于在所述第n个硬件队列中构建复位命令序列,以使所述存储器执行复位操作。
9.一种存储介质,其特征在于,所述存储介质存储有计算机指令,所述计算机指令在被读取并运行时执行权利要求1~7任一所述的构建存储器命令序列的方法。
10.一种电子设备,其特征在于,所述电子设备包括存储器、CPU,所述存储器内安装有管理存储器多并发请求的装置,所述构建存储器命令序列的装置包括一个或多个由所述CPU执行的软件功能模块,所述管理存储器多并发请求的装置包括:
处理模块,用于在内存中构建M个执行管理队列组,其中,所述M与所述N相等,且所述M为大于1的正整数;
所述处理模块还用于将第一载体命令存储于第m个执行管理队列组;其中,所述第一载体命令携带父载体和上层请求的相关信息;所述上层请求为对第R个存储单元进行操作的请求;所述第R个存储单元与第n个硬件队列具有对应关系;所述第n个硬件队列与第m个执行管理队列组具有对应关系;所述第m个执行管理队列组属于M个执行管理队列组;所述第n个硬件队列属于所述N个硬件队列;
构建命令序列模块,用于依据所述第一载体命令在所述第n个硬件队列中构建第一命令序列;其中,所述第一载体命令存储于与所述第m个执行管理队列组,所述第一命令序列与所述第一载体命令匹配。
CN201811564720.5A 2018-12-20 2018-12-20 一种管理存储器多并发请求的方法及装置 Active CN109683823B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811564720.5A CN109683823B (zh) 2018-12-20 2018-12-20 一种管理存储器多并发请求的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811564720.5A CN109683823B (zh) 2018-12-20 2018-12-20 一种管理存储器多并发请求的方法及装置

Publications (2)

Publication Number Publication Date
CN109683823A true CN109683823A (zh) 2019-04-26
CN109683823B CN109683823B (zh) 2022-02-11

Family

ID=66188045

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811564720.5A Active CN109683823B (zh) 2018-12-20 2018-12-20 一种管理存储器多并发请求的方法及装置

Country Status (1)

Country Link
CN (1) CN109683823B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112306370A (zh) * 2019-07-29 2021-02-02 阿里巴巴集团控股有限公司 数据传输方法、装置、设备及存储介质
CN112463028A (zh) * 2020-10-29 2021-03-09 苏州浪潮智能科技有限公司 一种i/o处理方法、系统、设备及计算机可读存储介质
CN113157205A (zh) * 2021-02-26 2021-07-23 西安微电子技术研究所 一种nand阵列的控制方法、控制器、电子设备及存储介质

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101498994A (zh) * 2009-02-16 2009-08-05 华中科技大学 一种固态硬盘控制器
US20110191527A1 (en) * 2010-01-29 2011-08-04 Kabushiki Kaisha Toshiba Semiconductor storage device and control method thereof
US20120239852A1 (en) * 2008-06-25 2012-09-20 Stec, Inc. High speed input/output performance in solid state devices
CN103823672A (zh) * 2014-01-08 2014-05-28 国电南瑞科技股份有限公司 综合监控培训系统及其实现方法
CN103941649A (zh) * 2014-03-07 2014-07-23 东莞市升力智能科技有限公司 多轴运动卡控制系统的控制方法
CN104238962A (zh) * 2014-09-16 2014-12-24 华为技术有限公司 向缓存中写入数据的方法及装置
CN105045632A (zh) * 2015-08-10 2015-11-11 京信通信技术(广州)有限公司 一种多核环境下实现免锁队列的方法和设备
CN105912307A (zh) * 2016-04-27 2016-08-31 浪潮(北京)电子信息产业有限公司 一种Flash控制器数据处理方法及装置
CN106662984A (zh) * 2014-09-26 2017-05-10 英特尔公司 固态驱动器中不均匀通道加载的性能影响的降低
CN108156823A (zh) * 2016-08-31 2018-06-12 华为技术有限公司 一种闪存介质的访问方法及控制器

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120239852A1 (en) * 2008-06-25 2012-09-20 Stec, Inc. High speed input/output performance in solid state devices
CN101498994A (zh) * 2009-02-16 2009-08-05 华中科技大学 一种固态硬盘控制器
US20110191527A1 (en) * 2010-01-29 2011-08-04 Kabushiki Kaisha Toshiba Semiconductor storage device and control method thereof
CN103823672A (zh) * 2014-01-08 2014-05-28 国电南瑞科技股份有限公司 综合监控培训系统及其实现方法
CN103941649A (zh) * 2014-03-07 2014-07-23 东莞市升力智能科技有限公司 多轴运动卡控制系统的控制方法
CN104238962A (zh) * 2014-09-16 2014-12-24 华为技术有限公司 向缓存中写入数据的方法及装置
CN106662984A (zh) * 2014-09-26 2017-05-10 英特尔公司 固态驱动器中不均匀通道加载的性能影响的降低
CN105045632A (zh) * 2015-08-10 2015-11-11 京信通信技术(广州)有限公司 一种多核环境下实现免锁队列的方法和设备
CN105912307A (zh) * 2016-04-27 2016-08-31 浪潮(北京)电子信息产业有限公司 一种Flash控制器数据处理方法及装置
CN108156823A (zh) * 2016-08-31 2018-06-12 华为技术有限公司 一种闪存介质的访问方法及控制器

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JEDEC: ""JESD84-B51 Embedded Multi-Media Card(eMMC) Electrical Standard 5.1"", 《HTTPS://WWW.JEDEC.ORG/SITES/DEFAULT/FILES/DOCS/JESD84-B51.PDF》 *
QUAN ZHANG 等: ""An Efficient, QoS-aware I/O Scheduler for Solid"", 《2013 IEEE 10TH INTERNATIONAL CONFERENCE ON HIGHPERFORMANCE COMPUTING AND COMMUNICATIONS & 2013 IEEE INTERNATIONAL CONFERENCE ON EMBEDDED AND UBIQUITOUS COMPUTING》 *
胡洋: ""高性能固态盘的多级并行性及算法研究"", 《中国博士学位论文全文数据库(信息科技辑)》 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112306370A (zh) * 2019-07-29 2021-02-02 阿里巴巴集团控股有限公司 数据传输方法、装置、设备及存储介质
CN112463028A (zh) * 2020-10-29 2021-03-09 苏州浪潮智能科技有限公司 一种i/o处理方法、系统、设备及计算机可读存储介质
CN112463028B (zh) * 2020-10-29 2023-01-10 苏州浪潮智能科技有限公司 一种i/o处理方法、系统、设备及计算机可读存储介质
CN113157205A (zh) * 2021-02-26 2021-07-23 西安微电子技术研究所 一种nand阵列的控制方法、控制器、电子设备及存储介质
CN113157205B (zh) * 2021-02-26 2023-03-14 西安微电子技术研究所 一种nand阵列的控制方法、控制器、电子设备及存储介质

Also Published As

Publication number Publication date
CN109683823B (zh) 2022-02-11

Similar Documents

Publication Publication Date Title
CN105049268B (zh) 分布式计算资源分配系统和任务处理方法
CN109683823A (zh) 一种管理存储器多并发请求的方法及装置
CN109933420A (zh) 节点任务调度方法、电子设备及系统
CN110738389A (zh) 工作流处理方法、装置、计算机设备和存储介质
CN103034935B (zh) 一种用于实时盘点的装置及方法
CN108398924A (zh) 机器人搬运车的调度方法和调度装置
CN110162388A (zh) 一种任务调度方法、系统及终端设备
CN103109271A (zh) 一种平台间迁移应用的实现方法及系统
US10027596B1 (en) Hierarchical mapping of applications, services and resources for enhanced orchestration in converged infrastructure
CN108121511A (zh) 一种分布式边缘存储系统中的数据处理方法、装置及设备
CN104115124A (zh) 对在多个计算节点上执行的源代码实施更新
CN107357630A (zh) 一种实现虚拟机同步的方法、装置和存储介质
CN109814988A (zh) 任务处理方法及系统
CN101610173A (zh) 一种对多网元进行数据配置的方法和网管服务器
CN111625419B (zh) 一种日志采集方法、系统、设备及计算机可读存储介质
CN109818810A (zh) 一种接入服务器连接优化方法、接入服务器以及通信系统
CN109254839A (zh) 确定任务触发时间的方法、构建任务定时器的方法及系统
CN109447549A (zh) 一种物料位置确定的方法以及相关装置
CN111813517A (zh) 任务队列的分配方法、装置、计算机设备及介质
CN110796400A (zh) 一种缓存货物的方法和装置
CN109857579A (zh) 一种数据处理方法及相关装置
CN103533029A (zh) 甘特图数据加载方法及系统
CN108965403A (zh) 运维监控连接的建立方法及终端设备
CN113301087A (zh) 资源调度方法、装置、计算设备和介质
CN108874798B (zh) 一种大数据排序方法和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant