CN109669826A - 一种嵌入式系统上电掉电自动化测试系统 - Google Patents

一种嵌入式系统上电掉电自动化测试系统 Download PDF

Info

Publication number
CN109669826A
CN109669826A CN201811498137.9A CN201811498137A CN109669826A CN 109669826 A CN109669826 A CN 109669826A CN 201811498137 A CN201811498137 A CN 201811498137A CN 109669826 A CN109669826 A CN 109669826A
Authority
CN
China
Prior art keywords
power
host computer
automatization test
voltage
test system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811498137.9A
Other languages
English (en)
Inventor
李岩
仇旭东
赵斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Jinhang Computing Technology Research Institute
Original Assignee
Tianjin Jinhang Computing Technology Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Jinhang Computing Technology Research Institute filed Critical Tianjin Jinhang Computing Technology Research Institute
Priority to CN201811498137.9A priority Critical patent/CN109669826A/zh
Publication of CN109669826A publication Critical patent/CN109669826A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Power Sources (AREA)

Abstract

本发明涉及一种上电掉电自动化测试系统,其中,包括:上位机、嵌入式系统以及待测系统;上位机配置通道号、通道号相对启动零点的绝对时间或相对于上一指令的相对时间以及该通道的电压值参数,进行各通道的上电电压配置,嵌入式系统,用于提供上位机指定数值的电压;上位机将所要进行的测试活动,以通道号、上电时间、电压值、循环次数指令进行描述,生成配置格式的文件,通过文件解析程序,将配置文件进行解析,进行测试。本发明的上电掉电自动化测试系统具有低成本自动化、时序准确可控、可反复重复实验的优点。

Description

一种嵌入式系统上电掉电自动化测试系统
技术领域
本发明涉及一种嵌入式系统设备的测试系统,尤其是一种用于嵌入式系统上电和掉电测试的自动化方法。
背景技术
目前,在嵌入式系统的测试中,上电与掉电测试被用来作为一种简单有效的测试系统可靠性的常用方法,然而由于嵌入式系统中设备繁多,往往造成多个设备上电、掉电需要多人手工配合,不仅浪费人力,还容易造成上电时序不精确,影响测试结果的情况发生。此外,单纯依靠人力进行上电和掉电工作,难以反复进行多次实验,因此自动化的上电掉电测试方法对于嵌入式系统的测试至关重要。
发明内容
本发明的目的在于提供一种上电掉电自动化测试系统,用于解决嵌入式系统中上电、掉电测试困难的问题。
本发明一种上电掉电自动化测试系统,其中,包括:上位机、嵌入式系统以及待测系统;上位机配置通道号、通道号相对启动零点的绝对时间或相对于上一指令的相对时间以及该通道的电压值参数,进行各通道的上电电压配置,嵌入式系统,用于提供上位机指定数值的电压;上位机将所要进行的测试活动,以通道号、上电时间、电压值、循环次数指令进行描述,生成配置格式的文件,通过文件解析程序,将配置文件进行解析,进行测试。
根据本发明的上电掉电自动化测试系统的一实施例,其中,嵌入式系统包括:ARM处理器;Flash用于程序的烧写;以及D/A接口芯片,用于提供指定数值的电压。
根据本发明的上电掉电自动化测试系统的一实施例,其中,嵌入式系统还包括显示屏用于显示当前供电的指令。
根据本发明的上电掉电自动化测试系统的一实施例,其中,上位机调用D/A接口芯片的可执行程序,将可执行程序下载到智能上电掉电设备的flash中,进行测试。
根据本发明的上电掉电自动化测试系统的一实施例,其中,上位机中电压值配置为0表示掉电,上位机能够配置循环的次数。
根据本发明的上电掉电自动化测试系统的一实施例,其中,上位机具有图形化配置界面。
本发明的上电掉电自动化测试系统具有低成本自动化、时序准确可控、可反复重复实验的特点。
附图说明
图1所示为上电掉电自动化测试系统的模块图;
图2所示为图形化啊配置界面的主要配置项示意图;
图3所示为只能上掉电测试设备结构组成图;
图4所示为上掉电自动化测试系统的使用流程图。
具体实施方式
为使本发明的目的、内容、和优点更加清楚,下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。
图1所示为上电掉电自动化测试系统的模块图,如图1所示,本发明中的上电掉电自动化测试系统由图形化配置界面和智能上电掉电测试设备组成,图形化配置界面运行在PC机上,是一个图形化应用程序。智能上电掉电测试设备是嵌入式系统,它可以为待测系统提供电源。
图2所示为图形化啊配置界面的主要配置项示意图,图2,图形化配置界面,可以通过配置通道号,该通道号相对启动零点的绝对时间或相对于上一指令的相对时间,以及该通道的电压值等参数,进行各通道的上电电压配置,电压值配置为0表示掉电,并且可以配置循环的次数。
图3所示为只能上掉电测试设备结构组成图,如图3所示,智能上电掉电测试设备是一个嵌入式系统,其主处理器是ARM处理器,包括一块Flash用于程序的烧写,以及D/A接口芯片,用于提供指定数值的电压,以及一块显示屏用于显示当前供电的指令,再有就是一个重置按钮,用于重新开始一轮测试。
图4所示为上掉电自动化测试系统的使用流程图,如图4,上电掉电自动化测试系统的使用流程首先是通过图形化配置界面,将所要进行的测试活动,以通道号、上电时间、电压值、循环次数等指令进行描述,然后生成专用的配置格式的文件,通过文件解析程序,将该配置文件进行解析,并转化能能够调用D/A接口芯片的可执行程序,将该程序下载到智能上电掉电设备的flash中,将供电线路与待测设备连接正确,按压开始按钮,进行测试。测试的同时可以通过显示屏监视供电过程,并可以随时通过重置按钮,重新启动测试过程。
本发明的优点如下:
(1)使用PC上的图形化配置程序,将上电与掉电的自动化测试流程表述成可视化指令,并存储为配置文件。
(2)通过解析文件对配置文件进行解析,并将解析结果自动生成一个可执行程序代码。
(3)将可执行程序代码下载到嵌入式系统中,并能够通过按钮反复控制该系统的启动与重启,从而配合完成待测系统的上电掉电测试。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。

Claims (6)

1.一种上电掉电自动化测试系统,其特征在于,包括:上位机、嵌入式系统以及待测系统;
上位机配置通道号、通道号相对启动零点的绝对时间或相对于上一指令的相对时间以及该通道的电压值参数,进行各通道的上电电压配置,
嵌入式系统,用于提供上位机指定数值的电压;
上位机将所要进行的测试活动,以通道号、上电时间、电压值、循环次数指令进行描述,生成配置格式的文件,通过文件解析程序,将配置文件进行解析,进行测试。
2.如权利要求1所述的上电掉电自动化测试系统,其特征在于,嵌入式系统包括:ARM处理器;Flash用于程序的烧写;以及D/A接口芯片,用于提供指定数值的电压。
3.如权利要求1所述的上电掉电自动化测试系统,其特征在于,嵌入式系统还包括显示屏用于显示当前供电的指令。
4.如权利要求2所述的上电掉电自动化测试系统,其特征在于,上位机调用D/A接口芯片的可执行程序,将可执行程序下载到智能上电掉电设备的flash中,进行测试。
5.如权利要求1所述的上电掉电自动化测试系统,其特征在于,上位机中电压值配置为0表示掉电,上位机能够配置循环的次数。
6.如权利要求1所述的上电掉电自动化测试系统,其特征在于,上位机具有图形化配置界面。
CN201811498137.9A 2018-12-07 2018-12-07 一种嵌入式系统上电掉电自动化测试系统 Pending CN109669826A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811498137.9A CN109669826A (zh) 2018-12-07 2018-12-07 一种嵌入式系统上电掉电自动化测试系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811498137.9A CN109669826A (zh) 2018-12-07 2018-12-07 一种嵌入式系统上电掉电自动化测试系统

Publications (1)

Publication Number Publication Date
CN109669826A true CN109669826A (zh) 2019-04-23

Family

ID=66144219

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811498137.9A Pending CN109669826A (zh) 2018-12-07 2018-12-07 一种嵌入式系统上电掉电自动化测试系统

Country Status (1)

Country Link
CN (1) CN109669826A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110308952A (zh) * 2019-06-28 2019-10-08 兆讯恒达微电子技术(北京)有限公司 一种嵌入式操作系统启动过程中配置检查的方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW564354B (en) * 2002-03-01 2003-12-01 Mitac Int Corp Control device and method for automatic testing
CN103577291A (zh) * 2013-11-12 2014-02-12 福建联迪商用设备有限公司 嵌入式系统的掉电测试系统及方法
CN104199756A (zh) * 2014-09-03 2014-12-10 航天科工防御技术研究试验中心 一种fpga多重自动配置装置及其方法
CN105093094A (zh) * 2015-09-16 2015-11-25 中国人民解放军国防科学技术大学 芯片上电可靠性自动检测装置和检测方法
US20150370692A1 (en) * 2014-06-20 2015-12-24 Red Hat Israel, Ltd. Guest-independent testing of guest firmware in virtualized systems
CN105372619A (zh) * 2014-08-06 2016-03-02 国家电网公司 一种安全芯片掉电测试设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW564354B (en) * 2002-03-01 2003-12-01 Mitac Int Corp Control device and method for automatic testing
CN103577291A (zh) * 2013-11-12 2014-02-12 福建联迪商用设备有限公司 嵌入式系统的掉电测试系统及方法
US20150370692A1 (en) * 2014-06-20 2015-12-24 Red Hat Israel, Ltd. Guest-independent testing of guest firmware in virtualized systems
CN105372619A (zh) * 2014-08-06 2016-03-02 国家电网公司 一种安全芯片掉电测试设备
CN104199756A (zh) * 2014-09-03 2014-12-10 航天科工防御技术研究试验中心 一种fpga多重自动配置装置及其方法
CN105093094A (zh) * 2015-09-16 2015-11-25 中国人民解放军国防科学技术大学 芯片上电可靠性自动检测装置和检测方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110308952A (zh) * 2019-06-28 2019-10-08 兆讯恒达微电子技术(北京)有限公司 一种嵌入式操作系统启动过程中配置检查的方法
CN110308952B (zh) * 2019-06-28 2022-04-15 兆讯恒达科技股份有限公司 一种嵌入式操作系统启动过程中配置检查的方法

Similar Documents

Publication Publication Date Title
CN106598556B (zh) 用户界面生成方法及装置
US20150212923A1 (en) Nontransitory processor readable recording medium having fault injection program recorded therein and fault injection method
CN108073400A (zh) 软件自动化构建方法、服务器及存储介质
CN104007348B (zh) 自动化测试系统及其方法
US8056062B2 (en) Methods and systems for converting application code in turbine control systems
CN103970660A (zh) 一种基于crontab的整机系统稳定性的自动化测试方法
CN108776278B (zh) 一种拓扑关联的组态式继电保护测试系统及方法
CN111382048B (zh) 真机测试平台上移动设备的管理方法和装置
CN111240973A (zh) 基于仿真的设备测试方法、系统及可读存储介质
CN113364515B (zh) 基于Xstate的卫星遥控方法、装置、设备和存储介质
CN104125504A (zh) 一种基于持续集成的部署方法、装置及系统
CN104090751A (zh) 一种在Android系统上获取root权限的方法
KR101722856B1 (ko) 프로그래밍 언어 기반의 plc 자동 테스트 장치
JP2010152429A (ja) Guiアプリケーションテスト支援装置及びテスト支援方法
CN109669826A (zh) 一种嵌入式系统上电掉电自动化测试系统
CN113360144A (zh) 软件开发的辅助处理方法、设备、存储介质及程序产品
JP5508078B2 (ja) プログラム作成支援装置および方法ならびにプログラム
CN105446886B (zh) 一种计算机程序调试方法和装置
CN110928760A (zh) 一种嵌入式系统中的单元测试方法与装置
CN108153669B (zh) 应用时间轴配置方式实现fpga软件仿真任务调度的方法
CN104239202A (zh) 交互式智能设备的非Root测试方法和系统
CN106528402B (zh) 一种测试终端的方法及系统
JP5327019B2 (ja) ソフトウェア自動試験方式
US11907053B2 (en) Failure handling apparatus and system, rule list generation method, and non-transitory computer-readable medium
CN110347409B (zh) 自动控制方法、客户端和服务器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190423