CN109558325A - 一种时延统计方法、装置和计算机可读存储介质 - Google Patents

一种时延统计方法、装置和计算机可读存储介质 Download PDF

Info

Publication number
CN109558325A
CN109558325A CN201811463421.2A CN201811463421A CN109558325A CN 109558325 A CN109558325 A CN 109558325A CN 201811463421 A CN201811463421 A CN 201811463421A CN 109558325 A CN109558325 A CN 109558325A
Authority
CN
China
Prior art keywords
time
delay
time delay
function interface
preset function
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811463421.2A
Other languages
English (en)
Inventor
安祥文
刘杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201811463421.2A priority Critical patent/CN109558325A/zh
Publication of CN109558325A publication Critical patent/CN109558325A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/3604Software analysis for verifying properties of programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请提供一种时延统计方法,包括:在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到预设函数接口时执行时延函数;根据时延函数获得预设函数接口执行命令前的第一时间和执行命令后的第二时间;利用第一时间和第二时间得到预设函数接口的时延数据。可见,本申请不需要对目标内核程序进行任何修改,不需要相关技术人员对目标内核程序手动添加延时代码,只需插入时延函数就可以进行自动的动态侦测预设函数接口的时延数据,因此系统开销小,时延统计效率高,适用性更强。本申请同时还提供了一种时延统计装置、系统、电子设备和计算机可读存储介质,均具有上述有益效果。

Description

一种时延统计方法、装置和计算机可读存储介质
技术领域
本申请涉及计算机技术领域,特别涉及一种时延统计方法、时延统计装置、系统、电子设备和计算机可读存储介质。
背景技术
内核模块相关的开发在各种驱动开发、系统开发中是必不可少的。在开发过程中,尤其是对性能要求较高的场景,对内核模块的函数接口的性能或者执行效率、时延等要求就要高很多。如果快速方便的统计出这些内核模块的时延作为调优的参考就尤为重要。现在的时延统计大都是通过在内核函数接口中添加统计时延的代码语句,改变内核程序的逻辑,因而易造成程序运行时间长,系统开销大,时延统计效率低。
因此,如何提供一种解决上述技术问题的方案是本领域技术人员目前需要解决的问题。
发明内容
本申请的目的是提供一种时延统计方法、装置、系统、电子设备和计算机可读存储介质,能够系统开销小,时延统计效率高,并且能够根据实际情况获取期望的预设函数接口的时延,适用性更强。
其具体方案如下:
第一方面,本申请公开了一种时延统计方法,包括:
在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到所述预设函数接口时执行所述时延函数;
根据所述时延函数获得所述预设函数接口执行命令前的第一时间和执行命令后的第二时间;
利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据。
优选地,在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到所述预设函数接口时执行所述时延函数之前,包括:
获取所述预设函数接口的映射的地址列表;
根据所述地址列表利用所述程序插桩技术在所述地址列表中对应的预设函数接口处插入所述时延函数。
优选地,所述程序插桩技术为kprobe技术。
优选地,利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据之后,还包括:
删除所述时延函数。
第二方面,本申请公开了一种时延统计装置,包括:
运行模块,用于在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到所述预设函数接口时执行所述时延函数;
时间获取模块,用于根据所述时延函数获得所述预设函数接口执行命令前的第一时间和执行命令后的第二时间;
时延数据获取模块,用于利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据。
优选地,还包括:
列表获取模块,用于获取所述预设函数接口的映射的地址列表;
函数插入模块,用于根据所述地址列表利用所述程序插桩技术在所述地址列表中对应的预设函数接口处插入所述时延函数。
优选地,还包括:
删除模块,用于删除所述时延函数。
第三方面,本申请公开了一种时延统计系统,包括:
内核程序装置,用于内核程序的运行;
统计时延装置,用于当运行到预设函数接口时执行时延函数;根据所述时延函数获得所述预设函数接口执行命令前的第一时间和执行命令后的第二时间;利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据。
第四方面,本申请公开了一种电子设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述时延统计方法的步骤。
第五方面,本申请公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述时延统计方法的步骤。
本申请提供一种时延统计方法,包括:在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到预设函数接口时执行时延函数;根据时延函数获得预设函数接口执行命令前的第一时间和执行命令后的第二时间;利用第一时间和第二时间得到预设函数接口的时延数据。
可见,本申请通过在目标内核程序中利用程序插桩技术在预设函数接口处插入时延函数,不需要对目标内核程序进行任何修改,不需要相关技术人员对目标内核程序手动添加延时代码,只需插入时延函数就可以进行自动的动态侦测预设函数接口的时延数据,因此系统开销小,时延统计效率高,并且能够根据实际情况获取期望的预设函数接口的时延,适用性更强。本申请同时还提供了一种时延统计装置、系统、电子设备和计算机可读存储介质,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例所提供的一种时延统计方法的流程图;
图2为本申请实施例提供的一种时延统计装置的结构示意图;
图3为本申请实施例提供的一种电子设备的结构图;
图4为本申请实施例提供的另一种电子设备的结构图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
现在的时延统计大都是通过在内核函数接口中添加统计时延的代码语句,改变内核程序的逻辑,因而易造成程序运行时间长,系统开销大,时延统计效率低。基于上述技术问题,本实施例提供一种时延统计方法,通过在目标内核程序中利用程序插桩技术在预设函数接口处插入时延函数,不需要对目标内核程序进行任何修改,不需要相关技术人员对目标内核程序手动添加延时代码,只需插入时延函数就可以进行自动的动态侦测预设函数接口的时延数据,因此系统开销小,时延统计效率高,并且能够根据实际情况获取期望的预设函数接口的时延,适用性更强。具体请参考图1,图1为本申请实施例所提供的一种时延统计方法的流程图,具体包括:
S101、在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到预设函数接口时执行时延函数。
具体的,本申请不对内核程序进行限定,其中待统计时延数据的内核程序为目标内核程序。本申请不对程序插桩技术进行限定,可以是kprobe技术可以是jprobe技术只要能够满足本申请的目的即可。优选为kprobe技术,kprobe技术是一个轻量级内核调试工具,主要是在指定函数调用前后添加自定义函数,从而实现动态探测点的功能,具体的,对于本申请来说为在预设函数接口处添加时延函数从而动态的探测其时延性能。预设函数接口为需要测试的时延数据的接口。
目标内核程序包括不同的指令信息,运行目标内核程序时,运行到预设函数接口时,跳转并执行时延函数。具体的时延函数本申请不再进行限定,包括预设函数接口运行前后的pre_handler和posthandler。
可以理解的是,在程序运行时程序越多其运行压力越大,运行速度越慢,系统开销大,因而也会造成时延统计效率低下。利用插桩技术在函数接口处插入时延函数后减轻了传统的时延统计的目标内核程序的压力,运行速度变快,系统开销降低,进而能够提高实验统计效率。
进一步的,在此步骤执行前,具体包括获取预设接口的映射地址列表,根据地址列表利用程序插桩技术在与地址列表对应的预设函数接口出插入时延函数。具体的,本申请不对地址列表的获得方式进行限定,可以是将目标内核程序中所有的函数接口的地址信息以数据包的形式发送至统计时延装置以使能够在列表中得到预设函数接口的地址信息进而插入时延函数。用户根据实际需求即需要统计哪个或者哪些函数接口的时延数据即确定预设函数接口,从而插入时延函数,预设函数接口可以是一个或者多个函数接口。值得注意的是,当预设函数接口为多个函数接口时,下述第一时间与第二时间相对应。可见,通过设置地址列表可以更加便捷的对函数接口插入延时函数,避免了相关技术仅对需要的函数接口人为的添加程序来得到时延数据,本申请可以自动的选择性的对函数接口进行时延统计,不需要人为操作,并且能够减小程序运行压力,减小系统开销,灵活性更高。
S102、根据时延函数获得预设函数接口执行命令前的第一时间和执行命令后的第二时间。
具体的,时延函数运行,pre_handler记录得到预设函数接口执行命令前的时间即第一时间和posthandler记录执行命令后的时间即第二时间。
S103、利用第一时间和第二时间得到预设函数接口的时延数据。
具体的,利用第一时间和第二时间进行计算得到预设函数接口的时延数据,计算方法本申请不再进行限定,可以是两者相减得到时延数据,也可以是第二时间进行校正后的数据和或第一时间进行校正后的数据相减得到时延数据,当然也可以是第二时间与第一时间相减得到是数据进行校正后得到的数据,本申请不再进行设定,根据程序运行或者其他条件进行综合判断。
进一步,当完成时延数据的统计后,发送至显示界面以使能够清楚的了解目标内核程序的性能;可以是在预设条件下发送至显示界面,例如,可以是当时延大于时延阈值时发送至显示界面,可以理解的是大于时延阈值时目标内核程序的运行状态较差;可以是在预定周期将时延数据发送至显示界面;等。
进一步的,当时延数据统计完成后为了不影响目标内核程序的运行删除时延函数。可以是执行用户删除命令删除时延函数,也可以是当时延统计完成后在预设时间内将时延函数删除,用户可自定义设置。
本实施例提供的一种时延统计方法在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到预设函数接口时执行时延函数,根据时延函数获得预设函数接口执行命令前的第一时间和执行命令后的第二时间,利用第一时间和第二时间得到预设函数接口的时延数据。
基于上述技术方案,本实施例通过在目标内核程序中利用程序插桩技术在预设函数接口处插入时延函数,不需要对目标内核程序进行任何修改,不需要相关技术人员对目标内核程序手动添加延时代码,只需插入时延函数就可以进行自动的动态侦测预设函数接口的时延数据,因此系统开销小,时延统计效率高,并且能够根据实际情况获取期望的预设函数接口的时延,适用性更强。
进一步,通过获取预设接口的映射地址列表,根据地址列表利用程序插桩技术在与列表对应的预设函数接口出插入时延函数,避免了相关技术仅对需要的函数接口认为的添加程序来得到时延数据,本申请可以自动的选择性的对函数接口进行时延统计,不需要人为操作,并且能够减小程序运行压力,减小系统开销,灵活性更高。进一步,当时延数据统计完成后为了不影响目标内核程序的运行删除时延函数,避免影响运行速率。
下面对本申请实施例提供的一种时延统计装置、系统、电子设备及计算机可读存储介质进行介绍,与上文描述的时延统计方法可相互对应参照。
参考图2,图2为本申请实施例所提供的一种时延统计装置的结构示意图,包括:
运行模块201,用于在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到预设函数接口时执行时延函数;
时间获取模块202,用于根据时延函数获得预设函数接口执行命令前的第一时间和执行命令后的第二时间;
时延数据获取模块203,用于利用第一时间和第二时间得到预设函数接口的时延数据。
在一些具体的实施例中,具体包括:
列表获取模块,用于获取预设函数接口的映射的地址列表;
函数插入模块,用于根据地址列表利用程序插桩技术在列表中对应的预设函数接口处插入时延函数。
在一些具体的实施例中,还包括:
删除模块,用于删除时延函数。
由于时延统计装置部分的实施例与时延统计方法部分的实施例相互对应,因此时延统计装置部分的实施例请参见时延统计方法部分的实施例的描述,这里暂不赘述。
本申请实施例所提供一种时延统计系统,包括:
内核程序装置,用于内核程序的运行;
统计时延装置,用于当运行到预设函数接口时执行时延函数;根据时延函数获得预设函数接口执行命令前的第一时间和执行命令后的第二时间;利用第一时间和第二时间得到预设函数接口的时延数据。
由于时延统计系统部分的实施例与时延统计方法部分的实施例相互对应,因此时延统计系统部分的实施例请参见时延统计方法部分的实施例的描述,这里暂不赘述。
本申请还公开了一种电子设备,参见图3,图3为本申请实施例提供的一种电子设备的结构图,包括:
存储器100,用于存储计算机程序;
处理器200,用于执行计算机程序时可以实现上述时延统计方法实施例所提供的步骤。
在上述实施例的基础上,作为优选实施方式,参见图4,图4为本申请实施例提供的另一种电子设备的结构图,该电子设备还包括:
输入接口300,与处理器200相连,用于获取外部导入的计算机程序、参数和指令,经处理器200控制保存至存储器100中。该输入接口300可以与输入装置相连,接收用户手动输入的参数或指令。该输入装置可以是显示屏上覆盖的触摸层,也可以是终端外壳上设置的按键、轨迹球或触控板,也可以是键盘、触控板或鼠标等。
显示单元400,与处理器200相连,用于显示处理器200发送的数据。该显示单元400可以为PC机上的显示屏、液晶显示屏或者电子墨水显示屏等。
网络端口500,与处理器200相连,用于与外部各终端设备进行通信连接。该通信连接所采用的通信技术可以为有线通信技术或无线通信技术,如移动高清链接技术(MHL)、通用串行总线(USB)、高清多媒体接口(HDMI)、无线保真技术(WiFi)、蓝牙通信技术、低功耗蓝牙通信技术、基于IEEE802.11s的通信技术等。
由于电子设备部分的实施例与时延统计方法部分的实施例相互对应,因此电子设备部分的实施例请参见时延统计方法部分的实施例的描述,这里暂不赘述。
本申请还公开了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述时延统计方法的步骤。
由于计算机可读存储介质部分的实施例与时延统计方法部分的实施例相互对应,因此计算机可读存储介质部分的实施例请参见时延统计方法部分的实施例的描述,这里暂不赘述。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的系统而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的状况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种时延统计方法,其特征在于,包括:
在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到所述预设函数接口时执行所述时延函数;
根据所述时延函数获得所述预设函数接口执行命令前的第一时间和执行命令后的第二时间;
利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据。
2.根据权利要求1所述的时延统计方法,其特征在于,在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到所述预设函数接口时执行所述时延函数之前,包括:
获取所述预设函数接口的映射的地址列表;
根据所述地址列表利用所述程序插桩技术在所述地址列表中对应的预设函数接口处插入所述时延函数。
3.根据权利要求1所述的时延统计方法,其特征在于,所述程序插桩技术为kprobe技术。
4.根据权利要求1至3任一项所述的时延统计方法,其特征在于,利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据之后,还包括:
删除所述时延函数。
5.一种时延统计装置,其特征在于,包括:
运行模块,用于在目标内核程序中有被程序插桩技术在预设函数接口处插入的时延函数,当运行到所述预设函数接口时执行所述时延函数;
时间获取模块,用于根据所述时延函数获得所述预设函数接口执行命令前的第一时间和执行命令后的第二时间;
时延数据获取模块,用于利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据。
6.根据权利要求5所述的时延统计装置,其特征在于,还包括:
列表获取模块,用于获取所述预设函数接口的映射的地址列表;
函数插入模块,用于根据所述地址列表利用所述程序插桩技术在所述地址列表中对应的预设函数接口处插入所述时延函数。
7.根据权利要求5或6所述的时延统计装置,其特征在于,还包括:
删除模块,用于删除所述时延函数。
8.一种时延统计系统,其特征在于,包括:
内核程序装置,用于内核程序的运行;
统计时延装置,用于当运行到预设函数接口时执行时延函数;根据所述时延函数获得所述预设函数接口执行命令前的第一时间和执行命令后的第二时间;利用所述第一时间和所述第二时间得到所述预设函数接口的时延数据。
9.一种电子设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至4任一项所述时延统计方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至4任一项所述时延统计方法的步骤。
CN201811463421.2A 2018-12-03 2018-12-03 一种时延统计方法、装置和计算机可读存储介质 Pending CN109558325A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811463421.2A CN109558325A (zh) 2018-12-03 2018-12-03 一种时延统计方法、装置和计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811463421.2A CN109558325A (zh) 2018-12-03 2018-12-03 一种时延统计方法、装置和计算机可读存储介质

Publications (1)

Publication Number Publication Date
CN109558325A true CN109558325A (zh) 2019-04-02

Family

ID=65868580

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811463421.2A Pending CN109558325A (zh) 2018-12-03 2018-12-03 一种时延统计方法、装置和计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN109558325A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111371646A (zh) * 2020-02-28 2020-07-03 苏州浪潮智能科技有限公司 一种存储系统性能的检测方法、检测装置及检测设备
CN112130850A (zh) * 2020-08-28 2020-12-25 北京达佳互联信息技术有限公司 应用程序中功能的实现方法和装置
CN112363900A (zh) * 2020-11-16 2021-02-12 中国科学院计算技术研究所 一种基于插桩的主机内容器网络性能分析方法及系统
CN115225194A (zh) * 2022-07-14 2022-10-21 广州文远知行科技有限公司 时间跳变检测方法、装置、存储介质及计算机设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346710A (zh) * 2011-10-13 2012-02-08 北京航空航天大学 一种基于动态插桩技术的数据包处理时延分析方法
CN104077220A (zh) * 2014-06-10 2014-10-01 中标软件有限公司 Mips架构操作系统内核的调试方法和装置
CN105528284A (zh) * 2014-09-28 2016-04-27 华为技术有限公司 一种内核故障注入方法及电子设备
CN107678955A (zh) * 2017-09-22 2018-02-09 郑州云海信息技术有限公司 一种功能接口时延的计算方法、装置、设备及存储介质

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346710A (zh) * 2011-10-13 2012-02-08 北京航空航天大学 一种基于动态插桩技术的数据包处理时延分析方法
CN104077220A (zh) * 2014-06-10 2014-10-01 中标软件有限公司 Mips架构操作系统内核的调试方法和装置
CN105528284A (zh) * 2014-09-28 2016-04-27 华为技术有限公司 一种内核故障注入方法及电子设备
CN107678955A (zh) * 2017-09-22 2018-02-09 郑州云海信息技术有限公司 一种功能接口时延的计算方法、装置、设备及存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
翟高寿: ""基于内核函数监控的Linux系统防护方法的研究与实现"", 《技术研究》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111371646A (zh) * 2020-02-28 2020-07-03 苏州浪潮智能科技有限公司 一种存储系统性能的检测方法、检测装置及检测设备
CN112130850A (zh) * 2020-08-28 2020-12-25 北京达佳互联信息技术有限公司 应用程序中功能的实现方法和装置
CN112363900A (zh) * 2020-11-16 2021-02-12 中国科学院计算技术研究所 一种基于插桩的主机内容器网络性能分析方法及系统
CN112363900B (zh) * 2020-11-16 2022-09-27 中国科学院计算技术研究所 一种基于插桩的主机内容器网络性能分析方法及系统
CN115225194A (zh) * 2022-07-14 2022-10-21 广州文远知行科技有限公司 时间跳变检测方法、装置、存储介质及计算机设备
CN115225194B (zh) * 2022-07-14 2024-07-19 广州文远知行科技有限公司 时间跳变检测方法、装置、存储介质及计算机设备

Similar Documents

Publication Publication Date Title
CN109558325A (zh) 一种时延统计方法、装置和计算机可读存储介质
CN109639489A (zh) 一种RabbitMQ集群部署方法、系统、设备和介质
CN108762939A (zh) 一种PCIe端口资源分配方法、系统及设备和存储介质
CN103399809A (zh) 板卡测试方法及测试装置
US10402354B2 (en) Method, apparatus, communication equipment and storage media for determining link delay
CN104932994A (zh) 一种数据处理方法及装置
CN106598530A (zh) 显示面板的配置方法及装置
CN109582521A (zh) 测试存储系统读写性能的方法、装置、设备及介质
US11620176B2 (en) Visualization system for debug or performance analysis of SOC systems
CN109739712A (zh) Fpga加速卡传输性能测试方法、装置及设备和介质
CN113485672B (zh) 基于fifo存储器的信息生成方法、装置、设备及介质
CN101634965B (zh) 一种Linux内核级单元测试的方法
CN109359054A (zh) 生成覆盖率统计报告的方法、装置、设备及存储介质
CN104184817A (zh) 一种下载优化方法及装置、终端
CN109375871A (zh) 一种日志处理方法、系统及电子设备和存储介质
CN115562617B (zh) 一种fifo存储器的深度设置方法、系统及电子设备
CN106411545A (zh) 一种业务属性的计数方法及装置
CN104461603A (zh) 一种信息处理方法及电子设备
CN109698773A (zh) 节点网卡所属网络的识别方法、装置、设备及介质
CN109885345A (zh) 一种数据存储方法、sd存储卡及电子设备和存储介质
CN105550089A (zh) 一种基于数字电路的fc网络帧头数据错误注入方法
CN105335747A (zh) 一种数据处理方法及电子设备
CN104567981A (zh) 测试装置及其产品测试方法
US9479565B2 (en) Selecting a network connection for data communications with a networked device
CN117422024B (zh) 数据位宽转换方法、装置、计算机设备及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20190402