CN109544439B - 一种基于多核处理器的解码方法、终端设备及存储介质 - Google Patents

一种基于多核处理器的解码方法、终端设备及存储介质 Download PDF

Info

Publication number
CN109544439B
CN109544439B CN201811237333.0A CN201811237333A CN109544439B CN 109544439 B CN109544439 B CN 109544439B CN 201811237333 A CN201811237333 A CN 201811237333A CN 109544439 B CN109544439 B CN 109544439B
Authority
CN
China
Prior art keywords
decoding
core
decoded
image
kernel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811237333.0A
Other languages
English (en)
Other versions
CN109544439A (zh
Inventor
汤增宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PAX Computer Technology Shenzhen Co Ltd
Original Assignee
PAX Computer Technology Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PAX Computer Technology Shenzhen Co Ltd filed Critical PAX Computer Technology Shenzhen Co Ltd
Priority to CN201811237333.0A priority Critical patent/CN109544439B/zh
Publication of CN109544439A publication Critical patent/CN109544439A/zh
Priority to PCT/CN2019/109895 priority patent/WO2020083019A1/zh
Application granted granted Critical
Publication of CN109544439B publication Critical patent/CN109544439B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/10Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation
    • G06K7/10544Methods or arrangements for sensing record carriers, e.g. for reading patterns by electromagnetic radiation, e.g. optical sensing; by corpuscular radiation by scanning of the records by radiation in the optical part of the electromagnetic spectrum

Abstract

本申请适用于解码技术领域,提供了一种基于多核处理器的解码方法、终端设备及计算机可读存储介质,所述方法包括:从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像,从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量,通过N个解码内核同时对所述待解码图像进行解码,通过本申请可以提高解码过程的速度,降低解码时间。

Description

一种基于多核处理器的解码方法、终端设备及存储介质
技术领域
本申请属于解码技术领域,尤其涉及一种基于多核处理器的解码方法、终端设备及计算机可读存储介质。
背景技术
目前,随着二维码图片在各个领域的广泛应用,用户通过手机扫描二维码图片获取信息的方式也得到广泛应用。为了便于扫描二维码,很多应用的客户端程序中集成了二维码扫描功能,例如某些浏览器软件客户端、即时通讯软件客户端等。
实际应用中,不仅存在二维码图片,还存在一维码等其他类型的待解码图片;并且,由于存在不同的编码码制,在扫描待解码图片获取信息时需要手机等终端设备一侧通过本身存储的每一种编码码制对扫描的二维码图像进行解码,这样,造成解码过程速度慢、时间长的问题。
发明内容
有鉴于此,本申请实施例提供了一种基于多核处理器的解码方法、终端设备及计算机可读存储介质,以解决目前解码过程速度慢、时间长的问题。
本申请实施例的第一方面提供了一种基于多核处理器的解码方法,包括:
从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像;
从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量;
通过N个解码内核同时对所述待解码图像进行解码。
本申请实施例的第二方面提供了一种终端设备,包括:
图像获取单元,用于从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像;
解码内核选取单元,用于从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量;
解码单元,用于通过N个解码内核同时对所述待解码图像进行解码。
本申请实施例的第三方面提供了一种终端设备,包括存储器、多核处理器以及存储在所述存储器中并可在所述多核处理器上运行的计算机程序,所述多核处理器执行所述计算机程序时实现本申请实施例第一方面提供的所述方法的步骤。
本申请实施例的第四方面提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被一个或多个多核处理器执行时实现本申请实施例第一方面提供的所述方法的步骤。
本申请实施例的第五方面提供了一种计算机程序产品,所述计算机程序产品包括计算机程序,所述计算机程序被一个或多个多核处理器执行时实现本申请实施例第一方面提供的所述方法的步骤。
本申请实施例提供了一种基于多核处理器的解码方法,从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像,从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量,通过N个解码内核同时对所述待解码图像进行解码。通过本申请可以提高解码速度。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种基于多核处理器的解码方法的流程示意图;
图2是本申请实施例提供的另一种基于多核处理器的解码方法的流程示意图;
图3是本申请实施例提供的另一种基于多核处理器的解码方法的流程示意图;
图4是本申请实施例提供的一种终端设备的示意框图;
图5是本申请实施例提供的另一种终端设备的示意框图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本申请。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请的描述。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本申请说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本申请。如在本申请说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
为了说明本申请所述的技术方案,下面通过具体实施例来进行说明。
图1是本申请实施例提供的一种基于多核处理器的解码方法的实现流程示意图,如图所示该方法可以包括以下步骤:
步骤S101,从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像。
在本申请实施例中,可以定义所述多核处理器中的一个内核为主核,实际应用中,可以选择任意一个内核作为主核,在确定主核后,通过主核从摄像头或预设的存储空间中获取待解码图像,在进行扫码时,通常会调用摄像头采集待解码图像,因此可以从摄像头获取待解码图像,另外,由于摄像头在采集待解码图像后,可以存储在预设的存储空间,因此,主核也可以从预设的存储空间获取待解码图像。
步骤S102,从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量。
在本申请实施例中,可以从所述多核处理器中选取一部分内核用于运行解码任务,也可以将所述多核处理器中的全部内核用于运行解码任务,例如,4核处理器可以将全部内核运行解码任务,8核处理器中可以选择其中4个或6个内核用于运行解码任务。为了方便区别不同的内核,本申请实施例将运行解码任务的内核记为解码内核。
步骤S103,通过N个解码内核同时对所述待解码图像进行解码。
在本申请实施例中,用于运行解码任务的解码内核可以同时对待解码图像进行解码。在实际应用中,系统中存储了多个编码码制,选取的N个解码内核可以依次选取编码码制对待解码图像进行解码。例如,系统中存储了编码码制A1、A2、A3、A4、A5、A6、A7、A8、A9、A10。N=4,4个解码内核按照次序分别选取编码码制,用于对待解码图像进行解码,第一个解码内核选取A1,基于A1对待解码图像进行解码,第二个解码内核选取A2,基于A2对待解码图像进行解码,第三个解码内核选取A3,基于A3对待解码图像进行解码,第四个解码内核选取A4,基于A4对待解码图像进行解码。在4个解码内核中,任意一个通过选取的编码码制对待解码图像解码失败后,继续从编码码制的队列中选取未被选取的一个编码码制继续对待解码图像进行解码。直到其中一个解码内核通过选取的编码码制对待解码图像解码成功,这样就生成解码结果;或者直到将所有的编码码制选取完毕,依然未对待解码图像解码成功,这样就表示解码失败。
本申请实施例从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像,从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量,通过N个解码内核同时对所述待解码图像进行解码。由于,通过多个内核同时对待解码图像进行解码,因此可以提高解码速度。
图2是本申请实施例提供的另一种基于多核处理器的解码方法的实现流程示意图,如图所示,该方法可以包括以下步骤:
步骤S201,从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像。
该步骤与步骤S101内容一致,具体可参照步骤S101的描述,在此不再赘述。
步骤S202,从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量。
在本申请实施例中,以N等于所述多核处理器的内核数量为例,那么选取的解码内核包括主核。例如,多核处理器为4核处理器,从其中选取一个内核作为主核,4个内核均作为解码内核。
步骤S203,获取预先存储的多个编码码制,并将多个编码码制划分为N组,其中,每个解码内核对应一组编码码值。
在本申请实施例中,可以获取系统中预先存储的多个编码码制,并将多个编码码制划分为N组,可以对所述多个编码码制按照历史使用频率从高到底进行排序;将排序后的多个编码码制划分为N组,其中,第i组编码码制的排序序号为i+aN,a为大于或等于0的自然数,i∈[1,N]。
作为举例,按照历史使用频率从高到低对系统中存储的多个编码码制进行排序:A1,A2,A3,A4,B1,B2,B3,B4,C1,C2,C3,C4,D1,D2,D3,D4,E1......。
第一组为排序序号1+4a的编码码制,即第1个(A1)、第5个(B1)、第9个(C1)、……。
第二组为排序序号2+4a的编码码制,即第2个(A2)、第6个(B2)、第10个(C2)、……。
第三组为排序序号3+4a的编码码制,即第3个(A3)、第7个(B3)、第11个(C3)、……。
第四组为排序序号4+4a的编码码制,即第4个(A4)、第8个(B4)、第12个(C4)、……。
分组后,每个解码内核对应一组编码码制。
步骤S204,N个解码内核同时基于各自对应的排序后的编码码值对所述待解码图像进行解码。
在本申请实施例中,在进行解码前,也可以对每个解码内核对应的编码码值按照历史使用频率从高到低进行排序。
需要说明,在对所述编码码制进行排序时,可以先找历史使用频率,也可以按照历史解码成功的次数。
在多个解码内核同时对待解码图像进行解码时,每个解码内核都是基于各自对应的一组编码码制进行解码,其中一个解码内核在基于对应的每一个编码码制对待解码图像进行解码,要么成功,要么失败,成功则提前结束整个解码任务;失败接着按照顺序选取下一个编码码制对待解码图像进行解码。
在实际应用中,需要多个内核之间相互知晓是否有其他内核解码成功,在有其他内核解码成功时,停止解码任务,如步骤S205至步骤S208的描述。
步骤S205,若所述主核对所述待解码图像解码成功,则所述主核停止解码,并向所述主核之外的解码内核发送停止解码的指令。
步骤S206,若主核之外的解码内核对所述待解码图像解码成功,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令。
步骤S207,所述主核在接收到解码成功的指令后,向所述主核之外解码内核发送停止解码的指令。
步骤S208,若所述主核之外的解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
在本申请实施例中,预先选取的主核通过对应的编码码制对所述待解码图像解码成功后,停止解码,并通知所述主核之外的解码内核停止解码,这样,所有的内核均停止解码,当前解码任务成功。
主核之外的解码内核基于对应的编码码制对所述待解码图像解码成功后,停止解码,并通过主核解码成功,主核向的其他解码内核(主核和解码成功的解码内核之外的解码内核)发送停止解码的指令。
如果所有的解码内核均未接收到解码成功或者停止解码的指令,则需要按照顺序依次选取各自对应的编码码制对所述待解码图像进行解码,直到全部解码失败或者通过一个编码码制对所述待解码图像解码成功。若是全部解码失败,需要通知主核解码失败。
图3是本申请实施例提供的另一种基于多核处理器的解码方法的实现流程示意图,如图所示,该方法可以包括以下步骤:
步骤S301,从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像。
该步骤与步骤S101内容一致,具体可参照步骤S101的描述,在此不再赘述。
步骤S302,从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量。
在本申请实施例中,以N小于所述多核处理器的内核数量为例,且选取的解码内核不包括主核。例如,多核处理器为4核处理器,从其中选取一个内核作为主核,另外3个内核均作为解码内核。
步骤S303,获取预先存储的多个编码码制,并将多个编码码制划分为N组,其中,每个解码内核对应一组编码码值。
步骤S304,对每个解码内核对应的编码码值按照历史使用频率从高到低进行排序。
步骤S305,N个解码内核同时基于各自对应的排序后的编码码值对所述待解码图像进行解码。
在本申请实施例中,可以将预先存储的多个编码码制划分为3组,每一个解码内核对应一组编码码制。每一组编码码制可以根据历史使用频率或者历史解码成功次数进行排序。3个解码内核同时运行解码任务,其中每一个解码内核都是基于各自对应的编码码制对所述待解码图像进行解码,当然,与图2所示实施例相同,也需要按照顺序依次选取各自对应的编码码制对待解码图像进行解码。
步骤S306,若任意一个解码内核对所述待解码图像解码成功,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令。
步骤S307,所述主核在接收到解码成功的指令后,向所述解码内核发送停止解码的指令。
步骤S308,若所述解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
在本申请实施例中,由于主核不参与基于编码码制解码的过程,任意的解码内核在对所述待解码图像解码成功后,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令,主核在接收到解码成功的指令后,向所有解码内核或者当前解码成功的其它解码内核发送停止解码的指令。
当然,若所述解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
图4是本申请一实施例提供的终端设备的示意框图,为了便于说明,仅示出与本申请实施例相关的部分。
该终端设备4可以是手机、计算机等终端设备上的软件单元、硬件单元或者软硬结合的单元,可以作为独立的挂件集成到所述手机、计算机等终端设备中。
所述终端设备4包括:
图像获取单元41,用于从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像;
解码内核选取单元42,用于从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量;
解码单元43,用于通过N个解码内核同时对所述待解码图像进行解码。
作为本申请另一实施例,所述终端设备4还包括:
编码码制分组单元44,用于获取预先存储的多个编码码制,并将多个编码码制划分为N组,其中,每个解码内核对应一组编码码值。
作为本申请另一实施例,所述编码码制分组单元44包括:
第一排序模块441,用于对所述多个编码码制按照历史使用频率从高到底进行排序;
分组模块442,用于将排序后的多个编码码制划分为N组,其中,第i组编码码制的排序序号为i+aN,a为大于或等于0的自然数,i∈[1,N]。
作为本申请另一实施例,所述解码单元43包括:
第二排序模块431,用于对每个解码内核对应的编码码值按照历史使用频率从高到低进行排序;
解码模块432,用于N个解码内核同时基于各自对应的排序后的编码码值对所述待解码图像进行解码。
作为本申请另一实施例,当所述解码内核包括主核时,所述解码单元43还用于:
若所述主核对所述待解码图像解码成功,则所述主核停止解码,并向所述主核之外的解码内核发送停止解码的指令;
若主核之外的解码内核对所述待解码图像解码成功,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令;
所述主核在接收到解码成功的指令后,向所述主核之外解码内核发送停止解码的指令;
若所述主核之外的解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
作为本申请另一实施例,当所述解码内核不包括主核时,所述解码单元43还用于:
若任意一个解码内核对所述待解码图像解码成功,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令;
所述主核在接收到解码成功的指令后,向所述解码内核发送停止解码的指令;
若所述解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
作为本申请另一实施例,所述N等于所述多核处理器的内核数量。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述终端设备的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述终端设备中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
图5是本申请又一实施例提供的终端设备的示意框图。如图5所示,该终端设备5可以包括:一个或多个多核处理器50、存储器51以及存储在所述存储器51中并可在所述多核处理器50上运行的计算机程序52。所述多核处理器50执行所述计算机程序52时实现上述各个方法实施例中的步骤,例如图1所示的步骤S101至S103。或者,所述多核处理器50执行所述计算机程序52时实现上述终端设备实施例中各模块/单元的功能,例如图4所示模块41至43的功能。
示例性的,所述计算机程序52可以被分割成一个或多个模块/单元,所述一个或者多个模块/单元被存储在所述存储器51中,并由所述多核处理器50执行,以完成本申请。所述一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序52在所述终端设备5中的执行过程。例如,所述计算机程序52可以被分割成图像获取单元、解码内核选取单元、解码单元。
图像获取单元,用于从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像;
解码内核选取单元,用于从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量;
解码单元,用于通过N个解码内核同时对所述待解码图像进行解码。
其它单元或模块可参照图4所示的实施例中的描述,在此不再赘述。
所述终端设备包括但不仅限于多核处理器50、存储器51。本领域技术人员可以理解,图5仅仅是终端设备5的一个示例,并不构成对终端设备5的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述终端设备还可以包括输入设备、输出设备、网络接入设备、总线等。
所述多核处理器50可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用多核处理器、数字信号多核处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用多核处理器可以是微多核处理器或者该多核处理器也可以是任何常规的多核处理器等。
所述存储器51可以是所述终端设备5的内部存储单元,例如终端设备5的硬盘或内存。所述存储器51也可以是所述终端设备5的外部存储设备,例如所述终端设备5上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital,SD)卡,闪存卡(Flash Card)等。进一步地,所述存储器51还可以既包括所述终端设备5的内部存储单元也包括外部存储设备。所述存储器51用于存储所述计算机程序以及所述终端设备所需的其他程序和数据。所述存储器51还可以用于暂时地存储已经输出或者将要输出的数据。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的实施例中,应该理解到,所揭露的终端设备和方法,可以通过其它的方式实现。例如,以上所描述的终端设备实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被多核处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括是电载波信号和电信信号。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (7)

1.一种基于多核处理器的解码方法,其特征在于,包括:
从所述多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像;
从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量;
获取预先存储的多个编码码制,并将多个编码码制划分为N组,其中,每个解码内核对应一组编码码值;
通过N个解码内核同时对所述待解码图像进行解码;
其中,所述将多个编码码制划分为N组包括:
对所述多个编码码制按照历史使用频率从高到低进行排序;
将排序后的多个编码码制划分为N组,其中,第i组编码码制的排序序号为i+aN,a为大于或等于0的自然数,i∈[1,N];
其中,所述通过N个解码内核同时对所述待解码图像进行解码包括:
对每个解码内核对应的编码码值按照历史使用频率从高到低进行排序;
N个解码内核同时基于各自对应的排序后的编码码值对所述待解码图像进行解码。
2.如权利要求1所述的基于多核处理器的解码方法,其特征在于,当所述解码内核包括主核时,在N个解码内核同时对所述待解码图像进行解码时,还包括:
若所述主核对所述待解码图像解码成功,则所述主核停止解码,并向所述主核之外的解码内核发送停止解码的指令;
若主核之外的解码内核对所述待解码图像解码成功,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令;
所述主核在接收到解码成功的指令后,向所述主核之外解码内核发送停止解码的指令;
若所述主核之外的解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
3.如权利要求1所述的基于多核处理器的解码方法,其特征在于,当所述解码内核不包括主核时,在N个解码内核同时对所述待解码图像进行解码时,还包括:
若任意一个解码内核对所述待解码图像解码成功,则当前解码成功的解码内核停止解码,并向所述主核发送解码成功的指令;
所述主核在接收到解码成功的指令后,向所述解码内核发送停止解码的指令;
若所述解码内核通过每一个对应的编码码制均对所述待解码图像解码失败,则向所述主核发送解码失败的指令。
4.如权利要求1至3任一项所述的基于多核处理器的解码方法,其特征在于,所述N等于所述多核处理器的内核数量。
5.一种终端设备,其特征在于,包括:
图像获取单元,用于从多核处理器中选取一个内核作为主核,并通过所述主核获取待解码图像;
解码内核选取单元,用于从所述多核处理器中选取N个内核作为解码内核,其中,N小于或等于所述多核处理器的内核数量;
编码码制分组单元,用于获取预先存储的多个编码码制,并将多个编码码制划分为N组,其中,每个解码内核对应一组编码码值;
解码单元,用于通过N个解码内核同时对所述待解码图像进行解码;
其中,所述编码码制分组单元包括:
第一排序模块,用于对所述多个编码码制按照历史使用频率从高到低进行排序;
分组模块,用于将排序后的多个编码码制划分为N组,其中,第i组编码码制的排序序号为i+aN,a为大于或等于0的自然数,i∈[1,N];
其中,所述解码单元包括:
第二排序模块,用于对每个解码内核对应的编码码值按照历史使用频率从高到低进行排序;
解码模块,用于控制N个解码内核同时基于各自对应的排序后的编码码值对所述待解码图像进行解码。
6.一种终端设备,包括存储器、多核处理器以及存储在所述存储器中并可在所述多核处理器上运行的计算机程序,其特征在于,所述多核处理器执行所述计算机程序时实现如权利要求1至4任一项所述方法的步骤。
7.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被一个或多个处理器执行时实现如权利要求1至4任一项所述方法的步骤。
CN201811237333.0A 2018-10-23 2018-10-23 一种基于多核处理器的解码方法、终端设备及存储介质 Active CN109544439B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811237333.0A CN109544439B (zh) 2018-10-23 2018-10-23 一种基于多核处理器的解码方法、终端设备及存储介质
PCT/CN2019/109895 WO2020083019A1 (zh) 2018-10-23 2019-10-08 一种基于多核处理器的解码方法、终端设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811237333.0A CN109544439B (zh) 2018-10-23 2018-10-23 一种基于多核处理器的解码方法、终端设备及存储介质

Publications (2)

Publication Number Publication Date
CN109544439A CN109544439A (zh) 2019-03-29
CN109544439B true CN109544439B (zh) 2021-06-08

Family

ID=65844820

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811237333.0A Active CN109544439B (zh) 2018-10-23 2018-10-23 一种基于多核处理器的解码方法、终端设备及存储介质

Country Status (2)

Country Link
CN (1) CN109544439B (zh)
WO (1) WO2020083019A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109544439B (zh) * 2018-10-23 2021-06-08 百富计算机技术(深圳)有限公司 一种基于多核处理器的解码方法、终端设备及存储介质
CN110263895B (zh) * 2019-06-25 2023-02-17 北京慧眼智行科技有限公司 一种码图生成方法及系统
CN111881698A (zh) * 2020-06-11 2020-11-03 上海祥承通讯技术有限公司 一种基于安卓系统的扫码头模组多线程扫码处理方法
CN115146664B (zh) * 2022-09-06 2022-12-23 无锡盈达聚力科技有限公司 图像采集方法及装置
CN116489380A (zh) * 2023-04-20 2023-07-25 上海先楫半导体科技有限公司 一种微控制处理器及视频码流的解码方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090052542A1 (en) * 2007-08-23 2009-02-26 Samsung Electronics Co., Ltd. Video decoding method and apparatus
CN105868668A (zh) * 2009-10-01 2016-08-17 手持产品公司 低功率多核解码器系统及方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101246431B (zh) * 2008-03-10 2010-08-18 中兴通讯股份有限公司 加载多核不同操作系统映像的管理方法
CN101840492B (zh) * 2010-05-25 2013-11-06 福建新大陆电脑股份有限公司 一种支持多码制并行处理的条码解码装置
CN101901207B (zh) * 2010-07-23 2012-03-28 中国科学院计算技术研究所 异构共享存储多处理机系统的操作系统及其工作方法
CN103034147B (zh) * 2011-09-29 2015-11-25 展讯通信(上海)有限公司 媒体文件的播放处理方法、多处理器系统与设备
US9513910B2 (en) * 2012-12-18 2016-12-06 International Business Machines Corporation Requesting shared variable directory (SVD) information from a plurality of threads in a parallel computer
CN105407356B (zh) * 2015-11-27 2018-08-10 西安电子科技大学 高速实时jpeg2000解码方法
CN105992008B (zh) * 2016-03-30 2019-08-30 南京邮电大学 一种在多核处理器平台上的多层次多任务并行解码方法
CN106095536B (zh) * 2016-06-22 2019-06-11 福建联迪商用设备有限公司 基于多核mpu的多线程解码方法及系统
CN107203987A (zh) * 2017-06-07 2017-09-26 云南师范大学 一种红外图像和低照度图像实时融合系统
CN109544439B (zh) * 2018-10-23 2021-06-08 百富计算机技术(深圳)有限公司 一种基于多核处理器的解码方法、终端设备及存储介质

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090052542A1 (en) * 2007-08-23 2009-02-26 Samsung Electronics Co., Ltd. Video decoding method and apparatus
CN105868668A (zh) * 2009-10-01 2016-08-17 手持产品公司 低功率多核解码器系统及方法

Also Published As

Publication number Publication date
WO2020083019A1 (zh) 2020-04-30
CN109544439A (zh) 2019-03-29

Similar Documents

Publication Publication Date Title
CN109544439B (zh) 一种基于多核处理器的解码方法、终端设备及存储介质
CN108985066B (zh) 一种智能合约安全漏洞检测方法、装置、终端及存储介质
CN107292808B (zh) 图像处理方法、装置及图像协处理器
CN107516534B (zh) 一种语音信息的比对方法、装置及终端设备
CN108628898B (zh) 数据入库的方法、装置和设备
CN110750341A (zh) 任务调度方法、装置、系统、终端设备及存储介质
US20190278965A1 (en) Method and terminal device for multi-angle scanning, and computer readable storage medium
CN108632624B (zh) 图像数据处理方法、装置、终端设备及可读存储介质
CN112037174B (zh) 染色体异常检测方法、装置、设备及计算机可读存储介质
CN110969042B (zh) 二维码的识别方法、装置、硬件装置
CN112965809A (zh) 深度学习任务处理系统和方法
CN108629219B (zh) 一种识别一维码的方法及装置
JP2023133274A (ja) Roi検出モデルのトレーニング方法、検出方法、装置、機器および媒体
CN107861990B (zh) 一种视频搜索方法及系统、终端设备
CN107071553B (zh) 一种修改视频语音的方法、装置和计算机可读存储介质
CN105045652A (zh) 一种多终端共同处理多并行线程程序的方法和处理系统
EP3186781B1 (en) Extension of the mpeg/sc3dmc standard to polygon meshes
CN114117062A (zh) 文本向量表示方法、装置及电子设备
CN113746484B (zh) 数据压缩与解压缩方法、装置、设备和介质
CN106874979B (zh) 一种条形码处理、显示、读取方法和装置
CN114374392A (zh) 一种数据压缩存储方法、装置、终端设备及可读存储介质
CN114693919A (zh) 一种目标检测方法、终端设备及存储介质
CN110059563B (zh) 一种文本处理方法和装置
CN113327302A (zh) 图片处理方法及装置、存储介质、电子装置
CN111489289B (zh) 一种图像处理方法、图像处理装置及终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant