CN109412962A - 一种可重配置选路交叉网络及其实现方法 - Google Patents
一种可重配置选路交叉网络及其实现方法 Download PDFInfo
- Publication number
- CN109412962A CN109412962A CN201811249868.XA CN201811249868A CN109412962A CN 109412962 A CN109412962 A CN 109412962A CN 201811249868 A CN201811249868 A CN 201811249868A CN 109412962 A CN109412962 A CN 109412962A
- Authority
- CN
- China
- Prior art keywords
- routing
- data access
- unit
- crossover network
- network
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 claims description 4
- 230000000630 rising effect Effects 0.000 claims description 3
- 230000005611 electricity Effects 0.000 claims 1
- 230000000903 blocking effect Effects 0.000 abstract description 3
- 230000009286 beneficial effect Effects 0.000 abstract description 2
- 239000011159 matrix material Substances 0.000 description 8
- 238000010586 diagram Methods 0.000 description 5
- 238000004891 communication Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000003550 marker Substances 0.000 description 1
- 238000005303 weighing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/12—Avoiding congestion; Recovering from congestion
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Logic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明公开了一种可重配置选路交叉网络及其实现方法。选路交叉网络在FPGA中实现,主要包括配置单元、基础交叉单元和固定数据通路三部分,配置单元完成对基础交叉单元的控制,基础交叉单元内部的可配置数据通路和固定数据通路协同实现网络的选路交叉功能。FPGA缓存配置数据后需要按照数据的时钟周期依次打开第一级、第二级、第三级基础交叉单元与配置数据之间的开关,使其依次生效,完成新、旧网络的无缝衔接。本发明的有益效果是:以更少的FPGA逻辑资源和更优的时序实现同样容量的选路交叉功能,并且确保选路交叉结果的重配置不会对现有业务造成影响,有助于降低阻塞率,并具有良好的可扩展性和高度的灵活性。
Description
技术领域
本发明涉及通信领域中的数据选路交叉,具体涉及一种基于三级Clos架构的可重配置选路交叉网络及其实现方法。
背景技术
随着通信技术的迅速发展,人们对数据交换的需求逐渐提高。传统的单级交叉技术,虽然能满足一定的应用需求,但其FPGA实现消耗资源多、时序欠佳。
Clos架构于1953年由贝尔试验室的Charles Clos提出,当前使用的大容量交换网络拓扑多采用三级Clos架构,其FPGA实现消耗相对较少的资源且时序更优,尤其适用于庞大的交换矩阵。
N×N的三级Clos网络基本结构如图1所示,每一竖列称之为一级,每级均由多个基础交叉单元搭建而成(图中每个矩形框代表一个基础交叉单元),N×N是指该结构实现N个输入端口到N个输出端口的全交叉。三个参数n、m、r的含义为:第一级为n×m的基础交叉单元,共r个,第二级为r×r的基础交叉单元,共m个,第三级为m×n的基础交叉单元,共r个。其中N=nr。
发明内容
本发明基于现有的三级Clos架构(如图1所示),提供一种可重配置选路交叉网络及其实现方法。该交叉网络及其实现方法有助于降低阻塞率,并具有良好的可扩展性和高度的灵活性。
本发明采取的技术方案是:一种可重配置选路交叉网络,其特征在于,该选路交叉网络在FPGA中实现,包括由触发寄存器、每一级配置开关及选路交叉结果构成的配置单元、由多个多选一电路构成的基础交叉单元和固定数据通路三部分,其中配置单元完成对基础交叉单元的控制,基础交叉单元内部的可配置数据通路通过多个多选一电路与固定数据通路连接,协同实现网络的选路交叉功能;所述多选一电路即为n选1电路,n选1电路根据不同的选路交叉结果选择性连接n个不同的输入端口到输出端口的可配置数据通路,若有m个n选1电路则选择性连接n个不同的输入端口到m个输出端口的可配置数据通路,即n×m的基础交叉单元。
本发明所述的一种可重配置选路交叉网络的实现方法,其特征在于,所述的选路交叉网络执行以下操作:
一、将各个基础交叉单元的选路交叉结果写入FPGA,存储在RAM中。
二、全部选路交叉结果写完后,对触发寄存器写0再写1,此上升沿打开RAM和多选一电路之间的开关。
三、按照被选路交叉的业务数据的时钟周期依次打开第一级、第二级、第三级基础交叉单元与可配置数据通路之间的配置使能开关,使其依次生效,保证上一时刻的被选路交叉的业务数据按照旧的选路交叉网络实现路由,下一时刻的被选路交叉的业务数据使用新的选路交叉网络实现路由,新、旧网络更改配置参数过程中业务数据不中断,完成无缝衔接。
本发明的有益效果是:以更少的FPGA逻辑资源和更优的时序实现同样容量的选路交叉功能,并且确保选路交叉结果的重配置不会对现有业务造成影响,有助于降低阻塞率,并具有良好的可扩展性和高度的灵活性。
以64组axi stream总线×64组axi stream总线的交叉为例,时钟速率为312.5MHz(周期为3.2ns),每组总线由1bit有效标志、1bit帧结束标志和32bit数据组成,采用单级交叉架构和三级Clos架构在FPGA中实现,资源消耗情况和时序评估结果如下表所示,可见采用三级Clos架构使用资源更少、时序更收敛。
单级交叉架构与三级Clos架构对比表
附图说明
图1为三级Clos交叉矩阵架构图;
图2为本发明可重配置选路交叉网络原理图;
图3为n选1电路原理图;
图4为2×2交叉矩阵的两种选路交叉方案示意图;
图5为2×2交叉矩阵重配置流程图。
具体实施方式
以下结合附图和实施例对本发明作进一步说明:
如图2所示:本发明的选路交叉网络在FPGA中实现,包括由触发寄存器、每一级配置开关及选路交叉结果构成的配置单元1、由多个多选一电路2-1构成的基础交叉单元2和固定数据通路3三部分,其中配置单元1完成对基础交叉单元2的控制,基础交叉单元2内部的可配置数据通路2-2通过多个多选一电路2-1与固定数据通路3连接,协同实现网络的选路交叉功能;多选一电路2-1即为n选1电路,n选1电路根据不同的选路交叉结果选择性连接n个不同的输入端口到输出端口的可配置数据通路,若有m个n选1电路则选择性连接n个不同的输入端口到m个输出端口的可配置数据通路,即n×m的基础交叉单元。
基础交叉单元2之间的固定连接如图2中固定数据通路3(实线)所示,不可配置;基础交叉单元由多个多选一电路2-1(如图2中竖立的小梯形所示)构成。图3为单个n选1电路原理图,输出端口的值根据可配置选择输入的值变化而变化,图2中标注的可配置数据通路2-2所示即为一种可能的配置结果。
以第一级的基础交叉单元0为例(左上角的矩形框),第0个输出端口的选择值为1,完成1端口入0端口出的交叉功能;第1个输出端口的选择值为n-1,完成n-1端口入1端口出的交叉功能;第m-1个输出端口的选择值为0,完成0端口入m-1端口出的交叉功能。
在实际应用中,使用ZYNQ(Xilinx公司的一款控制能力较强的芯片)作为控制设备,通过读写寄存器的方式实现对FPGA的配置,配置接口采用AXI4标准。选路交叉网络执行以下操作:
一、将各个基础交叉单元的选路交叉结果写入FPGA,存储在RAM中。
二、全部选路交叉结果写完后,对触发寄存器写0再写1,此上升沿打开RAM和多选一电路之间的开关。
三、按照被选路交叉的业务数据的时钟周期依次打开第一级、第二级、第三级基础交叉单元与可配置数据通路之间的配置使能开关,使其依次生效,保证上一时刻的被选路交叉的业务数据按照旧的选路交叉网络实现路由,下一时刻的被选路交叉的业务数据使用新的选路交叉网络实现路由,新、旧网络更改配置参数过程中业务数据不中断,完成无缝衔接。
对于N个bit输入、N个bit输出的选路交叉网络,需要在FPGA中例化一份Clos交叉矩阵,对于N组多bit输入、N组多bit输出的选路交叉网络,在FPGA中例化多份Clos交叉矩阵即可。
为便于说明,m、n、r分别取值为2、1、2,整体实现的功能为2×2(N=nr=2)的交叉,实现0入1出的两种选路交叉方案如图4所示,实际工作中选择哪种方案由路由算法决定。
假设2×2交叉矩阵需要依次传输d0、d1、d2、d3、d4一路数据,在传输过程中将交叉结果从方案一重配置成方案二的工作流程如图5所示:
时刻0,输入数据到达交叉矩阵入口,当前使用的是方案一;
时刻1,数据d0按照方案一通过第一级交叉,方案二在FPGA的RAM中准备就绪;
时刻2,第一级开关打开并更新交叉结果,数据d1按照方案二通过第一级,此时第二级的开关尚未打开,数据d0仍按照方案一通过第二级;
时刻3,第二级开关打开并更新交叉结果,数据d1按照方案二通过第二级,此时第三级的开关尚未打开,数据d0仍按照方案一通过第三级到达交叉矩阵出口;
时刻4,第三级开关打开并更新交叉结果,数据d1按照方案二通过第三级到达交叉矩阵出口,至此d0和d1的无缝衔接完成,后续数据均按照方案二通过交叉矩阵。
Claims (2)
1.一种可重配置选路交叉网络,其特征在于,该选路交叉网络在FPGA中实现,包括由触发寄存器、每一级配置开关及选路交叉结果构成的配置单元、由多个多选一电路构成的基础交叉单元和固定数据通路三部分,其中配置单元完成对基础交叉单元的控制,基础交叉单元内部的可配置数据通路通过多个多选一电路与固定数据通路连接,协同实现网络的选路交叉功能;所述多选一电路即为n选1电路,n选1电路根据不同的选路交叉结果选择性连接n个不同的输入端口到输出端口的可配置数据通路,若有m个n选1电路则选择性连接n个不同的输入端口到m个输出端口的可配置数据通路,即n×m的基础交叉单元。
2.一种如权利要求1所述的可重配置选路交叉网络的实现方法,其特征在于,所述的选路交叉网络执行以下操作:
一、将各个基础交叉单元的选路交叉结果写入FPGA,存储在RAM中;
二、全部选路交叉结果写完后,对触发寄存器写0再写1,此上升沿打开RAM和多选一电路之间的开关;
三、按照被选路交叉的业务数据的时钟周期依次打开第一级、第二级、第三级基础交叉单元与可配置数据通路之间的配置使能开关,使其依次生效,保证上一时刻的被选路交叉的业务数据按照旧的选路交叉网络实现路由,下一时刻的被选路交叉的业务数据使用新的选路交叉网络实现路由,新、旧网络更改配置参数过程中业务数据不中断,完成无缝衔接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811249868.XA CN109412962B (zh) | 2018-10-25 | 2018-10-25 | 一种可重配置选路交叉网络及其实现方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811249868.XA CN109412962B (zh) | 2018-10-25 | 2018-10-25 | 一种可重配置选路交叉网络及其实现方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109412962A true CN109412962A (zh) | 2019-03-01 |
CN109412962B CN109412962B (zh) | 2024-04-23 |
Family
ID=65469251
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811249868.XA Active CN109412962B (zh) | 2018-10-25 | 2018-10-25 | 一种可重配置选路交叉网络及其实现方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109412962B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113242188A (zh) * | 2021-04-22 | 2021-08-10 | 中国电子科技集团公司第二十九研究所 | 微波信道全交换网络构建方法、控制方法、编译码方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6157643A (en) * | 1996-11-06 | 2000-12-05 | Nokia Telecommunications Oy | Switching fabric |
US7149996B1 (en) * | 2003-07-11 | 2006-12-12 | Xilinx, Inc. | Reconfigurable multi-stage crossbar |
CN101030191A (zh) * | 2007-04-13 | 2007-09-05 | 北京时代民芯科技有限公司 | 粗粒度可重配置计算结构中数据输入输出结构 |
CN104468416A (zh) * | 2014-11-21 | 2015-03-25 | 天津光电通信技术有限公司 | 射频交换矩阵的交叉系统实现方法 |
CN105099956A (zh) * | 2015-06-25 | 2015-11-25 | 华为技术有限公司 | 交换网系统和数据交换方法 |
-
2018
- 2018-10-25 CN CN201811249868.XA patent/CN109412962B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6157643A (en) * | 1996-11-06 | 2000-12-05 | Nokia Telecommunications Oy | Switching fabric |
US7149996B1 (en) * | 2003-07-11 | 2006-12-12 | Xilinx, Inc. | Reconfigurable multi-stage crossbar |
CN101030191A (zh) * | 2007-04-13 | 2007-09-05 | 北京时代民芯科技有限公司 | 粗粒度可重配置计算结构中数据输入输出结构 |
CN104468416A (zh) * | 2014-11-21 | 2015-03-25 | 天津光电通信技术有限公司 | 射频交换矩阵的交叉系统实现方法 |
CN105099956A (zh) * | 2015-06-25 | 2015-11-25 | 华为技术有限公司 | 交换网系统和数据交换方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113242188A (zh) * | 2021-04-22 | 2021-08-10 | 中国电子科技集团公司第二十九研究所 | 微波信道全交换网络构建方法、控制方法、编译码方法 |
CN113242188B (zh) * | 2021-04-22 | 2022-06-21 | 中国电子科技集团公司第二十九研究所 | 微波信道全交换网络构建方法、控制方法、编译码方法 |
Also Published As
Publication number | Publication date |
---|---|
CN109412962B (zh) | 2024-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5212652A (en) | Programmable gate array with improved interconnect structure | |
US5260881A (en) | Programmable gate array with improved configurable logic block | |
EP0461798B1 (en) | Configurable interconnect structure | |
US5233539A (en) | Programmable gate array with improved interconnect structure, input/output structure and configurable logic block | |
CN102014050B (zh) | 片上网络的输入/输出节点 | |
CN102163247A (zh) | 一种可重构算子的阵列结构 | |
CN107194075A (zh) | 可编程逻辑器件的连线结构以及布线布局系统和方法 | |
CN208820815U (zh) | 基于三级Clos架构的可重配置选路交叉网络 | |
CN103632726B (zh) | 一种基于可编程基本逻辑单元的数据移位寄存电路 | |
CN109412962A (zh) | 一种可重配置选路交叉网络及其实现方法 | |
CN113114220B (zh) | 一种具有重映射功能的芯片系统及芯片重映射配置系统 | |
CN105718679A (zh) | 一种fpga的资源布局方法及装置 | |
CN106843948A (zh) | 片上生成硬件配置信息的芯片架构及其执行方法 | |
US20170024349A1 (en) | Field programmable gate array and communication method | |
CN109902040A (zh) | 一种集成fpga和人工智能模块的系统芯片 | |
CN105610427B (zh) | 一种基于与或非结构的可编程逻辑单元 | |
CN105610428B (zh) | 一种基于与或非结构的可编程逻辑单元 | |
CN105471422B (zh) | 集成辅助逻辑运算单元的可编程逻辑模块 | |
EP3180860A1 (en) | Reconfigurable integrated circuit with on-chip configuration generation | |
US20100134143A1 (en) | Permutable switching network with enhanced multicasting signals routing for interconnection fabric | |
CN101141188B (zh) | 光同步数字传输系统中的交叉矩阵的实现方法及装置 | |
CN109672634B (zh) | 基于交换芯片的18路无阻塞srio网络拓扑装置及方法 | |
CN109933369A (zh) | 集成单指令多数据流架构人工智能模块的系统芯片 | |
CN109766293A (zh) | 连接芯片上fpga和人工智能模块的电路和系统芯片 | |
CN107844451A (zh) | 一种级联板间流水线的“蝶式”传输方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |