CN109376471B - 一种后仿电路优化后等效输出的方法 - Google Patents
一种后仿电路优化后等效输出的方法 Download PDFInfo
- Publication number
- CN109376471B CN109376471B CN201811397454.1A CN201811397454A CN109376471B CN 109376471 B CN109376471 B CN 109376471B CN 201811397454 A CN201811397454 A CN 201811397454A CN 109376471 B CN109376471 B CN 109376471B
- Authority
- CN
- China
- Prior art keywords
- circuit
- output information
- equivalent
- optimized
- post
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/20—Design optimisation, verification or simulation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
一种后仿电路优化后等效输出的方法,包括以下步骤:1)鉴别电路仿真需要的输出信息,过滤等效的输出信息;2)预先存储优化之前的RC矩阵;3)对电路进行优化,并存储优化掉的节点信息;4)更新所述优化之前的RC矩阵并求解,获得优化掉节点的对应输出信息;5)输出节点的等效输出信息。本发明的后仿电路优化后等效输出的方法,针对后仿电路的等效,保证了输出的完整性,实现了用户友好。
Description
技术领域
本发明涉及集成电路自动化产品设计领域,特别涉及集成电路设计中电路优化后的输出进行等效的方法。
背景技术
电子电路中方程组的规模是制约着集成电路自动化产品性能的一个重要因素。目前,市面上的大部分产品都会预先对电路做各种优化,以降低电路规模,从而减少方程组计算的复杂度。但是大部分的电路优化都要受到各种因素的制约,其中就包括电路输出信息的影响,这些因素会降低我们的电路优化效率。随着工艺不断的向着纳米级进展,电路的规模也在急剧膨胀,求解问题的规模也在快速增长,若不能进行高效的优化,会导致电路仿真在时间和空间上的耗费大幅度上升,制约着电子电路的设计规模和设计周期。因而,在对电路进行优化时如何降低输出信息对其的约束性的问题成为亟待解决的问题。
对电子电路进行优化,可以降低电路规模,减少迭代求解的问题规模,加速了电子电路产品设计的周期,及时发现问题解决问题,降低设计失败的风险。在当前的集成电路自动化领域中,绝大多数产品都会对电路进行各种优化,但这种优化是不可逆的,这就会导致优化后电路仿真的输出信息不完整。如何在稳定提高效率的同时,又可以得到完整的输出信息是需要重点考虑的一个问题。
发明内容
为了解决现有技术存在的不足,本发明的目的在于提供后仿电路优化后等效输出的方法,针对目前集成电路自动化产品中对于电路优化后输出信息的缺失问题,提出了一种通过计算的方式来等效输出的方法。
为实现上述目的,本发明提供的集成电路设计中后仿电路优化后等效输出的方法,包括以下步骤:
1)鉴别电路仿真需要的输出信息,过滤等效的输出信息;
2)预先存储优化之前的RC矩阵;
3)对电路进行优化,并存储优化掉的节点信息;
4)更新所述优化之前的RC矩阵并求解,获得优化掉节点的对应输出信息;
5)输出节点的等效输出信息。
进一步地,步骤1)所述鉴别电路仿真需要的输出信息,是通过遍历所有的输出信息,通过矩阵计算的方式将等效的输出信息分为一组,不能等效的输出信息分为一组。
进一步地,步骤1)所述过滤等效的输出信息,进一步包括:在电路优化过程中,保留无法等效的输出信息,优化掉等效的输出信息并记录可以优化的输出信息。
更进一步地,所述步骤4),进一步包括,每次迭代收敛后,将当前迭代求得的解代入所述预先存储的优化之前的RC矩阵,计算更新后的RC矩阵,获得优化掉节点对应的输出信息。
为实现上述目的,本发明还提供一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令运行时执行上述的后仿电路优化后等效输出的方法的步骤。
本发明是在集成电路自动化产品中对电路优化后的输出进行等效的一种方法,尤其是针对后仿电路的等效,保证了输出的完整性,实现了用户友好。
本发明在电路优化降低求解问题规模的同时,可以保证电路输出的完整性,提高了电子电路整体的设计周期。进一步讲,本发明通过电路优化等效输出的方法,可以减少电路优化对输出信息的依赖,大大提高了电路的优化效率,降低了矩阵的规模,从而缩短电子电路的仿真时间,更可以为整个仿真减少存储空间,适应了电路规模的急剧增长。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,并与本发明的实施例一起,用于解释本发明,并不构成对本发明的限制。在附图中:
图1为根据本发明的后仿电路优化后等效输出的方法流程图。
具体实施方式
以下结合附图对本发明的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
图1为根据本发明的后仿电路优化后等效输出的方法流程图,下面将参考图1,对本发明的后仿电路优化后等效输出的方法进行详细描述。
首先,在步骤101,开始进行电路仿真。
在步骤102,鉴别电路中的输出信息,区分可以等效的和不可以等效的输出信息。
在该步骤中,首先遍历所有的输出信息,对于可以通过矩阵计算的方式等效的分为一组,其余不可以等效的分为一组。
在该步骤中需注意,无法等效的输出信息在电路优化过程中需要特别保留,而可以等效的输出信息在电路优化过程中可以不做考虑,即可以优化掉,该步需要记录可以优化的输出信息。对于可以等效的输出信息在电路优化过程中优化掉,从而降低电路的求解规模。
在步骤103,存储原始电路的RC矩阵。
在步骤104,对电路进行优化,特别需要考虑的是步骤102中记录的不可以等效的输出信息。
在该步骤中,要确保不可以等效输出的相关节点和器件不被优化掉。
在步骤105,进入到电路仿真的计算中,开始迭代求解。
在步骤106,当步骤105迭代收敛后,需要根据当前的解去更新步骤103中存储的RC矩阵。
在步骤107,求解步骤106中更新后的RC矩阵形成的方程组。
在该步骤中,方程组的解即为需要等效输出的电路信息(优化掉节点对应的输出信息)。
在步骤108,输出步骤107中计算出的需要等效输出的电路信息。
在步骤109,当电路计算完毕,整个仿真完成。
本发明的优点在于以下两个方面:
第一,加大电路优化力度:传统的优化方法需要对电路输出信息加以特别的考虑,进一步讲,需要输出的电路节点和器件不可以被优化掉,这个制约限制了电路的优化力度。本发明针对电路输出信息进行优化,在传统优化方法的基础上可以不考虑电路输出信息的影响,判断标准简单,易于控制,大幅度的提高了优化力度。
第二,降低方程组的计算复杂度:由于电路输出信息的限制,传统的方法对于电路的优化力度有限。在本方明中,可以不考虑输出对电路优化的影响,提高了优化力度,从而降低了方程组计算的复杂度。该算法高效易用,兼容性强。
本发明还提供了一种计算机可读存储介质,其上存储有计算机指令,所述计算机指令运行时执行上述的后仿电路优化后等效输出的方法的步骤,所述后仿电路优化后等效输出的方法参见前述部分的介绍,不再赘述。
本领域普通技术人员可以理解:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (4)
1.一种后仿电路优化后等效输出的方法,其特征在于,包括以下步骤:
1)鉴别电路仿真需要的输出信息,过滤等效的输出信息;
2)预先存储优化之前的RC矩阵;
3)对电路进行优化,并存储优化掉的节点信息;
4)更新所述优化之前的RC矩阵并求解,获得优化掉节点的对应输出信息;
所述步骤4)进一步包括,每次迭代收敛后,将当前迭代求得的解代入所述预先存储的优化之前的RC矩阵,计算更新后的RC矩阵,获得优化掉节点对应的输出信息;
5)输出节点的等效输出信息。
2.根据权利要求1所述的后仿电路优化后等效输出的方法,其特征在于,步骤1)所述鉴别电路仿真需要的输出信息,是通过遍历所有的输出信息,通过矩阵计算的方式将等效的输出信息分为一组,不能等效的输出信息分为一组。
3.根据权利要求1所述的后仿电路优化后等效输出的方法,其特征在于,步骤1)所述过滤等效的输出信息,进一步包括:在电路优化过程中,保留无法等效的输出信息,优化掉等效的输出信息并记录可以优化的输出信息。
4.一种计算机可读存储介质,其上存储有计算机指令,其特征在于,所述计算机指令运行时执行权利要求1至3任一项所述的后仿电路优化后等效输出的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811397454.1A CN109376471B (zh) | 2018-11-22 | 2018-11-22 | 一种后仿电路优化后等效输出的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811397454.1A CN109376471B (zh) | 2018-11-22 | 2018-11-22 | 一种后仿电路优化后等效输出的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109376471A CN109376471A (zh) | 2019-02-22 |
CN109376471B true CN109376471B (zh) | 2020-04-07 |
Family
ID=65382843
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811397454.1A Active CN109376471B (zh) | 2018-11-22 | 2018-11-22 | 一种后仿电路优化后等效输出的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109376471B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112801196A (zh) * | 2021-02-04 | 2021-05-14 | 北京华大九天科技股份有限公司 | 一种存储器电路中存储单元的识别方法 |
CN113255252B (zh) * | 2021-06-03 | 2022-05-24 | 北京华大九天科技股份有限公司 | 一种基于矩阵的rc电路存储方法 |
CN115204077B (zh) * | 2022-07-21 | 2023-04-18 | 北京芯思维科技有限公司 | 集成电路的节点优化方法、装置、电子设备及可读介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9378315B1 (en) * | 2014-12-11 | 2016-06-28 | Excelio Technology (Shenzhen) Co., Ltd. | Method for semiconductor process corner sweep simulation based on value selection function |
CN105825036A (zh) * | 2016-06-07 | 2016-08-03 | 中国科学院微电子研究所 | 一种版图设计规则的优化方法及系统 |
CN107944081A (zh) * | 2017-10-25 | 2018-04-20 | 华北电力大学 | 一种短路收缩双端口子模块mmc通用等效建模方法 |
EP3479260A1 (en) * | 2017-08-04 | 2019-05-08 | Racyics GmbH | Apparatus and method for generation and adaptive regulation of control voltages in integrated circuits with body biasing or back-biasing |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102142052B (zh) * | 2011-03-28 | 2013-05-01 | 清华大学 | 一种针对电路仿真中电路稀疏矩阵的快速lu分解方法 |
CN102411663B (zh) * | 2011-12-31 | 2013-04-10 | 中国科学院微电子研究所 | 面向电路微调加速电路仿真的计算复用方法、设备和系统 |
-
2018
- 2018-11-22 CN CN201811397454.1A patent/CN109376471B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9378315B1 (en) * | 2014-12-11 | 2016-06-28 | Excelio Technology (Shenzhen) Co., Ltd. | Method for semiconductor process corner sweep simulation based on value selection function |
CN105825036A (zh) * | 2016-06-07 | 2016-08-03 | 中国科学院微电子研究所 | 一种版图设计规则的优化方法及系统 |
EP3479260A1 (en) * | 2017-08-04 | 2019-05-08 | Racyics GmbH | Apparatus and method for generation and adaptive regulation of control voltages in integrated circuits with body biasing or back-biasing |
CN107944081A (zh) * | 2017-10-25 | 2018-04-20 | 华北电力大学 | 一种短路收缩双端口子模块mmc通用等效建模方法 |
Non-Patent Citations (2)
Title |
---|
基于芯片级的高速电子电路后仿真技术;来新泉;《上海交通大学学报》;20070430;全文 * |
蔡氏电路的等效电路设计及其应用;吕恩胜;《电子器件》;20141031;第2节,图4-5 * |
Also Published As
Publication number | Publication date |
---|---|
CN109376471A (zh) | 2019-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109376471B (zh) | 一种后仿电路优化后等效输出的方法 | |
CN103136243B (zh) | 基于云存储的文件系统去重方法及装置 | |
CN102340543B (zh) | 选择系统主节点的方法和设备 | |
CN110782011A (zh) | 一种基于强化学习的网络化多智能体系统分布式优化控制方法 | |
CN103049516B (zh) | 一种数据处理方法及装置 | |
CN107656776A (zh) | 一种fpga加速卡的固件更新方法、装置及介质 | |
CN112597733B (zh) | 一种存储单元的识别方法、设备及计算机可读存储介质 | |
CN102984737B (zh) | 一种无线网络的参数统一配置方法及装置 | |
CN106897119B (zh) | 一种虚拟化平台中磁盘树优化方法及系统 | |
CN105320681A (zh) | 一种数据库内容合并方法及装置 | |
Lonsing et al. | Incremental QBF solving | |
CN110674569A (zh) | 基于决策树的充电剩余时间估算方法及系统 | |
CN105447105A (zh) | 基于NoSQL的分布式物联网数据的单字段区间索引查询方式 | |
CN108121875B (zh) | 一种基于Matlab和CFX联合求解平台的拓扑优化方法 | |
CN112181951B (zh) | 一种异构数据库数据迁移方法、装置及设备 | |
WO2016177075A1 (zh) | 一种业务数据关联关系校验方法、装置及可读存储介质 | |
CN109819013A (zh) | 一种基于云存储的区块链存储容量优化方法 | |
CN103984832B (zh) | 一种铝电解槽电场仿真分析方法 | |
CN114492251B (zh) | 超算环境的低速流场发散处理方法、装置、设备及介质 | |
WO2003038690A2 (en) | Incremental automata verification | |
Scholl et al. | The QBF Solver AIGSolve. | |
CN113033128B (zh) | 一种选取电路仿真中牛顿迭代的初值的方法 | |
CN114004182A (zh) | 二元决策图的构造方法、等价性验证方法、存储介质 | |
CN112347704A (zh) | 一种高效的基于贝叶斯理论的人工神经网络微波器件建模方法 | |
CN110378037B (zh) | 基于Ceph的CFD仿真数据存储方法、装置及服务器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210318 Address after: 518100 1001, building 5, Shenjiu science and Technology Pioneer Park, northwest, intersection of Taohua road and Binglang Road, Fubao community, Fubao street, Futian District, Shenzhen City, Guangdong Province Patentee after: Shenzhen Huada Jiutian Technology Co.,Ltd. Address before: 100102 floor 2, block a, No.2, lizezhong 2nd Road, Chaoyang District, Beijing Patentee before: HUADA EMPYREAN SOFTWARE Co.,Ltd. |
|
TR01 | Transfer of patent right |