CN109086160A - 表项校验装置 - Google Patents

表项校验装置 Download PDF

Info

Publication number
CN109086160A
CN109086160A CN201810800203.7A CN201810800203A CN109086160A CN 109086160 A CN109086160 A CN 109086160A CN 201810800203 A CN201810800203 A CN 201810800203A CN 109086160 A CN109086160 A CN 109086160A
Authority
CN
China
Prior art keywords
list item
module
serial number
verification
checking circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810800203.7A
Other languages
English (en)
Other versions
CN109086160B (zh
Inventor
李丹丹
宋克
刘勤让
谭力波
沈剑良
王盼
汤先拓
张文建
刘汉卿
汪涟
姜海滨
付豪
王晓雪
李庆龙
田晓旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Binhai New Area Information Technology Innovation Center
Tianjin Core Technology Co Ltd
Original Assignee
Tianjin Binhai New Area Information Technology Innovation Center
Tianjin Core Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Binhai New Area Information Technology Innovation Center, Tianjin Core Technology Co Ltd filed Critical Tianjin Binhai New Area Information Technology Innovation Center
Priority to CN201810800203.7A priority Critical patent/CN109086160B/zh
Publication of CN109086160A publication Critical patent/CN109086160A/zh
Application granted granted Critical
Publication of CN109086160B publication Critical patent/CN109086160B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Devices For Checking Fares Or Tickets At Control Points (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明提供了一种表项校验装置,包括:提取模块、动态调度模块、校验模块和结果分析模块,提取模块用于将提取到的校验数据中的待校验表项和N个原始校验码发送给校验模块;动态调度模块用于根据策略信息向校验模块发送N种校验电路序号;校验模块用于利用与每个校验电路序号所对应的校验电路,对待校验表项分别进行校验,将待校验表项、N个原始校验码和计算得到的N个计算校验码发送给结果分析模块;结果分析模块用于判断数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给动态调度模块,缓解现有技术中的表项校验结果的准确性低的问题,达到了提高表项校验结果准确性的技术效果。

Description

表项校验装置
技术领域
本发明涉及表项校验技术领域,尤其是涉及一种表项校验装置。
背景技术
在表项校验的过程中,首先利用一种预设的表项校验方法对待校验表项进行校验,生成一个校验码,然后将待校验表项和校验码存储到交换系统中的表项存储块内,最后从表项存储块内提取待校验表项和与待校验表项对应的校验码,同时利用表项校验实现电路(表项校验方法的实现电路)对提取的待校验表项和校验码进行校验,得到表项校验结果。
在实际应用中,表项校验实现电路可能会受到外部攻击,或者表项校验实现电路在设计的时候存在缺陷,使得原本应该校验成功的待校验表项错误地输出为校验失败的表项,导致表项校验结果的准确性低。
发明内容
有鉴于此,本发明的目的在于提供一种表项校验装置,以缓解现有技术中存在的表项校验结果的准确性低的技术问题。
第一方面,本发明实施例提供了一种表项校验装置,包括:提取模块、动态调度模块、校验模块和结果分析模块,校验模块包括多个校验电路,其中,至少一个所述校验电路对应一种所述预设表项校验方法,其中,N为大于1的整数;
所述提取模块,用于提取接收到的所述校验数据中的待校验表项和N个所述原始校验码,N个所述原始校验码是根据所述待校验表项和N种预设表项校验方法预先生成的,向所述校验模块发送所述待校验表项和N个所述原始校验码;
所述动态调度模块,用于若接收到策略信息,根据所述策略信息向所述校验模块发送N种校验电路序号;
所述校验模块,用于若接收到所述待校验表项和N个所述原始校验码,且接收到N种所述校验电路序号,则利用与每个所述校验电路序号所对应的校验电路,对所述待校验表项分别进行校验,将所述待校验表项、N个所述原始校验码和计算得到的N个计算校验码发送给所述结果分析模块;
所述结果分析模块,用于判断由同一个所述预设表项校验方法生成的所述原始校验码和所述计算校验码组成的数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息。
结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,所述策略信息包括:选择方式信息,还包括:配置模块;
所述配置模块,用于若接收到用户输入的所述选择方式信息,则将所述选择方式信息发送给所述动态调度模块。
结合第一方面,本发明实施例提供了第一方面的第二种可能的实施方式,其中,若所述选择方式信息为动态选择方式,所述动态调度模块,还用于对于每种所述预设表项校验方法对应的至少一个所述校验电路序号,预先设置有从高到低的使用优先级排列顺序,若接收到所述失败校验电路序号,则在所述失败校验电路序号所在的优先级排列顺序中,将与所述失败校验电路序号相邻的小于所述失败校验电路序号优先级的校验电路序号和所述失败校验电路序号交换排列顺序,基于与每种所述预设表项校验方法分别对应的预设选择数量,在与每种所述预设表项校验方法分别对应的优先级排列顺序中,按照优先级从高到低的顺序分别选出所述预设选择数量的校验电路序号,得到N个备选电路序号集合,在每个所述备选电路序号集合中,随机选择一个所述校验电路序号,向所述校验模块发送N种所述校验电路序号。
结合第一方面,本发明实施例提供了第一方面的第三种可能的实施方式,其中,若所述选择方式信息为动态选择方式,所述动态调度模块,还用于预先将每种所述预设表项校验方法对应的至少一个所述校验电路序号构成备选电路序号集合,对于每个所述备选电路序号集合中的每个所述校验电路序号,预先设置有校验失败基数,若接收到所述失败校验电路序号,则在所述失败校验电路序号对应的所述校验失败基数上加上预设值,得到校验失败值,对于每个所述备选电路序号集合中的任一所述校验电路序号,若所述校验失败值大于预设阈值,则将所述校验电路序号从所述备选电路序号集合中剔除,在每个所述备选电路序号集合中,随机选择一个所述校验电路序号,向所述校验模块发送N种所述校验电路序号。
结合第一方面,本发明实施例提供了第一方面的第四种可能的实施方式,其中,若所述选择方式信息为静态选择方式,所述动态调度模块,还用于将预设的N种所述校验电路序号发送给所述校验模块。
结合第一方面,本发明实施例提供了第一方面的第五种可能的实施方式,其中,还包括:存储模块和存储控制模块;
所述提取模块,还用于发送获取数据请求给所述存储控制模块;
所述存储控制模块,用于若接收到所述获取数据请求,则发送控制指令给所述存储模块;
所述存储模块,用于存储所述校验数据,若接收到所述控制指令,则发送所述校验数据给所述提取模块。
结合第一方面,本发明实施例提供了第一方面的第六种可能的实施方式,其中,所述结果分析模块,还用于若至少一组数据校验成功且N组数据未全部校验成功,则输出所述待校验表项,同时将失败信号和校验失败的计算校验码上报至与所述结果分析模块通信的表项生成系统中。
结合第一方面,本发明实施例提供了第一方面的第七种可能的实施方式,其中,所述结果分析模块,还用于若N组数据全部校验失败,则将所述失败信号、所述待校验表项、N个所述原始校验码和N个所述计算校验码上报至所述表项生成系统中。
结合第一方面,本发明实施例提供了第一方面的第八种可能的实施方式,其中,所述结果分析模块,还用于若N组数据全部校验失败,则不输出所述待校验表项。
结合第一方面,本发明实施例提供了第一方面的第九种可能的实施方式,其中,所述结果分析模块,还用于若N组数据全部校验成功,则输出所述待校验表项。
本发明实施例带来了以下有益效果:本发明实施例提供的表项校验装置,包括:提取模块、动态调度模块、校验模块和结果分析模块,校验模块包括多个校验电路,其中,至少一个所述校验电路对应一种所述预设表项校验方法,其中,N为大于1的整数;所述提取模块,用于提取接收到的所述校验数据中的待校验表项和N个所述原始校验码,N个所述原始校验码是根据所述待校验表项和N种预设表项校验方法预先生成的,向所述校验模块发送所述待校验表项和N个所述原始校验码;所述动态调度模块,用于若接收到策略信息,根据所述策略信息向所述校验模块发送N种校验电路序号;所述校验模块,用于若接收到所述待校验表项和N个所述原始校验码,且接收到N种所述校验电路序号,则利用与每个所述校验电路序号所对应的校验电路,对所述待校验表项分别进行校验,将所述待校验表项、N个所述原始校验码和计算得到的N个计算校验码发送给所述结果分析模块;所述结果分析模块,用于判断由同一个所述预设表项校验方法生成的所述原始校验码和所述计算校验码组成的数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息。
所以,在表项校验的过程中,当校验模块中的部分校验电路受到外部攻击,或者存在缺陷时,在所述结果分析模块也会存在校验成功的数据,所述结果分析模块用于若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息,所述动态调度模块用于若接收到策略信息,根据所述策略信息向所述校验模块发送N种校验电路序号,也就是根据接收到的策略信息动态地调整下一次表项校验时所使用的与N种校验电路序号分别对应的N种校验电路,以降低受到外部攻击,或者存在缺陷的校验电路的使用概率,避免由于使用受到外部攻击,或者存在缺陷的校验电路而导致的表项校验结果的准确性低的问题,因此,缓解了现有技术中存在的表项校验结果的准确性低的技术问题,达到了提高表项校验结果准确性的技术效果。
本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的表项校验装置的第一种结构示意图;
图2为本发明实施例提供的表项校验装置的第二种结构示意图;
图3为本发明实施例提供的表项校验装置的第三种结构示意图;
图4为本发明实施例提供的表项校验装置的第四种结构示意图;
图5为本发明实施例提供的表项校验装置的第五种结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
目前,在表项校验的过程中,首先利用一种预设的表项校验方法对待校验表项进行校验,生成一个校验码,然后将待校验表项和校验码存储到交换系统中的表项存储块内,最后从表项存储块内提取待校验表项和与待校验表项对应的校验码,同时利用表项校验实现电路(表项校验方法的实现电路)对提取的待校验表项和校验码进行校验,得到表项校验结果。
在实际应用中,表项校验实现电路可能会受到外部攻击,或者表项校验实现电路在设计的时候存在缺陷,使得原本应该校验成功的待校验表项错误地输出为校验失败的表项,导致表项校验结果的准确性低,基于此,本发明实施例提供的一种表项校验装置,可以缓解现有技术中存在的表项校验结果的准确性低的技术问题,达到了提高表项校验结果准确性的技术效果。
为便于对本实施例进行理解,首先对本发明实施例所公开的一种表项校验装置进行详细介绍,如图1所示,所述表项校验装置可以包括:提取模块11、动态调度模块13、校验模块12和结果分析模块14,校验模块12可以包括多个校验电路,其中,至少一个所述校验电路对应一种所述预设表项校验方法,其中,N为大于1的整数。
示例性的,以所述表项校验装置采用三种预设表项校验方法为例进行说明。三种预设表项校验方法可以分别为:A预设表项校验方法、B预设表项校验方法和C预设表项校验方法。在使用表项校验装置之前,根据待校验表项和A预设表项校验方法生成原始校验码a1,根据待校验表项和B预设表项校验方法生成原始校验码b1,根据待校验表项和C预设表项校验方法生成原始校验码c1。在校验模块12包括:用于实现A预设表项校验方法的至少一种校验电路、用于实现B预设表项校验方法的至少一种校验电路和用于实现C预设表项校验方法的至少一种校验电路。
示例性的,以校验模块12包括:用于实现A预设表项校验方法的6种校验电路、用于实现B预设表项校验方法的8种校验电路和用于实现C预设表项校验方法的10种校验电路为例进行说明。用于实现A预设表项校验方法的6种校验电路可以分别为:A1、A2、A3、A4、A5和A6,A1、A2、A3、A4、A5和A6均可以实现A预设表项校验方法。用于实现B预设表项校验方法的8种校验电路可以分别为:B1、B2、B3、B4、B5、B6、B7和B8,B1、B2、B3、B4、B5、B6、B7和B8均可以实现B预设表项校验方法。用于实现C预设表项校验方法的10种校验电路分别分别为:C1、C2、C3、C4、C5、C6、C7、C8、C9和C10,C1、C2、C3、C4、C5、C6、C7、C8、C9和C10均可以实现C预设表项校验方法。
所述提取模块11,用于提取接收到的所述校验数据中的待校验表项和N个所述原始校验码,N个所述原始校验码是根据所述待校验表项和N种预设表项校验方法预先生成的,向所述校验模块发送所述待校验表项和N个所述原始校验码。
示例性的,校验数据可以包括:待校验表项、原始校验码a1、原始校验码b1和原始校验码c1
所述动态调度模块13,用于若接收到策略信息,根据所述策略信息向所述校验模块12发送N种校验电路序号。
示例性的,策略信息可以是结果分析模块14发送的。
示例性的,动态调度模块13可以根据策略信息,在A1、A2、A3、A4、A5和A6中选择一种用于实现A预设表项校验方法的校验电路,在B1、B2、B3、B4、B5、B6、B7和B8中选择一种用于实现B预设表项校验方法的校验电路,在C1、C2、C3、C4、C5、C6、C7、C8、C9和C10中选择一种用于实现C预设表项校验方法的校验电路,向校验模块12发送3种校验电路序号。
示例性的,3种校验电路序号可以分别为:A2、B5和C3
所述校验模块12,用于若接收到所述待校验表项和N个所述原始校验码,且接收到N种所述校验电路序号,则利用与每个所述校验电路序号所对应的校验电路,对所述待校验表项分别进行校验,将所述待校验表项、N个所述原始校验码和计算得到的N个计算校验码发送给所述结果分析模块14。
本发明实施例中,如图2所示,校验模块12用于利用与校验电路序号A2所对应的校验电路,对待校验表项进行校验,计算得到计算校验码a2,同时,校验模块12用于利用与校验电路序号B5所对应的校验电路,对待校验表项进行校验,计算得到计算校验码b2,同时,校验模块12用于利用与校验电路序号C3所对应的校验电路,对待校验表项进行校验,计算得到计算校验码c2
本发明实施例中,校验模块12用于将待校验表项、原始校验码a1、原始校验码b1、原始校验码c1、计算校验码a2、计算校验码b2和计算校验码c2发送给结果分析模块14。
所述结果分析模块14,用于判断由同一个所述预设表项校验方法生成的所述原始校验码和所述计算校验码组成的数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息。
本发明实施例中,结果分析模块14用于判断由A预设表项校验方法生成的原始校验码a1和计算校验码a2组成的数据校验是否成功,同时,判断由B预设表项校验方法生成的原始校验码b1和计算校验码b2组成的数据校验是否成功,同时,判断由C预设表项校验方法生成的原始校验码c1和计算校验码c2组成的数据校验是否成功。结果分析模块14用于若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给动态调度模块13。
本发明实施例中,以校验成功的数据为原始校验码b1和计算校验码b2为例进行说明。若原始校验码b1和计算校验码b2校验成功,则结果分析模块14发送A2和C3给动态调度模块13,其中,A2为与校验失败的计算校验码a2对应的失败校验电路序号,C3为与校验失败的计算校验码c2对应的失败校验电路序号。以使失败校验电路序号A2和C3作为下一策略信息。动态调度模块13可以根据下一策略信息,在下一次表项校验的过程中,降低使用校验电路A2的概率,降低使用校验电路C3的概率。
本发明实施例中,本发明实施例提供的表项校验装置,包括:提取模块、动态调度模块、校验模块和结果分析模块,校验模块包括多个校验电路,其中,至少一个所述校验电路对应一种所述预设表项校验方法,其中,N为大于1的整数;所述提取模块,用于提取接收到的所述校验数据中的待校验表项和N个所述原始校验码,N个所述原始校验码是根据所述待校验表项和N种预设表项校验方法预先生成的,向所述校验模块发送所述待校验表项和N个所述原始校验码;所述动态调度模块,用于若接收到策略信息,根据所述策略信息向所述校验模块发送N种校验电路序号;所述校验模块,用于若接收到所述待校验表项和N个所述原始校验码,且接收到N种所述校验电路序号,则利用与每个所述校验电路序号所对应的校验电路,对所述待校验表项分别进行校验,将所述待校验表项、N个所述原始校验码和计算得到的N个计算校验码发送给所述结果分析模块;所述结果分析模块,用于判断由同一个所述预设表项校验方法生成的所述原始校验码和所述计算校验码组成的数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息。
所以,在表项校验的过程中,当校验模块中的部分校验电路受到外部攻击,或者存在缺陷时,在所述结果分析模块也会存在校验成功的数据,所述结果分析模块用于若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息,所述动态调度模块用于若接收到策略信息,根据所述策略信息向所述校验模块发送N种校验电路序号,也就是根据接收到的策略信息动态地调整下一次表项校验时所使用的与N种校验电路序号分别对应的N种校验电路,以降低受到外部攻击,或者存在缺陷的校验电路的使用概率,避免由于使用受到外部攻击,或者存在缺陷的校验电路而导致的表项校验结果的准确性低的问题,因此,缓解了现有技术中存在的表项校验结果的准确性低的技术问题,达到了提高表项校验结果准确性的技术效果。
在实际应用中,用户可能要对表项校验装置进行选择方式控制,为了解决这个问题,在本发明的又一实施例中,所述策略信息可以包括:选择方式信息。如图3所示,所述表项校验装置还可以包括:配置模块21。
示例性的,策略信息可以是配置模块21发送的。
所述配置模块21,用于若接收到用户输入的所述选择方式信息,则将所述选择方式信息发送给所述动态调度模块。
本发明实施例中,所述选择方式信息可以包括:动态选择方式和静态选择方式。用户可以根据自己的需要和实际的应用情况,来配置选择方式信息。保证表项校验装置的实用性和便利性。
在本发明的又一实施例中,若所述选择方式信息为动态选择方式,所述动态调度模块13,还用于对于每种所述预设表项校验方法对应的至少一个所述校验电路序号,预先设置有从高到低的使用优先级排列顺序,若接收到所述失败校验电路序号,则在所述失败校验电路序号所在的优先级排列顺序中,将与所述失败校验电路序号相邻的小于所述失败校验电路序号优先级的校验电路序号和所述失败校验电路序号交换排列顺序,基于与每种所述预设表项校验方法分别对应的预设选择数量,在与每种所述预设表项校验方法分别对应的优先级排列顺序中,按照优先级从高到低的顺序分别选出所述预设选择数量的校验电路序号,得到N个备选电路序号集合,在每个所述备选电路序号集合中,随机选择一个所述校验电路序号,向所述校验模块发送N种所述校验电路序号。
本发明实施例中,A1、A2、A3、A4、A5和A6的使用优先级排列顺序可以为:A1>A2>A3>A4>A5>A6;B1、B2、B3、B4、B5、B6、B7和B8的使用优先级排列顺序可以为:B1>B2>B3>B4>B5>B6>B7>B8;C1、C2、C3、C4、C5、C6、C7、C8、C9和C10的使用优先级排列顺序可以为:C1>C2>C3>C4>C5>C6>C7>C8>C9>C10。若接收到失败校验电路序号A2,则将A2和A3交换排列顺序,得到新的使用优先级排列顺序:A1>A3>A2>A4>A5>A6。同时,若接收到失败校验电路序号C3,则将C3和C4交换排列顺序,得到新的使用优先级排列顺序:C1>C2>C4>C3>C5>C6>C7>C8>C9>C10。B1>B2>B3>B4>B5>B6>B7>B8保持不变。
示例性的,预设选择数量可以为5个。
本发明实施例中,与A预设表项校验方法对应的备选电路序号集合包括:A1、A3、A2、A4和A5。与B预设表项校验方法对应的备选电路序号集合包括:B1、B2、B3、B4和B5。与C预设表项校验方法对应的备选电路序号集合包括:C1、C2、C4、C3和C5。在A1、A3、A2、A4和A5中,随机选择一个校验电路序号。在B1、B2、B3、B4和B5中,随机选择一个校验电路序号。在C1、C2、C4、C3和C5中,随机选择一个校验电路序号。向校验模块12发送3种校验电路序号。
本发明实施例中,由于A2和C3均为失败校验电路序号,所以为了降低校验电路A2和校验电路C3的使用概率,要降低它们的使用优先级。对于每一个使用优先级排列顺序,根据预设选择数量,确定备选电路序号集合,从而在备选电路序号集合中,随机选择下一个表项校验过程的N个校验电路序号。
在本发明的又一实施例中,若所述选择方式信息为动态选择方式,所述动态调度模块,还用于预先将每种所述预设表项校验方法对应的至少一个所述校验电路序号构成备选电路序号集合,对于每个所述备选电路序号集合中的每个所述校验电路序号,预先设置有校验失败基数,若接收到所述失败校验电路序号,则在所述失败校验电路序号对应的所述校验失败基数上加上预设值,得到校验失败值,对于每个所述备选电路序号集合中的任一所述校验电路序号,若所述校验失败值大于预设阈值,则将所述校验电路序号从所述备选电路序号集合中剔除,在每个所述备选电路序号集合中,随机选择一个所述校验电路序号,向所述校验模块发送N种所述校验电路序号。
示例性的,预设值可以为1。预设阈值可以为2。
本发明实施例中,与A预设表项校验方法对应的备选电路序号集合包括:A1、A2、A3、A4、A5和A6;与B预设表项校验方法对应的备选电路序号集合包括:B1、B2、B3、B4、B5、B6、B7和B8;与C预设表项校验方法对应的备选电路序号集合包括:C1、C2、C3、C4、C5、C6、C7、C8、C9和C10。与A1、A2、A3、A4、A5和A6分别对应的校验失败基数可以如表1所示。
表1
若接收到失败校验电路序号A2,则在失败校验电路序号A2对应的校验失败基数2上加上预设值1,得到校验失败值3。由于校验失败值3大于预设阈值2,所以将校验电路序号A2从备选电路序号集合中剔除,得到新的备选电路序号集合,新的备选电路序号集合包括:A1、A3、A4、A5和A6。在新的备选电路序号集合中,随机选择下一个表项校验过程的校验电路序号,得到在下一个表项校验过程中,用于实现A预设表项校验方法的校验电路序号。由于校验电路序号A2累计失败的次数已经超过预设阈值,所以,要降低校验电路A2的使用概率。
在本发明的又一实施例中,若所述选择方式信息为静态选择方式,所述动态调度模块,还用于将预设的N种所述校验电路序号发送给所述校验模块。
本发明实施例中,预设的N种所述校验电路序号是用户指定的,每次表项校验过程均使用与N种校验电路序号分别对应的校验电路。
在本发明的又一实施例中,如图4所示,所述表项校验装置还可以包括:存储模块32和存储控制模块31。
所述提取模块11,还用于发送获取数据请求给所述存储控制模块31。
所述存储控制模块31,用于若接收到所述获取数据请求,则发送控制指令给所述存储模块32。
其中,所述存储控制模块31还可以用于若发送控制指令给所述存储模块32后,则发送已发送控制指令通知给提取模块11。
所述存储模块32,用于存储所述校验数据,若接收到所述控制指令,则发送所述校验数据给所述提取模块11。
在本发明的又一实施例中,如图5所示,结果分析模块14,还用于若至少一组数据校验成功且N组数据未全部校验成功,则输出所述待校验表项,同时将失败信号和校验失败的计算校验码上报至与所述结果分析模块14通信的表项生成系统中。
本发明实施例中,若至少一组数据校验成功且N组数据未全部校验成功,说明待校验表项具有一定程度的真实性,可以被下一级电路(以待校验表项作为输入的电路)使用。同时,由于N组数据未全部校验成功,所以将失败信号和校验失败的计算校验码上报至与所述结果分析模块14通信的表项生成系统中。
在本发明的又一实施例中,如图5所示,结果分析模块14,还用于若N组数据全部校验失败,则将所述失败信号、所述待校验表项、N个所述原始校验码和N个所述计算校验码上报至所述表项生成系统中。
本发明实施例中,若N组数据全部校验失败,则待校验表项可能被篡改了,用户需要及时发现这个问题,并且拦截这个被篡改的待校验表项。因此,表项校验装置保证了待校验表项在使用方面的安全性和真实性。
在本发明的又一实施例中,所述结果分析模块,还用于若N组数据全部校验失败,则不输出所述待校验表项。
本发明实施例中,若N组数据全部校验失败,则待校验表项可能被篡改了,所以结果分析模块14不输出所述待校验表项。
在本发明的又一实施例中,如图5所示,结果分析模块14,还用于若N组数据全部校验成功,则输出所述待校验表项。
本发明实施例中,若N组数据全部校验成功,则说明待校验表项的安全性和真实性可以保证,所以待校验表项可以被下一级电路(以待校验表项作为输入的电路)使用。
除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对步骤、数字表达式和数值并不限制本发明的范围。
本发明实施例所提供的装置,其实现原理及产生的技术效果和前述方法实施例相同,为简要描述,装置实施例部分未提及之处,可参考前述方法实施例中相应内容。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在这里示出和描述的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制,因此,示例性实施例的其他示例可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
附图中的流程图和框图显示了根据本发明的多个实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
在本发明的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
最后应说明的是:以上所述实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种表项校验装置,其特征在于,包括:提取模块、动态调度模块、校验模块和结果分析模块,校验模块包括多个校验电路,其中,至少一个所述校验电路对应一种所述预设表项校验方法,其中,N为大于1的整数;
所述提取模块,用于提取接收到的所述校验数据中的待校验表项和N个所述原始校验码,N个所述原始校验码是根据所述待校验表项和N种预设表项校验方法预先生成的,向所述校验模块发送所述待校验表项和N个所述原始校验码;
所述动态调度模块,用于若接收到策略信息,根据所述策略信息向所述校验模块发送N种校验电路序号;
所述校验模块,用于若接收到所述待校验表项和N个所述原始校验码,且接收到N种所述校验电路序号,则利用与每个所述校验电路序号所对应的校验电路,对所述待校验表项分别进行校验,将所述待校验表项、N个所述原始校验码和计算得到的N个计算校验码发送给所述结果分析模块;
所述结果分析模块,用于判断由同一个所述预设表项校验方法生成的所述原始校验码和所述计算校验码组成的数据校验是否成功,若存在校验成功的数据,则发送与校验失败的计算校验码对应的失败校验电路序号给所述动态调度模块,以使所述失败校验电路序号作为下一策略信息。
2.根据权利要求1所述的表项校验装置,其特征在于,所述策略信息包括:选择方式信息,还包括:配置模块;
所述配置模块,用于若接收到用户输入的所述选择方式信息,则将所述选择方式信息发送给所述动态调度模块。
3.根据权利要求2所述的表项校验装置,其特征在于,若所述选择方式信息为动态选择方式,所述动态调度模块,还用于对于每种所述预设表项校验方法对应的至少一个所述校验电路序号,预先设置有从高到低的使用优先级排列顺序,若接收到所述失败校验电路序号,则在所述失败校验电路序号所在的优先级排列顺序中,将与所述失败校验电路序号相邻的小于所述失败校验电路序号优先级的校验电路序号和所述失败校验电路序号交换排列顺序,基于与每种所述预设表项校验方法分别对应的预设选择数量,在与每种所述预设表项校验方法分别对应的优先级排列顺序中,按照优先级从高到低的顺序分别选出所述预设选择数量的校验电路序号,得到N个备选电路序号集合,在每个所述备选电路序号集合中,随机选择一个所述校验电路序号,向所述校验模块发送N种所述校验电路序号。
4.根据权利要求2所述的表项校验装置,其特征在于,若所述选择方式信息为动态选择方式,所述动态调度模块,还用于预先将每种所述预设表项校验方法对应的至少一个所述校验电路序号构成备选电路序号集合,对于每个所述备选电路序号集合中的每个所述校验电路序号,预先设置有校验失败基数,若接收到所述失败校验电路序号,则在所述失败校验电路序号对应的所述校验失败基数上加上预设值,得到校验失败值,对于每个所述备选电路序号集合中的任一所述校验电路序号,若所述校验失败值大于预设阈值,则将所述校验电路序号从所述备选电路序号集合中剔除,在每个所述备选电路序号集合中,随机选择一个所述校验电路序号,向所述校验模块发送N种所述校验电路序号。
5.根据权利要求2所述的表项校验装置,其特征在于,若所述选择方式信息为静态选择方式,所述动态调度模块,还用于将预设的N种所述校验电路序号发送给所述校验模块。
6.根据权利要求3-5任一项所述的表项校验装置,其特征在于,还包括:存储模块和存储控制模块;
所述提取模块,还用于发送获取数据请求给所述存储控制模块;
所述存储控制模块,用于若接收到所述获取数据请求,则发送控制指令给所述存储模块;
所述存储模块,用于存储所述校验数据,若接收到所述控制指令,则发送所述校验数据给所述提取模块。
7.根据权利要求6所述的表项校验装置,其特征在于,所述结果分析模块,还用于若至少一组数据校验成功且N组数据未全部校验成功,则输出所述待校验表项,同时将失败信号和校验失败的计算校验码上报至与所述结果分析模块通信的表项生成系统中。
8.根据权利要求7所述的表项校验装置,其特征在于,所述结果分析模块,还用于若N组数据全部校验失败,则将所述失败信号、所述待校验表项、N个所述原始校验码和N个所述计算校验码上报至所述表项生成系统中。
9.根据权利要求8所述的表项校验装置,其特征在于,所述结果分析模块,还用于若N组数据全部校验失败,则不输出所述待校验表项。
10.根据权利要求9所述的表项校验装置,其特征在于,所述结果分析模块,还用于若N组数据全部校验成功,则输出所述待校验表项。
CN201810800203.7A 2018-07-18 2018-07-18 表项校验装置 Active CN109086160B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810800203.7A CN109086160B (zh) 2018-07-18 2018-07-18 表项校验装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810800203.7A CN109086160B (zh) 2018-07-18 2018-07-18 表项校验装置

Publications (2)

Publication Number Publication Date
CN109086160A true CN109086160A (zh) 2018-12-25
CN109086160B CN109086160B (zh) 2021-11-05

Family

ID=64838257

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810800203.7A Active CN109086160B (zh) 2018-07-18 2018-07-18 表项校验装置

Country Status (1)

Country Link
CN (1) CN109086160B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102339648A (zh) * 2010-07-23 2012-02-01 北京兆易创新科技有限公司 一种检错/纠错校验模块的检测方法及装置
CN102801500A (zh) * 2012-08-02 2012-11-28 苏州雄立科技有限公司 一种搜索芯片的错码实时校正方法
CN102904685A (zh) * 2012-09-29 2013-01-30 杭州华三通信技术有限公司 一种硬件表项校验错误的处理方法及装置
US20170147421A1 (en) * 2006-01-11 2017-05-25 Rambus Inc. Controller that receives a cyclic redundancy check (crc) code from an electrically erasable programmable memory device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170147421A1 (en) * 2006-01-11 2017-05-25 Rambus Inc. Controller that receives a cyclic redundancy check (crc) code from an electrically erasable programmable memory device
CN102339648A (zh) * 2010-07-23 2012-02-01 北京兆易创新科技有限公司 一种检错/纠错校验模块的检测方法及装置
CN102801500A (zh) * 2012-08-02 2012-11-28 苏州雄立科技有限公司 一种搜索芯片的错码实时校正方法
CN102904685A (zh) * 2012-09-29 2013-01-30 杭州华三通信技术有限公司 一种硬件表项校验错误的处理方法及装置

Also Published As

Publication number Publication date
CN109086160B (zh) 2021-11-05

Similar Documents

Publication Publication Date Title
CN109933535A (zh) 测试用例的生成方法、装置和服务器
US20090306925A1 (en) Systems and methods for testing integrated circuit devices
WO2014105310A1 (en) Device authentication using a physically unclonable functions based key generation system
CN101482596B (zh) 多因素工业系统的故障快速识别方法
US20090235118A1 (en) Device testing system and test data obtaining method
CN107533596B (zh) 指纹识别方法及移动终端
CN105183630A (zh) 应用程序测试方法及装置
CN107730096A (zh) 一种情报数据源的质量评估方法及装置
CN101996286A (zh) 动态安全度量的实现方法、安全度量装置和应用系统
CN112180764A (zh) 一种多种故障诊断及显示功能的控制器
CN111475402A (zh) 程序功能的测试方法及相关装置
US20150331062A1 (en) Failure Detection Method and Detection Device for Inverter
JP6818055B2 (ja) 誤り率測定装置及び誤り率測定方法
CN108120917B (zh) 测试时钟电路确定方法及装置
CN107783028A (zh) 一种芯片进入测试模式的控制方法及系统
CN109086160A (zh) 表项校验装置
CN111737065B (zh) 一种基于服务器接口测试的需求模型的接口测试方法及系统
CN102200565B (zh) 一种芯片测试装置
EP2772861A1 (en) Semiconductor test device and semiconductor test method
CN107957543A (zh) 一种测试随机数发生器的测试电路
CN102298112A (zh) 一种可编程逻辑器件的测试方法及系统
CN112003901A (zh) 分绞机工艺信息导入方法、装置、计算机设备和存储介质
CN115242402B (zh) 签名方法、验签方法及电子设备
CN105930945A (zh) 一种业务处理方法及装置
US20080109778A1 (en) Setting method of line pitch/line width layout for logic circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant