CN108964425A - GaN芯片负压控制电路及设备 - Google Patents

GaN芯片负压控制电路及设备 Download PDF

Info

Publication number
CN108964425A
CN108964425A CN201810724211.8A CN201810724211A CN108964425A CN 108964425 A CN108964425 A CN 108964425A CN 201810724211 A CN201810724211 A CN 201810724211A CN 108964425 A CN108964425 A CN 108964425A
Authority
CN
China
Prior art keywords
comparator
negative pressure
input terminal
gan chip
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810724211.8A
Other languages
English (en)
Other versions
CN108964425B (zh
Inventor
潘煜天
刘江涛
谢路平
李合理
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Comba Network Systems Co Ltd
Original Assignee
Comba Telecom Technology Guangzhou Ltd
Comba Telecom Systems China Ltd
Comba Telecom Systems Guangzhou Co Ltd
Tianjin Comba Telecom Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Comba Telecom Technology Guangzhou Ltd, Comba Telecom Systems China Ltd, Comba Telecom Systems Guangzhou Co Ltd, Tianjin Comba Telecom Systems Co Ltd filed Critical Comba Telecom Technology Guangzhou Ltd
Priority to CN201810724211.8A priority Critical patent/CN108964425B/zh
Publication of CN108964425A publication Critical patent/CN108964425A/zh
Application granted granted Critical
Publication of CN108964425B publication Critical patent/CN108964425B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明涉及一种GaN芯片负压控制电路及设备。GaN芯片负压控制电路包括比较器电路,漏压关断电路,以及正极分别用于接入负压信号、连接GaN芯片的栅压管脚的二极管;比较器电路包括第一比较器和第二比较器;第一比较器的输出端连接二极管的负极,输入端连接TDD信号端;第二比较器的输入端接入负压信号;漏压关断电路的输入端连接第二比较器的输出端,输出端连接GaN芯片的漏极。基于上述结构,解决GaN芯片的供电时序控制问题,保证栅压开启到芯片工作电压后,漏压才开启,有效保证芯片的正常工作。在不关断漏压的情况下,通过比较器实现由高低电平信号控制栅压从负压到工作电压之间的切换,实现TDD模式下GaN芯片的正常工作。

Description

GaN芯片负压控制电路及设备
技术领域
本发明涉及通信电路技术领域,特别是涉及一种GaN(氮化镓)芯片负压控制电路及设备。
背景技术
随着5G(5th-Generation,第五代移动通信技术)移动通信网络的到来,射频前端的工作频率将会越来越高。其中,对于功放芯片来说,传统的LDMOS(横向扩散金属氧化物半导体)芯片已经不具有竞争优势。因此,采用GaN材料的功放芯片将成为日后功放的主流。同时,在5G通信频段,由于TDD(Time Division Duplexing,时分双工)的工作模式可以更方便的调节上下行的传输时隙,更有利于波束赋形的应用。
在实现过程中,发明人发现传统技术中至少存在如下问题:传统的GaN芯片控制电路并未提供在TDD模式下的控制方式。
发明内容
基于此,有必要针对传统的GaN芯片控制电路并未提供在TDD模式下的控制方式的问题,提供一种GaN芯片负压控制电路及设备。
为了实现上述目的,一方面,本发明实施例提供了一种GaN芯片负压控制电路,包括比较器电路,漏压关断电路以及二极管;比较器电路包括第一比较器和第二比较器;
第一比较器的输出端连接二极管的负极,其中一个输入端用于连接TDD信号端;第二比较器的其中一个输入端用于接入负压信号;
漏压关断电路的输入端连接第二比较器的输出端,输出端用于连接GaN芯片的漏极;二极管的正极用于接入负压信号和连接GaN芯片的栅压管脚。
在其中一个实施例中,漏压关断电路为MOS管开关电路、三极管开关电路或二极管开关电路。
在其中一个实施例中,MOS管开关电路包括基极连接第二比较器的输出端、集电极用于连接第一电源的第一NPN型三极管,基极连接第一NPN型三极管、集电极用于连接第二电源的集电极的第二NPN型三极管,以及栅极连接第二NPN型三极管的集电极、源极用于连接第二电源、漏极用于连接GaN芯片的漏极的P沟道增强型MOS管;
第一NPN型三极管的发射极和第二NPN型三极管的发射极均接地。
在其中一个实施例中,第一比较器的输入端包括第一输入端和第二输入端;第二比较器的输入端包括第三输入端和第四输入端;
第一输入端用于连接TDD信号端;
第二输入端用于连接第一比较电源;
第三输入端用于接入负压信号;
第四输入端用于连接第二比较电源。
在其中一个实施例中,比较器电路为电压双路比较器。
在其中一个实施例中,还包括信号输出端分别连接二极管的正极、第二比较器的输入端的反相放大电路;
反相放大电路的信号输入端用于连接控制单元;控制单元用于输出预设控制电压。
在其中一个实施例中,反相放大电路为双运算放大器;
双运算放大器的负压信号输出端分别连接二极管的正极、第二比较器的输入端,其中一个输入端用于连接控制单元。
在其中一个实施例中,双运算放大器包括第一运算放大器和第二运算放大器;
第一运算放大器的正相输入端用于连接控制单元,反向输入端接地,输出端连接第二运算放大器的反相输入端;第二放大器的正相输入端接地,输出端分别连接二极管的正极、第二比较器的输入端。
在其中一个实施例中,还包括分压电阻;
反相放大电路的信号输出端通过分压电阻分别连接二极管的正极、第二比较器的输入端。
另一方面,本发明实施例还提供了一种GaN芯片设备,包括GaN芯片,控制单元,以及连接在GaN芯片和控制单元之间的、如上述的GaN芯片负压控制电路。
上述技术方案中的一个技术方案具有如下优点和有益效果:
GaN芯片负压控制电路,包括比较器电路,漏压关断电路,以及正极分别用于接入负压信号、连接GaN芯片的栅压管脚的二极管;比较器电路包括第一比较器和第二比较器;第一比较器的输出端连接二极管的负极,输入端用于连接TDD信号端;第二比较器的输入端用于接入负压信号;漏压关断电路的输入端连接第二比较器的输出端,输出端用于连接GaN芯片的漏极。基于上述电路结构,解决GaN芯片的供电时序控制问题,保证栅压开启到芯片工作电压后,漏压才开启,有效保证芯片的正常工作。同时,在不关断漏压的情况下,通过比较器实现由高低电平信号控制栅压从负压到工作电压之间的切换,实现TDD模式下GaN芯片的正常工作。
附图说明
通过附图中所示的本发明的优选实施例的更具体说明,本发明的上述及其它目的、特征和优势将变得更加清晰。在全部附图中相同的附图标记指示相同的部分,且并未刻意按实际尺寸等比例缩放绘制附图,重点在于示出本发明的主旨。
图1为一个实施例中GaN芯片负压控制电路的第一示意性结构图;
图2为一个实施例中GaN芯片负压控制电路的第二示意性结构图;
图3为一个实施例中GaN芯片负压控制电路的第三示意性结构图;
图4为一个实施例中GaN芯片负压控制电路的第四示意性结构图;
图5为一个实施例中GaN芯片负压控制电路的第五示意性结构图;
图6为一个实施例中GaN芯片负压控制电路的第六示意性结构图;
图7为一个实施例中GaN芯片设备的结构示意图。
具体实施方式
为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述。附图中给出了本发明的首选实施例。但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。
需要说明的是,当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件并与之结合为一体,或者可能同时存在居中元件。本文所使用的术语“输出端”、“输入端”以及类似的表述只是为了说明的目的。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
相比于LDMOS芯片,GaN芯片是一种宽禁带器件,优点是功率密度高,击穿电压高,Ron(芯片开启电阻)很低,开关频率高,因此它可以达到更高的效率,更小的损耗以及更小的占板面积,可以完成更多LDMOS不太能实现的应用,比如ClassE等。由于在采用TDD模式的移动通信系统中,接收和传送在同一频率信道(即载波)的不同时隙,用保证时间来分离接收和传送信道。在5G通信频段,采用TDD模式的GaN芯片将会成为5G通信市场的主流。但传统的GaN芯片控制电路并未提供在TDD模式下的开关功放的控制方式。在TDD模式下如何有效控制芯片开关,并保护芯片不被烧毁,成为当下研究的热门方向。
针对传统的GaN芯片控制电路并未提供在TDD模式下的控制方式的问题,本发明实施例提供一种GaN芯片负压控制电路及设备,属于在TDD模式的GaN芯片的开关时序电路,可有效地保障在TDD模式中、功放链路快速切换情况下,GaN功放芯片的正常工作。
在一个实施例中,提供了一种GaN芯片负压控制电路100,如图1所示,图1为一个实施例中GaN芯片负压控制电路100的第一示意性结构图,包括比较器电路110,漏压关断电路120以及二极管130;比较器电路110包括第一比较器112和第二比较器114;
第一比较器112的输出端连接二极管130的负极,其中一个输入端用于连接TDD信号端;第二比较器114的其中一个输入端用于接入负压信号;漏压关断电路120的输入端连接第二比较器114的输出端,输出端用于连接GaN芯片的漏极;二极管130的正极用于接入负压信号和连接GaN芯片的栅压管脚。
具体而言,二极管130的正极连接GaN芯片的栅压管脚,第一比较器112的输入端连接TDD信号端,输出端连接二极管130的负极,可对TDD信号端传输的信号进行比较,在输出端输出对应的电平信号;由高低电平信号可控制GaN芯片的栅压从负压到工作电压之间的切换,实现TDD模式下GaN芯片的正常工作。
第二比较器114的输入端接入负压信号,输出端连接漏压关断电路120,对负压信号进行比较,在输出端向漏压关断电路120输出对应的电平信号,可进行漏压的关断控制。
漏压关断电路120的输入端连接第二比较器114,输出端连接GaN芯片的漏极,可基于第二比较器114的电平信号,进行对GaN的漏极的关断控制。
需要说明的是,负压信号可分两支路分别进入负压控制电路中。其中,第一支路的负压信号接入二极管的正极,第一比较器的输出端电平保持不变时,负压信号可直接输入到GaN芯片的栅压管脚;第二支路的负压信号接入到第二比较器的输入端,基于比较器对信号进行比较并输出对应的电平信号,可用于GaN漏极的漏压关断控制。
应该注意的是,第一比较器的输出端没有接上拉电阻,而是连接二极管的负极并通过二极管的正极连接GaN芯片的栅压管脚。当第一比较器输出端输出高电平时,第一比较器的工作状态对GaN芯片的栅压不产生影响,负压信号可作为栅压,正常流进GaN芯片的栅压管脚。而当第一比较器的输出端被拉低至比较器的负参考电平,例如-5V(伏特);基于二极管的单向导通效应,流入GaN芯片的栅压管脚的栅压也同样被拉低至负参考电平,而不是GaN芯片栅极的工作电压。
基于上述电路结构,本发明实施例解决GaN芯片的供电时序控制问题,可保证栅压开启到芯片工作电压后,漏压才开启,有效保证芯片的正常工作。同时,在不关断漏压的情况下,通过比较器实现由高低电平信号控制栅压从负压到工作电压之间的切换,实现TDD模式下GaN芯片的正常工作。
在一个实施例中,漏压关断电路为MOS管开关电路、三极管开关电路或二极管开关电路。
具体而言,漏压关断电路用于控制GaN芯片的漏压的开和关,可为MOS管开关电路、三极管开关电路或二极管开关电路,还可为继电器控制电路等。
在一个实施例中,如图2所示,图2为一个实施例中GaN芯片负压控制电路的第二示意性结构图,MOS管开关电路包括基极连接第二比较器的输出端、集电极用于连接第一电源的第一NPN型三极管,基极连接第一NPN型三极管、集电极用于连接第二电源的集电极的第二NPN型三极管,以及栅极连接第二NPN型三极管的集电极、源极用于连接第二电源、漏极用于连接GaN芯片的漏极的P沟道增强型MOS管;
第一NPN型三极管的发射极和第二NPN型三极管的发射极均接地。
具体而言,MOS管开关电路可包括第一NPN型三极管,第二NPN型三极管以及P沟道增强型MOS管。第一NPN型三极管的基极连接第二比较器的输出端,集电极连接第一电源,发射极接地。第二NPN型三极管的基极连接第一NPN型三极管的集电极,集电极连接第二电源,发射极接地。第二NPN型三极管的集电极和第二电源均与P沟道增强型MOS管的栅极连接;P沟道增强型MOS管的源极连接第二电源,漏极连接GaN芯片的漏极,并且,漏极通过电阻接地。
需要说明的是,当第二比较器输出端输出低电平时,第一NPN型三极管截止,第二NPN型三极管导通,P沟道增强型MOS管的栅极和源极之间形成压差,实现第二电源的漏压的导通并进入GaN芯片的漏极;当第二比较器输出端输出高电平时,第一NPN型三极管导通,第二NPN型三极管截止,第二电源无法正常通过P沟道增强型MOS管。
可选的,第一电源可输出5V电压,第二电源可输出28V电压。
进一步的,在一个实施例中,MOS管开关电路还可包括第一接地电阻、第二接地电阻以及第三接地电阻。第一接地电阻的一端连接P沟道增强型MOS管的漏极,另一端接地;第二接地电阻的一端连接P沟道增强型MOS管的漏极,另一端接地;第三接地电阻的一端连接P沟道增强型MOS管的漏极,另一端接地。
在一个实施例中,如图3所示,图3为一个实施例中GaN芯片负压控制电路的第三示意性结构图,第一比较器的输入端包括第一输入端和第二输入端;第二比较器的输入端包括第三输入端和第四输入端;
第一输入端用于连接TDD信号端;
第二输入端用于连接第一比较电源;
第三输入端用于接入负压信号;
第四输入端用于连接第二比较电源。
具体而言,第一比较器的第一输入端可用于连接TDD信号端;第二输入端可用于连接第一比较电源;可对TDD信号端的信号以及第一比较电源的信号进行比较并输出对应的电平信号。
第二比较器的第三输入端可用于接入负压信号;第四输入端可用于连接第二比较电源;可对负压信号以及第二比较电源的信号进行比较并输出对应的电平信号。
需要说明的是,在第一输入端为正输入端时,第二输入端为负输入端;在第一输入端为负输入端时,第二输入端为正输入端;在第三输入端为正输入端时,第四输入端为负输入端;在第三输入端为负输入端时,第四输入端为正输入端;
可根据TDD信号端连接的比较器输入端的正负属性,调整第一比较电源的正负与大小,以使第一比较器输出端向GaN芯片的栅压管脚输出对应的电平信号,控制GaN芯片的栅压从负压到工作电压之间的切换,实现TDD模式下GaN芯片的正常工作;可根据负压信号接入的比较器输入端的正负属性,调整第二比较电源的正负与大小,以使第二比较器输出端向漏压关断电路输出对应的电平信号,实现对漏压的关断控制。
在一个实施例中,第一比较器的正输入端连接TDD信号端,负输入端连接第一比较电源。可选的,第一比较电源可输出1.6V的信号,与TDD信号端输出的上下行高低电平信号做比较。
在一个实施例中,第二比较器的正输入端连接第二比较电源,负输入端接入负压信号。可选的,第二比较电源可输出-4V的信号,与负压信号做比较。
在一个实施例中,如图3所示,比较器电路为电压双路比较器。
具体而言,比较器电路可采用电压双路比较器。
需要说明的是,电压双路比较器包括与上述对应的第一比较器和第二比较器。第一比较器的输入端可用于连接TDD信号端;可将TDD信号端的信号与比较电源的信号进行比较并输出对应的电平信号。第二比较器的输入端可用于接入负压信号;可将负压信号与比较电源的信号进行比较并输出对应的电平信号。
在一个实施例中,电压双路比较器为LM2903MX型电压双路比较器、LM293型双路差动比较器、LM393A型双路差动比较器或LM293A型双路差动比较器。
具体而言,电压双路比较器可采用LM2903MX型电压双路比较器、LM293型双路差动比较器、LM393A型双路差动比较器或LM293A型双路差动比较器。
需要说明的是,电压双路比较器还可采用其它型号器件,本领域技术人员只需对外围电路及相关参数做调整,即可实现本发明实施例的作用。
在一个实施例中,如图4所示,图4为一个实施例中GaN芯片负压控制电路的第四示意性结构图,还包括信号输出端分别连接二极管的正极、第二比较器的输入端的反相放大电路;
反相放大电路的信号输入端用于连接控制单元;控制单元用于输出预设控制电压。
具体而言,反相放大电路的信号输入端连接控制单元,信号输出端分别连接二极管的正极、第二比较器的输入端。
需要说明的是,反相放大电路可对控制单元传输的信号进行放大以及电压反转,可用于调节、生成负压信号,并可将负压信号分别传输给第二比较器的输入端、GaN芯片栅压管脚。
控制单元用于传输预设控制电压信号给反相放大电路;其中,预设控制电压可根据实际需要进行设置,例如,输出0至3V的可调电压。
可选的,控制单元可为处理器、MCU(Microcontroller Unit,微控制单元)等。
在一个实施例中,如图5所示,图5为一个实施例中GaN芯片负压控制电路的第五示意性结构图,反相放大电路为双运算放大器;
双运算放大器的负压信号输出端分别连接二极管的正极、第二比较器的输入端,其中一个输入端用于连接控制单元。
具体而言,反相放大电路可采用双运算放大器。
需要说明的是,双运算放大器中的一个运算放大器可通过控制信号输入端接收控制单元传输的信号并进行放大,另一个运算放大器可用于反转电压信号并通过负压信号输出端分别将负压信号传输至第二比较器,GaN芯片的栅压管脚。
在一个实施例中,如图6所示,图6为一个实施例中GaN芯片负压控制电路的第六示意性结构图,双运算放大器610包括第一运算放大器612和第二运算放大器614;
第一运算放大器612的正相输入端用于连接控制单元,反向输入端接地,输出端连接第二运算放大器614的反相输入端;第二运算放大器614的正相输入端接地,输出端分别连接二极管620的正极、第二比较器634的输入端。
具体而言,第一运算放大器612对控制单元传输的信号进行放大,并将放大后的信号传输至第二运算放大器614;第二运算放大器614对放大后的信号进行反转,可得到负压信号。通过控制单元调节控制电压的大小,可得到一定范围的负压信号,例如0至-5V。
在一个实施例中,如图5所示,还包括分压电阻;
反相放大电路的信号输出端通过分压电阻分别连接二极管的正极、第二比较器的输入端。
具体而言,分压电阻可对反相放大电路输出的负压信号进行调节,为GaN芯片的栅压、第二比较器的输入端提供合适电压的负压信号。
在一个实施例中,双运算放大器可为LM2904M型双运算放大器或LM358型双运算放大器;二极管可为IN4148型二极管;
第一NPN型三极管、第二NPN型三极管均可为MMBT3904型NPN三极管;P沟道增强型MOS管可为Si2319CDS型P沟道增强型MOS管。
具体而言,双运算放大器可采用LM2904M型双运算放大器或LM358型双运算放大器。
需要说明的是,双运算放大器、二极管、第一NPN型三极管、第二NPN型三极管以及P沟道增强型MOS管均可采用其它型号器件,本领域技术人员只需对外围电路及相关参数做调整,即可实现本发明实施例的作用。
在一个实施例中,如图6所示电路连接结构,控制单元包括MCU;双运算放大器610包括第一运算放大器612和第二运算放大器614;电压双路比较器630包括第一比较器632和第二比较器634;MOS管开关电路640包括第一NPN型三极管642,第二NPN型三极管644以及P沟道增强型MOS管646。
MCU可通过程序的控制,从ADC管脚输出一个可调的电压值(0~3V)作为功放的栅压,进入第一运算放大器612的正相输入端,即双运算放大器610的3脚。Vgs1_MCU经过第一运算放大器612先进行放大,再由第一运算放大器612的输出端(双运算放大器610的1脚)进入第二运算放大器614的反相输入端(双运算放大器610的6脚),经过第二运算放大器614进行电压反转,即可得到所需的负压信号。通过MCU调节Vgs1_MCU电压的大小,即可得到0至-5V的负压信号。
具体的,栅压由MCU提供进入双运算放大器610的3脚,通过运放放大并反相之后,提供0至-5V的电压从双运算放大器610的7脚引出。在通过分压电阻650之后分为上下两个支路。
上支路通过第一比较器632进行比较;其中,第一比较器632的正相输入端连接TDD信号端,反相输入端连接正压比较电源,输出端连接二极管620的负极;二极管620的正极连接GaN芯片的栅压管脚。
具体的,TDD模式中下行的使能信号传输至电压双路比较器630的3脚,1.6V的正压电源接入电压双路比较器630的2脚,二极管620的负极接入电压双路比较器630的1脚。当电压双路比较器630的3脚输入高电平时,由于2脚固定为1.6V,因此1脚电平保持不变,此时,从分压电阻650后过来的负压信号将直接输入到GaN芯片的栅压管脚;当3脚输入低电平时,则1脚被拉低到-5V。即输入进GaN芯片栅压的负压信号被拉低到-5V。电压双路比较器630实现了由外部上下行高低电平信号对栅压从-5V到适当栅压如-1.8V之间的切换。
应该注意的是,第一比较器632的输出端没有接上拉电阻,而是连接二极管620的负极并通过二极管620的正极连接GaN芯片的栅压管脚。当第一比较器632的正输入端电平高于其负输入端,第一比较器632的输出端仍无法输出高电平,此时,第一比较器632的工作状态对GaN芯片的栅压不产生影响,负压信号可作为栅压,正常流进GaN芯片的栅压管脚。而当第一比较器632的正输入端电平低于其负输入端时,第一比较器632的输出端可被拉低至比较器的负参考电平,例如-5V;基于二极管620的单向导通效应,流入GaN芯片的栅压管脚的栅压也同样被拉低至负参考电平,而不是栅极工作电压。
从分压电阻650右端向下的负压信号进入第二比较器634的反相输入端;第二比较器634的正相输入端接入负压比较电源,输出端连接第一NPN型三极管642的基极;第一NPN型三极管642的集电极分别连接第一电源、第二NPN型三极管644的基极,发射极接地;第二NPN型三极管644的基极连接第一电源,集电极分别连接第二电源、P沟道增强型MOS管646的栅极,发射极接地;P沟道增强型MOS管646的栅极分别连接第二电源、第二NPN型三极管644的集电极,源极连接第二电源,漏极连接所述GaN芯片的漏极。并且,P沟道增强型MOS管646的漏极通过接地电阻648接地;其中接地电阻648包括并联的第一接地电阻、第二接地电阻以及第三接地电阻。
具体的,负压信号(如-1.8V)进入电压双路比较器630的6脚,与5脚输入的-4V负压比较电源进行比较,并从7脚输出漏压控制信号来进行GaN芯片的漏压关断控制。当6脚输入的负压信号的电压大于-4V时,7脚输出低电平,则第一NPN型三极管642截止,第二NPN型三极管644导通,在P沟道增强型MOS管646的栅极G和源极S之间形成压差,实现28V的第二电源的漏压导通;同理,当6脚输入的负压信号的电压小于-4V,则28V无法正常通过P沟道增强型MOS管646。
双运算放大器610输出的负压信号Vgs的端口一路直接进入到GaN芯片,作为功放的栅压;另一路控制GaN芯片的漏压Vds,保证GaN芯片在负压信号Vgs进入功放之后,Vds才进入功放。通过上述电路结构,实现栅压控制漏压开和关,以及上下行切换信号控制栅压开和关的功能。
本发明实施例解决GaN芯片的供电时序控制问题,保证栅压开启到芯片工作电压后,漏压才开启,有效保证芯片的正常工作。同时,在不关断漏压的情况下,通过比较器实现由高低电平信号控制栅压从负压到工作电压之间的切换,实现TDD模式下GaN芯片的正常工作。
在一个实施例中,如图7所示,图7为一个实施例中GaN芯片设备的结构示意图,提供了一种GaN芯片设备,包括GaN芯片,控制单元,以及连接在GaN芯片和控制单元之间的、如上述的GaN芯片负压控制电路。
具体而言,控制单元可提供控制信号和/或负压信号;GaN芯片负压控制电路处理控制单元传输的信号以及TDD信号端传输的信号,生成并传输对应的电平信号给GaN芯片,实现在TDD模式下对GaN芯片的控制。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种GaN芯片负压控制电路,其特征在于,包括比较器电路,漏压关断电路以及二极管;所述比较器电路包括第一比较器和第二比较器;
所述第一比较器的输出端连接所述二极管的负极,其中一个输入端用于连接TDD信号端;所述第二比较器的其中一个输入端用于接入负压信号;
所述漏压关断电路的输入端连接所述第二比较器的输出端,输出端用于连接GaN芯片的漏极;所述二极管的正极用于接入所述负压信号和连接所述GaN芯片的栅压管脚。
2.根据权利要求1所述的GaN芯片负压控制电路,其特征在于,所述漏压关断电路为MOS管开关电路、三极管开关电路或二极管开关电路。
3.根据权利要求2所述的GaN芯片负压控制电路,其特征在于,所述MOS管开关电路包括基极连接所述第二比较器的输出端、集电极用于连接第一电源的第一NPN型三极管,基极连接所述第一NPN型三极管、集电极用于连接第二电源的集电极的第二NPN型三极管,以及栅极连接所述第二NPN型三极管的集电极、源极用于连接所述第二电源、漏极用于连接所述GaN芯片的漏极的P沟道增强型MOS管;
所述第一NPN型三极管的发射极和所述第二NPN型三极管的发射极均接地。
4.根据权利要求1所述的GaN芯片负压控制电路,其特征在于,所述第一比较器的输入端包括第一输入端和第二输入端;所述第二比较器的输入端包括第三输入端和第四输入端;
所述第一输入端用于连接所述TDD信号端;
所述第二输入端用于连接第一比较电源;
所述第三输入端用于接入所述负压信号;
所述第四输入端用于连接第二比较电源。
5.根据权利要求4所述的GaN芯片负压控制电路,其特征在于,所述比较器电路为电压双路比较器。
6.根据权利要求1至5任意一项所述的GaN芯片负压控制电路,其特征在于,还包括信号输出端分别连接所述二极管的正极、所述第二比较器的输入端的反相放大电路;
所述反相放大电路的信号输入端用于连接控制单元;所述控制单元用于输出预设控制电压。
7.根据权利要求6所述的GaN芯片负压控制电路,其特征在于,所述反相放大电路为双运算放大器;
所述双运算放大器的负压信号输出端分别连接所述二极管的正极、所述第二比较器的输入端,其中一个输入端用于连接所述控制单元。
8.根据权利要求7所述的GaN芯片负压控制电路,其特征在于,所述双运算放大器包括第一运算放大器和第二运算放大器;
所述第一运算放大器的正相输入端用于连接所述控制单元,反向输入端接地,输出端连接所述第二运算放大器的反相输入端;所述第二放大器的正相输入端接地,输出端分别连接所述二极管的正极、所述第二比较器的输入端。
9.根据权利要求6所述的GaN芯片负压控制电路,其特征在于,还包括分压电阻;
所述反相放大电路的信号输出端通过所述分压电阻分别连接所述二极管的正极、所述第二比较器的输入端。
10.一种GaN芯片设备,其特征在于,包括GaN芯片,控制单元,以及连接在所述GaN芯片和所述控制单元之间的、如权利要求1至10任意一项所述的GaN芯片负压控制电路。
CN201810724211.8A 2018-07-04 2018-07-04 GaN芯片负压控制电路及设备 Active CN108964425B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810724211.8A CN108964425B (zh) 2018-07-04 2018-07-04 GaN芯片负压控制电路及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810724211.8A CN108964425B (zh) 2018-07-04 2018-07-04 GaN芯片负压控制电路及设备

Publications (2)

Publication Number Publication Date
CN108964425A true CN108964425A (zh) 2018-12-07
CN108964425B CN108964425B (zh) 2019-12-31

Family

ID=64485762

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810724211.8A Active CN108964425B (zh) 2018-07-04 2018-07-04 GaN芯片负压控制电路及设备

Country Status (1)

Country Link
CN (1) CN108964425B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110190732A (zh) * 2019-04-15 2019-08-30 华中科技大学 一种驱动芯片的供电电源及驱动电路
CN110190819A (zh) * 2019-06-28 2019-08-30 京信通信系统(中国)有限公司 GaN放大管的控制电路与电压调节及信号收发装置
CN110752837A (zh) * 2019-10-31 2020-02-04 大唐半导体科技有限公司 一种GaN PA驱动电路及驱动方法
CN110829803A (zh) * 2019-10-29 2020-02-21 四川嘉晟达科技有限责任公司 一种小型化射频收发模块功放的电源检测及控制电路
CN111146770A (zh) * 2019-12-31 2020-05-12 三维通信股份有限公司 GaN功率器件的保护电路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050021246A1 (en) * 2003-06-25 2005-01-27 Timothy Olson Hydrocyclone wear-detection sensor
CN106452024A (zh) * 2016-11-30 2017-02-22 深圳市能隙科技有限公司 开关电源及单电源供电的负压驱动电路
CN107425732A (zh) * 2017-09-12 2017-12-01 广州金升阳科技有限公司 一种同步整流管开通控制方法及电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050021246A1 (en) * 2003-06-25 2005-01-27 Timothy Olson Hydrocyclone wear-detection sensor
CN106452024A (zh) * 2016-11-30 2017-02-22 深圳市能隙科技有限公司 开关电源及单电源供电的负压驱动电路
CN107425732A (zh) * 2017-09-12 2017-12-01 广州金升阳科技有限公司 一种同步整流管开通控制方法及电路

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110190732A (zh) * 2019-04-15 2019-08-30 华中科技大学 一种驱动芯片的供电电源及驱动电路
CN110190732B (zh) * 2019-04-15 2020-06-09 华中科技大学 一种驱动芯片的供电电源及驱动电路
CN110190819A (zh) * 2019-06-28 2019-08-30 京信通信系统(中国)有限公司 GaN放大管的控制电路与电压调节及信号收发装置
CN110829803A (zh) * 2019-10-29 2020-02-21 四川嘉晟达科技有限责任公司 一种小型化射频收发模块功放的电源检测及控制电路
CN110829803B (zh) * 2019-10-29 2021-10-12 四川嘉晟达科技有限责任公司 一种小型化射频收发模块功放的电源检测及控制电路
CN110752837A (zh) * 2019-10-31 2020-02-04 大唐半导体科技有限公司 一种GaN PA驱动电路及驱动方法
CN110752837B (zh) * 2019-10-31 2023-04-18 大唐半导体科技有限公司 一种GaN PA驱动电路及驱动方法
CN111146770A (zh) * 2019-12-31 2020-05-12 三维通信股份有限公司 GaN功率器件的保护电路

Also Published As

Publication number Publication date
CN108964425B (zh) 2019-12-31

Similar Documents

Publication Publication Date Title
CN108964425A (zh) GaN芯片负压控制电路及设备
CN104702219B (zh) 一种单端输入双平衡无源混频器
CN204013405U (zh) 一种支持多频段的可调谐高效功率放大器
CN104917475B (zh) 一种可调增益功率放大器、增益调节方法及移动终端
CN108566188A (zh) 高频低插损开关
CN106301238A (zh) 一种高功率高效率Doherty功率放大器
CN103956920A (zh) 静态阈值消除与动态阈值消除相结合的倍压整流器
CN207490871U (zh) 一种多频段射频功率放大器
CN116317965A (zh) 功率放大器调控装置
Oishi et al. 3.2 A 1.95 GHz fully integrated envelope elimination and restoration CMOS power amplifier with envelope/phase generator and timing aligner for WCDMA and LTE
CN202652172U (zh) 模拟开关电路结构
CN206650644U (zh) 电源管理电路
CN109450399A (zh) 一种电调衰减电路
CN105811947B (zh) 射频开关及多路输出选择器
CN117240225B (zh) 一种基于pin二极管开关的100w级超宽带可重构功率放大器
CN103296981B (zh) 功率管的偏置电路以及功率放大器、无线通信装置
CN105720938A (zh) 一种dB线性超宽带可变增益放大器
CN108540114A (zh) 一种高功率射频开关
CN112134534A (zh) 基于双补偿电抗及可调漏极电压技术的模式可切换Doherty功率放大器
CN210273975U (zh) 控制电路和低噪声放大器
CN116054749A (zh) 一种负载调制平衡式毫米波GaN功放芯片
CN205657654U (zh) 一种超宽带功率放大器
Chen et al. A variable gain distributed amplifier with low voltage and low power in 0.18-μm CMOS technology
CN109728802A (zh) 一种应用于毫米波芯片的具有时序的双电源供电电路
CN206164073U (zh) 一种射频馈电保护电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20200108

Address after: 510663 Shenzhou Road 10, Guangzhou Science City, Guangzhou economic and Technological Development Zone, Guangzhou, Guangdong

Patentee after: Jingxin Communication System (China) Co., Ltd.

Address before: 510663 Shenzhou Road 10, Guangzhou Science City, Guangzhou economic and Technological Development Zone, Guangzhou, Guangdong

Co-patentee before: Jingxin Communication System (Guangzhou) Co., Ltd.

Patentee before: Jingxin Communication System (China) Co., Ltd.

Co-patentee before: Jingxin Communication Technology (Guangzhou) Co., Ltd.

Co-patentee before: TIANJIN COMBA TELECOM SYSTEMS CO., LTD.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 510663 Shenzhou Road 10, Guangzhou Science City, Guangzhou economic and Technological Development Zone, Guangzhou, Guangdong

Patentee after: Jingxin Network System Co.,Ltd.

Address before: 510663 Shenzhou Road 10, Guangzhou Science City, Guangzhou economic and Technological Development Zone, Guangzhou, Guangdong

Patentee before: Comba Telecom System (China) Ltd.