CN108874691B - 数据预取方法和内存控制器 - Google Patents
数据预取方法和内存控制器 Download PDFInfo
- Publication number
- CN108874691B CN108874691B CN201710343796.4A CN201710343796A CN108874691B CN 108874691 B CN108874691 B CN 108874691B CN 201710343796 A CN201710343796 A CN 201710343796A CN 108874691 B CN108874691 B CN 108874691B
- Authority
- CN
- China
- Prior art keywords
- address
- data
- pointer
- prefetching
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0862—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with prefetch
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
本发明提供一种数据预取方法和内存控制器,其中,数据预取方法包括:接收高速缓冲存储器发送的第一访存请求,第一访存请求包括加载地址;判断第一访存请求是否还包括链式数据预取标识,链式数据预取标识指示了加载地址中存储的数据为指针,指针指向链式数据;若第一访存请求包括链式数据预取标识,则根据加载地址获取指针;将指针返回至高速缓冲存储器;根据指针预取链式数据,并将链式数据存储在预取结果缓冲器中。本发明提供的数据预取方法,提高了链式数据预取的效率和准确率,缩短了链式数据预取访问时延。
Description
技术领域
本发明涉及计算机技术领域的处理器设计,尤其涉及一种数据预取方法和内存控制器。
背景技术
现代处理器普遍采用多级高速缓存结构,以弥补处理器与主储存器之间的速度差距。为了进一步提高处理器的执行效率和数据吞吐率,通常采用数据预取技术。该技术将处理器随后要处理的数据提前放置在高速缓存中,以减少临时访问数据时,需要的较长延迟。
目前市场上大多数的处理器中,数据预取通常采用顺序预取和跨步预取技术。顺序预取是指一个接一个地连续读取数据的预取方法,例如读取:地址1的数据、地址2的数据、地址3的数据....。跨步预取是指按照一定的规律读取数据的预取方法,例如读取:地址1的数据、地址3的数据、地址5的数据…。顺序预取和跨步预取多应用于提升数据局部性较好或者访存模式比较规律的应用程序的访存性能。数据的空间局部性较好,则数据在存储器中的存放方式是连续的或者是有规律的。因此,对于这些数据集,采用顺序预取和跨步预取的方式可以达到很好的预取效率和预取精度。
但是,对于基于链式数据结构(Linked Data Structure,简称LDS)(例如指针,链表,栈,图)等的不规则数据集,物理存储上表现为不连续或者根本没有规律性。这种情况下,顺序预取和跨步预取就无法应对这种非规则的访存模式,因此导致传统的预取方法对链式数据结构的预取效率和准确率较低、预取效果往往很差。
发明内容
本发明提供一种数据预取方法和内存控制器,缩短了链式数据预取访问时延,提高了链式数据预取的效率和准确率。
本发明提供的数据预取方法,包括:
接收高速缓冲存储器发送的第一访存请求,所述第一访存请求包括加载地址;所述第一访存请求指示向所述高速缓冲存储器返回所述加载地址中存储的数据;
判断所述第一访存请求是否还包括链式数据预取标识,所述链式数据预取标识指示了所述加载地址中存储的数据为指针,所述指针指向链式数据;
若所述第一访存请求包括所述链式数据预取标识,则根据所述加载地址获取所述指针,并将所述指针返回至所述高速缓冲存储器;
根据所述指针预取所述链式数据,并将所述链式数据存储在预取结果缓冲器中。
本发明提供的内存控制器,包括:
接收模块,用于接收高速缓冲存储器发送的第一访存请求,所述第一访存请求包括加载地址;所述第一访存请求指示向所述高速缓冲存储器返回所述加载地址中存储的数据;
处理模块,用于判断所述第一访存请求是否还包括链式数据预取标识,所述链式数据预取标识指示了所述加载地址中存储的数据为指针,所述指针指向链式数据;若所述第一访存请求包括所述链式数据预取标识,则根据所述加载地址获取所述指针;
发送模块,用于将所述指针返回至所述高速缓冲存储器;
预取模块,用于根据所述指针预取所述链式数据,并将所述链式数据存储在预取结果缓冲器中。
本发明提供了一种数据预取方法和内存控制器,通过Cache发送给内存控制器的第一访存请求中携带的链式数据预取标识,内存控制器可以获知该第一访存请求基于链式数据结构,从而内存控制器可以完成链式数据的预取操作。本发明提供的数据预取方法,提高了链式数据预取的效率和准确率,缩短了链式数据预取访问时延。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例适用的存储器体系结构示意图;
图2为本发明实施例一提供的数据预取方法的流程图;
图3为本发明实施例一提供的获取地址的方法流程图;
图4为本发明实施例一提供的预取链式数据的方法流程图;
图5为本发明实施例二提供的数据预取方法的流程图;
图6为本发明实施例三提供的数据预取方法的流程图;
图7为本发明实施例一提供的内存控制器的结构示意图;
图8为本发明实施例一提供的内存控制器在执行访存请求时的流程指示图;
图9为本发明实施例一提供的VTP单元结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
现代处理器普遍采用多级高速缓存结构。图1为本发明实施例适用的存储器体系结构示意图。如图1所示,存储器体系结构可以包括:高速缓冲存储器(Cache Memory,简称Cache)、内存15和内存控制器(Memory Controller,简称MC)14。Cache可以包括一级缓存(L1Cache)12和二级缓存(L2Cache)13。在本发明实施例中,内存控制器14还可以包括预取器16。其中,内存控制器14是计算机系统内部控制内存、并且使内存与中央处理器(CentralProcessing Unit,简称CPU)之间交换数据的重要器件。预取器16可以实现数据预取功能,对于CPU将来要访问的数据,可以提前从内存中取出。需要说明,本发明对于预取器16的实现方式不做限定,可以通过软件程序实现,也可以通过硬件实现,或者通过软件程序结合硬件实现,只要实现数据预取功能即可。而且,预取器16可以与现有的内存控制器结构相结合,也就是说,预取器可以不是独立的软件程序或者硬件,可以与现有的内存控制器结构相结合共同实现数据预取功能。处理器核11取数据的流程如下:首先在L1Cache查找。如果L1Cache命中,则直接取出。如果L1Cache缺失,则向L2Cache查找。如果L2Cache命中,则直接取出。如果L2Cache缺失,则通过MC14向更低存储器层次的内存查找。通过引入存储器层次和数据预取技术,可以将处理器核要用到的数据提前放置在Cache中,减少数据访问时延。
本发明提供的数据预取方法,主要应用于基于链式数据结构的数据预取,旨在解决目前现有技术中对于LDS等不规则数据进行预取时预取效率和准确率低的技术问题。通过Cache发送给MC的访存请求中携带的链式数据预取标识,指示了该访存请求返回一个指针,MC可以根据该指针预取该指针指向的链式数据,提升了链式数据预取的效率和准确率。
需要说明,本发明提供的数据预取方法,仅作为内存控制器实现数据预取的实现部分。而对于处理器实现数据预取的方法,可以参考本申请人申请的另一篇发明名称为《数据预取的实现方法和处理器》的发明专利申请。
需要说明,本发明实施例中的“指针”与“地址”的含义相同,“指针指向的链式数据”与“地址中存储的链式数据”含义相同。
本发明的说明书、权利要求书、附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
图2为本发明实施例一提供的数据预取方法的流程图。本实施例提供的数据预取方法,执行主体可以为内存控制器。如图2所示,本实施例提供的数据预取方法,应用于基于链式数据结构的数据预取,可以包括:
S101、接收高速缓冲存储器发送的第一访存请求。
其中,第一访存请求可以包括加载地址。第一访存请求指示向高速缓冲存储器返回加载地址中存储的数据。
具体的,内存控制器接收到Cache发送的第一访存请求,说明Cache缺失。内存控制器需要根据第一访存请求,向Cache返回第一访存请求包括的加载地址中存储的数据。其中,加载地址中存储的数据,可能是一个指针,该指针指向了一个链式数据(或者理解为,加载地址中存储的数据为一个地址,该地址中存储一个链式数据),也可能是普通数据结构的数据,例如单字节数据、双字节数据、字符型数据等。
S102、判断第一访存请求是否还包括链式数据预取标识。
其中,链式数据预取标识指示了加载地址中存储的数据为指针。
若第一访存请求包括链式数据预取标识,则执行S103。
具体的,如果第一访存请求包括链式数据预取标识,说明加载地址中存储的是一个指针,第一访存请求用于返回一个指针。而指针的值指向存储在另一个存储位置的值,所以,第一访存请求基于链式数据结构,该指针指向链式数据。因此,内存控制器可以进一步根据该指针进行链式数据的预取。
需要说明,若第一访存请求包括链式数据预取标识,则该链式数据预取标识可以是处理器核对访存指令译码后生成的,该访存指令可以优选参考本申请人申请的另一篇发明名称为《数据预取方法、处理器和设备》的发明专利申请中提出的一种访存指令。
需要说明,如果第一访存请求不包括链式数据预取标识,并不能说明加载地址中存储的数据就不是指针。此时,加载地址中存储的数据可能是指针,也可能是普通数据结构的数据。内存控制器需要对加载地址中存储的数据进一步分析,才可能获知加载地址中存储的数据的数据类型。
S103、根据加载地址获取指针。
其中,根据加载地址获取指针的实现方式,可以采用现有的任意一种内存控制器执行访存请求的方法。本步骤中,由于第一访存请求中包括链式数据预取标识,因此内存控制器可以获知加载地址中存储的是指针。内存控制器可以根据加载地址获取加载地址中存储的指针。
可选的,作为一种实现方式,根据加载地址获取指针,可以包括:
将第一访存请求插入到请求队列中,第一访存请求包括加载地址和链式数据预取标识。
调度请求队列中的第一访存请求,向动态随机存取存储器(Dynamic RandomAccess Memory,DRAM)发送访存请求。
接收DRAM返回的指针。
S104、将指针返回至高速缓冲存储器。
S105、根据指针预取链式数据,并将链式数据存储在预取结果缓冲器中。
其中,预取结果缓冲器为内存控制器中的一个存储部件,用于缓存预取的数据以及内存控制器中需要缓存的其他数据。
具体的,由于第一访存请求基于链式数据结构,第一访存请求返回了一个指针。因此,内存控制器可以根据该指针对指针指向的链式数据进行预取操作,将链式数据提前从内存中预取到内存控制器,存储在内存控制器中的预取结果缓冲器中。这样,当处理器需要获取该链式数据时,可以直接从预取结果缓冲器中获得该链式数据。节省了当处理器需要获取链式数据时才进行内存读取的时间,降低了链式数据内存访问的延迟,提高了链式数据预取的效率和准确率,进而提升了处理器读取数据的效率。
可见,本实施例提供的数据预取方法,通过Cache发送给内存控制器的第一访存请求中携带的链式数据预取标识,指示了第一访存请求基于链式数据结构,用于返回一个指针。内存控制器根据第一访存请求向Cache返回指针后,可以根据该指针预取指针指向的链式数据。当处理器后续需要获取该链式数据时,可以直接获取,无需再进行内存读取操作。从而缩短了链式数据预取访问时延,提高了链式数据预取的效率和准确率,进而提升了处理器效率。
可选的,作为S103的一种实施方式,图3为本发明实施例一提供的获取指针的方法流程图。如图3所示,根据加载地址获取指针,可以包括:
S1031、判断预取结果缓冲器中是否命中加载地址。
在内存控制器执行第一访存请求时,将首先判断结果缓冲器中是否命中第一访存请求包括的加载地址。若预取结果缓冲器中没有命中加载地址,则执行S1032~S1033。若预取结果缓冲器中命中加载地址,则执行S1034。
S1032、根据加载地址在内存中进行查找,获得加载地址中存储的指针。
S1033、将指针存储在数据响应存储器中。
具体的,如果预取结果缓冲器中没有命中加载地址,则需要到内存中查找。在获取到内存返回的加载地址中存储的指针后,将该指针存储在数据响应存储器中,以便下一步将该指针返回给Cache。
其中,数据响应存储器为内存控制器中的一个存储部件,用于缓存内存返回的、且需要返回给Cache的数据。
S1034、根据加载地址在预取结果缓冲器中进行查找,获得加载地址中存储的指针。
具体的,如果预取结果缓冲器中命中加载地址,则可以直接在预取结果缓冲器中获得加载地址中存储的指针。
可选的,作为S105的一种实施方式,图4为本发明实施例一提供的预取链式数据的方法流程图。内存控制器还包括:虚拟地址到物理地址转换(Virtual address ToPhysical address,简称VTP)单元和地址存储器,VTP单元与地址存储器连接。如图4所示,根据指针预取链式数据,可以包括:
S1051、将指针存储在地址寄存器中。
其中,地址寄存器为内存控制器中的一个存储部件,用于在链式数据预取过程中缓存地址。
S1052、通过VTP单元对指针进行虚拟地址到物理地址的转换,获得指针对应的物理地址,VTP单元与地址寄存器连接。
其中,VTP单元可以通过硬件实现,完成虚拟地址到物理地址的转换。本实施例对于VTP单元的实现方式不做限定。
S1053、根据物理地址在内存中进行查找,获得指针指向的链式数据。
本实施例提供了一种数据预取方法,包括:接收高速缓冲存储器发送的第一访存请求,判断第一访存请求是否还包括链式数据预取标识,若第一访存请求包括链式数据预取标识,则根据加载地址获取指针,将指针返回至高速缓冲存储器,根据指针预取链式数据,并将链式数据存储在预取结果缓冲器中。本实施例提供的数据预取方法,通过Cache发送给内存控制器的第一访存请求中携带的链式数据预取标识,内存控制器可以获知该第一访存请求基于链式数据结构,从而内存控制器可以完成链式数据的预取操作。提高了链式数据预取的效率和准确率,缩短了链式数据预取访问时延,进而提升了处理器效率。
图5为本发明实施例二提供的数据预取方法的流程图。本实施例在上述实施例一的基础上,提供了数据预取方法的另一种实现方式,尤其提供了如何返回链式数据的方法。如图5所示,本实施例提供的数据预取方法,在S105之后,还可以包括:
S201、接收高速缓冲存储器发送的第二访存请求。
其中,第二访存请求包括指针。第二访存请求指示向高速缓冲存储器返回指针指向的链式数据。
S202、根据指针在预取结果缓冲器中进行查找,获得链式数据。
S203、将链式数据返回至高速缓冲存储器。
具体的,在内存控制器对指针指向的链式数据完成预取操作后,接收Cache发送的第二访存请求。内存控制器可以根据第二访存请求直接在预取结果缓冲器中获得指针指向的链式数据,并将该链式数据返回给Cache。缩短了链式数据预取访问时延,提高了链式数据预取的效率和准确率。
其中,第二访存请求与不包括链式数据预取标识的第一访存请求的区别在于,对于第二访存请求中包含的指针,预取结果缓冲器中一定命中。而对于不包括链式数据预取标识的第一访存请求,其包含的加载地址,预取结果缓冲器中可能命中,也可能不命中。
本实施例提供了一种数据预取方法,在内存控制器完成链式数据的预取操作之后,通过接收Cache发送的第二访存请求,将已经存储在预取结果缓冲器中的链式数据返回至Cache。缩短了链式数据预取访问时延,提升了处理器效率。
图6为本发明实施例三提供的数据预取方法的流程图。本实施例在上述实施例一和实施例二的基础上,提供了数据预取方法的另一种实现方式,尤其提供了当第一访存请求不包括链式数据预取标识时的数据预取方法。如图6所示,本实施例提供的数据预取方法,若S102中确定第一访存请求不包括链式数据预取标识,则数据预取方法还可以包括:
S301、判断预取结果缓冲器中是否命中加载地址。
若预取结果缓冲器中没有命中加载地址,则执行S302~S304。若预取结果缓冲器中命中加载地址,则执行S305~S306。
S302、根据加载地址在内存中进行查找,获得加载地址中存储的数据。
S303、将数据存储在数据响应存储器中。
S304、将数据返回至高速缓冲存储器。
具体的,如果预取结果缓冲器中没有命中加载地址,则需要到内存中查找。在获取到内存返回的加载地址中存储的数据后,将该数据存储在数据响应存储器中,并将该数据返回给Cache。
S305、根据加载地址在预取结果缓冲器中进行查找,获得加载地址中存储的数据。
S306、将数据返回至高速缓冲存储器。
具体的,如果预取结果缓冲器中命中加载地址,则可以直接在预取结果缓冲器中获得加载地址中存储的数据,并将该数据返回给Cache。
需要说明,如果第一访存请求不包括链式数据预取标识,则该第一访存请求可以为现有的访存请求,内存控制器对于该第一访存请求的处理方法,可以采用现有的任意一种内存控制器执行现有的访存请求的方法。
图7为本发明实施例一提供的内存控制器的结构示意图,图8为本发明实施例一提供的内存控制器在执行访存请求时的流程指示图。本实施例提供的内存控制器,可以执行图2~图6所示实施例提供的数据预取方法。如图7~图8所示,本实施例提供的内存控制器,应用于基于链式数据结构的数据预取,可以包括:
接收模块21,用于接收高速缓冲存储器发送的第一访存请求,第一访存请求包括加载地址。第一访存请求指示向高速缓冲存储器返回加载地址中存储的数据。
处理模块22,用于判断第一访存请求是否还包括链式数据预取标识,链式数据预取标识指示了加载地址中存储的数据为指针,指针指向链式数据。若第一访存请求包括链式数据预取标识,则根据加载地址获取指针。
发送模块23,用于将指针返回至高速缓冲存储器。
预取模块24,用于根据指针预取链式数据,并将链式数据存储在预取结果缓冲器25中。
其中,预取结果缓冲器为内存控制器中的一个存储部件,用于缓存预取的数据以及内存控制器中需要缓存的其他数据。本实施例对于预取结果缓冲器的具体实现方式不做限定,例如可以为易挥发性随机存取存储器(RamdomAccessMemory,RAM)等。
其中,本实施例对于接收模块21、处理模块22、发送模块23、预取模块24的具体实现方式不做特别限定。可选的,接收模块21、处理模块22、发送模块23、预取模块24可以通过软件程序与硬件相结合的方式实现,硬件可以包括存储部件、电路、芯片等。
其中,作为一种实现方式,本实施例中的预取模块24和预取结果缓冲器25可以组成图1中的预取器16,实现数据预取功能。
可选的,处理模块22具体用于:
判断预取结果缓冲器25中是否命中加载地址。
若预取结果缓冲器25中没有命中加载地址,则根据加载地址在内存中进行查找,获得加载地址中存储的指针。
将指针存储在数据响应存储器26中。
其中,数据响应存储器为内存控制器中的一个存储部件,用于缓存内存返回的、且需要返回给Cache的数据。本实施例对于数据响应存储器的具体实现方式不做限定,例如可以为RAM。
可选的,处理模块22还用于:
若预取结果缓冲器25中命中加载地址,则根据加载地址在预取结果缓冲器25中进行查找,获得加载地址中存储的指针。
可选的,预取模块24可以包括:存储单元241、VTP单元243和地址寄存器242,VTP单元243与地址寄存器242连接。
存储单元241,用于将指针存储在地址寄存器242中。
VTP单元243,用于对指针进行虚拟地址到物理地址的转换,获得指针对应的物理地址。
处理模块22还用于,根据物理地址在内存中进行查找,获得指针指向的链式数据。
存储单元241还用于,将链式数据存储在预取结果缓冲器25中。
其中,地址寄存器为内存控制器中的一个存储部件,用于在链式数据预取过程中缓存地址。本实施例对于地址寄存器的具体实现方式不做限定,例如可以为RAM。
其中,VTP单元用于实现虚拟地址到物理地址的转换。VTP单元可以通过硬件实现。可选的,作为一种实现方式,图9为本发明实施例一提供的VTP单元结构示意图。图9示出了具有多个VTP表项的VTP单元。每个VTP表项中的F7-01域(V)表示该项是否有效。F7-02指示了地址空间标识符(Address space identifier,ASID)域,对进程的地址空间进行区分。F7-03是虚拟地址域。F7-04是物理地址域。F7-05为其他数据域组成的位,保持和处理器核中的虚实地址转换装置(TLB)中基本相同。
VTP单元的初始化时,可以设置所有项的有效位为0(V=0)。进行虚实地址转换时,在VTP表项有效的情况下(V=1),通过将访存请求中的ASID、虚拟地址和VTP表项中的ASID、虚拟地址域进行对比,以找出访存请求的虚拟地址对应的物理地址,然后以该物理地址进行后续的访存操作。
如果VTP表项无效(V=0)或者没有在VTP中找到对应的VTP表项时,则发生VTP表项的缺失。如果CPU侧的TLB结构和VTP单元保持独立,在该情况下,可以利用硬件结构自动对VTP表项进行重填,也可以利用操作系统进行VTP表项的重填操作。如果CPU侧的TLB结构和VTP装置保持同步,则可以放弃此处预取请求,在进行CPU侧TLB充填时,同时填充缺失的VTP表项。在CPU侧TLB进行刷新时,同时刷新VTP表项,也设置所有项为无效(V=0)。
可选的,接收模块21还用于:
接收高速缓冲存储器发送的第二访存请求,第二访存请求包括指针。第二访存请求指示向高速缓冲存储器返回指针指向的链式数据。
处理模块22还用于,根据指针在预取结果缓冲器25中进行查找,获得链式数据。
发送模块23还用于,将链式数据返回至高速缓冲存储器。
可选的,处理模块22还用于:
若第一访存请求不包括链式数据预取标识,则判断预取结果缓冲器25中是否命中加载地址。
若预取结果缓冲器25中没有命中加载地址,则根据加载地址在内存中进行查找,获得加载地址中存储的数据。
将数据存储在数据响应存储器26中。
发送模块23还用于,将数据返回至高速缓冲存储器。
本实施例提供的内存控制器,用于执行图2~图6所示方法实施例提供的数据预取方法,其技术原理和技术效果类似,此处不再赘述。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (7)
1.一种数据预取方法,其特征在于,应用于基于链式数据结构的数据预取,所述方法应用于内存控制器,包括:
接收高速缓冲存储器发送的第一访存请求,所述第一访存请求包括加载地址;所述第一访存请求指示向所述高速缓冲存储器返回所述加载地址中存储的数据;
判断所述第一访存请求是否还包括链式数据预取标识,所述链式数据预取标识指示了所述加载地址中存储的数据为指针,所述指针指向链式数据;
若所述第一访存请求包括所述链式数据预取标识,则判断预取结果缓冲器中是否命中所述加载地址;
若所述预取结果缓冲器中没有命中所述加载地址,则根据所述加载地址在内存中进行查找,获得所述加载地址中存储的所述指针,将所述指针存储在数据响应存储器中;若所述预取结果缓冲器中命中所述加载地址,则根据所述加载地址在所述预取结果缓冲器中进行查找,获得所述加载地址中存储的所述指针;
将所述指针返回至所述高速缓冲存储器;
根据所述指针预取所述链式数据,并将所述链式数据存储在预取结果缓冲器中;
所述内存控制器还包括:虚拟地址到物理地址转换VTP单元和地址寄存器,所述VTP单元与所述地址寄存器连接;所述根据所述指针预取所述链式数据,包括:将所述指针存储在地址寄存器中;通过VTP单元对所述指针进行虚拟地址到物理地址的转换,获得所述指针对应的物理指针;根据所述物理地址在内存中进行查找,获得所述指针指向的所述链式数据;其中,所述VTP中包含多个VTP表项,每个VTP表项均至少包含该VTP表项是否有效的域、地址空间标识符域、虚拟地址域和物理地址域;在通过VTP单元对所述指针进行虚拟地址到物理地址的转换时,针对任意一VTP表项,在所述任意一VTP表项有效时,通过将所述第一访存请求的加载地址中存储的指针和所述任意一VTP表项中的地址空间标识符域和虚拟地址域进行对比,以从物理地址域中获取所述指针对应的物理地址。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
接收所述高速缓冲存储器发送的第二访存请求,所述第二访存请求包括所述指针;所述第二访存请求指示向所述高速缓冲存储器返回所述指针指向的所述链式数据;
根据所述指针在所述预取结果缓冲器中进行查找,获得所述链式数据;
将所述链式数据返回至所述高速缓冲存储器。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
若所述第一访存请求不包括所述链式数据预取标识,则判断所述预取结果缓冲器中是否命中所述加载地址;
若所述预取结果缓冲器中没有命中所述加载地址,则根据所述加载地址在内存中进行查找,获得所述加载地址中存储的数据;
将所述数据存储在数据响应存储器中;
将所述数据返回至所述高速缓冲存储器。
4.一种内存控制器,其特征在于,应用于基于链式数据结构的数据预取,所述内存控制器包括:
接收模块,用于接收高速缓冲存储器发送的第一访存请求,所述第一访存请求包括加载地址;所述第一访存请求指示向所述高速缓冲存储器返回所述加载地址中存储的数据;
处理模块,用于判断所述第一访存请求是否还包括链式数据预取标识,所述链式数据预取标识指示了所述加载地址中存储的数据为指针,所述指针指向链式数据;若所述第一访存请求包括所述链式数据预取标识,则判断预取结果缓冲器中是否命中所述加载地址;
若所述预取结果缓冲器中没有命中所述加载地址,则根据所述加载地址在内存中进行查找,获得所述加载地址中存储的所述指针;
将所述指针存储在数据响应存储器中;
若所述预取结果缓冲器中命中所述加载地址,则根据所述加载地址在所述预取结果缓冲器中进行查找,获得所述加载地址中存储的所述指针;
发送模块,用于将所述指针返回至所述高速缓冲存储器;
预取模块,用于根据所述指针预取所述链式数据,并将所述链式数据存储在预取结果缓冲器中;
所述预取模块包括:虚拟地址到物理地址转换VTP单元和地址寄存器,所述VTP单元与所述地址寄存器连接;以及存储单元;所述存储单元,用于将所述指针存储在所述地址寄存器中;所述VTP单元,用于对所述指针进行虚拟地址到物理地址的转换,获得所述指针对应的物理地址;所述处理模块还用于,根据所述物理地址在内存中进行查找,获得所述指针指向的所述链式数据;其中,所述VTP中包含多个VTP表项,每个VTP表项均至少包含该VTP表项是否有效的域、地址空间标识符域、虚拟地址域和物理地址域;在通过VTP单元对所述指针进行虚拟地址到物理地址的转换时,针对任意一VTP表项,在所述任意一VTP表项有效时,通过将所述第一访存请求的加载地址中存储的指针和所述任意一VTP表项中的地址空间标识符域和虚拟地址域进行对比,以从物理地址域中获取所述指针对应的物理地址。
5.根据权利要求4所述的内存控制器,其特征在于,所述接收模块还用于:
接收所述高速缓冲存储器发送的第二访存请求,所述第二访存请求包括所述指针;所述第二访存请求指示向所述高速缓冲存储器返回所述指针指向的所述链式数据;
所述处理模块还用于,根据所述指针在所述预取结果缓冲器中进行查找,获得所述链式数据;
所述发送模块还用于,将所述链式数据返回至所述高速缓冲存储器。
6.根据权利要求4所述的内存控制器,其特征在于,所述处理模块还用于:
若所述第一访存请求不包括所述链式数据预取标识,则判断所述预取结果缓冲器中是否命中所述加载地址;
若所述预取结果缓冲器中没有命中所述加载地址,则根据所述加载地址在内存中进行查找,获得所述加载地址中存储的数据;
将所述数据存储在数据响应存储器中;
所述发送模块还用于,将所述数据返回至所述高速缓冲存储器。
7.一种计算机可读取存介质,存储有计算机程序,所述计算机程序被计算机执行时实现如权利要求1-3中任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710343796.4A CN108874691B (zh) | 2017-05-16 | 2017-05-16 | 数据预取方法和内存控制器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710343796.4A CN108874691B (zh) | 2017-05-16 | 2017-05-16 | 数据预取方法和内存控制器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108874691A CN108874691A (zh) | 2018-11-23 |
CN108874691B true CN108874691B (zh) | 2021-04-30 |
Family
ID=64320597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710343796.4A Active CN108874691B (zh) | 2017-05-16 | 2017-05-16 | 数据预取方法和内存控制器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108874691B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210096861A1 (en) * | 2019-10-01 | 2021-04-01 | Higon Austin R&D Center | System and method to prefetch pointer based structures |
CN113900816B (zh) * | 2021-10-15 | 2024-03-22 | 无锡江南计算技术研究所 | 多深度缓冲激活重发方法及装置 |
CN115080464B (zh) * | 2022-06-24 | 2023-07-07 | 海光信息技术股份有限公司 | 数据处理方法和数据处理装置 |
CN117971722B (zh) * | 2024-03-28 | 2024-07-02 | 北京微核芯科技有限公司 | 一种取数指令的执行方法及其装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1320801A2 (en) * | 2000-09-29 | 2003-06-25 | Sun Microsystems, Inc. | System and method for pre-fetching for pointer linked data structures |
CN103226521A (zh) * | 2013-04-18 | 2013-07-31 | 浙江大学 | 多模式数据预取装置及其管理方法 |
CN103729142A (zh) * | 2012-10-10 | 2014-04-16 | 华为技术有限公司 | 内存数据的推送方法及装置 |
CN104750696A (zh) * | 2013-12-26 | 2015-07-01 | 华为技术有限公司 | 一种数据预取方法及装置 |
-
2017
- 2017-05-16 CN CN201710343796.4A patent/CN108874691B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1320801A2 (en) * | 2000-09-29 | 2003-06-25 | Sun Microsystems, Inc. | System and method for pre-fetching for pointer linked data structures |
CN103729142A (zh) * | 2012-10-10 | 2014-04-16 | 华为技术有限公司 | 内存数据的推送方法及装置 |
CN103226521A (zh) * | 2013-04-18 | 2013-07-31 | 浙江大学 | 多模式数据预取装置及其管理方法 |
CN104750696A (zh) * | 2013-12-26 | 2015-07-01 | 华为技术有限公司 | 一种数据预取方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN108874691A (zh) | 2018-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106537362B (zh) | 数据处理装置和在数据处理装置中处理地址转换的方法 | |
CN107479860B (zh) | 一种处理器芯片以及指令缓存的预取方法 | |
US8161246B2 (en) | Prefetching of next physically sequential cache line after cache line that includes loaded page table entry | |
US9632776B2 (en) | Preload instruction control | |
CN108874691B (zh) | 数据预取方法和内存控制器 | |
CN112416817B (zh) | 预取方法、信息处理装置、设备以及存储介质 | |
US20090216947A1 (en) | System, method and processor for accessing data after a translation lookaside buffer miss | |
US9690707B2 (en) | Correlation-based instruction prefetching | |
US20150143045A1 (en) | Cache control apparatus and method | |
KR102268601B1 (ko) | 데이터 포워딩을 위한 프로세서, 그것의 동작 방법 및 그것을 포함하는 시스템 | |
US6915415B2 (en) | Method and apparatus for mapping software prefetch instructions to hardware prefetch logic | |
US20100011165A1 (en) | Cache management systems and methods | |
TW201351145A (zh) | 指令快取的減少耗能 | |
US10552334B2 (en) | Systems and methods for acquiring data for loads at different access times from hierarchical sources using a load queue as a temporary storage buffer and completing the load early | |
KR102478766B1 (ko) | 디스크립터 링 관리 | |
CN114238167B (zh) | 信息预取方法、处理器、电子设备 | |
US8195889B2 (en) | Hybrid region CAM for region prefetcher and methods thereof | |
US9384131B2 (en) | Systems and methods for accessing cache memory | |
CN108874690B (zh) | 数据预取的实现方法和处理器 | |
CN114925001A (zh) | 处理器、页表预取方法、电子设备 | |
US10380034B2 (en) | Cache return order optimization | |
CN113760783B (zh) | 联合偏移预取方法、装置、计算设备和可读存储介质 | |
JP5116275B2 (ja) | 演算処理装置、情報処理装置及び演算処理装置の制御方法 | |
CN111198827B (zh) | 页表预取方法及装置 | |
CN114218132B (zh) | 信息预取方法、处理器、电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing Applicant after: Loongson Zhongke Technology Co.,Ltd. Address before: 100095 Building 2, Longxin Industrial Park, Zhongguancun environmental protection technology demonstration park, Haidian District, Beijing Applicant before: LOONGSON TECHNOLOGY Corp.,Ltd. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |