CN108874166B - 一种基于fpga和ps2协议的kvm控制器 - Google Patents

一种基于fpga和ps2协议的kvm控制器 Download PDF

Info

Publication number
CN108874166B
CN108874166B CN201810622259.8A CN201810622259A CN108874166B CN 108874166 B CN108874166 B CN 108874166B CN 201810622259 A CN201810622259 A CN 201810622259A CN 108874166 B CN108874166 B CN 108874166B
Authority
CN
China
Prior art keywords
module
signal
switching
control module
receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810622259.8A
Other languages
English (en)
Other versions
CN108874166A (zh
Inventor
张晓琳
卢飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Microelectronics Technology Institute
Original Assignee
Xian Microelectronics Technology Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Microelectronics Technology Institute filed Critical Xian Microelectronics Technology Institute
Priority to CN201810622259.8A priority Critical patent/CN108874166B/zh
Publication of CN108874166A publication Critical patent/CN108874166A/zh
Application granted granted Critical
Publication of CN108874166B publication Critical patent/CN108874166B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/033Pointing devices displaced or positioned by the user, e.g. mice, trackballs, pens or joysticks; Accessories therefor
    • G06F3/038Control and interface arrangements therefor, e.g. drivers or device-embedded control circuitry
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

本发明提供了一种基于FPGA和PS2协议的KVM控制器,包括信号三态处理及顶层接口、操作控制模块、接收模块、发送模块、鼠标应答模块及键盘应答模块、切换控制模块及切换信号监测模块;本发明以集成化、小型化、降低硬件设计复杂度为方向,针对传统控制器在扩展性、兼容性方面的不足。

Description

一种基于FPGA和PS2协议的KVM控制器
技术领域
本发明涉及半导体混合集成电路设计技术,具体涉及一种基于FPGA和PS2 协议的KVM控制器。
背景技术
目前使用的KVM控制器,采用单片机或PS2专用控制器实现。为实现接口信号的稳定控制,传统KVM控制器在每路上位机接口处放置PS2专用控制器,同时还需主控制器(单片机、DSP等)实现多路信号切换控制。随着PS2 上位机数目增多时,传统设计可扩展性差,当控制器内嵌至其他设备(键盘、鼠标)中时,对设计空间的要求更难满足。
发明内容
本发明以集成化、小型化、降低硬件设计复杂度为方向,针对传统控制器在扩展性、兼容性方面的不足,提出了一种基于FPGA和PS2协议的KVM控制器。
为了达到以上目的,本发明采取如下技术方案予以实现:
一种基于FPGA和PS2协议的KVM控制器,包括信号三态处理及顶层接口、操作控制模块、接收模块、发送模块、鼠标应答模块及键盘应答模块、切换控制模块及切换信号监测模块;
所述的操作控制模块,用于监测时钟信号、数据信号及发送请求,结合PS2 通信协议,对PS2数据通信方向进行检测,根据检测结果启动发送或接收;
所述的接收模块,与操作控制模块连接,用于接收上位机命令、将命令传递给鼠标应答模块及键盘应答模块并在通信最后给出应答位;在接收到操作控制模块的启动信号后,按照协议规定产生时钟信号;
所述的发送模块,与操作控制模块连接,用于发送需应答主机的信息,在接收到启动信号后,产生时钟信号,并根据时钟信号状态发送相应数据位,同时在驱动时钟信号时对其状态进行判断;
所述的鼠标应答模块及键盘应答模块,与接收模块连接,用于对接收到的命令进行判断,对上位机发送的不同命令进行相应反馈;
所述的切换控制模块,用于根据外部的切换信号及当前PS2通信情况进行仲裁,并将最终的切换结果传递给外部切换芯片;
所述的切换信号监测模块,用于实时监测外部给出的切换按键信号,并对按键进行消抖处理,将结果提供给切换控制模块;
所述的信号三态处理及顶层接口,用于外部信号与控制器内部模块的数据交互,完成了双向信号的三态控制;外部设备通过信号三态处理及顶层接口与切换控制模块、切换信号监测模块进行信息交互。
还包括滤波模块,滤波模块的输出端分别连接操作控制模块、接收模块和发送模块;所述的滤波模块,用于对PS2时钟和数据信号均进行数字采样滤波。
所述的操作控制模块,还用于在接收到发送请求后,判断当下上位机状态是否允许发送,一旦允许即向发送模块发出使能信号;发送模块以操作控制模块发出的信号为使能,向上位机发送鼠标应答模块及键盘应答模块传递的切换信号监测模块8bit信息。
所述的操作控制模块,还用于将启动信号传递给接收模块或发送模块后,操作控制模块进入空闲状态,当发送模块、接收模块处于空闲状态时,操作控制模块重新进入监测状态,为发起下一次操作准备。
所述的鼠标应答模块及键盘应答模块,还用于在接收模块完成接收后收到其传递的切换信号监测模块8bit命令信息,根据键盘、鼠标的不同属性,作出判断,将需发送的信息以切换信号监测模块8bit数据形式传递给发送模块,同时向操作控制模块发出请求。
所述的切换控制模块,还用于结合信号三态处理及顶层接口汇集的内部方向控制信号及切换信号监测模块提交的监测结果综合判断;若与切换相关的上位机均处于空闲状态,则直接将外部切换信号提交给切换芯片并通过LED灯进行显示;否则,在切换信号无更新的前提下,等待上位机空闲后再进行切换。
本发明具有以下有益效果:
本发明提出的KVM控制器基于FPGA和PS2标准协议,包括信号三态处理及顶层接口、操作控制模块、接收模块、发送模块、鼠标应答模块及键盘应答模块、切换控制模块及切换信号监测模块;控制器上连接的任一上位机进行 BIOS监测,均可识别并枚举到PS2键盘、鼠标,为共享外部设备提供可行性。设计与切换信号相结合的多机切换仲裁机制,使控制器更具兼容性,从根本上避免了切换对通信的中断,保证通信及切换功能正常。设计功能模块化,上位机接口数采用参数管理,实现一定范围内设计的延展性,解决传统KVM控制器硬件设计空间的局限性,为内嵌KVM设备提供解决方案。在PS2接口通信协议下,对传统KVM控制器可进行功能性替代。采用虚拟响应技术,实现多路从设备并发控制;支持主机数目可编程,不增加硬件设计复杂度,提高KVM设备的可扩展性;针对不同处理器,采用容错切换技术,提高KVM设备的兼容性。
附图说明
图1 为本发明控制器结构框图。
其中,1为信号三态处理及顶层接口,2为滤波模块,3为操作控制模块,4 为接收模块,5为鼠标应答模块及键盘应答模块,6为发送模块,7为切换控制模块,8为切换信号监测模块。
具体实施方式
以下结合附图和实施例对本发明做进一步的说明。
本发明一种基于FPGA和PS2协议的控制器,能够实现的功能有:解析PS2 协议,通过虚拟假响应完成上位机的BIOS检测,保证无实际外部设备连接时,上位机可识别并枚举到键盘、鼠标;对接口PS2信号实时监测,用方向控制信号实现切换控制,保证在通信链路不稳定、主设备时序不规范等情况下可准确切换。
如图1所示,为实现以上功能,KVM控制器包括八个模块:滤波模块2、操作控制模块3、接收模块4、发送模块6、鼠标应答模块及键盘应答模块5、切换控制模块7、切换信号监测模块8。
为避免链路信号干扰,滤波模块2对PS2时钟和数据信号均进行数字采样滤波,提高控制器的稳定性和健壮性。
操作控制模块3监测时钟信号、数据信号及发送请求,结合PS2通信协议,对PS2数据通信方向进行检测,根据检测结果启动发送或接收。将启动信号传递给接收模块4或发送模块6后,操作控制模块进入空闲状态。当发送模块6、接收模块4处于空闲状态时,操作控制模块3重新进入监测状态,为发起下一次操作准备。
接收模块4主要功能是接收上位机命令、将命令传递给应答模块并在通信最后给出应答位。在接收到操作控制模块的启动信号后,按照协议规定产生时钟信号。上位机在时钟下降沿发送数据,接收模块在时钟上升沿锁存数据。正常情况下,PS2时钟信号由从设备控制产生,但上位机可在任意时刻通过拉低时钟信号抑制通信,故接收模块在接收过程中需实时监测通信抑制情况。当检测到主机通信抑制时,接收模块返回初始状态,同时清空与此前通信有关的所有状态,保证设计不会出现死锁情况。接收模块4同时还对接收命令进行校验、停止位检测、应答等,为发送信息提供判断依据。
发送模块6主要功能是发送需应答主机的信息,包括设备ID、自检结果等。与接收模块4相似,在接收到启动信号后,产生时钟信号,并根据时钟信号状态发送相应数据位,同时在驱动时钟信号时对其状态进行判断,适应主机通信抑制情况,保证设计不会出现死锁情况。
鼠标应答模块及键盘应答模块5主要用于对接收到的命令进行判断,对上位机发送的不同命令进行相应反馈。
切换控制模块7主要功能是根据外部的切换信号及当前PS2通信情况进行仲裁,并将最终的切换结果传递给外部切换芯片,从而实现不同上位机间的PS2 从设备共享管理。仲裁判断基本条件是切换信号有效、与切换相关的上位机通信均处于空闲状态。为达到更好的兼容性,避免某些上位机出现时序异常,导致整个KVM控制器无法正常工作,本发明中采用时钟方向控制信号作为通信情况的判断依据,从根本上避免了由于切换操作中断PS2正常通信的可能性。
切换信号监测模块8实时监测外部给出的切换按键信号,并对按键进行消抖处理,将结果提供给切换控制模块。
本发明控制器,对FPGA设计各功能模块化,将上位机接口数目做参数管理。在对传统KVM控制器功能性替代的同时,可根据需要实例化各功能模块,
根据本发明的内容,设计控制器的功能实现方案。
如图1所示,信号三态处理及顶层接口1实现了外部信号与控制器内部模块的数据交互,完成了双向信号的三态控制。外部设备通过信号三态处理及顶层接口1与切换控制模块7、切换信号监测模块8进行信息交互。
控制器通过操作控制模块3监测PS2接口信号,判断接收或发送,向接收模块4、发送模块6发出使能信号,完成通讯控制。接收模块4、发送模块6在完成通讯时,向操作控制模块3发送完成标识使其再次进入监测模式。
当接收模块4接收到操作控制模块3发出的使能信号,开始工作,接收上位机发送的命令,并将接收的信息进行初步处理,如校验、停止为检测等。鼠标应答模块及键盘应答模块5在接收模块4完成接收后收到其传递的切换信号监测模块8bit命令信息,根据键盘、鼠标的不同属性,作出判断,将需发送的信息以切换信号监测模块8bit数据形式传递给发送模块6,同时向操作控制模块 3发出请求。处于监测模式的操作控制模块3在接收到发送请求后,判断当下上位机状态是否允许发送,一旦允许即向发送模块6发出使能信号。发送模块6 以操作控制模块3发出的信号为使能,向上位机发送鼠标应答模块及键盘应答模块5传递的切换信号监测模块8bit信息。
切换信号监测模块8对外部切换信号进行实时监测,根据具体需求,当信号有效延时足够时,将监测结果提交给切换控制模块7。切换控制模块7结合信号三态处理及顶层接口1汇集的内部方向控制信号及切换信号监测模块8提交的监测结果综合判断。若与切换相关的上位机均处于空闲状态,则直接将外部切换信号提交给切换芯片并通过LED灯进行显示;否则,在切换信号无更新的前提下,等待上位机空闲后再进行切换。
根据上述方案,用Verilog HDL语言对控制器的逻辑设计进行描述,并完成逻辑综合与布局布线;同时,设计一款PS2接口协议下的控制器验证板,将控制器设计映射到可编程逻辑器件中实现,并对控制器的功能进行测试。测试结果表明本发明具有很好的可实施性,且性能满足预期。
最后应当说明的是:以上实施例仅用以说明本发明的技术方案而非对其限制,尽管参照上述实施例对本发明进行了详细的说明,所属领域的普通技术人员应当理解:依然可以对本发明的具体实施方式进行修改或者等同替换,而未脱离本发明精神和范围的任何修改或者等同替换,其均应涵盖在本发明的权利要求范围当中。

Claims (3)

1.一种基于FPGA和PS2协议的KVM控制器,其特征在于,包括信号三态处理及顶层接口(1)、操作控制模块(3)、接收模块(4)、发送模块(6)、鼠标应答模块及键盘应答模块(5)、切换控制模块(7)及切换信号监测模块(8);
所述的操作控制模块(3),用于监测时钟信号、数据信号及发送请求,结合PS2通信协议,对PS2数据通信方向进行检测,根据检测结果启动发送或接收;
所述的接收模块(4),与操作控制模块(3)连接,用于接收上位机命令、将命令传递给鼠标应答模块及键盘应答模块(5)并在通信最后给出应答位;在接收到操作控制模块(3)的启动信号后,按照协议规定产生时钟信号;
所述的发送模块(6),与操作控制模块(3)连接,用于发送需应答主机的信息,在接收到启动信号后,产生时钟信号,并根据时钟信号状态发送相应数据位,同时在驱动时钟信号时对其状态进行判断;
所述的鼠标应答模块及键盘应答模块(5),与接收模块(4)连接,用于对接收到的命令进行判断,对上位机发送的不同命令进行相应反馈;
所述的切换控制模块(7),用于根据外部的切换信号及当前PS2通信情况进行仲裁,并将最终的切换结果传递给外部切换芯片;
所述的切换信号监测模块(8),用于实时监测外部给出的切换按键信号,并对按键进行消抖处理,将结果提供给切换控制模块(7);
所述的信号三态处理及顶层接口(1),用于外部信号与控制器内部模块的数据交互,完成了双向信号的三态控制;外部设备通过信号三态处理及顶层接口(1)与切换控制模块(7)、切换信号监测模块(8)进行信息交互;
所述的操作控制模块(3),还用于在接收到发送请求后,判断当下上位机状态是否允许发送,一旦允许即向发送模块(6)发出使能信号;发送模块(6)以操作控制模块(3)发出的信号为使能,向上位机发送鼠标应答模块及键盘应答模块(5)传递的切换信号监测模块8bit信息;
所述的操作控制模块(3),还用于将启动信号传递给接收模块(4)或发送模块(6)后,操作控制模块进入空闲状态,当发送模块(6)、接收模块(4)处于空闲状态时,操作控制模块(3)重新进入监测状态,为发起下一次操作准备;
所述的切换控制模块(7),还用于结合信号三态处理及顶层接口(1)汇集的内部方向控制信号及切换信号监测模块(8)提交的监测结果综合判断;若与切换相关的上位机均处于空闲状态,则直接将外部切换信号提交给切换芯片并通过LED灯进行显示;否则,在切换信号无更新的前提下,等待上位机空闲后再进行切换。
2.根据权利要求1所述的一种基于FPGA和PS2协议的KVM控制器,其特征在于,还包括滤波模块(2),滤波模块(2)的输出端分别连接操作控制模块(3)、接收模块(4)和发送模块(6);所述的滤波模块(2),用于对PS2时钟和数据信号均进行数字采样滤波。
3.根据权利要求1所述的一种基于FPGA和PS2协议的KVM控制器,其特征在于,所述的鼠标应答模块及键盘应答模块(5),还用于在接收模块(4)完成接收后收到其传递的切换信号监测模块8bit命令信息,根据键盘、鼠标的不同属性,作出判断,将需发送的信息以切换信号监测模块8bit数据形式传递给发送模块(6),同时向操作控制模块(3)发出请求。
CN201810622259.8A 2018-06-15 2018-06-15 一种基于fpga和ps2协议的kvm控制器 Active CN108874166B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810622259.8A CN108874166B (zh) 2018-06-15 2018-06-15 一种基于fpga和ps2协议的kvm控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810622259.8A CN108874166B (zh) 2018-06-15 2018-06-15 一种基于fpga和ps2协议的kvm控制器

Publications (2)

Publication Number Publication Date
CN108874166A CN108874166A (zh) 2018-11-23
CN108874166B true CN108874166B (zh) 2021-08-03

Family

ID=64339278

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810622259.8A Active CN108874166B (zh) 2018-06-15 2018-06-15 一种基于fpga和ps2协议的kvm控制器

Country Status (1)

Country Link
CN (1) CN108874166B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110058706B (zh) * 2019-04-19 2022-08-02 西安微电子技术研究所 一种适应于长距离传输的ps2控制器及实现方法

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2682463Y (zh) * 2004-02-09 2005-03-02 上展科技股份有限公司 电脑主机切换装置
CN101729790A (zh) * 2008-10-21 2010-06-09 宏正自动科技股份有限公司 矩阵式多计算机切换器系统及信号延伸器系统
CN102890563A (zh) * 2012-09-18 2013-01-23 曙光信息产业股份有限公司 一种刀片服务器kvm装置
CN104317417A (zh) * 2014-10-14 2015-01-28 渤海大学 一种键鼠平滑切换的方法、装置及系统
CN105045408A (zh) * 2015-07-13 2015-11-11 山东超越数控电子有限公司 一种具有kvm键鼠的笔记本电脑及其kvm切换方法
CN105045418A (zh) * 2015-07-13 2015-11-11 浪潮集团有限公司 一种基于soc实现kvm的系统
CN106125941A (zh) * 2016-08-12 2016-11-16 东南大学 多设备切换控制装置及多设备控制系统
CN205942670U (zh) * 2016-07-20 2017-02-08 深圳信息职业技术学院 一种多计算机切换装置
CN107623877A (zh) * 2017-10-16 2018-01-23 北京星网船电科技有限公司 一种多任务计算机平台交换通信设备
CN107678725A (zh) * 2017-10-30 2018-02-09 济南浪潮高新科技投资发展有限公司 一种基于fpga实现矩阵式kvm的方法及装置
CN207067943U (zh) * 2017-07-17 2018-03-02 核动力运行研究所 一种基于fpga实现kvm切换器无闪烁切换的装置
CN107748626A (zh) * 2017-10-31 2018-03-02 北京计算机技术及应用研究所 基于可编程片上系统的ps/2键盘鼠标切换和监测设备
CN107908296A (zh) * 2017-11-28 2018-04-13 深圳市东微智能科技股份有限公司 Kvm控制方法、装置、存储介质和计算机设备
CN107959806A (zh) * 2017-11-23 2018-04-24 郑州云海信息技术有限公司 一种双节点服务器kvm切换线路

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2682463Y (zh) * 2004-02-09 2005-03-02 上展科技股份有限公司 电脑主机切换装置
CN101729790A (zh) * 2008-10-21 2010-06-09 宏正自动科技股份有限公司 矩阵式多计算机切换器系统及信号延伸器系统
CN102890563A (zh) * 2012-09-18 2013-01-23 曙光信息产业股份有限公司 一种刀片服务器kvm装置
CN104317417A (zh) * 2014-10-14 2015-01-28 渤海大学 一种键鼠平滑切换的方法、装置及系统
CN105045408A (zh) * 2015-07-13 2015-11-11 山东超越数控电子有限公司 一种具有kvm键鼠的笔记本电脑及其kvm切换方法
CN105045418A (zh) * 2015-07-13 2015-11-11 浪潮集团有限公司 一种基于soc实现kvm的系统
CN205942670U (zh) * 2016-07-20 2017-02-08 深圳信息职业技术学院 一种多计算机切换装置
CN106125941A (zh) * 2016-08-12 2016-11-16 东南大学 多设备切换控制装置及多设备控制系统
CN207067943U (zh) * 2017-07-17 2018-03-02 核动力运行研究所 一种基于fpga实现kvm切换器无闪烁切换的装置
CN107623877A (zh) * 2017-10-16 2018-01-23 北京星网船电科技有限公司 一种多任务计算机平台交换通信设备
CN107678725A (zh) * 2017-10-30 2018-02-09 济南浪潮高新科技投资发展有限公司 一种基于fpga实现矩阵式kvm的方法及装置
CN107748626A (zh) * 2017-10-31 2018-03-02 北京计算机技术及应用研究所 基于可编程片上系统的ps/2键盘鼠标切换和监测设备
CN107959806A (zh) * 2017-11-23 2018-04-24 郑州云海信息技术有限公司 一种双节点服务器kvm切换线路
CN107908296A (zh) * 2017-11-28 2018-04-13 深圳市东微智能科技股份有限公司 Kvm控制方法、装置、存储介质和计算机设备

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
基于FPGA的KVM切换器的设计与实现;郭栋梁;《山西电子技术》;20180430;第24-26页 *
服务器外设共享系统中本地控制系统的实现;郑新景;《万方硕士学位论文全文数据库》;20101125;1-53 *

Also Published As

Publication number Publication date
CN108874166A (zh) 2018-11-23

Similar Documents

Publication Publication Date Title
US11010327B2 (en) I3C point to point
CN106649180B (zh) 一种解除i2c总线死锁的方法及装置
JP5055489B2 (ja) 通信バス用双方向単線式割り込みライン
US20090234998A1 (en) Connection system
US20100223486A1 (en) Method and system for i2c clock generation
JP3895005B2 (ja) 拡張カードの接続方法および拡張カードを接続可能なコンピュータ・システム
CN112639753B (zh) 聚合带内中断
WO2012059066A1 (zh) 串口定位故障方法及系统
CN108920401B (zh) 多主多从的i2c通信方法、系统及节点设备
CN110875867B (zh) 一种总线访问仲裁装置及方法
US20190018818A1 (en) Accelerated i3c stop initiated by a third party
WO2007030978A1 (fr) Procede, appareil de reinitialisation et equipement pour effectuer la reinitialisation d'un dispositif maitre dans un bus i2c
CN108874166B (zh) 一种基于fpga和ps2协议的kvm控制器
CN214225796U (zh) 时间同步电路
TWI528161B (zh) 資料傳輸系統以及資料傳輸方法
CN105335328A (zh) 一种背板i2c总线死锁的消除方法、系统及电子设备
EP3475836A1 (en) Accelerated i3c master stop
US11520729B2 (en) I2C bus architecture using shared clock and dedicated data lines
WO2022188658A1 (zh) Usb接口的复用方法、电路、电子设备和存储介质
JP2014170361A (ja) 情報処理装置、バス分割方法、及びバス分割プログラム
US11023408B2 (en) I3C single data rate write flow control
CN116909975B (zh) 一种串行总线标准多主多从交互控制系统
CN112860622B (zh) 一种处理系统以及一种片上系统
CN116775390B (zh) 接口协议转换验证系统及方法、电子设备及存储介质
US8407385B2 (en) Bus arbitration system, a method of connecting devices of an IC employing a bus system and an IC

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant