CN108847195A - 降低阵列基板行驱动电流的电路及方法和液晶显示器 - Google Patents

降低阵列基板行驱动电流的电路及方法和液晶显示器 Download PDF

Info

Publication number
CN108847195A
CN108847195A CN201810695976.3A CN201810695976A CN108847195A CN 108847195 A CN108847195 A CN 108847195A CN 201810695976 A CN201810695976 A CN 201810695976A CN 108847195 A CN108847195 A CN 108847195A
Authority
CN
China
Prior art keywords
driving circuit
gate driving
array substrate
electric current
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810695976.3A
Other languages
English (en)
Inventor
陈仁禄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201810695976.3A priority Critical patent/CN108847195A/zh
Publication of CN108847195A publication Critical patent/CN108847195A/zh
Priority to PCT/CN2019/093597 priority patent/WO2020001594A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种阵列基板上栅极驱动电路包括:第一电平转换芯片,接收阵列基板上栅极驱动电路的第一时钟信号;第二电平转换芯片,用以接收所述阵列基板上栅极驱动电路的第二时钟信号;以及电阻模块,包括第一电阻及第二电阻,所述电阻模块通过所述第一电阻调整所述第一时钟信号对应的第一电流,以形成具有第一控制电流的第一控制信号,并且通过所述第二电阻调整所述第二时钟信号对应的第二电流,以形成具有第二控制电流的一第二控制信号。本发明的阵列基板上栅极驱动电路可有效降低栅极驱动电路因为大量的栅极数目(如栅极数目为2160*3=6480的阵列基板上栅极驱动电路,其具有三栅结构(trigate)的晶体管,适用于超高清(UD)液晶面板)所產生的电流。

Description

降低阵列基板行驱动电流的电路及方法和液晶显示器
【技术领域】
本发明涉及一种液晶显示器技术领域,且特别是涉及一种降低阵列基板行驱动电流的电路及方法和液晶显示器。
【背景技术】
由于液晶显示器(liquid crystal display,LCD)具有低辐射、体积小及低耗能等优点,因此逐渐取代传统的阴极射线管(cathode ray tube,CRT)显示器,广泛地应用在笔记型计算机、个人数字助理(personal digital assistant,PDA)、平面电视,或行动电话等信息产品上。
GOA技术(Gate Driver on Array)即阵列基板行驱动技术,其是以液晶显示面板的阵列制程将水平扫描线的驱动电路制作在显示区周围的基板上,以替代外接集成电路(Integrated Circuit,IC)来完成水平扫描线的驱动。LCD电视机(TV)产品目前也大量使用GOA技术,随着影像品质的提升,GOA电路运用了多颗晶体管(TFT),然而GOA电流较高,若面板内GOA电路出现短路时,会有较高的温度进而导致烧屏的风险,因此需要发展一种新式的降低阵列基板行驱动电流的电路,以解决上述的问题。
【发明内容】
有监于此,本发明的目的在于提供一种阵列基板上栅极驱动电路、方法以及液晶显示器,用以降低栅极驱动电路的驱动电流,通过电阻模块降低阵列基板上栅极驱动电路的电流,避免阵列基板上栅极驱动电路的电流异常升高,并且减少阵列基板上栅极驱动电路的温度。
为达到上述发明目的,本发明第一实施例中提供一种阵列基板上栅极驱动电路,用以降低栅极驱动电路的驱动电流,适用于液晶面板,其特征在于,所述降低阵列基板行驱动电流的电路包括:一第一电平转换芯片,用以接收一阵列基板上栅极驱动电路的一第一时钟信号;一第二电平转换芯片,用以接收所述阵列基板上栅极驱动电路的一第二时钟信号;以及一电阻模块,包括一第一电阻以一第二电阻,所述第一电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述第二电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述电阻模块通过所述第一电阻调整所述第一时钟信号对应的第一电流,以形成具有一第一控制电流的一第一控制信号,并且通过所述第二电阻调整所述第二时钟信号对应的第二电流,以形成具有一第二控制电流的一第二控制信号。
在所述阵列基板上栅极驱动电路的一实施例中,所述电阻模块的所述第一电阻具有固定电阻值或是可变电阻值,以及所述电阻模块的所述第二电阻具有固定电阻值或是可变电阻值。
在所述阵列基板上栅极驱动电路的一实施例中,所述的阵列基板上栅极驱动电路具有三栅结构(trigate)的晶体管,且所述阵列基板上栅极驱动电路設置於超高清(UD)液晶面板。
在所述阵列基板上栅极驱动电路的一实施例中,所述的阵列基板上的栅极驱动电路还包括一第三电阻以及一第四电阻,所述第三电阻设置于所述第一电阻与所述阵列基板上栅极驱动电路之间,所述第四电阻设置于所述第二电阻与所述阵列基板上栅极驱动电路之间。
在所述阵列基板上栅极驱动电路的一实施例中,所述第二时钟信号的频率小于所述第一时钟信号的频率。
在所述阵列基板上栅极驱动电路的一实施例中,所述第一控制电流小于所述第一电流,并且所述第二控制电流小于所述第二电流。
本发明第二实施例中提供一种降低阵列基板上栅极驱动电路的电流的方法,适用于液晶面板,其特征在于,所述方法包括:
以一第一电平转换芯片接收一阵列基板上栅极驱动电路的一第一时钟信号;
以一第二电平转换芯片接收所述阵列基板上栅极驱动电路的一第二时钟信号;
以一电阻模块调整所述第一时钟信号对应的电流以及所述第二时钟信号对应的电流,其中所述电阻模块调整包括一第一电阻以一第二电阻,所述第一电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述第二电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述电阻模块通过所述第一电阻调整所述第一时钟信号对应的第一电流,以形成具有一第一控制电流的一第一控制信号,并且通过所述第一电阻调整所述第二时钟信号对应的第二电流,以形成具有一第二控制电流的一第二控制信号。
在所述降低阵列基板上栅极驱动电路的电流的方法的一实施例中,所述电阻模块的所述第一电阻具有固定电阻值或是可变电阻值,以及所述电阻模块的所述第二电阻具有固定电阻值或是可变电阻值。
在所述降低阵列基板上栅极驱动电路的电流的方法的一实施例中,所述第一控制电流小于所述第一电流,并且所述第二控制电流小于所述第二电流,所述的阵列基板上栅极驱动电路具有三栅结构(trigate)的晶体管,且所述阵列基板上栅极驱动电路设置于超高清(UD)液晶面板,使所述电阻模块调整所述阵列基板上栅极驱动电路的电流。
本发明第二实施例中提供一种液晶显示器,其特征在于,所述液晶显示器包括如上所述的阵列基板上栅极驱动电路。
【附图说明】
图1:为根据本发明实施例中阵列基板上栅极驱动电路之示意图。
图2A-2D:为根据本发明实施例中阵列基板上栅极驱动电路之电流波形图。
图3:为根据本发明实施例中降低阵列基板上栅极驱动电路的电流的方法之流程图。
【具体实施方式】
本发明说明书提供不同的实施例来说明本发明不同实施方式的技术特征。实施例中的各组件的配置是为了清楚说明本发明揭示的内容,并非用以限制本发明。在不同的图式中,相同的组件符号表示相同或相似的组件。
图1:为根据本发明实施例中降低阵列基板行驱动电流的电路之示意图。图2A-2D:为根据本发明实施例中降低阵列基板行驱动电流的电路之电流波形图。在图1中,所述降低阵列基板行驱动电流的电路适用于液晶面板,包括第一电平转换(level-shift)芯片100、第二电平转换芯片200以及电阻模块300。
如图1所示,第一电平转换芯片100用以接收一阵列基板上栅极驱动电路(GateDriver on Array,GOA)400的一第一时钟信号CK。第二电平转换芯片200用以接收所述阵列基板上栅极驱动电路400的一第二时钟信号LC。在一实施例中,所述第二时钟信号LC的频率小于所述第一时钟信号的频率CK。在一实施例中,本发明的阵列基板上栅极驱动电路具有三栅结构(trigate)的晶体管,适用于超高清(ultra definition,UD)液晶面板。例如阵列基板上栅极驱动电路的栅极数量为现有技術中UD的三倍,即2160*3,高达6480个栅极,造成现有技术中栅极驱动电路的电流相当高,然而本发明的阵列基板上栅极驱动电路可有效降低阵列基板上栅极驱动电路因为大量栅极数目所造成的异常电流。
如图1所示,电阻模块300包括第一电阻302以一第二电阻304,所述第一电阻302电性连接于所述第一电平转换芯片100与所述阵列基板上栅极驱动电路400之间,所述第二电阻304电性连接于所述第一电平转换芯片100与所述阵列基板上栅极驱动电路400之间,所述电阻模块300通过所述第一电阻302调整所述第一时钟信号CK对应的第一电流IA1,以形成具有一第一控制电流IAC1的一第一控制信号CON1,并且通过所述第二电阻304调整所述第二时钟信号LC对应的第二电流IA2,以形成具有一第二控制电流IAC2的一第二控制信号CON2。
如图1所示,在一实施例中,所述电阻模块300的所述第一电阻302具有固定电阻值或是可变电阻值。所述电阻模块300的所述第二电阻304具有固定电阻值或是可变电阻值。
如图1所示,在一实施例中,所述阵列基板上的栅极驱动电路还包括一第三电阻306以及一第四电阻308,所述第三电阻306设置于所述第一电阻302与所述阵列基板上栅极驱动电路400之间,所述第四电阻308设置于所述第二电阻304与所述阵列基板上栅极驱动电路400之间。所述第三电阻306以及所述第四电阻308例如0奥姆值,用以量测所述第一时钟信号CK对应的第一电流IA1以及量测所述第二时钟信号LC对应的第二电流IA2。
如图1所示,在一实施例中,所述第一控制电流IAC1小于所述第一电流IA1,并且所述第二控制电流IAC2小于所述第二电流IA2。通过电阻模块300降低阵列基板上栅极驱动电路400的电流,避免阵列基板上栅极驱动电路400的电流异常升高,并且减少阵列基板上栅极驱动电路400的温度。
如图2A所示,横轴表示所述电阻模块300的电阻值,纵轴表示第一时钟信号CK对应于所述电阻模块300的第一电流IA1以及第一控制电流IAC1的电流值,第一电流IA1以及第一控制电流IAC1系为均方根电流值。图2B类似于图2A,其差异在于图2B之第一电流IA1以及第一控制电流IAC1系为峰值电流,其电流逐渐降低,减少阵列基板上栅极驱动电路400的温度。
如图2C所示,横轴表示所述电阻模块300的电阻值,纵轴表示第二时钟信号LC对应于所述电阻模块300的第二电流IA2以及第二控制电流IAC2,第二电流IA2以及第二控制电流IAC2系为均方根电流值。图2D类似于图2C,其差异在于图2D之第二电流IA2以及第二控制电流IAC2系为峰值电流,其电流逐渐降低,减少阵列基板上栅极驱动电路400的温度。
图3为根据本发明实施例中降低阵列基板行驱动电流的电路之流程图,并且参考图1,图3揭示低阵列基板行驱动电流的方法,适用于液晶面板,所述降低阵列基板行驱动电流的方法包括下列步骤:
在步骤S100中,以一第一电平转换芯片接收一阵列基板上栅极驱动电路的一第一时钟信号;
在步骤S102中,以一第二电平转换芯片接收所述阵列基板上栅极驱动电路的一第二时钟信号;
在步骤S104中,以一电阻模块调整所述第一时钟信号对应的电流以及所述第二时钟信号对应的电流,其中所述电阻模块调整包括一第一电阻以一第二电阻,所述第一电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述第二电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述电阻模块通过所述第一电阻调整所述第一时钟信号对应的第一电流,以形成具有一第一控制电流的一第一控制信号,并且通过所述第一电阻调整所述第二时钟信号对应的第二电流,以形成具有一第二控制电流的一第二控制信号。
在一实施例中,所述电阻模块的所述第一电阻具有固定电阻值或是可变电阻值,以及所述电阻模块的所述第二电阻具有固定电阻值或是可变电阻值。
在一实施例中,所述第一控制电流小于所述第一电流,并且所述第二控制电流小于所述第二电流。
本发明的第二实施例提供一种液晶显示器,包括上述任意一个实施例的降低阵列基板行驱动电流的电路。
综上所述,本发明的阵列基板上栅极驱动电路、方法以及液晶显示器,用以降低栅极驱动电路的驱动电流,通过电阻模块降低阵列基板上栅极驱动电路的电流,避免阵列基板上栅极驱动电路的电流异常升高,并且减少阵列基板上栅极驱动电路的温度。
虽然本发明已用较佳实施例揭露如上,然其幷非用以限定本发明,本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视后附的权利要求范围所界定者为准。

Claims (10)

1.一种阵列基板上栅极驱动电路,用以降低栅极驱动电路的驱动电流,适用于液晶面板,其特征在于,所述阵列基板上栅极驱动电路包括:
一第一电平转换芯片,用以接收一阵列基板上栅极驱动电路的一第一时钟信号;
一第二电平转换芯片,用以接收所述阵列基板上栅极驱动电路的一第二时钟信号;以及
一电阻模块,包括一第一电阻以一第二电阻,所述第一电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述第二电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述电阻模块通过所述第一电阻调整所述第一时钟信号对应的第一电流,以形成具有一第一控制电流的一第一控制信号,并且通过所述第二电阻调整所述第二时钟信号对应的第二电流,以形成具有一第二控制电流的一第二控制信号。
2.根据权利要求1所述的阵列基板上栅极驱动电路,其特征在于,所述电阻模块的所述第一电阻具有固定电阻值或是可变电阻值,以及所述电阻模块的所述第二电阻具有固定电阻值或是可变电阻值。
3.根据权利要求1所述的阵列基板上栅极驱动电路,其特征在于,所述的阵列基板上栅极驱动电路具有三栅结构(trigate)的晶体管,且所述阵列基板上栅极驱动电路設置於超高清(UD)液晶面板。
4.根据权利要求1所述的阵列基板上的栅极驱动电路,其特征在于,还包括一第三电阻以及一第四电阻,所述第三电阻设置于所述第一电阻与所述阵列基板上栅极驱动电路之间,所述第四电阻设置于所述第二电阻与所述阵列基板上栅极驱动电路之间。
5.根据权利要求1所述的阵列基板上栅极驱动电路,其特征在于,所述第二时钟信号的频率小于所述第一时钟信号的频率。
6.根据权利要求1所述的阵列基板上栅极驱动电路,其特征在于,所述第一控制电流小于所述第一电流,并且所述第二控制电流小于所述第二电流。
7.一种降低阵列基板上栅极驱动电路的电流的方法,适用于液晶面板,其特征在于,所述方法包括:
以一第一电平转换芯片接收一阵列基板上栅极驱动电路的一第一时钟信号;
以一第二电平转换芯片接收所述阵列基板上栅极驱动电路的一第二时钟信号;
以一电阻模块调整所述第一时钟信号对应的电流以及所述第二时钟信号对应的电流,其中所述电阻模块调整包括一第一电阻以一第二电阻,所述第一电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述第二电阻电性连接于所述第一电平转换芯片与所述阵列基板上栅极驱动电路之间,所述电阻模块通过所述第一电阻调整所述第一时钟信号对应的第一电流,以形成具有一第一控制电流的一第一控制信号,并且通过所述第一电阻调整所述第二时钟信号对应的第二电流,以形成具有一第二控制电流的一第二控制信号。
8.根据权利要求7所述降低阵列基板上栅极驱动电路的电流的方法,其特征在于,所述电阻模块的所述第一电阻具有固定电阻值或是可变电阻值,以及所述电阻模块的所述第二电阻具有固定电阻值或是可变电阻值。
9.根据权利要求7所述降低阵列基板上栅极驱动电路的电流的方法,其特征在于,所述第一控制电流小于所述第一电流,并且所述第二控制电流小于所述第二电流,所述的阵列基板上栅极驱动电路具有三栅结构(trigate)的晶体管,且所述阵列基板上栅极驱动电路设置于超高清(UD)液晶面板,使所述电阻模块调整所述阵列基板上栅极驱动电路的电流。
10.一种液晶显示器,其特征在于,所述液晶显示器包括如权利要求1-6任一项所述的阵列基板上栅极驱动电路。
CN201810695976.3A 2018-06-29 2018-06-29 降低阵列基板行驱动电流的电路及方法和液晶显示器 Pending CN108847195A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810695976.3A CN108847195A (zh) 2018-06-29 2018-06-29 降低阵列基板行驱动电流的电路及方法和液晶显示器
PCT/CN2019/093597 WO2020001594A1 (zh) 2018-06-29 2019-06-28 降低阵列基板行驱动电流的电路及方法和液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810695976.3A CN108847195A (zh) 2018-06-29 2018-06-29 降低阵列基板行驱动电流的电路及方法和液晶显示器

Publications (1)

Publication Number Publication Date
CN108847195A true CN108847195A (zh) 2018-11-20

Family

ID=64200824

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810695976.3A Pending CN108847195A (zh) 2018-06-29 2018-06-29 降低阵列基板行驱动电流的电路及方法和液晶显示器

Country Status (2)

Country Link
CN (1) CN108847195A (zh)
WO (1) WO2020001594A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020001594A1 (zh) * 2018-06-29 2020-01-02 深圳市华星光电半导体显示技术有限公司 降低阵列基板行驱动电流的电路及方法和液晶显示器
CN116486756A (zh) * 2023-04-19 2023-07-25 惠科股份有限公司 显示装置及其驱动方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020080108A1 (en) * 2000-12-26 2002-06-27 Hannstar Display Corp. Gate lines driving circuit and driving method
WO2012075627A1 (zh) * 2010-12-08 2012-06-14 上海贝岭股份有限公司 电平转换电路
CN106169289A (zh) * 2016-09-27 2016-11-30 深圳市华星光电技术有限公司 一种阵列基板行驱动电路及其过流保护方法、液晶显示器
CN107527601A (zh) * 2017-09-28 2017-12-29 深圳市华星光电技术有限公司 Goa电路的过电流保护电路及方法和液晶显示装置
CN108154859A (zh) * 2018-01-16 2018-06-12 深圳市华星光电技术有限公司 一种阵列基板及显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6258165B2 (ja) * 2014-09-05 2018-01-10 株式会社東芝 ゲート駆動回路、半導体装置、及び電力変換装置
CN106647072A (zh) * 2016-10-20 2017-05-10 深圳市华星光电技术有限公司 一种阵列基板、液晶显示器及显示装置
CN107103888B (zh) * 2017-05-19 2018-09-14 深圳市华星光电技术有限公司 液晶显示面板的时序驱动电路、驱动电路及液晶显示面板
CN108847195A (zh) * 2018-06-29 2018-11-20 深圳市华星光电半导体显示技术有限公司 降低阵列基板行驱动电流的电路及方法和液晶显示器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020080108A1 (en) * 2000-12-26 2002-06-27 Hannstar Display Corp. Gate lines driving circuit and driving method
WO2012075627A1 (zh) * 2010-12-08 2012-06-14 上海贝岭股份有限公司 电平转换电路
CN106169289A (zh) * 2016-09-27 2016-11-30 深圳市华星光电技术有限公司 一种阵列基板行驱动电路及其过流保护方法、液晶显示器
CN107527601A (zh) * 2017-09-28 2017-12-29 深圳市华星光电技术有限公司 Goa电路的过电流保护电路及方法和液晶显示装置
CN108154859A (zh) * 2018-01-16 2018-06-12 深圳市华星光电技术有限公司 一种阵列基板及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020001594A1 (zh) * 2018-06-29 2020-01-02 深圳市华星光电半导体显示技术有限公司 降低阵列基板行驱动电流的电路及方法和液晶显示器
CN116486756A (zh) * 2023-04-19 2023-07-25 惠科股份有限公司 显示装置及其驱动方法

Also Published As

Publication number Publication date
WO2020001594A1 (zh) 2020-01-02

Similar Documents

Publication Publication Date Title
CN104503171B (zh) 一种液晶显示面板
CN103713436B (zh) 一种柔性基板和显示装置
CN105070243B (zh) 栅极开启电压补偿电路、显示面板、驱动方法及显示装置
US10403218B2 (en) Mura compensation circuit and method, driving circuit and display device
CN101312014B (zh) 液晶显示装置及其驱动方法
CN105469764B (zh) 一种阵列基板、液晶显示面板及电子设备
WO2016061879A1 (zh) 显示装置
US8836677B2 (en) Array substrate and driving method thereof
CN105427818B (zh) 栅极驱动电路及其阵列基板
CN108847195A (zh) 降低阵列基板行驱动电流的电路及方法和液晶显示器
CN107492361A (zh) 移位暂存电路及其应用的显示面板
WO2016011766A1 (zh) 显示装置
CN105529006A (zh) 一种栅极驱动电路以及液晶显示器
CN103150988B (zh) 显示面板及其驱动方法
CN104882451A (zh) 一种阵列基板及其制备方法、显示面板和显示装置
US20170186348A1 (en) Detecting method and detecting apparatus for scan driving circuit and liquid crystal panel
CN104637461A (zh) 一种栅极驱动电路及显示装置
CN105118457A (zh) 显示面板闪烁的校正方法、校正装置
CN107978291A (zh) 一种驱动信号的调整方法
CN108873530A (zh) 一种阵列基板、显示面板及显示装置
CN107154402A (zh) 显示面板
US10297216B2 (en) Gate driving circuit and array substrate using the same
CN104700802A (zh) 一种液晶面板的驱动电路
CN108257577A (zh) 像素驱动电路及液晶显示电路
CN105405423B (zh) 栅极驱动装置及其阵列基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20181120

WD01 Invention patent application deemed withdrawn after publication