CN108762460A - 一种数据处理电路、算力板、矿机以及挖矿系统 - Google Patents
一种数据处理电路、算力板、矿机以及挖矿系统 Download PDFInfo
- Publication number
- CN108762460A CN108762460A CN201810687698.7A CN201810687698A CN108762460A CN 108762460 A CN108762460 A CN 108762460A CN 201810687698 A CN201810687698 A CN 201810687698A CN 108762460 A CN108762460 A CN 108762460A
- Authority
- CN
- China
- Prior art keywords
- data processing
- task
- data
- processing circuit
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 title claims abstract description 440
- 238000004364 calculation method Methods 0.000 title claims abstract description 33
- 238000003860 storage Methods 0.000 claims description 63
- 238000004891 communication Methods 0.000 claims description 40
- 230000005611 electricity Effects 0.000 claims description 11
- 108010001267 Protein Subunits Proteins 0.000 claims description 10
- 230000003068 static effect Effects 0.000 claims description 3
- 230000001360 synchronised effect Effects 0.000 claims description 3
- 102100035964 Gastrokine-2 Human genes 0.000 claims 1
- 101001075215 Homo sapiens Gastrokine-2 Proteins 0.000 claims 1
- 238000000034 method Methods 0.000 description 37
- 238000010586 diagram Methods 0.000 description 34
- 238000001816 cooling Methods 0.000 description 10
- 230000005540 biological transmission Effects 0.000 description 9
- 238000004590 computer program Methods 0.000 description 6
- 230000004048 modification Effects 0.000 description 6
- 238000012986 modification Methods 0.000 description 6
- 238000005065 mining Methods 0.000 description 5
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 4
- RTZKZFJDLAIYFH-UHFFFAOYSA-N Diethyl ether Chemical compound CCOCC RTZKZFJDLAIYFH-UHFFFAOYSA-N 0.000 description 4
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 229910052738 indium Inorganic materials 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 230000017525 heat dissipation Effects 0.000 description 3
- 230000005855 radiation Effects 0.000 description 3
- 239000002699 waste material Substances 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 238000009412 basement excavation Methods 0.000 description 2
- 238000004422 calculation algorithm Methods 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 235000013399 edible fruits Nutrition 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000012795 verification Methods 0.000 description 2
- 241000256844 Apis mellifera Species 0.000 description 1
- 241001269238 Data Species 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/189—Power distribution
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Human Computer Interaction (AREA)
- Power Sources (AREA)
Abstract
本发明实施例公开了一种数据处理电路、算力板、矿机以及挖矿系统,涉及数据处理技术领域。数据处理电路应用于数字货币挖矿机,数据处理电路包括并联的至少两个数据处理模组,其中:每一个数据处理模组包括至少三个电源输入端,且同一个数据处理模组的不同电源输入端连接的供电电源互不相同。相比于现有技术,在本发明实施例中,数据处理电路中的各数据处理模组是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
Description
技术领域
本发明涉及数据处理技术领域,尤其涉及一种数据处理电路、算力板、矿机以及挖矿系统。
背景技术
目前,数字货币挖矿机通常可采用串联数据处理电路实现任务的处理。
具体地,串联数据处理电路是指将计算设备中的多个数据处理模组进行串联,并将最高级数据处理模组的供电端与输入电源连接,将每一个数据处理模组的输出端与下一级数据处理模组的供电端连接,将最低级数据处理模组的输出端接地(或公共负端),以在输入电源和接地端之间形成多级串联的电压域。但是,申请人在研究中发现,由于数字货币挖矿机中的每一个数据处理模组的内阻并不完全一致,因而在串联供电时,可能会存在部分数据处理模组的工作电压过大或者过小的问题,进而可能会影响整个数据处理电路甚至整个数字货币挖矿机的稳定性和安全性。
也就是说,现有的数据处理电路存在稳定性较差以及安全性较低的问题。
发明内容
第一方面,本发明实施例提供了一种数据处理电路,应用于数字货币挖矿机,数据处理电路包括并联的至少两个数据处理模组,其中:
每一个数据处理模组包括至少三个电源输入端,且同一个数据处理模组的不同电源输入端连接的供电电源互不相同。
也就是说,数据处理电路中的至少一个数据处理模组是相互并联在一起的,这就使得不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
结合第一方面,在第一方面的第一种可能的实现方式中,每一数据处理模组包括处理芯片以及存储单元,其中:
处理芯片,用于调用存储单元中的任务数据,并基于任务数据得出任务结果;
存储单元,用于存储任务数据。
也就是说,在数据处理模组中设置了相应的存储单元,使得在执行较为复杂的处理任务后,数据处理模组的内存可以满足高存储容量和高存储带宽的需求,不仅能够提升数据处理模组的数据处理效率,还能保证相应数字货币挖矿机的正常工作。
结合第一方面的第一种可能的实现方式,在第一方面的第二种可能的实现方式中,处理芯片为ASIC芯片。
也就是说,数据处理模组中采用的处理芯片是具备低成本、高效率以及低功耗特点的ASIC芯片,从而能够进一步保证数据处理模组的数据处理效率,提升了数字货币挖矿机的工作效率。
结合第一方面的第一种可能的实现方式,在第一方面的第三种可能的实现方式中,处理芯片,用于在接收到数据运算任务后,调用存储单元中与数据运算任务相对应的任务数据。
也就是说,数据处理模组可在接收到数据运算任务之后,再去访问存储单元,并从存储单元中调用相应任务数据,而在没有接收到数据运算任务时,可不做任何操作,从而不仅节省了网络带宽资源,还提升了数据处理的灵活性。
结合第一方面的第一种可能的实现方式,在第一方面的第四种可能的实现方式中,处理芯片包括至少一个处理单元,存储单元包括至少一个存储子单元,其中:
每一个处理单元对应至少一个存储子单元,每一个存储子单元对应一个处理单元。
也就是说,处理芯片中可包括一个或者两个以上的处理单元,从而能够提升数据处理模组的数据处理效率;存储单元可包括一个或者两个以上的存储子单元,从而能够保证高存储容量和高存储带宽的需求。
结合第一方面的第四种可能的实现方式,在第一方面的第五种可能的实现方式中,每一个处理单元包括控制子单元以及读写子单元,其中:
控制子单元,用于控制读写子单元对存储单元进行数据处理;
读写子单元,用于在控制子单元的控制下对存储单元进行数据处理。
也就是说,每一个处理单元均可包括用于任务处理的控制子单元和用于读写数据的读写子单元,从而能够实现对任务数据的高效率调用。
结合第一方面的第五种可能的实现方式,在第一方面的第六种可能的实现方式中,
控制子单元,用于在接收到数据运算任务后,向读写子单元发送调用指令,并接收读写子单元返回的任务数据,并基于任务数据得出与数据运算任务相对应的任务结果;
读写子单元,用于在接收到调用指令后,从存储单元中读取与数据运算任务相对应的任务数据,并将任务数据返回至控制子单元。
也就是说,控制子单元可在接收到数据运算任务之后,再通过对读写子单元的控制,调用存储单元中的任务数据,而在没有接收到数据运算任务时,可不做任何操作,从而不仅避免了对网络带宽资源的浪费,还节省了实现的成本。
结合第一方面的第五种可能的实现方式,在第一方面的第七种可能的实现方式中,数据处理模组的第一电源输入端,用于连接第一供电电源,第一供电电源用于向数据处理模组中的各控制子单元供电;
数据处理模组的第二电源输入端,用于连接的第二供电源,第二供电电源用于向数据处理模组中的各读写子单元以及各存储子单元供电;
数据处理模组的第三电源输入端,用于连接的第三供电电源,第三供电电源用于向数据处理模组中的各接口供电。
结合第一方面的第四种可能的实现方式,在第一方面的第八种可能的实现方式中,至少一个处理单元为高速运算芯片。
也就是说,处理单元可为能够实现高速运算的专用加速芯片,从而进一步提升了数据处理模组的数据处理效率。
结合第一方面的第四种可能的实现方式,在第一方面的第九种可能的实现方式中,至少一个存储子单元为SRAM、DRAM、GDDR或者DDR SDRAM。
也就是说,存储子单元均为可以实现高速读写的随机存取存储器,因而能够保证数据处理的高效性。
结合第一方面的第四种可能的实现方式,在第一方面的第十种可能的实现方式中,至少一个存储子单元为硬盘。
也就是说,存储子单元还可为任意能够存储任务数据的存储器,从而保证了存储子单元的可实现性以及低成本。
结合第一方面,在第一方面的第十一种可能的实现方式中,处理芯片,还用于更新存储单元中的任务数据。
也就是说,处理芯片还可对存储单元中的任务数据进行更新操作,从而提升了数据处理的准确性。
结合第一方面的第十一种可能的实现方式,在第一方面的第十二种可能的实现方式中,处理芯片,还用于在接收到数据更新任务后,更新存储单元中与数据更新任务相对应的任务数据。
也就是说,处理芯片还可在接收到数据更新任务之后,再进行存储单元中任务数据的更新操作,而在没有接收到数据更新任务时,可不执行任何操作,从而不仅节省了网络带宽资源,还提升了数据处理的灵活性。
结合第一方面~第十二方面的第一种可能的实现方式,在第一方面的第十三种可能的实现方式中,数据处理电路还包括通信模组,其中:
通信模组,用于连接至少一个数据处理模组和任务服务器。
也就是说,算力板上还设置有能够与外界建立通信的通信模组,为算力板甚至整个数字货币挖矿机的工作提供了基础。
结合第一方面的第十三种可能的实现方式,在第一方面的第十四种可能的实现方式中,通信模组,用于接收任务服务器发送的处理任务,并将处理任务发送给至少一个数据处理模组。
也就是说,通信模组可将任务服务器发送的处理任务发送给算力板上的至少一个数据处理模组,并可将数据处理模组处理之后的任务结果返回给任务服务器,进一步保证了算力板上的各数据处理模组的正常工作。
结合第一方面的第十四种可能的实现方式,在第一方面的第十五种可能的实现方式中,通信模组,用于接收任务服务器发送给控制器,并由控制器发送的处理任务。
也就是说,通信模组发送给数据处理模组的处理任务是控制器转发给通信模组的处理任务,使得通信模组无需直接与任务服务器建立连接,节省了网络带宽,且,一个控制器可连接多个算力板上的通信模组,进而还能节省实现成本。
结合第一方面的第十五种可能的实现方式,在第一方面的第十六种可能的实现方式中,通信模组,还用于接收至少一个数据处理模组返回的任务结果,并将任务结果反馈给任务服务器。
也就是说,通信模组可直接向任务结果返回给任务服务器,也可通过控制器将任务结果返回给任务服务器,提升了数据处理的灵活性和实用性。
结合第一方面的第十六种可能的实现方式,在第一方面的第十七种可能的实现方式中,通信模组,用于在将任务结果反馈给任务服务器之前,将任务结果发送至控制器,以由控制器确定任务结果正确。
也就是说,控制器在接收到数据处理模组返回的任务结果之后,还可先去验证任务结果的正确性,只有在正确时,才将任务结果返回给任务服务器,从而不仅节省了网络带宽,还保证了返回给任务服务器的任务结果的正确性。
结合第一方面~第一方面的第十二种可能的实现方式,在第一方面的第十八种可能的实现方式中,数据处理电路还包括开关模组,其中:
开关模组,用于控制数据处理电路的上电与掉电。
也就是说,还可设置相应的开关模组进一步控制数据处理电路的工作与否,从而能够提升控制数据处理电路的安全性以及灵活性;且,在无需工作时,还可关断数据处理电路,因而还能避免电能资源以及网络带宽资源的浪费。
结合第一方面的第十八种可能的实现方式,在第一方面的第十九种可能的实现方式中,开关模组包括主开关以及至少一个辅开关,其中:
主开关,用于控制至少一个辅开关的上电和掉电;
至少一个辅开关,用于控制至少一个数据处理模组的上电与掉电。
也就是说,还可针对性的控制算力板上的每一个数据处理模组的上电与掉电,进一步地提升算力板甚至数字货币挖矿机的安全性,并提升了数据处理的灵活性。
结合第一方面的第十九种可能的实现方式,在第一方面的第二十种可能的实现方式中,每一个辅开关对应至少一个数据处理模组,每一个数据处理模组对应至少一个辅开关。
也就是说,每一个数据处理模组,可由一个或者多个辅开关控制其导通与关断,从而保证了数据处理电路的安全性以及灵活性。
第二方面,本发明实施例提供了一种算力板,包括至少一个本发明实施例的第一方面中的数据处理电路。
也就是说,采用上述算力板进行数据处理后,由于算力板上数据处理电路中的数据处理模组均是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
结合第二方面,在第二方面的第一种可能的实现方式中,至少一个数据处理模组可拆卸的安装在算力板上。
也就是说,当某一个数据处理模组出现故障无法正常工作时,可无需替换整个算力板甚至整个数字货币挖矿机,而只需将故障的数据处理模组拆下并替换上正常的数据处理模组即可,从而提升了算力板的工作寿命,降低了算力板的实现成本,也避免了电路资源的浪费。
第三方面,本发明实施例提供了一种数字货币挖矿机,包括至少一个本发明实施例的第二方面中的算力板。
也就是说,数字货币挖矿机中的每一个数据处理模组均是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
结合第三方面,在第三方面的第一种可能的实现方式中,数字货币挖矿机还包括电压调整电路,其中:
电压调整电路,用于将外部电源调整为供电电源,并为至少一个数据处理模组供电。
也就是说,在本方实施例中,电压调整电路可将从市电转换得到的外部电源调整为数字货币挖矿机所需要的供电电源,从而保证了数字货币挖矿机的安全性。
第四方面,本发明实施例提供了一种数字货币挖矿系统,包括任务服务器以及至少一个本发明实施例的第三方面中的数字货币挖矿机,其中:
任务服务器,用于向至少一个数字货币挖矿机发送处理任务;以及,接收至少一个数字货币挖矿机返回的任务结果;
至少一个数字货币挖矿机,用于在接收到处理任务时,对处理任务进行处理,并将处理得到的任务结果返回给任务服务器。
也就是说,本系统中数字货币挖矿机中的各个数据处理模组均是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
结合第四方面,在第四方面的第一种可能的实现方式中,数字货币挖矿系统还包括代理服务器,其中:
用于接收任务服务器发送的处理任务,并将处理任务分发给至少一个数字货币挖矿机;以及,接收至少一个数字货币挖矿机返回的任务结果,并将任务结果返回给任务服务器。
也就是说,可以在任务服务器和数字货币挖矿机之间设置相应的代理服务器,此时,同一个代理服务器可以连接一个任务服务器和至少两个数字货币挖矿机,避免了每一个数字货币挖矿机与任务服务器之间的直接通信,从而节省了网络带宽资源,提升了数据传输的安全性。
本发明有益效果如下:
结合上述第一方面~第四方面,本发明实施例提供了一种数据处理电路、算力板、矿机以及挖矿系统,数据处理电路可应用于数字货币挖矿机,数据处理电路包括并联的至少两个数据处理模组,其中:每一个数据处理模组包括至少三个电源输入端,且同一个数据处理模组的不同电源输入端连接的供电电源互不相同。相比于现有技术,在本发明实施例中,数据处理电路中的各数据处理模组是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1所示为本发明实施例中提供的数据处理电路的第一种可能的结构示意图;
图2所示为本发明实施例中提供的数据处理模组的结构示意图;
图3所示为本发明实施例中提供的数据处理模组的一种可能的具体结构示意图;
图4所示为本发明实施例中提供的处理单元的结构示意图;
图5所示为本发明实施例中提供的数据处理电路的第二种可能的结构示意图;
图6所示为本发明实施例中提供的数据处理电路的第一种可能的具体结构示意图;
图7所示为本发明实施例中提供的数据处理电路的第三种可能的结构示意图;
图8所示为本发明实施例中提供的数据处理电路的第二种可能的具体结构示意图
图9所示为本发明实施例中提供的开关模组的结构示意图;
图10所示为本发明实施例中提供的算力板的第一种可能的结构示意图;
图11所示为本发明实施例中提供的算力板的第二种可能的结构示意图;
图12所示为本发明实施例中提供的数字货币挖矿机的第一种可能的结构示意图;
图13所示为本发明实施例中提供的数字货币挖矿机的第二种可能的结构示意图;
图14所示为本发明实施例中提供的数字货币挖矿机的第三种可能的结构示意图;
图15所示为本发明实施例中提供的数字货币挖矿系统的第一种可能的结构示意图
图16所示为本发明实施例中提供的数字货币挖矿系统的第二种可能的结构示意图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
实施例:
为了解决现有的数据处理电路所存在的稳定性较差以及安全性较低的问题,本发明实施例提供了一种数据处理电路,可应用于数字货币挖矿机,如图1所示,其为本发明实施例中的数据处理电路的第一种可能的结构示意图。具体地,由图1可知,本发明实施例中的数据处理电路可包括并联的至少两个数据处理模组11,其中:
每一个数据处理模组11可包括至少三个电源输入端,且同一个数据处理模组的不同电源输入端连接的供电电源互不相同。
例如,假设数据处理电路中包括L个数据处理模组,如图1中所示的111~11L,其中,L为正整数,则数据处理电路中每一个数据处理模组的第一电源输入端可均与第一供电电源连接,每一个数据处理模组的第二电源输入端可均与第二供电电源相连,每一个数据处理模组的第三电源输入端可均与第三供电电源相连,且,各数据处理模组的电源输出端可连接同一个接地端或者公共负端(后续图中未标出),对此不作赘述。
具体地,在本发明实施例中,每一个数据处理模组的至少三个电源输入端通常可连接不同的供电电源,以向数据处理模组中的不同部分提供电源,如向数据处理模组中的时钟、外围电路、内核或者端口(如PLL或者I/O)等提供电源等。
需要说明的是,本发明实施例中的数字货币可包括任意数字货币,如BTC(Bitcoin,比特币)、LTC(Litcoin,莱特币)、BTM(Bytom,比原链)、BCH(Bitcoin Cash,比特币现金)、EOS等等。
优选地,数字货币还可为ETC(Ethereum Classic,以太坊经典)或者ETH(Ethereum,以太坊)等,对此不作赘述。
进一步地,如图2所示,其为本发明实施例中的数据处理模组的结构示意图。具体地,由图2可知,每一数据处理模组,如数据处理模组11,可包括处理芯片21以及存储单元22,其中:
处理芯片21,可用于调用存储单元22中的任务数据,并基于任务数据得出任务结果;
存储单元22,可用于存储任务数据。
需要说明的是,任务数据即可为与相应的处理任务相对应的任务数据,处理任务通常可包括数据运算任务,如数字货币的挖矿任务、数据更新任务,如运算数据的更新任务、矿机控制任务以及其它任意能够指示数字货币挖矿机进行相应操作的任务,本发明实施例对此不作任何限定。
也就是说,在本发明实施例中,每一个数据处理模组可包括处理芯片以及存储单元,其中:处理芯片,用于调用存储单元中的任务数据,并基于任务数据得出任务结果;存储单元,用于存储任务数据。相比于现有技术,在本发明实施例中,数据处理模组除了包括处理芯片之外,还可包括额外设置的存储单元,这就使得在执行复杂度较高的处理任务后,数据处理模组的内存能够满足处理任务对存储容量和存储带宽较高需求,因而不仅能够提升数据处理模组的数据处理效率,还能保证相应数字货币挖矿机的正常工作。
具体地,处理芯片可为ASIC(Application Specific Integrated Circuit,专用集成电路)芯片。
例如,可为专门用于挖掘BTC、LTC、BTM、BCH、EOS、ETC或者ETH等的ASIC芯片,当然,还可为能够用于挖掘其它数字货币的ASIC芯片,对此不作赘述。
也就是说,在本发明实施例中,数据处理模组中的处理芯片可为相应的ASIC芯片。在实际的挖矿(数字货币的挖掘)应用中,相比于显卡矿机中的显卡、CPU等,ASIC芯片具备更高效、更低功耗以及更低成本的优点。这就使得具备本发明实施例中的数据处理模组的数字货币挖矿机相比于业内常采用的显卡矿机,具有处理效率更高、功耗更低以及成本更低的优势。
具体地,处理芯片21,可用于在接收到数据运算任务后,调用存储单元22中与数据运算任务相对应的任务数据。
可选地,本发明实施例中的“接收到数据运算任务后”通常可包括:接收到数据运算任务之时,或者,接收到数据运算任务之后的设定时段内。其中,设定时段可根据实际情况灵活设定,只要能够满足实际的数据处理需求即可,如可设置为1Min(分钟)、1Day(天)或者1Week(星期)等,此处不再赘述。
需要说明的是,在本发明实施例中,数据运算任务通常可指任务服务器发送给数据处理模组的计算任务,如挖矿任务等。
可选地,任务服务器与数据处理模组之间通常可直接连接,如通过有线网络或者无线网络直接建立连接,此时,数据运算任务可直接由任务服务器发送至数据处理模组。例如,任务服务器可将数据运算任务中的1~100号发送至第一数据处理模组,将数据运算任务中的101~200号发送至第二数据处理模组中,……,将数据运算任务中的第A01~B00号(A、B均为正整数,且,B=A+1)发送至第B数据处理模组等。其中,上述的数据运算任务1~B00,可分布在不同的数字货币挖矿机中,也可分布在不同的算力板上,对此不作赘述。
当然,任务服务器与数据处理模组之间还可间接连接,如通过相应的中间设备连接等,中间设备通常可为相应的控制器或者处理器,控制器或者处理器通常可设置在相应的控制板上,控制板也可设置在与数据处理模组所在的算力板相同的数字货币挖矿机中。其中,任务服务器与中间设备之间,中间设备和数据处理模组之间,也可有线连接或者无线连接,如线缆连接、蓝牙连接、红外链接、NFC(Near Field Communication,近距离无线通信)连接、ZigBee(紫蜂)连接或者WiFi(Wireless Fidelity,无线保真)连接等,对此不作任何限定。需要说明的是,此时,数据运算任务可先由任务服务器发送至中间设备,然后再由中间设备发送至数据处理模组。例如,任务服务器可将数据运算任务发送至中间设备,中间设备可将数据运算任务中的1~100号发送至第一数据处理模组,将数据运算任务中的101~200号发送至第二数据处理模组中,……,将第N01~M00号(N、M均为正整数,且,M=N+1)发送至第M数据处理模组等。同样地,上述的数据运算任务1~M00,可分布在不同的数字货币挖矿机中,也可分布在不同的算力板上,对此不作赘述。
可选地,在实际操作中,为了节省网络带宽资源,任务服务器与数据处理模组之间,或者任务服务器与控制器或者处理器之间,还可设置相应的代理服务器,如交换机等。
这是因为,通常情况下,数字货币挖矿机与任务服务器之间的距离较远,且,一个任务服务器需要与多个数字货币挖矿机建立连接。例如,多个数字货币挖矿机可被分散的放置在不同的矿场,且,不同的矿场可分布在不同的地区,而用于向这些数字货币挖矿机发放处理任务的任务服务器只能被放置在一个地方。如果没有代理服务器,每一个数字货币挖矿机都需要和任务服务器建立连接,这就可能会增加任务服务器的负荷,影响任务服务器的数据处理效率,还会增加成本;且,不同数字货币挖矿机所处的网络可能也大不相同,这就可能会影响数据传输的安全性。
另外,需要说明的是,在本发明实施例中,可将处于同一局域网的一个或两个以上数字货币挖矿机组成一组,且与处于该局域网中的代理服务器建立连接,并通过代理服务器与任务服务器之间的通信链路实现与任务服务器的数据交互,对此不作赘述。
类似地,任务服务器与代理服务器之间、或者,代理服务器与控制器或者处理器之间、或者,代理服务器与数据处理模组之间的连接方式也可为有线方式或者无线方式,如线缆连接、蓝牙连接、红外链接、NFC连接、ZigBee连接或者WiFi连接等,对此不作任何限定。
具体地,处理芯片21可包括至少一个处理单元,如211~21N,N为正整数,存储单元22可包括至少一个存储子单元,如221~22M,M为正整数,其中:
每一个处理单元可对应至少一个存储子单元,每一个存储子单元可对应一个处理单元。
例如,假设处理芯片21中包括8个处理单元,如211~218,存储单元22中包括32个存储子单元,如2201~2232,则数据处理模组的一种可能的具体结构可如图3所示,其为本发明实施例中的数据处理模组的一种可能的具体结构示意图。
具体地,在图3所示的数据处理模组中,每一个处理芯片21中的每一个处理单元(如211)可对应四个存储子单元(如2201~2204),每一个存储子单元(如2201)可对应一个处理单元(如211)。当然,在实际的应用过程中,处理单元和存储子单元的对应关系还可为多对多的对应关系,如每一个处理单元可对应至少一个存储子单元,每一个存储子单元可对应至少一个处理单元等,这样一来,同一个任务数据可仅仅存储在一个存储单元中,无需占用较多的内存空间,从而节省了存储子单元的内存空间,提升了存储子单元的内存使用效率;且,不同的处理单元在需要使用同样的任务数据时,可访问同一个存储子单元进行任务数据的调用,且,同一个任务数据可仅被存储在一个内存空间中,避免了对内存空间的不合理占用,从而极大地节省了存储子单元的内存空间,提升了存储子单元的内存使用效率。
进一步地,如图4所示,其为本发明实施例中的处理单元的结构示意图。以处理单元211为例,具体地,由图4可知,处理单元211可包括控制子单元2111以及读写子单元2112,其中:
控制子单元2111,可用于控制读写子单元2112对存储单元22进行数据处理;
读写子单元2112,可用于在控制子单元2111的控制下对存储单元22进行数据处理。
需要说明的是,在本发明实施例中,控制子单元2111通常可为相应的数据处理装置,只要能够实现对读写子单元2112的控制以及对读写子单元2112中的运算数据的读写即可。且,控制子单元2111可为硬件装置,如CPU(Central Processing Unit,中央处理器)、MCU(Microcontroller Unit,微控制单元)或者其它控制器件等。当然,控制子单元2111还可为软件装置,如程序代码、逻辑算法等,本发明实施例对此不作任何限定。
另外,本发明实施例中的控制子单元还可具体为相应的数字货币专用内核,如BTC专用内核、LTC专用内核、BTM专用内核、BCH专用内核或者EOS专用内核等。
优选地,数字货币专用内核可为ETH专用内核或者ETC专用内核,对此不作赘述。
需要说明的是,在本发明实施例中,还可处理芯片中所有处理单元中的控制子单元集成为一个内核,对此不作赘述。
再者,在本发明实施例中,读写子单元2112通常可为相应的数据读写装置,只要能够实现对存储单元22中任务数据的读取、删除、插入、更新等处理操作即可。且,读写子单元2112可为硬件装置,如CPU、MCU、读写卡或者其它读写器件等。当然,读写子单元2112还可为软件装置,如程序代码、逻辑算法等,对此也不作任何限定。
具体地,控制子单元(如2111),可用于在接收到数据运算任务后,向读写子单元(如2112)发送调用指令,并接收读写子单元(如2112)返回的任务数据,并基于任务数据得出与数据运算任务相对应的任务结果;
读写子单元(如2112),可用于在接收到调用指令后,从存储单元22中读取与数据运算任务相对应的任务数据,并将任务数据返回至控制子单元(如2111)。
由前述内容可知,数据运算任务通常可为任务服务器直接发送给控制子单元(如2111)的数据运算任务,还可为代理服务器发送给控制子单元(如2111)的数据运算任务,也可为相应的中间设备,如控制器或者处理器发送给控制子单元(如2111)的数据运算数据。
需要说明的是,在本发明实施例中,一个任务服务器可对应至少一个代理服务器,一个代理服务器可对应至少一个矿机,例如,一个任务服务器对应多个矿场,每一个矿场中包括多台数字货币挖矿机,且,每一个矿场中具备一台代理服务器等,此处不再赘述。
例如,假设整个通信链路由矿池服务器、代理服务器、数字货币挖矿机中的控制器以及数据处理模组组成,则一次数据运算任务的执行通常可包括以下步骤:
第一步,任务服务器可先将所有数字货币挖矿机需要处理的数据运算任务发送给代理服务器;
第二步,代理服务器可将数据运算任务分发给至少一个数字货币挖矿机;
第三步,每一个数字货币挖矿机中的控制器可接收该数字货币挖矿机需要处理的数据运算任务;
第四步,每一个数字货币挖矿机中的控制器将该数字货币挖矿机需要处理的数据运算任务分发给至少一个数据处理模组;
第五步,每一个数据处理模组中的控制子单元读取数据运算任务中的具体任务,并向相应的读写子单元发送调用指令;
第六步,每一个数据处理模组中的读写子单元调用相应存储单元中的与待处理的数据运算任务相对应的运算数据,并将该运算数据返回给相应的控制子单元;
第七步,每一个控制子单元根据接收到的运算数据进行任务处理,得出任务结果;
第八步,每一个控制子单元将得到的任务结果返回给控制器。
当然,在接收到控制子单元返回的任务结果之后(实时或者之后的设定时间段内),控制器还可对任务结果进行校验,正确之后再将正确的任务结果返回给代理服务器,以由代理服务器返回给矿池。
需要说明的是,在本发明实施例中,数据运算任务通常可包括相应的任务指令信号以及任务数据的存储地址(或者数据编号、数据代码),任务指令信号即为待处理的运算任务,其通常可为相应的数字信号、模拟信号或者电平信号等;任务数据的存储地址通常可为相应任务在存储单元中的内存地址。且,数据运算任务中还可包括相应的任务标识,以使得矿池、代理服务器、控制器或者控制子单元能够区分不同矿机、不同算力板或者不同数据处理模组所要处理的数据运算任务。
类似地,调用指令通常也可包括任务数据的存储地址(或者数据编号、数据代码),以使得控制子单元或者读写子单元能够区分不同内存区域,并控制读写子单元在相应的内存区域中读取需要的任务数据,并将读取到的任务数据返回至控制子单元。
另外,在本发明实施例中,数据运算任务还可为单独的一个指令信号,如数字信号110、数字信号010、高电平信号或者低电平信号等,以告知控制子单元需要进行任务处理,之后,可再次发送一个运算指令,其中携带有运算任务以及任务数据标识(如任务数据的存储地址、数据编号、数据代码等),以指示控制子单元利用存储单元中的某个存储地址上的任务数据进行任务的处理。
当然,还可预先设定数据运算任务和任务数据的对应关系,和/或,调用指令与任务数据之间的对应关系,使得数据运算任务,和/或,调用指令中无需携带任务数据的存储地址,从而节省了网络带宽,提升了数据处理的效率。
可选地,数据处理模组的第一电源输入端,可用于连接第一供电电源,第一供电电源用于向数据处理模组中的各控制子单元供电;
数据处理模组的第二电源输入端,可用于连接的第二供电源,第二供电电源用于向数据处理模组中的各读写子单元以及各存储子单元供电;
数据处理模组的第三电源输入端,可用于连接的第三供电电源,第三供电电源用于向数据处理模组中的各接口供电。
例如,假设数据处理模组具备三个电源输入端,如图1中所示的VDD1、VDD2以及VDD3,则VDD1可用于向数据处理模组中的内核,即各处理单元中的控制子单元供电,VDD2可用于向数据处理模组中的存储单元、处理芯片中的读写子单元等供电,VDD3可用于向数据处理模组中的PLL接口以及I/O接口等供电。
需要说明的是,在本发明实施例中,数据处理模组上的各个电源输入端的输入电压可根据实际情况灵活设定,如可设置为VDD1=0.9V,VDD2=1.5V,VDD3=3.3V等。
再者,需要说明的是,数据处理模组的各个电源输入端的输入电压在进入数据处理模组之后,还可根据实际情况分为至少一路,以向数据处理模组中的各子部分供电,例如,3.3V的VDD3在输入到数据处理模组之后,还可被分成0.9V和1.8V的两路电源,以对应不同的接口,对此不作赘述。
可选地,处理单元可为高速运算芯片。
例如,高速数据运算芯片、高速计算芯片等。当然,处理单元还可为相应的高速显卡、高速CPU等,只要能够快速处理数据运算任务即可,对此不作任何限定。
可选地,存储子单元可为SRAM(Static Random Access Memory,静态随机存取存储器)、DRAM(Dynamic Random Access Memory,动态随机存取存储器)、GDDR(GraphicsDouble Data Rate,图形用双倍数据传输率存储器)或者DDR SDRAM(Double Data RateSynchronous Dynamic Random Access Memory,双倍速率同步动态随机存储器)。
例如,存储子单元可为GDDR 5、GDDR 6、DDR2SDRAM、DDR3SDRAM、DDR4SDRAM或者DDR5SDRAM等,只要能够满足高存储容量和高存储带宽的需求即可,对此不作赘述。
进一步可选地,存储子单元还可为硬盘。
当然,存储子单元还可为闪存(FLASH)、其它磁性存储器(例如软盘、磁带、磁光盘MO等)、光学存储器(例如CD、DVD、BD、HVD等)、以及半导体存储器(例如非易失性存储器NANDFLASH、固态硬盘SSD)等、移动式磁盘等,只要能够实现对任务数据的存储,以及,能够被相应的读写子单元读写即可,本发明实施例对此不作任何限定。
进一步地,处理芯片21,还可用于更新存储单元22中的任务数据。
例如,假设存储单元22中的某一个任务数据为1100101010000111100,在需要更新为1100101111000110011后,处理芯片21可直接将存储单元22中的设定内存地址上的任务数据修改为1100101111000110011,对此不作赘述。
具体地,处理芯片21,还可用于在接收到数据更新任务后,更新存储单元22中与数据更新任务相对应的任务数据。
类似地,数据更新任务中通常可携带有更新后的任务数据以及待更新的任务数据的存储地址(或者数据代码、数据编号等),在接收到数据更新任务后,可直接覆盖该存储地址上的数据,也可先删除再重新写入,当然,为了提升了更新效率,还可逐位进行对比,仅将需要修改的位置上的数据进行修改即可,对此不作任何限定。
需要说明的是,在本发明实施例中,除了可在接收到数据更新任务后,进行存储单元中任务数据的更新之外,还可实时,或者每隔设定时长(可根据实际情况灵活设定)进行任务数据的更新,如每隔1h(小时)、1min(分钟)、1s(秒)等进行任务数据的更新,只要能够保证数据处理的准确性以及数据处理的实际需求即可,对此不作任何限定。
进一步地,如图5所示,其为本发明实施例中的数据处理电路的第二种可能的结构示意图。具体地,由图5可知,数据处理电路还可包括通信模组12,其中:
通信模组12,可用于连接至少一个数据处理模组和任务服务器。
其中,以数据处理电路中具备N个数据处理模组为例,N为正整数;任务服务器即可为前述内容中的矿池或者矿池服务器。
需要说明的是,通信模组12,还可用于连接数据处理模组和代理服务器,对此不作赘述。
具体地,通信模组12通常可包括至少三个通信端口,例如TX端口、RX端口以及RESET端口,以分别和各个数据处理模组上的至少三个通信接口连接(如后续图11所示),实现处理任务的发送、任务结果的反馈以及数据处理模组的信号重置等,对此不作赘述。
进一步地,通信模组12,可用于接收任务服务器发送的处理任务,并将处理任务发送给至少一个数据处理模组。
例如,如图6所示,其为本发明实施例中的数据处理电路的第一种可能的具体结构示意图。具体地,以数据处理电路为并联数据处理电路为例,假设数据处理电路上包括6个数据处理模组,由图6可知,在需要进行数据运算任务的处理时,矿池等任务服务器可通过通信模组12向数据处理电路中的至少一个数据处理模组发送数据运算任务,以指示至少一个数据处理模组进行任务的处理。其中,在本发明实施例中,每一个数据处理模组的三个电源输入端所提供的电压分别为0.9V、3.3V以及1.5V,当然,还可根据实际情况灵活设定,对此不作赘述。
进一步可选地,通信模组12,可用于接收任务服务器发送给控制器,并由控制器发送的处理任务。
需要说明的是,在数字货币挖矿机中,除了设置有包括数据处理电路的算力板之外,通常还可设置相应的控制板,且,控制板上可设置相应的控制器(或者处理器),以实现对算力板上各个数据处理模组的控制。
当数字货币挖矿机中设置有相应的控制器时,任务服务器发送给数据处理模组的信息还可通过相应的控制器进行转发和筛选,从而能够提升数据处理的安全性以及灵活性。
进一步地,通信模组12,还可用于接收至少一个数据处理模组返回的任务结果,并将任务结果反馈给任务服务器。
当每一个数据处理模组都直接向任务服务器返回任务结果时,就需要建立多条通信链路,这就可能会存在网络带宽不足、数据处理效率较低的问题。为了解决上述问题,还可采用至少一个控制器,汇总各数据处理模组返回的任务结果,并将汇总之后的任务结果返回给任务服务器。
其中,每一个控制器可对应至少一个数据处理模组,每一个数据处理模组可对应至少一个控制器,当一个数据处理模组对应两个以上的控制器时,该数据处理模组即可将任务结果返回给任意一个控制器,从而提升了数据处理的灵活性以及实用性。
可选地,通信模组12,可用于在将任务结果反馈给任务服务器之前,将任务结果发送至控制器,以由控制器确定任务结果正确。
也就是说,控制器还可对接收到的任务结果进行校验,验证为正确之后,才可将正确的任务结果返回给任务服务器,从而节省了网络带宽,提升了数据处理效率。
可选地,如图7所示,其为本发明实施例中的数据处理电路的第三种可能的结构示意图。具体地,由图7可知,数据处理电路还可包括开关模组13,其中:
开关模组13,可用于控制数据处理电路的上电与掉电。
其中,N为正整数,且,由图7可知,每一个数据处理模组可包括三个电源输入端,如VDD1、VDD2以及VDD3。
需要说明的是,开关模组13通常可与相应的控制设备建立连接,在需要关断算力板时,直接控制数据处理电路掉电,在需要开通算力板时,可直接控制数据处理电路的上电,对此不作赘述。
其中,控制设备可为任务服务器、代理服务器、控制板上的控制器或者另外设置的控制设备,对此不作赘述。
例如,如图8所示,其为本发明实施例中的数据处理电路的第二种可能的具体结构示意图。具体地,以数据处理电路为并联数据处理电路为例,假设数据处理电路上包括6个数据处理模组,由图8可知,在需要关闭整个数据处理电路时,相应的控制设备可直接关断开关模组13,在需要打开整个数据处理电路时,相应的控制设备可直接开通开关模组13。其中,在本发明实施例中,每一个数据处理模组的三个电源输入端所提供的电压分别为0.9V、3.3V以及1.5V,当然,还可根据实际情况灵活设定,对此不作赘述。
可选地,如图9所示,其为本发明实施例中的开关模组的结构示意图。具体地,由图9可知,开关模组13可包括主开关131以及至少一个辅开关,如1321~132G,其中:
主开关131,可用于控制至少一个辅开关,如1321~132G的上电和掉电;
至少一个辅开关,如1321~132G,可用于控制至少一个数据处理模组11的上电与掉电。
需要说明的是,图9是以开关模组13中包括一个主开关,G个辅开关为例的,其中,G为正整数。
可选地,主开关以及辅开关具体可为任意开关器件,如可为硬件开关和软件开关,例如单刀双掷开关、双刀双掷开关、单刀单掷开关、晶体管、场效应管等硬件开关,开关程序,如开关代码等软件开关,对此不作任何限定。
需要说明的是,在本发明实施例中,各个开关(如主开关或者辅开关)可与同一个控制设备建立连接,也可分成至少一组,每一组与同一个控制设备建立连接,不同组的控制设备互不相同,此处不再赘述。
进一步地,每一个辅开关,如1321~132G可对应至少一个数据处理模组11,每一个数据处理模组11可对应至少一个辅开关,如1321~132G。
需要说明的是,由于每一个数据处理模组11均可对应相应的辅开关,且,在本发明实施例中,每一个数据处理模组11均是可拆卸的安装在数据处理电路中(或者算力板上)的,这就使得当某一个数据处理模组11发生故障时,可直接关断与数据处理模组11相对应的辅开关,并替换故障数据处理模组即可,而无需停止其它正常数据处理模组的工作,因而还提升了相应数字货币挖矿机的可维修性以及灵活性,对此不作赘述。
相应地,本发明实施例还提供了一种算力板,如图10所示,其为本发明实施例中的算力板的第一种可能的结构示意图。具体地,由图10可知,算力板可包括至少一个前述实施例中的数据处理电路1001。
需要说明的是,在实际的应用中,当需要将数据处理电路1001设置在相应的算力板上时,还可将算力板上的通信模组和开关模组集成在一起,并设置在算力板的一侧。
优选地,集成后的通信模组和开关模组可设置在算力板上与散热风道相互垂直的任意一侧,从而在保证算力板能够正常工作的前提下,还可不影响算力板上数据处理电路的散热功能,对此不作赘述。
进一步地,至少一个数据处理模组11可拆卸的安装在算力板上。
也就是说,在本发明实施例中,至少一个数据处理模组是可拆卸的安装在算力板上的。使得在某一个数据处理模组出现故障时,可直接拆卸数据处理模组,而不必替换整个算力板,解决了数字货币挖矿机不便维修以及灵活性较差的问题。
需要说明的是,数据处理电路1001可安装在算力板的基板上,对此不作赘述。
可选地,如图11所示,其为本发明实施例中的算力板的第二种可能的结构示意图。具体地,由图11可知,数据处理电路还可包括散热模组1002,其中:
散热模组1002,可用于疏散数据处理电路产生的热量。
其中,散热模组1002通常可包括第一散热装置以及第二散热装置,第一散热装置可包括至少一个第一散热片,第二散热装置可包括至少一个第二散热片,第一散热片和第二散热片均可为梳子状或者其它任意能够实现快速散热的形状,第一散热片和第二散热片均可为易于散热的金属或者其它材质。每一个数据处理模组的顶部可安装至少一个第一散热片,每一个数据处理模组的底部可安装至少一个第二散热片。
当然,当本发明实施例中的数据处理电路是集成在算力板上的集成电路时,设置在数据处理模组底部的第二散热片还可被设置在算力板的底部,即算力板的基板上与数据处理模组相对应的位置。当然,为了更好的实现散热,还可将基板设置为镂空结构,让第二散热片与数据处理模组和基板均直接连接,对此不作赘述。
相应地,本发明实施例还提供了一种数字货币挖矿机,如图12所示,其为本发明实施例中的数字货币挖矿机的第一种可能的结构示意图。具体地,由图12可知,数字货币挖矿机可包括至少一个前述实施例中的算力板1201(图12中以一个为例)。
通常情况下,一台数字货币挖矿机中可包括三个算力板,当然,也可为多个;每一个算力板上可包括至少一个前述实施例中的数据处理电路,每一个数据处理电路中可包括并联的至少两个数据处理模组。相比于现有技术,在本发明实施例中,数据处理电路中的各数据处理模组是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
进一步地,在本发明实施例中,至少一个数据处理模组是可拆卸的安装在算力板上的。因而在某一个数据处理模组出现故障时,可直接拆卸数据处理模组,而不必替换整个算力板或者整个数字货币挖矿机,因而还能提升数字货币挖矿机安全性以及可维修性。
再者,在本发明实施例中,数字货币挖矿机中的每一个数据处理模组均可包括相应的处理芯片和存储单元,这就使得在执行复杂度较高的处理任务时,数据处理模组的内存能够满足处理任务对存储容量和存储带宽较高需求,因而不仅能够提升数据处理模组的数据处理效率,还能保证相应数字货币挖矿机的正常工作。
进一步地,如图13所示,其为本发明实施例中的数字货币挖矿机的第二种可能的结构示意图。具体地,由图13可知,数字货币挖矿机还可包括包括控制板1202,以及可拆卸的安装在控制板上的至少一个控制器。
需要说明的是,控制板可具体为一控制器或者处理器,也可为包括多个控制器或者处理器的集成电路板,此处不作赘述。当然,控制板可独立于算力板设置,也可设置在算力板上(也可将算力板设置在控制板上),对此不作任何限定。
当然,数字货币挖矿机中还可不单独设置相应的控制板1202,如前述内容可知,对此不作赘述。
需要说明的是,通常情况下,控制板1202上的一个控制器可对应一个算力板,或者对应一个算力板上的一个数据处理电路,从而实现对算力板上各数据处理电路的灵活控制。当然,还可每一个控制器对应一个数据处理模组,对此不作赘述。
可选地,至少一个控制器,可用于在接收到任务服务器发送的处理任务时,将处理任务发送至至少一个数据处理模组。
也就是说,控制器可将任务服务器发送的处理任务发送给算力板上的至少一个数据处理模组,以由至少一个数据处理模组对处理任务进行处理。当然,当算力板上还设置有通信模组时,可直接将接收到的处理任务发送给通信模组,并由通信模组发送给至少一个数据处理模组。
另外,一个控制器可对应至少一个算力板,当然,也可对应至少一个数据处理模组,这些数据处理模组可以是同一个算力板上的,也可以不是同一个数据处理模组上的,从而进一步提升了灵活性。
可选地,至少一个控制器,还用于在接收到至少一个数据处理模组返回的任务结果后,将任务结果返回至任务服务器。
也就是说,数据处理模组在得出任务结果时,可将任务结果反馈给控制器(可通过通信模组反馈,也可直接反馈),以由控制器选择是否要反馈给任务服务器,从而节省了网络带宽。
可选地,至少一个控制器,还用于在将任务结果返回至任务服务器之前,确定任务结果正确。
也就是说,控制器在接收到数据处理模组返回的任务结果之后,还可先去验证任务结果的正确性,只有在正确时,才将任务结果返回给任务服务器,从而不仅节省了网络带宽,还保证了返回给任务服务器的任务结果的正确性。
进一步地,如图14所示,其为本发明实施例中的数字货币挖矿机的第三种可能的结构示意图。具体地,由图14可知,在本发明实施例中,数字货币挖矿机还可包括相应的电压调整电路1203,其中:
电压调整电路1203,可用于将外部电源调整为供电电源,并为至少一个数据处理模组供电。
需要说明的是,在本发明实施例中,电压调整电路通常可为相应的DC-DC电路,如BUCK电路、charge pump电路等,当然,也可为其它电压调整电路,只要能够将外部电源的电压调整为数据处理模组所需要的供电电源即可,对此不作赘述。
也就是说,在本方实施例中,电压调整电路可将从市电转换得到的外部电源调整为数字货币挖矿机所需要的供电电源,从而保证了数字货币挖矿机的安全性。
具体地,电压调整电路1203,可用于将外部电源调整为至少三个供电电源,并分别为每一个数据处理模组的至少三个电源输入端供电;其中,同一个数据处理模组的不同电源输入端连接的供电电源互不相同。
例如,可将市电220V转换成外部电源12V,并通过三个DC-DC电路将12V的外部电源转换成1.5V、0.9V以及3.3V,以满足每一个数据处理模组的供电需求,对此不作赘述。
需要说明的是,算力板和控制板上的各个部件以及数字货币挖矿机中的其它部件均可拆卸,从而提升了灵活性。
相应地,本发明实施例还提供了一种数字货币挖矿系统,如图15所示,其为本发明实施例中的数字货币挖矿系统的第一种可能的结构示意图。具体地,由图15可知,数字货币挖矿机可包括任务服务器1501以及至少一个前述实施例中的数字货币挖矿机1502(图15中以一个为例),其中:
任务服务器1501,可用于向至少一个数字货币挖矿机1502发送处理任务;以及,接收至少一个数字货币挖矿机1502返回的任务结果;
至少一个数字货币挖矿机1502,用于在接收到处理任务时,对处理任务进行处理,并将处理得到的任务结果返回给任务服务器1501。
需要说明的是,一个任务服务器1501通常可对应多个数字货币挖矿机1502。此处的任务服务器通常可为相应的矿池、矿池服务器等,只要能够向建立网络连接的数字货币挖矿机发送相应的处理任务即可。任务服务器和数字货币挖矿机之间通常可通过互联网或者局域网建立连接,对此不作赘述。
进一步地,如图16所示,其为本发明实施例中的数字货币挖矿系统的第二种可能的结构示意图。具体地,由图16可知,数字货币挖矿系统还可包括代理服务器1503,其中:
代理服务器1503,可用于接收任务服务器发送的处理任务,并将处理任务分发给至少一个数字货币挖矿机;以及,接收至少一个数字货币挖矿机返回的任务结果,并将任务结果返回给任务服务器。
也就是说,在本发明实施例中,还可在代理服务器和数字货币挖矿机之间设置相应的代理服务器,每一个任务服务器可对应至少一个代理服务器,且,每一个代理服务器可对应至少一个数字货币挖矿机,这样一来,可将每一个代理服务器和与该代理服务器相对应的数字货币挖矿机设置在同一个网络中,如同一个局域网,从而节省网络带宽,并且保证传输数据的安全性。
本发明实施例提供了一种数据处理电路、算力板、矿机以及挖矿系统,涉及数据处理技术领域,应用于数字货币挖矿机,数据处理电路包括并联的至少两个数据处理模组,其中:每一个数据处理模组包括至少三个电源输入端,且同一个数据处理模组的不同电源输入端连接的供电电源互不相同。相比于现有技术,在本发明实施例中,数据处理电路中的各数据处理模组是相互并联的,不同数据处理模组的相同电源输入端上的电压相互一致,因而能够提升数据处理电路的稳定性和安全性。
本领域技术人员应明白,本发明的实施例可提供为方法、装置(设备)、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、装置(设备)和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (27)
1.一种数据处理电路,应用于数字货币挖矿机,其特征在于,所述数据处理电路包括并联的至少两个数据处理模组,其中:
每一个数据处理模组包括至少三个电源输入端,且同一个数据处理模组的不同电源输入端连接的供电电源互不相同。
2.如权利要求1所述的数据处理电路,其特征在于,每一数据处理模组包括处理芯片以及存储单元,其中:
所述处理芯片,用于调用所述存储单元中的任务数据,并基于所述任务数据得出任务结果;
所述存储单元,用于存储所述任务数据。
3.如权利要求2所述的数据处理电路,其特征在于,所述处理芯片为专用集成电路ASIC芯片。
4.如权利要求2所述的数据处理电路,其特征在于,
所述处理芯片,用于在接收到数据运算任务后,调用所述存储单元中与所述数据运算任务相对应的任务数据。
5.如权利要求2所述的数据处理电路,其特征在于,所述处理芯片包括至少一个处理单元,所述存储单元包括至少一个存储子单元,其中:
每一个处理单元对应至少一个存储子单元,每一个存储子单元对应一个处理单元。
6.如权利要求5所述的数据处理电路,其特征在于,每一个处理单元包括控制子单元以及读写子单元,其中:
所述控制子单元,用于控制所述读写子单元对所述存储单元进行数据处理;
所述读写子单元,用于在所述控制子单元的控制下对所述存储单元进行数据处理。
7.如权利要求6所述的数据处理电路,其特征在于,
所述控制子单元,用于在接收到数据运算任务后,向所述读写子单元发送调用指令,并接收所述读写子单元返回的任务数据,并基于所述任务数据得出与所述数据运算任务相对应的任务结果;
所述读写子单元,用于在接收到所述调用指令后,从所述存储单元中读取与所述数据运算任务相对应的任务数据,并将所述任务数据返回至所述控制子单元。
8.如权利要求6所述的数据处理电路,其特征在于,
所述数据处理模组的第一电源输入端,用于连接第一供电电源,所述第一供电电源用于向所述数据处理模组中的各控制子单元供电;
所述数据处理模组的第二电源输入端,用于连接的第二供电源,所述第二供电电源用于向所述数据处理模组中的各读写子单元以及各存储子单元供电;
所述数据处理模组的第三电源输入端,用于连接的第三供电电源,所述第三供电电源用于向所述数据处理模组中的各接口供电。
9.如权利要求5所述的数据处理电路,其特征在于,所述至少一个处理单元为高速运算芯片。
10.如权利要求5所述的数据处理电路,其特征在于,所述至少一个存储子单元为静态随机存取存储器SRAM、动态随机存取存储器DRAM、图形用双倍数据传输率存储器GDDR或者双倍速率同步动态随机存储器DDRSDRAM。
11.如权利要求5所述的数据处理电路组,其特征在于,所述至少一个存储子单元为硬盘。
12.如权利要求1所述的数据处理电路,其特征在于,
所述处理芯片,还用于更新所述存储单元中的任务数据。
13.如权利要求12所述的数据处理电路,其特征在于,
所述处理芯片,还用于在接收到数据更新任务后,更新所述存储单元中与所述数据更新任务相对应的任务数据。
14.如权利要求1~13任一项所述的数据处理电路,其特征在于,所述数据处理电路还包括通信模组,其中:
所述通信模组,用于连接所述至少一个数据处理模组和任务服务器。
15.如权利要求14所述的数据处理电路,其特征在于,
所述通信模组,用于接收所述任务服务器发送的处理任务,并将所述处理任务发送给所述至少一个数据处理模组。
16.如权利要求15所述的数据处理电路,其特征在于,
所述通信模组,用于接收所述任务服务器发送给控制器,并由控制器发送的所述处理任务。
17.如权利要求16所述的数据处理电路,其特征在于,
所述通信模组,还用于接收所述至少一个数据处理模组返回的任务结果,并将所述任务结果反馈给所述任务服务器。
18.如权利要求17所述的数据处理电路,其特征在于,
所述通信模组,用于在将所述任务结果反馈给所述任务服务器之前,将所述任务结果发送至所述控制器,以由所述控制器确定所述任务结果正确。
19.如权利要求1~13任一项所述的数据处理电路,其特征在于,所述数据处理电路还包括开关模组,其中:
所述开关模组,用于控制所述数据处理电路的上电与掉电。
20.如权利要求19所述的数据处理电路,其特征在于,所述开关模组包括主开关以及至少一个辅开关,其中:
所述主开关,用于控制所述至少一个辅开关的上电和掉电;
所述至少一个辅开关,用于控制所述至少一个数据处理模组的上电与掉电。
21.如权利要求20所述的数据处理电路,其特征在于,每一个辅开关对应至少一个数据处理模组,每一个数据处理模组对应至少一个辅开关。
22.一种算力板,其特征在于,包括至少一个权利要求1~21任一项所述的数据处理电路。
23.如权利要求22所述的算力板,其特征在于,所述至少一个数据处理模组可拆卸的安装在所述算力板上。
24.一种数字货币挖矿机,其特征在于,包括至少一个权利要求22或23所述的算力板。
25.如权利要求24所述的数字货币挖矿机,其特征在于,所述数字货币挖矿机还包括电压调整电路,其中:
所述电压调整电路,用于将外部电源调整为供电电源,并为所述至少一个数据处理模组供电。
26.一种数字货币挖矿系统,其特征在于,包括任务服务器以及至少一个权利要求24或25中所述的数字货币挖矿机,其中:
所述任务服务器,用于向所述至少一个数字货币挖矿机发送处理任务;以及,接收所述至少一个数字货币挖矿机返回的任务结果;
所述至少一个数字货币挖矿机,用于在接收到所述处理任务时,对所述处理任务进行处理,并将处理得到的任务结果返回给所述任务服务器。
27.如权利要求26所述的数字货币挖矿系统,其特征在于,所述数字货币挖矿系统还包括代理服务器,其中:
用于接收所述任务服务器发送的所述处理任务,并将所述处理任务分发给所述至少一个数字货币挖矿机;以及,接收所述至少一个数字货币挖矿机返回的所述任务结果,并将所述任务结果返回给所述任务服务器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810687698.7A CN108762460A (zh) | 2018-06-28 | 2018-06-28 | 一种数据处理电路、算力板、矿机以及挖矿系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810687698.7A CN108762460A (zh) | 2018-06-28 | 2018-06-28 | 一种数据处理电路、算力板、矿机以及挖矿系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108762460A true CN108762460A (zh) | 2018-11-06 |
Family
ID=63974473
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810687698.7A Pending CN108762460A (zh) | 2018-06-28 | 2018-06-28 | 一种数据处理电路、算力板、矿机以及挖矿系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108762460A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112445302A (zh) * | 2020-11-20 | 2021-03-05 | 深圳比特微电子科技有限公司 | 一种数字货币矿机的启动方法、装置和数字货币矿机 |
WO2022083139A1 (zh) * | 2020-10-20 | 2022-04-28 | 深圳比特微电子科技有限公司 | 数字处理设备的算力板、供电系统和数字处理设备 |
CN115113675A (zh) * | 2022-08-25 | 2022-09-27 | 深圳比特微电子科技有限公司 | 一种电源电压控制方法、装置、区块链服务器和存储介质 |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11175501A (ja) * | 1997-12-08 | 1999-07-02 | Mitsubishi Electric Corp | フラッシュメモリ内蔵マイクロコンピュータ、およびプログラムを記録した記録媒体 |
US20010014936A1 (en) * | 2000-02-15 | 2001-08-16 | Akira Jinzaki | Data processing device, system, and method using a table |
US6449707B1 (en) * | 1995-11-08 | 2002-09-10 | Fujitsu Limited | Information processing unit, information processing structure unit, information processing structure, memory structure unit and semiconductor memory device |
JP2005100448A (ja) * | 2004-11-08 | 2005-04-14 | Nec Corp | データ処理システム、アレイ型プロセッサ、データ処理装置、コンピュータプログラム、情報記憶媒体 |
US20050251644A1 (en) * | 2004-05-06 | 2005-11-10 | Monier Maher | Physics processing unit instruction set architecture |
CN1873604A (zh) * | 2006-01-06 | 2006-12-06 | 华为技术有限公司 | 处理器芯片与存储控制系统及方法 |
CN202025874U (zh) * | 2011-01-20 | 2011-11-02 | 胡建国 | 改良的电路主板与cpu控制板的连接结构 |
KR101134391B1 (ko) * | 2011-05-03 | 2012-04-09 | 이승철 | 배전반, 자동제어 플랜트 설비의 원격감시제어장치 및 원격감시제어방법 |
CN203941481U (zh) * | 2014-05-20 | 2014-11-12 | 广州市适马自动化控制科技有限公司 | 一种比特币挖矿机 |
CN205959198U (zh) * | 2016-07-13 | 2017-02-15 | 中国长城计算机深圳股份有限公司 | 并线方式的连接结构 |
CN107329926A (zh) * | 2017-07-10 | 2017-11-07 | 常州天能博智能系统科技有限公司 | 一种运算板卡及其故障排除方法 |
US20180032124A1 (en) * | 2016-07-26 | 2018-02-01 | Renesas Electronics Corporation | Power control controller, semiconductor device, and semiconductor system |
CN107957973A (zh) * | 2017-11-11 | 2018-04-24 | 深圳跨视界智能科技有限公司 | 一种数据挖掘集成ic及其系统 |
CN208298118U (zh) * | 2018-06-28 | 2018-12-28 | 北京比特大陆科技有限公司 | 一种数据处理电路、算力板、矿机以及挖矿系统 |
-
2018
- 2018-06-28 CN CN201810687698.7A patent/CN108762460A/zh active Pending
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6449707B1 (en) * | 1995-11-08 | 2002-09-10 | Fujitsu Limited | Information processing unit, information processing structure unit, information processing structure, memory structure unit and semiconductor memory device |
JPH11175501A (ja) * | 1997-12-08 | 1999-07-02 | Mitsubishi Electric Corp | フラッシュメモリ内蔵マイクロコンピュータ、およびプログラムを記録した記録媒体 |
US20010014936A1 (en) * | 2000-02-15 | 2001-08-16 | Akira Jinzaki | Data processing device, system, and method using a table |
US20050251644A1 (en) * | 2004-05-06 | 2005-11-10 | Monier Maher | Physics processing unit instruction set architecture |
JP2005100448A (ja) * | 2004-11-08 | 2005-04-14 | Nec Corp | データ処理システム、アレイ型プロセッサ、データ処理装置、コンピュータプログラム、情報記憶媒体 |
CN1873604A (zh) * | 2006-01-06 | 2006-12-06 | 华为技术有限公司 | 处理器芯片与存储控制系统及方法 |
CN202025874U (zh) * | 2011-01-20 | 2011-11-02 | 胡建国 | 改良的电路主板与cpu控制板的连接结构 |
KR101134391B1 (ko) * | 2011-05-03 | 2012-04-09 | 이승철 | 배전반, 자동제어 플랜트 설비의 원격감시제어장치 및 원격감시제어방법 |
CN203941481U (zh) * | 2014-05-20 | 2014-11-12 | 广州市适马自动化控制科技有限公司 | 一种比特币挖矿机 |
CN205959198U (zh) * | 2016-07-13 | 2017-02-15 | 中国长城计算机深圳股份有限公司 | 并线方式的连接结构 |
US20180032124A1 (en) * | 2016-07-26 | 2018-02-01 | Renesas Electronics Corporation | Power control controller, semiconductor device, and semiconductor system |
CN107329926A (zh) * | 2017-07-10 | 2017-11-07 | 常州天能博智能系统科技有限公司 | 一种运算板卡及其故障排除方法 |
CN107957973A (zh) * | 2017-11-11 | 2018-04-24 | 深圳跨视界智能科技有限公司 | 一种数据挖掘集成ic及其系统 |
CN208298118U (zh) * | 2018-06-28 | 2018-12-28 | 北京比特大陆科技有限公司 | 一种数据处理电路、算力板、矿机以及挖矿系统 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022083139A1 (zh) * | 2020-10-20 | 2022-04-28 | 深圳比特微电子科技有限公司 | 数字处理设备的算力板、供电系统和数字处理设备 |
CN112445302A (zh) * | 2020-11-20 | 2021-03-05 | 深圳比特微电子科技有限公司 | 一种数字货币矿机的启动方法、装置和数字货币矿机 |
CN112445302B (zh) * | 2020-11-20 | 2021-08-27 | 深圳比特微电子科技有限公司 | 一种数字货币矿机的启动方法、装置和数字货币矿机 |
CN115113675A (zh) * | 2022-08-25 | 2022-09-27 | 深圳比特微电子科技有限公司 | 一种电源电压控制方法、装置、区块链服务器和存储介质 |
CN115113675B (zh) * | 2022-08-25 | 2022-11-18 | 深圳比特微电子科技有限公司 | 一种电源电压控制方法、装置、区块链服务器和存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108681520A (zh) | 一种数据处理模组、电路、算力板、矿机以及挖矿系统 | |
CN108693934A (zh) | 一种数字货币挖矿机以及数字货币挖矿系统 | |
DE102022107621A1 (de) | Resourcenauswahl, die zum teil auf der arbeitslast basiert | |
CN105978704B (zh) | 用于创建新的云资源指令集体系结构的系统和方法 | |
CN104798004B (zh) | 根据功率平衡控制偏置,跨多个处理器域的动态功率平衡 | |
CN108762460A (zh) | 一种数据处理电路、算力板、矿机以及挖矿系统 | |
CN107077303A (zh) | 分配和配置持久存储器 | |
CN102142006B (zh) | 分布式文件系统的文件处理方法及装置 | |
CN100570534C (zh) | 多处理器的电源管理 | |
CN208298094U (zh) | 一种数字货币挖矿机以及数字货币挖矿系统 | |
CN109840180B (zh) | 服务器运行功耗管理方法、装置及计算机可读存储介质 | |
CN107026877A (zh) | 云平台中管理资源的方法和装置 | |
CN104461737B (zh) | 一种内存管理方法和装置 | |
CN208298118U (zh) | 一种数据处理电路、算力板、矿机以及挖矿系统 | |
CN109254927A (zh) | 一种固态硬盘磨损均衡的实现方法 | |
CN111176731B (zh) | 一种提高芯片计算性能的方法、系统、设备及介质 | |
CN104834630A (zh) | 运算控制装置、运算控制方法、存储有程序的非瞬时计算机可读介质以及OpenCL设备 | |
CN106774758B (zh) | 一种串联电路及计算设备 | |
CN106557427A (zh) | 共享内存数据库的内存管理方法及装置 | |
CN108052569A (zh) | 数据库访问方法、装置、计算机可读存储介质和计算设备 | |
CN104820618A (zh) | 一种任务调度方法、任务调度装置及多核系统 | |
CN107920117A (zh) | 一种资源管理方法、控制设备和资源管理系统 | |
CN113127194A (zh) | 一种管理芯片资源自适应分配方法、装置及介质 | |
CN107608788A (zh) | 一种控制方法、装置及设备 | |
CN115204612A (zh) | 电力系统碳排放量的确定方法、装置、设备和存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |