CN108683489A - 以太网phy至具有桥接抽头线的信道的扩展 - Google Patents

以太网phy至具有桥接抽头线的信道的扩展 Download PDF

Info

Publication number
CN108683489A
CN108683489A CN201810614149.7A CN201810614149A CN108683489A CN 108683489 A CN108683489 A CN 108683489A CN 201810614149 A CN201810614149 A CN 201810614149A CN 108683489 A CN108683489 A CN 108683489A
Authority
CN
China
Prior art keywords
channel
video frames
previous video
frame
ethernet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810614149.7A
Other languages
English (en)
Inventor
艾哈迈德·奇尼
穆罕默德·泰兹贝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Avago Technologies International Sales Pte Ltd
Original Assignee
Avago Technologies Fiber IP Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Avago Technologies Fiber IP Singapore Pte Ltd filed Critical Avago Technologies Fiber IP Singapore Pte Ltd
Publication of CN108683489A publication Critical patent/CN108683489A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0212Channel estimation of impulse response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03592Adaptation methods
    • H04L2025/03598Algorithms
    • H04L2025/03681Control of adaptation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03777Arrangements for removing intersymbol interference characterised by the signalling
    • H04L2025/03783Details of reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Small-Scale Networks (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本公开涉及以太网PHY至具有桥接抽头线的信道的扩展。在一个实施方式中,通过信道接收以太网信号,以太网信号包括前导帧、空闲帧以及数据帧,前导帧包括一个以上的前导码;基于前导帧来同步以太网信号;复制一个以上的前导码;以及基于一个以上的被复制编码来调试判决反馈均衡器(DFE),调试使得DFE能够使用DFE输出上的判决值,以跟踪信道变化。

Description

以太网PHY至具有桥接抽头线的信道的扩展
分案申请的相关信息
本申请是申请号为201310066310.9、发明名称为“以太网PHY至具有桥接抽头线的信道的扩展”、申请日为2013年3月1日的中国发明专利申请的分案申请。
技术领域
本公开总的来说涉及以太网物理层(PHY)系统以及电话。
背景技术
如IEEE802.3中所规定的高数据速率(例如100M、1G以及10G)的以太网PHY系统被设计出来以在具有预定规范的分类电缆上进行工作。这些分类电缆具有适量的码间干扰(ISI)。某种形式的ISI减轻方式、特别是多种形式的判决反馈均衡器(DFE)常被用于防止ISI。DFE可包括前馈过滤器和反馈过滤器。为了调试(train)DFE以及其他信号处理块,发送器在数据通讯开始前发送空闲信号。空闲信号是利用IEEE802.3所规定的较长的扰码器来产生该空闲信号。使用均衡器输出处所作出的判决来调试DFE。该方式在IEEE802.3所规定分类电缆上工作良好。然而,当其遇到在具有严重ISI的信道时,IEEE802.3所规定的以太网PHY不工作,也无法工作。
多载波调制、尤其是多种形式编码的正交频分复用(OFDM)常用于解决信道上更严重的ISI。尽管OFDM提供了多种优势,但在某些应用中,使用OFDM的系统可能受到高功耗和/或高复杂性的困扰。此外,由于信令开销,系统的吞吐量可能被减少。
发明内容
根据本公开的实施方式包括如下配置:
(1)一种接收器,包括:前导同步逻辑,被配置为同步通过信道从发送器接收的以太网信号的前导帧,前导帧包括一个或多个前导码,前导帧邻近以太网信号的空闲信号帧;前导生成器,被配置为复制一个或多个前导码;以及判决反馈均衡器(DFE),被配置为接受基于一个或多个所复制的码的调试,该调试使得DFE能够利用DFE输出处的判决值来追踪信道变化。
(2)根据(1)的接收器,其中,前导同步逻辑被配置为周期性地接收前导帧。
(3)根据(1)或(2)的接收器,其中,前导帧包括无插入帧地位于空闲信号帧之前的帧。
(4)根据(1)到(3)中的任意一项的接收器,其中,前导帧在持续时间上比DFE的长度更长。
(5)根据(1)到(4)中的任意一项的接收器,其中,一个或多个前导码包括一个或多个伪随机编码。
(6)根据(1)到(5)中的任意一项的接收器,其中,一个或多个前导码包括一个或多个的脉冲编码。
(7)根据(1)到(6)中的任意一项的接收器,其中,一个或多个前导码包括一个或多个伪随机编码与一个或多个脉冲编码的组合。
(8)根据(1)到(7)中的任意一项的接收器,其中,一个或多个前导码包括一个或多个的宽频带编码。
(9)根据(1)到(8)中的任意一项的接收器,其中,前导同步逻辑包括互相关器滤波器。
(10)根据(1)到(9)中的任意一项的接收器,其中,信道包括桥接抽头信道。
(11)根据(1)到(10)的接收器,其中,信道包括电力线或同轴电缆。
(12)一种发送器,包括:帧编码逻辑,被配置为提供包括以太网空闲信号帧以及以太网数据帧的以太网信号;前导发生器,被配置为将前导帧与以太网信号相关联,前导包括一个或多个的前导码,前导帧邻近空闲信号帧;以及发送逻辑,被配置为将前导帧通过信道发送至接收器。
(13)根据(12)的发送器,其中,发送逻辑被配置为周期性地发送前导帧。
(14)根据(12)或(13)的发送器,其中,前导帧无插入帧地位于空闲信号帧之前的帧,其中,信道包括桥接抽头信道、电力线或同轴电缆。
(15)根据(12)到(14)中的任意一项的发送器,其中,一个或多个前导码包括一个或多个伪随机编码。
(16)根据(12)到(15)中的任意一项的发送器,其中,前导生成器包括线性反馈移位寄存器(LFSR),前导生成器被配置为利用具有不归零(NRZ)编码的线性反馈寄存器(LFSR)来生成前导帧。
(17)根据(12)到(16)中的任意一项的发送器,其中,前导生成器被配置为生成前导帧,前导帧包括一个或多个脉冲编码。
(18)根据(12)到(17)的发送器,其中,前导发生器被配置为生成前导帧,前导帧包括一个或多个伪随机编码与一个或多个脉冲编码的组合。
(19)根据(12)到(18)的发送器,其中,前导生成器被配置为生成前导帧,前导帧包括一个或多个宽频带编码。
(20)一种方法,包括:通过信道接收以太网信号,以太网信号包括前导帧、空闲帧以及数据帧,前导帧包括一个或多个前导码;基于前导帧对以太网信号进行同步;复制一个或多个前导码;以及基于一个或多个所复制的码来调试判决反馈均衡器(DFE),调试使得DFE能够使用DFE输出处的判决值追踪信道变化。
附图说明
参照附图,能够更好地理解本公开的多个方面。附图中的部件不必成比例,代之的重点放在清楚地示出本发明的原理。此外,在附图中,多个图中相同的附图标记指示对应的部分。
图1A是示出其中可采用扩展后的以太网PHY系统的实施方式的示例性环境的框图。
图1B是示出可应用扩展后的以太网PHY系统某些实施方式的示例性信道的特征的示意图。
图2是示出扩展后的以太网PHY系统的一个实施方式的框图。
图3是示出对桥接抽头信道的示例性脉冲响应的示意图。
图4是示出对示例性桥接抽头信道的示例性频率响应的示意图。
图5A是示出由扩展后的以太网PHY系统的实施方式所使用的示例性包结构的示意图。
图5B是示出前导结构的示例性实施方式的示意图。
图5C是示出另一前导结构的示例性实施方式的示意图。
图5D是示出另一前导结构的示例性实施方式的示意图。
图6是从接收角度示出扩展后的以太网PHY方法的示例性实施方式的流程图。
图7是从发送角度示出扩展后的以太网PHY方法的示例性实施方式的流程图。
具体实施方式
本文公开了包括扩展后的以太网PHY系统和方法的发明的某些实施方式,从而提供并处理添加至IEEE802.3标准以太网帧的调试前导,以应对具有严重码间干扰(ISI)的电缆类型。在一个系统实施方式中,由发送器发送前导,而在接收器侧,同步逻辑用来建立同步(例如,经由前导相位(phase)的确定)。一旦实现前导同步,本地前导生成器产生与发送器中所产生的编码相同的编码,该编码用于调试判决反馈均衡器(DFE)。调试之后,可利用在DFE的输出处的判决值追踪任何信道变化。一旦完成前导,发送器可分别地切换至分别包括空闲符号和/或数据符号的正常的以太网PHY空闲信号帧和/或以太网数据帧。在部分实施方式中,相同的前导可用于调节接收器增益、频偏以及采样相位。
暂时离题,现行IEEE标准的以太网PHY不工作在具有桥接抽头(bridgedtap)的电话线上。而是,大多数可用产品在其MAC接口处提供以太网支持,其成本、电力使用、延迟和/或信令开销远高于IEEE标准的以太网PHY。扩展后的以太网PHY系统的某些实施方式可将以太网PHY的优势扩展至诸如桥接抽头电话线这样具有更严重ISI的电缆类型。初始的以太网调制和/或同等技术的使用有助于将桥接抽头解决方案整合入标准以太网PHY系统。并且,扩展后的以太网PHY系统的某些实施方式除了实现标准以太网环境外,还实现了工作于桥接抽头信道上的软件可配置的解决方案。
已宽泛地概括了本公开的扩展后的以太网PHY系统和方法的某些特征,现将详细地参照如附图中所示的本公开描述。虽然结合附图描述本公开,但不意味着本公开受到本实施方式或本文所公开的实施方式的限制。例如,尽管以桥接抽头电话技术背景进行了描述,但在本公开的技术背景下应理解,某些电力线配线和某些同轴电缆网络也可得益于扩展后的以太网PHY系统和方法的某些实施方式的应用。尽管本说明书确定或描述了一个或多个实施方式的特点,但这样的特点不是每一实施方式的必要部分,也不全是与单个实施方式相关的多种确定的优点。相反,本公开意在涵盖如由所附权利要求所规定的本公开的精神和范围内所包括的所有可选方案、变形例以及等同物。此外,在要求权利的本公开的背景下应理解,权利要求不一定限于说明书中所阐明的具体实施方式。
现针对图1A,其示出了其中可以采用扩展后的以太网PHY系统的实施方式的示例性环境100。在本公开的背景下,本领域技术人员应当理解,示例性环境100仅仅是说明性的,并且扩展后的以太网PHY系统可在其他环境中实现。如所示,发送器102通过通信信道106,与诸如接收器104这样的一个或多个接收器进行通信。发送器102和接收器104可实施在多个装置的任一个中,该多个装置包括交换机、路由器、终端(例如,诸如服务器这样的计算装置、客户端、VOIP电话、无线接入点等)等。发送器102包括主机108、介质访问控制(MAC)110以及物理层装置(PHY)112。而接收器104包括PHY114、MAC116以及主机118。
通常,主机108以及主机118可包括合适的逻辑(logic,逻辑电路)、电路和/或编码,该逻辑、电路和/或编码可实现用于通过链路发送数据包的OSI模型的最上部的五个功能层的可操作性和/或功能性。由于OSI模型中各个层为邻近的上一接口层提供服务,所以MAC110以及MAC116可为主机108以及主机118提供必要的服务,以确保包被合适地格式化并被通信至PHY112和PHY114。MAC110以及MAC116可包含合适的逻辑、电路和/或编码,该逻辑、电路和/或编码可实现对数据链路层(L2层)的可操作性和/或功能性的处理。例如,MAC110以及MAC116能够被配置为实现诸如基于IEEE802.3标准这样的协议的以太网协议。PHY112和PHY114可被配置为处理物理层需求,其包括但不限于分包、数据传输以及序列化/反序列化(SERDES)。如下进一步所述,实现扩展后的以太网PHY系统的某些实施方式被实现在PHY层处。
发送器102和接收器104可根据多个降速(subrating)方案中的一个方案进行工作。例如,一个方案包含了通过使用低功率空闲(LPI)技术的降速。通常,LPI依赖于当无发送时将在用信道106置为静默。当信道106(例如链路)关闭时能量由此被节约。周期性地发送更新信号能够实现从休眠模式的唤醒。在一个实施方式中,可在接口上使用同步信号(例如介质相关接口(MDI)以及MAC/PHY接口),以允许用于从休眠模式快速唤醒并保持锁频。例如,在用于10GBASE-T信号的MDI接口上,在LPI模式期间,可在一对给定的配线上可使用简单的PAM2伪随机比特序列。
应理解,信道106可以以标准或非标准(例如2.5G、5G、10G等)链路速率以及其他链路速率(例如40G、100G等)进行工作。信道106还可由多种端口类型(例如背板型、双绞型、光纤型等)并在多种应用(例如广域(Broadreach)以太网、EPON等)中得到支持。本公开的目的具体关注的是包括了桥接抽头电话线的信道构造,如图1B中所示。
现参照图1B,信道106包括具有接合到主线上的一个或多个额外的双绞线(诸如双绞线120)的线,这一对接合线120被称为桥接抽头。桥接抽头120可出现在房屋(例如办公室,住宅房间等)中的各种位置并耦接至端口(例如RJ45),以提供电话服务和/或以太网服务。在具有针对电缆或同轴电缆的应用的实施方式中,桥接抽头120可对应于到现有房屋(例如住宅)或可用而尚未被耦接的房屋(例如,在抽头位置无住宅,诸如连接至在未设置居住结构的新开发的住宅社区中的装置)的通信网络的耦接(例如电缆抽头)。桥接抽头120从端子末端反射信号,并可能使被反射的信号返回至主线并干扰其他信号。当被反射信号与输入信号相位相异时,发生最有害的干扰。在此情况下,被反射信号严重地干扰主线上的输入信号。一种这样情况的干扰是ISI,其导致由发送器102所发送和由接收器104通过信道106所接收的符号失真。
参照图2,所示的是在其他配线配置之外的桥接抽头配置中可减轻ISI的扩展后的以太网PHY系统200的一个实施方式。在某些实施方式中,扩展后的以太网PHY系统200的功能性可在图2中所示的部件的子集中实施,或在部分实施方式中,被扩展至其他的部件。扩展后的以太网PHY系统200包括通过信道106互相通信耦接的发送器PHY112以及接收器PHY114。发送器PHY112包括前导生成器202、以及公知的帧编码逻辑204和发送逻辑206。帧编码逻辑204被配置为提供交替的空闲帧和数据帧至发送逻辑206以通过信道106的传送。接收器PHY114包括耦接至前导生成器210的前导同步逻辑208、以及耦接至前导发生器210和信道106的判决反馈均衡器(DFE)212。同样,在接收器PHY114(以及发送器PHY112)中所包括的是公知的部件,在这里省略以避免更多相关的特征的模糊,这样的部件被配置以进行除其他已知PHY接收器功能性外的解包、反序列化。
在工作中,前导发生器202产生了包括如下所说明的一个或多个的符号或编码,前导作为由帧编码逻辑204提供的空闲帧和数据帧的前导被可切换地提供至发送逻辑206。一旦前导完成并传递给发送逻辑206,帧编码逻辑204可向发送逻辑206提供正常以太网PHY空闲符号和数据符号。发送逻辑206接收前导帧(以及随后的空闲帧和之后的数据帧)并通过信道106将其发送至接收器PHY114。在接收器PHY114,前导同步逻辑208接收前导并建立前导相位(例如同步到前导)。一旦实现前导同步,前导同步逻辑208将前导提供至前导生成器210,其产生与发送器PHY112中所产生的相同编码。换言之,前导生成器210复制由发送逻辑206所提供的编码,并且将此复制编码传递给DFE212以调试DFE。初始调试后,使用DFE212的输出处的判决值,可追踪信道变化。当调试完成并且建立链路后,帧编码逻辑204向发送逻辑206提供用于通过信道106至接收器104的发送的帧平衡。相同前导(例如从发送器102所发送)可用以调节接收器增益、频移以及采样相位。
针对图3到图4进一步解释前导生成,图3和图4分别示出了具有一个或多个桥接抽头的示例性电话线的示例性脉冲响应300(图3)和示例性频率响应400(图4)。暂时离题,众所周知,给定图3所示的深零波(deep nulls),利用前馈均衡器可导致极度的噪声增强。在这样的信道上,利用诸如DFE212这样具有判决反馈部或DFE的均衡器可提供更佳的性能。DFE212应当足够长,以涵盖图3中所示的大的时延扩展。然而,利用判决指导的调试,DFE212不能被初始化至获得正确判决的点。这是由于用于给定桥接抽头信道的信道响应是未知的,且根据错误的判决无法实现信道的适配。如果接收器同步至发送空闲信号,那么利用接收器中所产生的发送信号的拷贝,能够调试DFE。提供同步的一个选择是使用互相关器来发送空闲信号。由于所遭受的相关器复杂性以及在实现同步中的延迟,在IEEE802.3中所定义的长周期的空闲信号使得该方法价值较小或无价值。
通过利用添加至空闲信号的包括了一个或多个的短编码的周期性前导,扩展后的以太网PHY系统200可作为对上述选择的一个解决方案。该方案提供了快速和较低复杂性的同步。同步后的接收器PHY114因此能够生成相同的编码或初始化DFE调试的编码。
通过使用较短编码,可实现更快和较低复杂度的同步。该编码应当比DFE212更长,以允许对信道的正确初始化和适配。足够长以减轻或消除信道106中的ISI。此外,可考虑较大的DFE和更长的前导周期以获得更高的数据速率。确定DFE212长度的一个方法是使长度基于信道时延扩展,对于具有示例性响应300和示例性响应400的信道该长度大约是3us(微秒,但不限于此值或所示的示例性响应。在一个实施方式中,前导发生器202产生包含了具有白频谱的伪随机编码的周期性前导。该前导应当具有大于DFE长度的周期。存在多个方法产生良好的前导。在一个实施方式中,前导生成器202包括线性反馈移位寄存器(LFSR),因此可利用具有不归零(NRZ)编码的线性反馈移位寄存器(LFSR)生成前导。例如,8比特-LFSR产生具有255符号的周期的前导。这对于分别通过在图3和图4中所示的信道响应300和信道响应400的100M数据链路来说将足够良好。在一个实施方式中,前导发生器202可使用如下生成的多项式:
g(x)=x8+x6+x5+x4+1
在接收器PHY侧,可以以具有互相关器滤波器的一个实施方式配置前导同步逻辑208。那么,要实现同步,该互相关器滤波器(例如,具有相同的长度255)可用于接收器PHY114中。该这样的波器的输出包括用以建立同步的信道脉冲响应。
注意,在一些实施方式中,存在着可用以更进一步地降低接收器复杂度的可选方法。例如,前导同步逻辑208可使用重复的脉冲编码作为发送前导的一部分(例如,二进制数字一(1)之后跟着254个零的NRZ编码)。因此在接收器PHY114中获得信道脉冲响应而无需使用相关器。
现在,针对图5A到图5D,其示出了具有添加至正常以太网帧的前导的多个示例性发送帧格式。参照图5A,发送帧格式500包括前导帧502、之后是以太网空闲帧504,之后的是以太网数据帧506。参考图5B,在一个实施方式中,前导帧502A可包括多个伪随机(PN)编码508。在图5C中所述的实施方式中,前导帧502B可包括多个脉冲(IMP)编码510。在另一实施方式中,前导帧502C可包括PN508编码和IMP510编码的组合。在某些实施方式中,前导帧502可包括线性啁啾(chirp)编码或其他形式的宽频带编码来替代(或在一些实施方式中结合)PN序列和/或IMP序列。
注意,尽管基于周期性前导的时间同步的背景下描述了某些实施方式,但扩展后的以太网PHY系统200的某些实施方式可利用非周期性前导。然而,通过实现基于周期性前导的时间同步,可以辅助实现除其他外的某些发送/接收的功能性和/或特征,诸如频偏修正、降低复杂度的时间同步器设计等。
此外,尽管关于DFE调试进行描述,但在本公开的背景下应理解,前导的生成和/或复制可辅助实现包括信号检测、增益、频率以及相位控制的多种接收器功能。
注意,除同步和初始调试外,在DFE212中,应以减少误差传播的几率的方式选择调制电平(例如,如经由发送逻辑206所提供)。如果在DFE212中未使用前向纠错(FEC)或其他误差减轻方法来减少误差传播的机会并减轻误差传播,那么,诸如对于PAM2以及PAM3这样的低电平信令可考虑用于数据通信。
扩展后的以太网PHY系统200能够以硬件、软件、固件或其组合的方式来实现。在扩展后的以太网PHY系统200或其部分是以软件或固件方式来实现的实施方式中,这样的软件和/或固件可存储在存储器中,并由合适的指令执行系统(例如,在主机中)来执行。在扩展后的以太网PHY系统200或其部分是以硬件方式来实现的实施方式中,该硬件可采用本领域中公知的如下任一技术或组合来实现:具有用于根据数据信号执行逻辑功能的逻辑门的离散逻辑、具有适当的组合逻辑门的专用集成电路(ASIC)、可编程门阵列(PGA)、现场可编程门阵列(FPGA)等。
已描述了扩展后的以太网PHY系统200的某些实施方式,应理解,如方法600和图6中所示,一个方法实施方式包括:通过信道接收以太网信号,该以太网信号包括前导帧、空闲帧以及数据帧,该前导帧包括一个或多个前导码(602);基于前导帧(604)对以太网信号进行同步;复制一个或多个前导码(606);以及基于一个或多个被复制编码调试判决反馈均衡器(DFE),该调试使DFE能够使用DFE输出处的判决值来追踪信道变化(608)。
在本公开的背景下,应理解如图7中所示的另一方法实施方式700包括:提供包含以太网空闲信号帧以及以太网数据帧(702)的以太网信号;将前导帧与以太网信号相关联(例如,添加,诸如在空闲信号以及数据帧之前提供),该前导包括一个或多个的前导码,前导帧邻近空闲信号帧(704);以及通过信道向接收器(706)发送前导帧。
本领域技术人员应当理解,依赖所涉及的功能性,流程图中任何处理描述或方框应理解为表示模块、段或编码帧,其包括在处理中用于实现特定逻辑功能或步骤的一个或多个可执行指令,并且可选的实现方式也包括在本公开实施方式的范围内,其中,根据所涉及的功能,可以以不同于所示或所讨论的顺序执行功能,包括大体上平行或反向的顺序。
应强调,上述的实施方式仅仅是实现方式的可行示例,仅仅阐明用于对所公开原理的清楚理解。在大体上不背离所公开精神和原理的前提下,可对上述实施方式进行多种变化和修改。所有这样的修改以及变化在此应包括于本公开的范围内,并受到所附的权利要求的保护。

Claims (14)

1.一种接收器,包括:
前导同步逻辑,其耦接至信道且被配置为同步于通过所述信道从发送器接收的以太网信号的前导帧,所述前导帧包括一个或多个前导码,所述前导帧邻近所述以太网信号的空闲信号帧,其中所述一个或多个前导码包括一个或多个伪随机编码与一个或多个脉冲编码的组合;
前导生成器,其耦接至所述前导同步逻辑且被配置为复制所述一个或多个前导码;以及
判决反馈均衡器(DFE),其耦接至所述前导生成器和所述信道且被配置为接受基于所复制的所述一个或多个前导码的调试,所述调试使得所述判决反馈均衡器能够利用所述判决反馈均衡器输出处的判决值来追踪信道变化。
2.根据权利要求1所述的接收器,其中,所述前导同步逻辑被配置为周期性地接收所述前导帧。
3.根据权利要求1所述的接收器,其中,所述前导帧包括无插入帧地位于空闲信号帧之前的帧。
4.根据权利要求1所述的接收器,其中,所述前导帧在持续时间上比所述判决反馈均衡器的长度更长。
5.根据权利要求1所述的接收器,其中,所述一个或多个前导码还包括一个或多个宽频带编码。
6.根据权利要求1所述的接收器,其中,所述前导同步逻辑包括互相关器滤波器。
7.根据权利要求1所述的接收器,其中,所述信道包括桥接抽头信道。
8.根据权利要求1所述的接收器,其中,所述信道包括电力线或同轴电缆。
9.一种发送器,包括:
帧编码逻辑,被配置为提供包括以太网空闲信号帧和以太网数据帧的以太网信号;
前导发生器,被配置为将前导帧与所述以太网信号相关联,所述前导帧包括用于训练接收器的判决反馈均衡器的一个或多个前导码,所述前导帧邻近所述空闲信号帧,其中所述前导发生器进一步经配置以产生所述前导帧,其中所述一个或多个前导码包括一个或多个伪随机编码与一个或多个脉冲编码的组合;以及
发送逻辑,被配置为可切换地耦接至所述帧编码逻辑或所述前导发生器以可切换地将所述以太网信号或所述前导帧通过信道发送至所述接收器。
10.根据权利要求9所述的发送器,其中,所述发送逻辑被配置为周期性地发送所述前导帧。
11.根据权利要求9所述的发送器,其中,所述前导帧包括无插入帧地位于空闲信号帧之前的帧,其中,所述信道包括桥接抽头信道、电力线或同轴电缆。
12.根据权利要求9所述的发送器,其中,所述前导发生器包括线性反馈移位寄存器,所述前导发生器被配置为利用所述线性反馈移位寄存器以不归零编码来产生所述前导帧。
13.根据权利要求9所述的发送器,其中,所述一个或多个前导码还包括一个或多个宽频带编码。
14.一种方法,包括:
通过信道接收以太网信号,所述以太网信号包括前导帧、空闲帧以及数据帧,所述前导帧包括一个或多个前导码,其中所述一个或多个前导码包括一个或多个伪随机编码与一个或多个脉冲编码的组合;
通过耦接至所述信道的前导同步逻辑基于所述前导帧同步至所述以太网信号;
通过耦接至所述前导同步逻辑的前导生成器复制所述一个或多个前导码;以及
基于所复制的所述一个或多个前导码来调试耦接至所述前导生成器和所述信道的判决反馈均衡器(DFE),所述调试使得所述判决反馈均衡器能够使用所述判决反馈均衡器的输出处的判决值追踪信道变化。
CN201810614149.7A 2012-03-01 2013-03-01 以太网phy至具有桥接抽头线的信道的扩展 Pending CN108683489A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/409,537 US8638895B2 (en) 2012-03-01 2012-03-01 Extension of Ethernet PHY to channels with bridged tap wires
US13/409,537 2012-03-01
CN2013100663109A CN103297370A (zh) 2012-03-01 2013-03-01 以太网phy至具有桥接抽头线的信道的扩展

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN2013100663109A Division CN103297370A (zh) 2012-03-01 2013-03-01 以太网phy至具有桥接抽头线的信道的扩展

Publications (1)

Publication Number Publication Date
CN108683489A true CN108683489A (zh) 2018-10-19

Family

ID=47749599

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201810614149.7A Pending CN108683489A (zh) 2012-03-01 2013-03-01 以太网phy至具有桥接抽头线的信道的扩展
CN2013100663109A Pending CN103297370A (zh) 2012-03-01 2013-03-01 以太网phy至具有桥接抽头线的信道的扩展

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN2013100663109A Pending CN103297370A (zh) 2012-03-01 2013-03-01 以太网phy至具有桥接抽头线的信道的扩展

Country Status (5)

Country Link
US (1) US8638895B2 (zh)
EP (1) EP2634985A3 (zh)
KR (1) KR20130100759A (zh)
CN (2) CN108683489A (zh)
TW (1) TWI493888B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100023842A1 (en) * 2008-07-25 2010-01-28 Nortel Networks Limited Multisegment loss protection
US9326295B1 (en) 2014-12-10 2016-04-26 Sony Corporation Method and apparatus for transmitting a-priori information in a communication system
US10257325B2 (en) * 2015-02-05 2019-04-09 Samsung Electronics Co., Ltd. System, apparatus, and method for configuring preamble and synchronizing frame
US10554318B2 (en) * 2015-09-10 2020-02-04 Sony Semiconductor Solutions Corporation Transmission device, transmission method, reception device, reception method, and program
US10666776B1 (en) * 2019-04-01 2020-05-26 Wang Fat Mak Method, apparatus, storage medium and terminal device for controlling device operation
WO2021219229A1 (en) * 2020-04-30 2021-11-04 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Apparatus and method for generating or receiving a synchronization header

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6556637B1 (en) * 2000-03-10 2003-04-29 Fujitsu Limited Semiconductor device having decision feedback equalizer
US20030161348A1 (en) * 2000-09-28 2003-08-28 Andrew Mills Method for initializing a link suspend device for optimum receive recovery
US6700927B1 (en) * 1999-03-10 2004-03-02 Next Level Communications, Inc. Method for establishing and adapting communication link parameters in XDSL transmission systems
CN1965540A (zh) * 2004-06-30 2007-05-16 思科技术公司 用于检测对于协议定义的补充头部的支持的方法和装置
CN101374131A (zh) * 2007-08-20 2009-02-25 株式会社Ntt都科摩 定时同步方法及装置、前导符号及其生成方法和装置
US20110286497A1 (en) * 2010-05-20 2011-11-24 Harris Corporation Time dependent equalization of frequency domain spread orthogonal frequency division multiplexing using decision feedback equalization
WO2011150272A1 (en) * 2010-05-27 2011-12-01 Qualcomm Incorporated System and method for transmitting and receiving signal with quasi-periodic pulse sequence

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5283811A (en) * 1991-09-03 1994-02-01 General Electric Company Decision feedback equalization for digital cellular radio
US7359132B2 (en) * 2000-04-10 2008-04-15 Hewlett-Packard Development Company, L.P. Equalization preamble region in digital data storage (DDS) format
IL138517A (en) 2000-09-17 2005-07-25 Serconet Ltd System and method for transmission-line termination by signal cancellation, and applications thereof
US7447262B2 (en) * 2005-05-12 2008-11-04 Rdc Semiconductor Co., Ltd. Adaptive blind start-up receiver architecture with fractional baud rate sampling for full-duplex multi-level PAM systems
EP1852998B1 (en) * 2006-05-02 2008-06-25 NTT DoCoMo, Inc. Apparatus and method for synchronizing a first transmit or receive device to a second transmit or receive device
US8867564B2 (en) * 2006-09-19 2014-10-21 Broadcom Corporation Method and system for an extended range ethernet link discovery signaling
US8300655B2 (en) 2009-07-31 2012-10-30 Broadcom Corporation System and method for dynamic power control for energy efficient physical layer communication devices
US8621255B2 (en) 2010-02-18 2013-12-31 Broadcom Corporation System and method for loop timing update of energy efficient physical layer devices using subset communication techniques

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6700927B1 (en) * 1999-03-10 2004-03-02 Next Level Communications, Inc. Method for establishing and adapting communication link parameters in XDSL transmission systems
US6556637B1 (en) * 2000-03-10 2003-04-29 Fujitsu Limited Semiconductor device having decision feedback equalizer
US20030161348A1 (en) * 2000-09-28 2003-08-28 Andrew Mills Method for initializing a link suspend device for optimum receive recovery
CN1965540A (zh) * 2004-06-30 2007-05-16 思科技术公司 用于检测对于协议定义的补充头部的支持的方法和装置
CN101374131A (zh) * 2007-08-20 2009-02-25 株式会社Ntt都科摩 定时同步方法及装置、前导符号及其生成方法和装置
US20110286497A1 (en) * 2010-05-20 2011-11-24 Harris Corporation Time dependent equalization of frequency domain spread orthogonal frequency division multiplexing using decision feedback equalization
WO2011150272A1 (en) * 2010-05-27 2011-12-01 Qualcomm Incorporated System and method for transmitting and receiving signal with quasi-periodic pulse sequence

Also Published As

Publication number Publication date
TW201338434A (zh) 2013-09-16
EP2634985A3 (en) 2017-07-05
CN103297370A (zh) 2013-09-11
US20130230091A1 (en) 2013-09-05
US8638895B2 (en) 2014-01-28
EP2634985A2 (en) 2013-09-04
KR20130100759A (ko) 2013-09-11
TWI493888B (zh) 2015-07-21

Similar Documents

Publication Publication Date Title
CN101150470B (zh) 有线通信方法及系统
US6904110B2 (en) Channel equalization system and method
US6377640B2 (en) Means and method for a synchronous network communications system
CN110868228B (zh) 重定时器数据通信设备
CN108683489A (zh) 以太网phy至具有桥接抽头线的信道的扩展
TWI392297B (zh) 補償基線游離的裝置及方法
US8861578B1 (en) Transition time measurement of PAM4 transmitters
US20150003505A1 (en) Transition time measurement of pam4 transmitters
US20090219978A1 (en) Methods And Apparatus For Adaptive Link Partner Transmitter Equalization
US7602806B2 (en) Signaling and coding methods and apparatus for long-range 10 and 100 MBPS ethernet transmission
US8891383B2 (en) High-speed ethernet transceiver calibration with echo canceller reuse
US7570591B2 (en) Method and apparatus for negotiating link speed and configuration
WO2000062470A1 (en) Universal synchronous network system for internet processor and web operating environment
EP1173949A1 (en) Universal synchronous network system for internet processor and web operating environment
US7502338B1 (en) De-emphasis training on a point-to-point connection
Tonietto et al. A 7.5 Gb/s transmitter with self-adaptive FIR
Akbar et al. An Orthogonal Pulse Amplitude Modulation Signaling for High-Speed Wireline Communications
Nataraj et al. FPGA for Multi Input Multi Output Orthogonal Frequency Division Multiplexing
Mlinarsky Gigabit Ethernet over Category 5
CHAO THEORY OF BURST-MODE RECEIVER AND ITS APPLICATIONS IN OPTICAL NETWORKS
Castro Scorsi A data interface for ultra high speed ADC integrated circuits
Smith et al. Baseband Transmission

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20181018

Address after: Singapore Singapore

Applicant after: Avago Technologies General IP (Singapore) Pte. Ltd.

Address before: Singapore Singapore

Applicant before: Avago Technologies General IP (Singapore) Pte. Ltd.

SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20181019