一种SRIO与网络接口的转换器设计方法
技术领域
本发明公开一种转换器设计方法,涉及数据转换领域,具体地说是一种SRIO与网络接口的转换器设计方法。
背景技术
随着高性能嵌入式系统的不断发展,芯片间及板间互连对带宽、成本、灵活性及可靠性的要求越来越高, 其中SRIO是面向串行背板、DSP和相关串行数据平面连接应用的串行RapidIO接口,它面向嵌入式系统开发,提出高可靠、高性能、基于包交换的新一代高速互联技术, 但SRIO接口不利于系统外部进行交互,需要将SRIO接口转换为最常见的网络接口,才能同外部交互。本发明提供一种SRIO与网络接口的转换器设计方法,SRIO接口通过FPGA利用串口选择发送数据的通道,可以使SRIO接口数据与网络接口之间进行转换,数据可以在SRIO与网络接口和其他网口之间转发,可对系统内板卡间SRIO的连接起到数据对外交互的作用,并且实施简便、集成度高,具有广阔的应用前景。
发明内容
本发明针对现有技术的问题,提供SRIO与网络接口的转换器设计方法,具有通用性强、实施简便等特点,具有广阔的应用前景。
本发明提出的具体方案是:
一种SRIO与网络接口的转换器设计方法,组建SRIO与网络接口的转换器系统,包括FPGA、串口、SRIO接口、网络接口、光口,其中FPGA包括数据转发控制模块、UART模块、FIFOIP、SRIO IP、Tri-mode Ethernet MAC IP、Ethernet MAC IP、SGMII IP、XLAUI IP,
数据转发控制模块分别与UART模块、FIFO IP 、Tri-mode Ethernet MAC IP、EthernetMAC IP进行通信,
SRIO IP与FIFO IP通信连接,SRIO接口通过SRIO IP与FPGA进行通信连接,
串口通过串口芯片与UART模块通信,SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,若转发为网络接口数据,则数据通过数据转发控制模块发送至Tri-mode Ethernet MAC IP,再转至SGMII IP,利用以太网物理层芯片转发至网络接口,若转发为光口数据,则数据通过数据转发控制模块发送至Ethernet MACIP,再转至XLAUI IP,再转发至光口。
所述的方法中SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,其中通道选取寄存器为0表示SRIO数据转换为网络数据,通道选取寄存器为1表示SRIO数据转换为光口数据。
所述的方法中采用异步FIFO,以便数据在不同时钟域之间转换。
一种SRIO与网络接口的转换器系统,包括FPGA、串口、SRIO接口、网络接口、光口,其中FPGA包括数据转发控制模块、UART模块、FIFO IP、SRIO IP、Tri-mode Ethernet MACIP、Ethernet MAC IP、SGMII IP、XLAUI IP,
数据转发控制模块分别与UART模块、FIFO IP 、Tri-mode Ethernet MAC IP、EthernetMAC IP进行通信,
SRIO IP与FIFO IP通信连接,SRIO接口通过SRIO IP与FPGA进行通信连接,
串口通过串口芯片与UART模块通信,SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,若转发为网络接口数据,则数据通过数据转发控制模块发送至Tri-mode Ethernet MAC IP,再转至SGMII IP,利用以太网物理层芯片转发至网络接口,若转发为光口数据,则数据通过数据转发控制模块发送至Ethernet MACIP,再转至XLAUI IP,再转发至光口。
所述的系统中SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,其中通道选取寄存器为0表示SRIO数据转换为网络数据,通道选取寄存器为1表示SRIO数据转换为光口数据。
所述的系统中采用异步FIFO,以便数据在不同时钟域之间转换。
本发明的有益之处是:
本发明提供一种SRIO与网络接口的转换器设计方法,SRIO接口通过FPGA利用串口选择发送数据的通道,可以使SRIO接口数据与网络接口之间进行转换,数据可以在SRIO与网络接口和其他网口之间转发,可对系统内板卡间SRIO的连接起到数据对外交互的作用,并且实施简便、集成度高,具有广阔的应用前景。
附图说明
图1本发明系统框图;
图2本发明方法流程示意图。
具体实施方式
本发明提供一种SRIO与网络接口的转换器设计方法,组建SRIO与网络接口的转换器系统,包括FPGA、串口、SRIO接口、网络接口、光口,其中FPGA包括数据转发控制模块、UART模块、FIFO IP、SRIO IP、Tri-mode Ethernet MAC IP、Ethernet MAC IP、SGMII IP、XLAUIIP,
数据转发控制模块分别与UART模块、FIFO IP 、Tri-mode Ethernet MAC IP、EthernetMAC IP进行通信,
SRIO IP与FIFO IP通信连接,SRIO接口通过SRIO IP与FPGA进行通信连接,
串口通过串口芯片与UART模块通信,SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,若转发为网络接口数据,则数据通过数据转发控制模块发送至Tri-mode Ethernet MAC IP,再转至SGMII IP,利用以太网物理层芯片转发至网络接口,若转发为光口数据,则数据通过数据转发控制模块发送至Ethernet MACIP,再转至XLAUI IP,再转发至光口。
同时提供与上述方法相对应的一种SRIO与网络接口的转换器系统,包括FPGA、串口、SRIO接口、网络接口、光口,其中FPGA包括数据转发控制模块、UART模块、FIFO IP、SRIOIP、Tri-mode Ethernet MAC IP、Ethernet MAC IP、SGMII IP、XLAUI IP,
数据转发控制模块分别与UART模块、FIFO IP 、Tri-mode Ethernet MAC IP、EthernetMAC IP进行通信,
SRIO IP与FIFO IP通信连接,SRIO接口通过SRIO IP与FPGA进行通信连接,
串口通过串口芯片与UART模块通信,SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,若转发为网络接口数据,则数据通过数据转发控制模块发送至Tri-mode Ethernet MAC IP,再转至SGMII IP,利用以太网物理层芯片转发至网络接口,若转发为光口数据,则数据通过数据转发控制模块发送至Ethernet MACIP,再转至XLAUI IP,再转发至光口。
结合附图及具体实施,对本发明做进一步说明。
利用本发明方法及系统,其中组建本发明系统,FPGA包括数据转发控制模块、Tri-mode Ethernet MAC IP、SGMII IP、Ethernet 40G MAC IP、XLAUI IPUART模块、FIFO IP和SRIO IP,数据转发控制模块分别与UART模块、FIFO IP 、Tri-mode Ethernet MAC IP、Ethernet MAC IP进行通信,本系统中采用异步FIFO,
SRIO IP与FIFO IP通信连接,SRIO接口通过SRIO IP与FPGA进行通信连接,
串口通过MAX3232芯片与UART模块通信,SRIO接口发送的数据利用串口发送通道转发命令来选择是转发为网络接口数据还是光口数据,其中通道选取寄存器为0表示SRIO数据转换为网络数据,通道选取寄存器为1表示SRIO数据转换为光口数据,
若转发为网络接口数据,比如RJ45网口,则数据通过数据转发控制模块发送至Tri-mode Ethernet MAC IP,再转至SGMII IP,利用以太网物理层芯片BCM5461转发至RJ45网口,
若转发为光口数据,则数据通过数据转发控制模块发送至Ethernet 40G MAC IP,再转至XLAUI IP,再转发至光口。
UART为通用异步收发传输器(Universal Asynchronous Receiver/Transmitter),是一种异步收发传输器,它将要传输的资料在串行通信与并行通信之间加以转换。作为把并行输入信号转成串行输出信号的芯片,UART可集成于通讯接口的连结上。