CN108649948A - 音乐切换控制电路及装置 - Google Patents

音乐切换控制电路及装置 Download PDF

Info

Publication number
CN108649948A
CN108649948A CN201810667640.6A CN201810667640A CN108649948A CN 108649948 A CN108649948 A CN 108649948A CN 201810667640 A CN201810667640 A CN 201810667640A CN 108649948 A CN108649948 A CN 108649948A
Authority
CN
China
Prior art keywords
module
phase inverter
input terminal
connect
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810667640.6A
Other languages
English (en)
Other versions
CN108649948B (zh
Inventor
曹进伟
陈孟邦
蔡荣怀
邹云根
张丹丹
雷先再
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zongren Technology (pingtan) Co Ltd
Original Assignee
Zongren Technology (pingtan) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zongren Technology (pingtan) Co Ltd filed Critical Zongren Technology (pingtan) Co Ltd
Priority to CN201810667640.6A priority Critical patent/CN108649948B/zh
Publication of CN108649948A publication Critical patent/CN108649948A/zh
Application granted granted Critical
Publication of CN108649948B publication Critical patent/CN108649948B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • H03K19/215EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical using field-effect transistors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Electronic Switches (AREA)

Abstract

本发明适用于音频播放技术领域,提供了一种音乐切换控制电路,控制模块分别与振荡频率模块、节拍模块、地址模块、存储器阵列设置模块、可编程逻辑阵列设置模块和输出模块连接,振荡频率模块分别与音频模块、速度模块和节拍模块连接,节拍模块分别与速度模块、存储器阵列设置模块、可编程逻辑阵列设置模块、地址模块、音频模块和输出模块连接,地址模块与存储器阵列设置模块连接,存储器阵列设置模块分别与可编程逻辑阵列设置模块和速度模块连接,可编程逻辑阵列设置模块与音频模块连接,音频模块与输出模块连接,输出模块与外部发声设备连接。本发明提供的音乐切换控制电路,可以实现音乐的快速切换,切换过程平稳流畅。

Description

音乐切换控制电路及装置
技术领域
本发明属于音频播放技术领域,尤其涉及一种音乐切换控制电路及装置。
背景技术
随着科学技术的快速发展,各种各样的电子产品走进了人们的生活中,人们可以通过不同的电子产品进行通话、看电视和听音乐等各种娱乐活动,其中能够播放音乐的音乐电子产品更是受到众多音乐爱好者的喜爱。现有的音乐电子产品中都存储有多首音乐供用户选择,但是部分音乐电子产品在音乐切换过程中切换速度慢,容易发生卡顿。
发明内容
有鉴于此,本发明实施例提供了一种音乐切换控制电路及装置,以解决现有技术中部分音乐电子产品在音乐切换过程中切换速度慢,容易发生卡顿的问题。
本发明实施例提供了一种音乐切换控制电路,包括控制模块、振荡频率模块、节拍模块、地址模块、存储器阵列设置模块、可编程逻辑阵列设置模块、速度模块、音频模块和输出模块;
所述控制模块分别与所述振荡频率模块、所述节拍模块、所述地址模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块和所述输出模块连接,所述振荡频率模块分别与所述音频模块、所述速度模块和所述节拍模块连接,所述节拍模块分别与所述速度模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块、所述地址模块、所述音频模块和所述输出模块连接,所述地址模块与所述存储器阵列设置模块连接,所述存储器阵列设置模块分别与所述可编程逻辑阵列设置模块和所述速度模块连接,所述可编程逻辑阵列设置模块与所述音频模块连接,所述音频模块与所述输出模块连接,所述输出模块与外部发声设备连接;
所述控制模块接收外部输入的按键信号,根据所述按键信号发送音乐切换信号给所述节拍模块,所述振荡频率模块发送第一预设频率信号给所述节拍模块,所述节拍模块根据所述音乐切换信号、所述第一预设频率信号和播放速度信号发送进位驱动信号给所述地址模块,所述地址模块根据所述进位驱动信号发送地址信号给所述存储器阵列设置模块,所述存储器阵列设置模块根据所述地址信号输出除数代码,所述速度模块根据所述除数代码输出所述播放速度信号,所述可编程逻辑阵列模块根据所述除数代码发送音频编码信号给所述音频模块,所述音频模块根据所述音频编码信号输出预设频率的音频信号,所述输出模块根据所述预设频率的音频信号,驱动所述外部发声设备进行发声。
进一步地,所述控制模块包括上电复位单元和控制单元;
所述上电复位单元与所述控制单元连接,所述控制单元分别与所述振荡频率模块、所述节拍模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块和所述输出模块连接,所述上电复位单元与所述地址模块连接;
在所述控制模块上电时,所述上电复位单元分别发送上电复位信号给所述控制单元和所述地址模块,所述控制单元和所述地址模块根据所述上电复位信号进行上电复位,所述控制单元接收外部输入的按键信号,根据所述按键信号发送音乐切换信号给所述节拍模块。
进一步地,所述上电复位单元包括反相器inv1、反相器inv2、反相器inv3、PMOS管M1和极性电容C1;
PMOS管M1的源级与电源VDD连接,PMOS管M1的栅极与地GND连接,PMOS管M1的漏极分别与极性电容C1的正极和反相器inv1的输入端连接,极性电容C1的负极与地GND连接,反相器inv1、反相器inv2和反相器inv3依次串联,反相器inv3的输出端分别与所述控制单元和所述地址模块连接。
进一步地,所述控制单元包括反相器inv4、反相器inv5、反相器inv6、反相器inv7、反相器inv8、反相器inv9、反相器inv10、反相器inv11、反相器inv12、反相器inv13、反相器inv14、反相器inv15、反相器inv16、或非门N1、或非门N2、或非门N3、或非门N4、或非门N5、或非门N6、或非门N7、极性电容C2、极性电容C3和ZDR模块I1;
反相器inv4的输入端与所述振荡频率模块连接,反相器inv4与反相器inv5依次串联,反相器inv5的输出端与ZDR模块I1的输入端CK连接,ZDR模块I1的输入端CKB与反相器inv5的输入端连接,ZDR模块I1的输入端D与反相器inv12的输出端连接,ZDR模块I1的输出端Q与反相器inv6的输入端连接,反相器inv6与反相器inv7依次串联,反相器inv7的输出端分别与或非门N1的输入端B和极性电容C2的正极连接,极性电容C2的负极与地GND连接,或非门N1的输入端A与反相器inv7的输入端连接,或非门N1的输出端与或非门N2的输入端A连接,或非门N2的输入端B与或非门N4的输出端连接,或非门N2的输出端与或非门N4的输入端A连接;
反相器inv8的输入端与所述节拍模块连接,反相器inv8与反相器inv9依次串联,反相器inv9的输出端分别与或非门N3的输入端B和极性电容C3的正极连接,极性电容C3的负极与地GND连接,或非门N3的输入端A与反相器inv9的输入端连接,或非门N3的输出端与或非门N4的输入端B连接,或非门N4的输入端C与所述上电复位单元连接,或非门N4的输出端与反相器inv10的输入端连接,反相器inv10和反相器inv11依次串联,反相器inv11的输出端与所述节拍模块连接;
反相器inv12的输入端输入所述按键信号,反相器inv12的输出端与或非门N5的输入端B连接,或非门N5的输入端A与或非门N7的输出端连接,或非门N5的输入端C与反相器inv11的输出端连接,或非门N5的输出端依次通过串联的反相器inv13和反相器inv14与或非门N6的输入端B连接,或非门N6的输入端A与所述控制模块连接,或非门N6的输出端与反相器inv15的输入端连接,反相器inv15的输出端分别与所述振荡频率模块和所述节拍模块连接,反相器inv13的输出端分别与所述振荡频率模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块和所述输出模块连接;
反相器inv16的输入端与所述节拍模块连接,反相器inv16的输出端与或非门N7的输入端B连接,或非门N7的输入端A与所述控制模块连接,或非门N7的输入端C与或非门N5的输出端连接,或非门N7的输出端与或非门N5的输入端A连接。
进一步地,所述振荡频率模块包括振荡单元和分频单元;
所述振荡单元与所述分频单元连接,所述振荡单元分别与所述控制模块和所述音频模块连接,所述分频单元分别与所述控制模块、所述节拍模块和所述速度模块连接;
所述振荡单元输出振荡信号,所述振荡单元分别将所述振荡信号发送给所述分频单元和所述音频模块,所述分频单元根据所述振荡信号发送第一预设频率信号给所述节拍模块。
进一步地,所述节拍模块包括第一寄存器设置单元、第一输出单元和第二输出单元;
所述第一寄存器设置单元与所述第一输出单元连接,所述第一输出单元与所述第二输出单元连接,所述第一寄存器设置单元与所述速度模块连接,所述第一输出单元分别与所述控制模块、所述振荡频率模块、所述存储器阵列设置模块和所述地址模块连接,所述第二输出单元分别与所述可编程逻辑阵列设置模块、所述音频模块和所述输出模块连接;
所述控制模块接收外部输入的按键信号,根据所述按键信号发送音乐切换信号和复位信号给所述第一输出单元以及所述第二输出单元,所述振荡频率模块发送第一预设频率信号给所述第一输出单元,所述速度模块发送所述播放速度信号给所述第一寄存器设置单元,所述第一寄存器设置单元根据所述播放速度信号发送速度信号和节拍信号给所述第一输出单元,所述第一输出单元根据所述音乐切换信号、所述复位信号、所述第一预设频率信号、所述速度信号和所述节拍信号发送进位驱动信号给所述地址模块,以及发送播放完毕信号和切换识别信号给所述第二输出单元,所述可编程逻辑阵列单元发送空位信号给所述第二输出单元,所述第二输出单元根据所述音乐切换信号、所述复位信号、所述播放完毕信号、所述切换识别信号和所述空位信号发送静音信号给所述音频模块和所述输出模块。
进一步地,所述速度模块包括第二寄存器设置单元;
所述第二寄存器设置单元分别与所述振荡频率模块、所述存储器阵列设置模块和所述节拍模块连接;
所述第二寄存器设置单元根据所述除数代码输出所述播放速度信号。
进一步地,所述音频模块包括第三寄存器设置单元和第三输出单元;
所述第三寄存器设置单元与所述第三输出单元连接,所述第三寄存器设置单元分别与所述振荡频率模块和所述可编程逻辑阵列设置模块连接,所述第三输出单元分别与所述节拍模块和所述输出模块连接;
所述可编程逻辑阵列模块根据所述除数代码发送音频编码信号给所述第三寄存器设置单元,所述振荡频率模块输出振荡信号并发送给所述第三寄存器设置单元,所述第三寄存器设置单元根据所述音频编码信号和所述振荡信号发送分频信号给所述第三输出单元,所述节拍模块输出静音信号并发送给所述第三输出单元,所述第三输出单元根据所述分频信号和所述静音信号输出预设频率的音频信号。
进一步地,所述输出模块包括反相器inv38、反相器inv39、反相器inv40、反相器inv41、反相器inv42、反相器inv43、反相器inv44、反相器inv45、与非门N19、与非门N20和与非门N21;
反相器inv38的输入端与所述节拍模块连接,反相器inv38的输出端与与非门N19的输入端A连接,与非门N19的输入端B与所述音频模块18连接,与非门N19的输出端分别与与非门N20的输入端B和反相器inv39的输入端连接,与非门N20的输入端A与所述控制模块连接,与非门N20的输出端与反相器inv40的输入端连接,反相器inv40、反相器inv41和反相器inv42依次串联,反相器inv42的输出端与所述外部发声设备连接,反相器inv39的输出端与与非门N21的输入端A连接,与非门N21的输出端B与所述控制模块连接,与非门N21的输出端与反相器inv43的输入端连接,反相器inv43、反相器inv44和反相器inv45依次串联,反相器inv45的输出端与所述外部发声设备连接。
本发明实施例还提供了一种包括上述技术方案中音乐切换控制电路的音乐切换装置。
本发明提供的音乐切换控制电路及装置的有益效果在于:与现有技术相比,本发明提供的音乐切换控制电路通过控制模块接收外部输入的按键信号,控制模块根据按键信号发送音乐切换信号给节拍模块,并且振荡频率模块发送第一预设频率信号给节拍模块,速度模块发送播放速度信号给节拍模块,在进行音乐切换时,节拍模块输出给地址模块高频的进位驱动信号,可以在很短时间内播放完待切换的音乐,实现快速切换音乐的功能,在音乐切换完成后,节拍模块将播放速度信号作为输入信号,再通过地址模块、存储器阵列设置模块、可编程逻辑阵列设置模块、音频模块和输出模块按照正常速度播放切换后的音乐,音乐切换过程快速流畅,大大提升了用户体验。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的音乐切换控制电路的结构示意图;
图2是本发明实施例提供的上电复位单元的电路结构图;
图3是本发明实施例提供的控制单元的电路结构图;
图4是本发明实施例提供的按键输入单元的电路结构图;
图5是本发明实施例提供的第一寄存器设置单元的电路结构图;
图6是本发明实施例提供的第一输出单元的电路结构图;
图7是本发明实施例提供的第二输出单元的电路结构图;
图8是本发明实施例提供的第二寄存器设置单元的电路结构图;
图9是本发明实施例提供的输出模块的电路结构图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
参阅图1,本发明实施例提供的音乐切换控制电路,包括控制模块11、振荡频率模块12、节拍模块13、地址模块14、存储器阵列设置模块15、可编程逻辑阵列设置模块16、速度模块17、音频模块18和输出模块19;
所述控制模块11分别与所述振荡频率模块12、所述节拍模块13、所述地址模块14、所述存储器阵列设置模块15、所述可编程逻辑阵列设置模块16和所述输出模块19连接,所述振荡频率模块12分别与所述音频模块18、所述速度模块17和所述节拍模块13连接,所述节拍模块13分别与所述速度模块17、所述存储器阵列设置模块15、所述可编程逻辑阵列设置模块16、所述地址模块14、所述音频模块18和所述输出模块19连接,所述地址模块14与所述存储器阵列设置模块15连接,所述存储器阵列设置模块15分别与所述可编程逻辑阵列设置模块16和所述速度模块17连接,所述可编程逻辑阵列设置模块16与所述音频模块18连接,所述音频模块18与所述输出模块19连接,所述输出模块19与外部发声设备20连接;
所述控制模块11接收外部输入的按键信号,根据所述按键信号发送音乐切换信号给所述节拍模块13,所述振荡频率模块12发送第一预设频率信号给所述节拍模块13,所述节拍模块13根据所述音乐切换信号、所述第一预设频率信号和播放速度信号发送进位驱动信号给所述地址模块14,所述地址模块14根据所述进位驱动信号发送地址信号给所述存储器阵列设置模块15,所述存储器阵列设置模块15根据所述地址信号输出除数代码,所述速度模块17根据所述除数代码输出所述播放速度信号,所述可编程逻辑阵列模块16根据所述除数代码发送音频编码信号给所述音频模块18,所述音频模块18根据所述音频编码信号输出预设频率的音频信号,所述输出模块19根据所述预设频率的音频信号,驱动所述外部发声设备20进行发声。
具体地,本实施例中的除数代表分频倍数,一首音乐包括多个音符,可以根据需要的总音符数在地址模块设置多个分频器件,例如,音符总数为768个,分给多首音乐,每首音乐的音符数不尽相同,根据28×3=768可以确定地址模块14包括8个二分频器件和1个三分频器件,并且发送一组地址信号A0B~A9B给存储器阵列设置模块15,存储器阵列设置模块15输出相应的除数代码D<0>~D<7>,可编程逻辑阵列设置模块16根据除数代码D<4>~D<7>,输出相应的音频编码信号给音频模块18,确定音频信号的频率,可编程逻辑阵列设置模块16还输出空位信号SB给节拍模块13。
本发明提供的音乐切换控制电路及装置的有益效果在于:与现有技术相比,本发明提供的音乐切换控制电路通过控制模块接收外部输入的按键信号,控制模块根据按键信号发送音乐切换信号给节拍模块,并且振荡频率模块发送第一预设频率信号给节拍模块,速度模块发送播放速度信号给节拍模块,在进行音乐切换时,节拍模块输出给地址模块高频的进位驱动信号,可以在很短时间内播放完待切换的音乐,实现快速切换音乐的功能,在音乐切换完成后,节拍模块将播放速度信号作为输入信号,再通过地址模块、存储器阵列设置模块、可编程逻辑阵列设置模块、音频模块和输出模块按照正常速度播放切换后的音乐,音乐切换过程快速流畅,大大提升了用户体验。
参阅图2及图3,进一步地,所述控制模块11包括上电复位单元和控制单元;
所述上电复位单元与所述控制单元连接,所述控制单元分别与所述振荡频率模块12、所述节拍模块13、所述存储器阵列设置模块15、所述可编程逻辑阵列设置模块16和所述输出模块19连接,所述上电复位单元与所述地址模块14连接;
在所述控制模块11上电时,所述上电复位单元分别发送上电复位信号给所述控制单元和所述地址模块14,所述控制单元和所述地址模块14根据所述上电复位信号进行上电复位,所述控制单元接收外部输入的按键信号,根据所述按键信号发送音乐切换信号给所述节拍模块13。
进一步地,所述上电复位单元包括反相器inv1、反相器inv2、反相器inv3、PMOS管M1和极性电容C1;
PMOS管M1的源级与电源VDD连接,PMOS管M1的栅极与地GND连接,PMOS管M1的漏极分别与极性电容C1的正极和反相器inv1的输入端连接,极性电容C1的负极与地GND连接,反相器inv1、反相器inv2和反相器inv3依次串联,反相器inv3的输出端分别与所述控制单元和所述地址模块14连接。
具体地,反相器inv3的输出端输出上电复位信号POR,并将上电复位信号POR分别发送给控制单元和地址模块14,使其进行上电复位。
进一步地,所述控制单元包括反相器inv4、反相器inv5、反相器inv6、反相器inv7、反相器inv8、反相器inv9、反相器inv10、反相器inv11、反相器inv12、反相器inv13、反相器inv14、反相器inv15、反相器inv16、或非门N1、或非门N2、或非门N3、或非门N4、或非门N5、或非门N6、或非门N7、极性电容C2、极性电容C3和ZDR模块I1;
反相器inv4的输入端与所述振荡频率模块12连接,反相器inv4与反相器inv5依次串联,反相器inv5的输出端与ZDR模块I1的输入端CK连接,ZDR模块I1的输入端CKB与反相器inv5的输入端连接,ZDR模块I1的输入端D与反相器inv12的输出端连接,ZDR模块I1的输出端Q与反相器inv6的输入端连接,反相器inv6与反相器inv7依次串联,反相器inv7的输出端分别与或非门N1的输入端B和极性电容C2的正极连接,极性电容C2的负极与地GND连接,或非门N1的输入端A与反相器inv7的输入端连接,或非门N1的输出端与或非门N2的输入端A连接,或非门N2的输入端B与或非门N4的输出端连接,或非门N2的输出端与或非门N4的输入端A连接;
反相器inv8的输入端与所述节拍模块13连接,反相器inv8与反相器inv9依次串联,反相器inv9的输出端分别与或非门N3的输入端B和极性电容C3的正极连接,极性电容C3的负极与地GND连接,或非门N3的输入端A与反相器inv9的输入端连接,或非门N3的输出端与或非门N4的输入端B连接,或非门N4的输入端C与所述上电复位单元连接,或非门N4的输出端与反相器inv10的输入端连接,反相器inv10和反相器inv11依次串联,反相器inv11的输出端与所述节拍模块13连接;
反相器inv12的输入端输入所述按键信号TRIB,反相器inv12的输出端与或非门N5的输入端B连接,或非门N5的输入端A与或非门N7的输出端连接,或非门N5的输入端C与反相器inv11的输出端连接,或非门N5的输出端依次通过串联的反相器inv13和反相器inv14与或非门N6的输入端B连接,或非门N6的输入端A与所述控制模块11连接,或非门N6的输出端与反相器inv15的输入端连接,反相器inv15的输出端分别与所述振荡频率模块12和所述节拍模块13连接,反相器inv13的输出端分别与所述振荡频率模块12、所述存储器阵列设置模块15、所述可编程逻辑阵列设置模块16和所述输出模块19连接;
反相器inv16的输入端与所述节拍模块13连接,反相器inv16的输出端与或非门N7的输入端B连接,或非门N7的输入端A与所述控制模块11连接,或非门N7的输入端C与或非门N5的输出端连接,或非门N7的输出端与或非门N5的输入端A连接。
具体地,本实施例中的ZDR模块为D触发器,反相器inv4的输入端接收振荡频率模块12发送的第二预设频率信号H55,第二预设频率信号H55可以具体设置为55Hz的信号,作为按键信号TRIB的防抖时钟信号,当外部按键触发后,至少维持到ZDR模块I1的输入端CK的信号出现第一个上升沿信号,即第二预设频率信号H55出现第一个上升沿信号,使ZDR模块I1的输出端Q输出一个高电平信号,经过反相器inv6、反相器inv7、极性电容C2和或非门N1的作用后,输出一个很短的高电平脉冲信号,提供给由或非门N2和或非门N4组成的锁存器,这里的高电平脉冲信号的时长取决于反相器inv6和反相器inv7的尺寸,以及极性电容C2的大小,其时长一般为纳秒或微秒级别。
反相器inv8的输入端接收节拍模块13发送的播放完毕信号ENDB,播放完毕信号ENDB是节拍模块13产生的代表一首音乐播放完毕的一个低电平脉冲信号,经过反相器inv8、反相器inv9和极性电容C3的作用,产生一个很短的高电平脉冲信号,提供给由或非门N2和或非门N4组成的锁存器,经过锁存器后,反相器inv11的输出端生成音乐切换信号FS,并将音乐切换信号FS发送给节拍模块13。
反相器inv12的输入端输入按键信号TRIB,反相器inv15的输出端输出复位信号RET,并将复位信号发送给振荡频率模块12和节拍模块13,反相器inv13的输出端输出开关信号EN,并将开关信号EN分别发送给振荡频率模块12、存储器阵列设置模块15、可编程逻辑阵列设置模块16和输出模块19。反相器inv16的输入端同样接收节拍模块13发送的播放完毕信号ENDB。
参阅图4,进一步地,所述控制模块11还包括按键输入单元113,所述按键输入单元113与所述控制单元连接;
所述按键输入单元包括PMOS管M2、PMOS管M3和NMOS管M4,PMOS管M2的源级和栅极均与电源VDD连接,PMOS管M2的漏极分别与P MOS管M3的漏极和NMOS管M4的漏极连接,PMOS管M3的源级与电源VDD连接,PMOS管M3的栅极与地GND连接,NMOS管M4的源级和栅极均与地GND连接,按键信号TRIB接入PMOS管M2的漏极,输出的按键信号TRIB与控制单元连接。
具体地,控制单元通过按键输入单元113接收按键信号TRIB,在PMOS管M2、PMOS管M3和NMOS管M4的作用下,外部按键不动作时,按键信号TRIB为高电平,当外部按键按下时,即外部按键对地触发,按键信号TRIB变为低电平。
进一步地,所述振荡频率模块12包括振荡单元和分频单元;
所述振荡单元与所述分频单元连接,所述振荡单元分别与所述控制模块11和所述音频模块18连接,所述分频单元分别与所述控制模块11、所述节拍模块13和所述速度模块17连接;
所述振荡单元输出振荡信号FOSCO,所述振荡单元分别将所述振荡信号FOSCO发送给所述分频单元和所述音频模块18,所述分频单元根据所述振荡信号FOSCO发送第一预设频率信号H1500给所述节拍模块13。
具体地,控制模块11发送开关信号EN给振荡单元,并且发送复位信号RET给分频单元,当开关信号EN为低电平时,振荡单元内的振荡器电路停止工作,无法产生振荡而输出方波信号,当开关信号EN为高电平时,振荡器电路产生振荡输出振荡信号FOSCO,分频单元接收振荡信号FOSCO,在分频单元内的分频器电路作用下,输出第一预设频率信号H1500、第二预设频率信号H55和第三预设频率信号H165,其中第一预设频率信号H1500的频率可以具体设置为1.5KHz,第三预设频率信号H165的频率可以具体设置为165KHz,H1500、H165和H55也可用其他频率的信号,取决于整体电路所需频率的需求。
参阅图5、图6及图7,进一步地,所述节拍模块13包括第一寄存器设置单元、第一输出单元和第二输出单元;
所述第一寄存器设置单元与所述第一输出单元连接,所述第一输出单元与所述第二输出单元连接,所述第一寄存器设置单元与所述速度模块17连接,所述第一输出单元分别与所述控制模块11、所述振荡频率模块12、所述存储器阵列设置模块15和所述地址模块14连接,所述第二输出单元分别与所述可编程逻辑阵列设置模块16、所述音频模块18和所述输出模块19连接;
所述控制模块11接收外部输入的按键信号TRIB,根据所述按键信号TRIB发送音乐切换信号FS和复位信号RET给所述第一输出单元以及所述第二输出单元,所述振荡频率模块12发送第一预设频率信号H1500给所述第一输出单元,所述速度模块17发送所述播放速度信号TEMPO给所述第一寄存器设置单元,所述第一寄存器设置单元根据所述播放速度信号TEMPO发送速度信号TEMPOX和节拍信号BEAT给所述第一输出单元,所述第一输出单元根据所述音乐切换信号FS、所述复位信号RET、所述第一预设频率信号H1500、所述速度信号TEMPOX和所述节拍信号BEAT发送进位驱动信号RCLK给所述地址模块14,以及发送播放完毕信号ENDB和切换识别信号RE给所述第二输出单元,所述可编程逻辑阵列设置模块16发送空位信号SB给所述第二输出单元,所述第二输出单元根据所述音乐切换信号FS、所述复位信号RET、所述播放完毕信号ENDB、所述切换识别信号RE和所述空位信号SB发送静音信号SIL给所述音频模块18和所述输出模块19。
具体地,第一寄存器设置单元包括反相器inv17、反相器inv18、反相器inv19、反相器inv20、反相器inv21、异或门N8、或非门N9、ZSR模块I2、ZSR模块I3、ZSR模块I4和ZSR模块I5。
反相器inv17的输入端与速度模块17连接,接收速度模块17发送的播放速度信号TEMPO,反相器inv17的输出端分别与反相器inv18的输入端、ZSR模块I2的输入端CKB、ZSR模块I3的输入端CKB、ZSR模块I4的输入端CKB和ZSR模块I5的输入端CKB连接,反相器inv18的输出端输出速度信号TEMPOX给第一输出单元,还分别与ZSR模块I2的输入端CK、ZSR模块I3的输入端CK、ZSR模块I4的输入端CK和ZSR模块I5的输入端CK连接,ZSR模块I2的输入端J、ZSR模块I3的输入端J、ZSR模块I4的输入端J和ZSR模块I5的输入端J均与存储器阵列设置模块15连接,依次接收存储器阵列设置模块15输出的除数代码D<0>、D<1>、D<2>和D<3>,ZSR模块I2的输出端Q与ZSR模块I3的输入端D连接,ZSR模块I3的输出端Q分别与ZSR模块I4的输入端D和或非门N9的输入端C连接,ZSR模块I4的输出端Q分别与ZSR模块I5的输入端D、异或门N8的输入端B和或非门N9的输入端B连接,ZSR模块I5的输出端Q分别与异或门N8的输入端A和或非门N9的输入端A连接,异或门N8的输出端与ZSR模块I2的输入端D连接,或非门N9的输出端与反相器inv19的输入端连接,反相器inv19、反相器inv20和反相器inv21依次串联,反相器inv21分别与ZSR模块I2的输入端PSB、ZSR模块I3的输入端PSB、ZSR模块I4的输入端PSB和ZSR模块I5的输入端PSB连接,反相器inv20的输出端的输出端输出节拍信号BEAT给第一输出单元,还分别与ZSR模块I2的输入端PS、ZSR模块I3的输入端PS、ZSR模块I4的输入端PS、ZSR模块I5的输入端PS连接。
第一输出单元包括反相器inv22、反相器inv23、反相器inv24、反相器inv25、反相器inv26、反相器inv27、反相器inv28、反相器inv29、或非门N10、或非门N11、或非门N12、与非门N13、与非门N14和、非门N15、ZTR模块I6、选择器模块I7和选择器模块I8。
或非门N10的输入端A接收除数代码D<1>,输入端B接收除数代码D<2>,输入端C接收除数代码D<3>,或非门N10的输出端与选择器模块I7的输入端S连接,选择器模块I7的输入端0输入节拍信号BEAT,选择器模块I7的输入端1输入速度信号TEMPOX,选择器模块I7的输出端与反相器inv22的输入端连接,反相器inv22的输出端分别与反相器inv23的输入端和ZTR模块I6的输入端CKB连接,反相器inv23的输出端与ZTR模块I6的输入端CK连接,ZTR模块I6的输出端QB与选择器模块I8的输入端0连接,ZTR模块I6的输入端R与反相器inv24的输出端连接,反相器inv24的输入端与或非门N11的输出端连接,或非门N11的输入端A与控制模块11连接,接收复位信号RET,或非门N11的输入端B与控制模块11连接,接收音乐切换信号FS,选择器模块I8的输入端S与控制模块11连接,接收音乐切换信号FS,选择器模块I8的输入端1与振荡频率模块12连接,接收第一预设频率信号H1500,选择器模块I8的输出端与反相器inv25的输入端连接,反相器inv25和反相器inv26依次串联,反相器inv26的输出端与地址模块14连接,发送进位驱动信号RCLK给地址模块14,反相器inv26的输出端还分别与与非门N13的输入端A和与非门N14的输入端A连接,与非门N14的输入端B与与非门N15的输出端连接,与非门N14的输出端分别与与非门N13的输入端B和与非门N15的输入端A连接,与非门N13的输出端与反相器inv27的输入端连接,反相器inv27的输出端输出切换识别信号RE,并且与或非门N12的输入端E连接,与非门N15的输入端B接收第一预设频率信号H1500,反相器inv28的输入端接收除数代码D<0>,反相器inv28的输出端与或非门N12的输入端A连接,或非门N12的输入端B接收除数代码D<1>,或非门N12的输入端C接收除数代码D<2>,或非门N12的输入端D接收除数代码D<3>,或非门N12的输出端与反相器inv29的输入端连接,反相器inv29的输出端输出播放完毕信号ENDB。
第二输出单元包括反相器inv30、反相器inv31、反相器inv32和或非门N16。
或非门N16的输入端A接收复位信号RET,或非门N16的输入端B接收音乐切换信号FS,或非门N16的输入端C接收切换识别信号RE,或非门N16的输入端D与反相器inv30的输出端连接,反相器inv30的输入端接收播放完毕信号ENDB,或非门N16的输入端E与反相器inv31的输出端连接,反相器inv31的输入端接收可编程逻辑阵列设置模块16发送的空位信号SB,或非门N16的输出端与反相器inv32的输入端连接,反相器inv32的输出端输出静音信号SIL。
节拍模块13采用线性反馈移位寄存器的设计方法,设置有4个ZSR模块,ZSR模块为具有双输入的D触发器,通过输入端PS接收的信号和输入端PSB接收的信号来决定D触发器的输入端为输入端D或输入端J,4个ZSR模块接收除数代码D<0>~D<3>,最大除数为24-1=15,即最大分频倍数为15,可以确定15种节拍。第一输出单元中的ZTR模块为T触发器。速度模块17产生的播放速度信号TEMPO发送给节拍模块13做输入,其中除数为1时,可以设置此时D<0>=1,D<1>D<2>D<3>为000,通过直接输出播放速度信号TEMPO,即进位驱动信号RCLK与播放速度信号TEMPO频率相同,默认无需进行分频。
一个音符对应一个节拍,所以节拍模块13产生的进位驱动信号RCLK,作用于地址模块14,使其产生进位,即进行音符的切换。
当音乐切换信号FS为1时,节拍模块13输出第一预设频率信号H1500,即进位驱动信号RCLK与第一预设频率信号H1500的频率相同,因第一预设频率信号H1500的频率为1500Hz,即使连续播放50个周期,即50个音符,总时间也才33.3ms,人很难觉察得到,以此达到快速播放完目前正在播放的音乐的目的,或者说实现快速切换音乐的功能。在待切换的音乐快速播放完毕后,音乐切换信号FS变为0,开始以正常速度播放后续音乐。
当D<0>=1,D<1>D<2>D<3>为000,与切换识别信号RE组合生成播放完毕信号ENDB,播放完毕信号ENDB为低电平信号,并且其周期为第一预设频率信号H1500周期的一半。
当音乐切换信号FS为1时,节拍模块输出的进位驱动信号RCLK等同于第一预设频率信号H1500;当音乐切换信号FS为0时,切换识别信号RE也为0。本音乐切换控制电路的第一个音符要留白,即第一个音符对应的D<1>~D<7>、O1~O7和空位信号SB都为0,而第二个音符对应D<0>=1,D<1>D<2>D<3>为000。在第一次按下外部按键后,非常快速的播放完第0首乐曲(第一个音符:一个空白符或者叫占位符和第二个音符:结束符),然后再正常播放实际上的第1首乐曲。静音信号SIL信号代表在以下情况时,输出为静音:播放第一个音符(空位信号SB信号有效),快速播放时(音乐切换信号FS有效),播放完成后(复位信号RET有效),每首音乐播放完毕时的音符时长(播放完毕信号ENDB的反向信号有效),
以“除4”为1拍时:÷1→1/4拍,÷2→1/2拍,÷3→3/4拍,÷4→1拍,÷6→3/2拍,÷8→2拍,÷12→3拍等,拍子越短,除数越大,表示频率越高,除值也越小。
参阅图8,进一步地,所述速度模块17包括第二寄存器设置单元;
所述第二寄存器设置单元分别与所述振荡频率模块12、所述存储器阵列设置模块15和所述节拍模块13连接;
所述第二寄存器设置单元根据所述除数代码输出所述播放速度信号TEMPO。
具体地,速度模块17采用线性反馈移位寄存器的设计方法,设置有4个ZSR模块,接收除数代码D<4>~D<7>,最大除数为24-1=15,即最大分频倍数为15,可以确定15种播放速度,满足不同的实际需求。第二寄存器设置单元包括反相器inv33、反相器inv34、反相器inv35、反相器inv36、反相器inv37、或非门N17、异或门N18、ZSR模块I9、ZSR模块I10、ZSR模块I11和ZSR模块I12;
反相器inv33的输入端与所述振荡频率模块12连接,反相器inv33的输出端分别与反相器inv34的输入端、ZSR模块I9的输入端CKB、ZSR模块I10的输入端CKB、ZSR模块I11的输入端CKB和ZSR模块I12的输入端CKB连接,反相器inv34的输出端分别与ZSR模块I9的输入端CK、ZSR模块I10的输入端CK、ZSR模块I11的输入端CK和ZSR模块I12的输入端CK连接,ZSR模块I9的输入端J、ZSR模块I10的输入端J、ZSR模块I11的输入端J和ZSR模块I12的输入端J均与所述存储器阵列设置模块15连接,依次接收存储器阵列设置模块15输出的除数代码D<4>、D<5>、D<6>和D<7>,ZSR模块I9的输出端Q与ZSR模块I10的输入端D连接,ZSR模块I10的输出端Q分别与ZSR模块I11的输入端D和或非门N17的输入端C连接,ZSR模块I11的输出端Q分别与ZSR模块I12的输入端D、异或门N18的输入端B和或非门N17的输入端B连接,ZSR模块I12的输出端Q分别与异或门N18的输入端A和或非门N17的输入端A连接,异或门N18的输出端与ZSR模块I9的输入端D连接,或非门N17的输出端与反相器inv35的输入端连接,反相器inv35、反相器inv36和反相器inv37依次串联,反相器inv37的输出端分别与ZSR模块I9的输入端PSB、ZSR模块I10的输入端PSB、ZSR模块I11的输入端PSB和ZSR模块I12的输入端PSB连接,反相器inv36的输出端分别与ZSR模块I9的输入端PS、ZSR模块I10的输入端PS、ZSR模块I11的输入端PS和ZSR模块I12的输入端PS连接,并输出播放速度信号TEMPO发送给节拍模块13。
进一步地,所述音频模块18包括第三寄存器设置单元和第三输出单元;
所述第三寄存器设置单元与所述第三输出单元连接,所述第三寄存器设置单元分别与所述振荡频率模块12和所述可编程逻辑阵列设置模块16连接,所述第三输出单元分别与所述节拍模块13和所述输出模块19连接;
所述可编程逻辑阵列模块16根据所述除数代码发送音频编码信号01~07给所述第三寄存器设置单元,所述振荡频率模块12输出振荡信号FOSCO并发送给所述第三寄存器设置单元,所述第三寄存器设置单元根据所述音频编码信号01~07和所述振荡信号FOSCO发送分频信号给所述第三输出单元,所述节拍模块13输出静音信号SIL并发送给所述第三输出单元,所述第三输出单元根据所述分频信号和所述静音信号SIL输出预设频率的音频信号TONE。
具体地,音频模块18同样采用线性反馈移位寄存器的设计方法,主要实现分频作用,第三寄存器设置单元根据可编程逻辑阵列设置模块16发送的音频编码信号01~07输出分频信号,即确定分频倍数,结合节拍模块13发送的静音信号SIL,就可以输出所需频率的音频信号TONE。
参阅图9,进一步地,所述输出模块19包括反相器inv38、反相器inv39、反相器inv40、反相器inv41、反相器inv42、反相器inv43、反相器inv44、反相器inv45、与非门N19、与非门N20和与非门N21;
反相器inv38的输入端与所述节拍模块13连接,反相器inv38的输出端与与非门N19的输入端A连接,与非门N19的输入端B与所述音频模块18连接,与非门N19的输出端分别与与非门N20的输入端B和反相器inv39的输入端连接,与非门N20的输入端A与所述控制模块11连接,与非门N20的输出端与反相器inv40的输入端连接,反相器inv40、反相器inv41和反相器inv42依次串联,反相器inv42的输出端与所述外部发声设备20连接,反相器inv39的输出端与与非门N21的输入端A连接,与非门N21的输出端B与所述控制模块11连接,与非门N21的输出端与反相器inv43的输入端连接,反相器inv43、反相器inv44和反相器inv45依次串联,反相器inv45的输出端与所述外部发声设备20连接。
具体地,反相器inv38的输入端接收节拍模块13发送的静音信号SIL,与非门N19的输入端B接收音频模块18发送的音频信号TONE,与非门N20的输入端A和与非门N21的输入端B均接收控制模块11发送的开关信号EN,开关信号EN为低电平时,输出模块没有输出,开关信号EN为高电平时,静音信号SIL经过反相器inv38与音频信号TONE执行与非逻辑,截取出非静音区,最终输出到BD和BDB两个相位相反的端口,驱动外部蜂鸣片发出声音,或者驱动其他外接发声设备进行发声。
本发明实施例还提供一种音乐切换装置,音乐切换装置包括上述实施例中的音乐切换控制电路,音乐切换控制电路中各个模块的具体结构和功能参照上述实施例,由于所述音乐切换装置采用了上述实施例的所有技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本发明所提供的实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的系统实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (10)

1.一种音乐切换控制电路,其特征在于,包括控制模块、振荡频率模块、节拍模块、地址模块、存储器阵列设置模块、可编程逻辑阵列设置模块、速度模块、音频模块和输出模块;
所述控制模块分别与所述振荡频率模块、所述节拍模块、所述地址模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块和所述输出模块连接,所述振荡频率模块分别与所述音频模块、所述速度模块和所述节拍模块连接,所述节拍模块分别与所述速度模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块、所述地址模块、所述音频模块和所述输出模块连接,所述地址模块与所述存储器阵列设置模块连接,所述存储器阵列设置模块分别与所述可编程逻辑阵列设置模块和所述速度模块连接,所述可编程逻辑阵列设置模块与所述音频模块连接,所述音频模块与所述输出模块连接,所述输出模块与外部发声设备连接;
所述控制模块接收外部输入的按键信号,根据所述按键信号发送音乐切换信号给所述节拍模块,所述振荡频率模块发送第一预设频率信号给所述节拍模块,所述节拍模块根据所述音乐切换信号、所述第一预设频率信号和播放速度信号发送进位驱动信号给所述地址模块,所述地址模块根据所述进位驱动信号发送地址信号给所述存储器阵列设置模块,所述存储器阵列设置模块根据所述地址信号输出除数代码,所述速度模块根据所述除数代码输出所述播放速度信号,所述可编程逻辑阵列模块根据所述除数代码发送音频编码信号给所述音频模块,所述音频模块根据所述音频编码信号输出预设频率的音频信号,所述输出模块根据所述预设频率的音频信号,驱动所述外部发声设备进行发声。
2.根据权利要求1所述的音乐切换控制电路,其特征在于,所述控制模块包括上电复位单元和控制单元;
所述上电复位单元与所述控制单元连接,所述控制单元分别与所述振荡频率模块、所述节拍模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块和所述输出模块连接,所述上电复位单元与所述地址模块连接;
在所述控制模块上电时,所述上电复位单元分别发送上电复位信号给所述控制单元和所述地址模块,所述控制单元和所述地址模块根据所述上电复位信号进行上电复位,所述控制单元接收外部输入的按键信号,根据所述按键信号发送音乐切换信号给所述节拍模块。
3.根据权利要求2所述的音乐切换控制电路,其特征在于,所述上电复位单元包括反相器inv1、反相器inv2、反相器inv3、PMOS管M1和极性电容C1;
PMOS管M1的源级与电源VDD连接,PMOS管M1的栅极与地GND连接,PMOS管M1的漏极分别与极性电容C1的正极和反相器inv1的输入端连接,极性电容C1的负极与地GND连接,反相器inv1、反相器inv2和反相器inv3依次串联,反相器inv3的输出端分别与所述控制单元和所述地址模块连接。
4.根据权利要求2所述的音乐切换控制电路,其特征在于,所述控制单元包括反相器inv4、反相器inv5、反相器inv6、反相器inv7、反相器inv8、反相器inv9、反相器inv10、反相器inv11、反相器inv12、反相器inv13、反相器inv14、反相器inv15、反相器inv16、或非门N1、或非门N2、或非门N3、或非门N4、或非门N5、或非门N6、或非门N7、极性电容C2、极性电容C3和ZDR模块I1;
反相器inv4的输入端与所述振荡频率模块连接,反相器inv4与反相器inv5依次串联,反相器inv5的输出端与ZDR模块I1的输入端CK连接,ZDR模块I1的输入端CKB与反相器inv5的输入端连接,ZDR模块I1的输入端D与反相器inv12的输出端连接,ZDR模块I1的输出端Q与反相器inv6的输入端连接,反相器inv6与反相器inv7依次串联,反相器inv7的输出端分别与或非门N1的输入端B和极性电容C2的正极连接,极性电容C2的负极与地GND连接,或非门N1的输入端A与反相器inv7的输入端连接,或非门N1的输出端与或非门N2的输入端A连接,或非门N2的输入端B与或非门N4的输出端连接,或非门N2的输出端与或非门N4的输入端A连接;
反相器inv8的输入端与所述节拍模块连接,反相器inv8与反相器inv9依次串联,反相器inv9的输出端分别与或非门N3的输入端B和极性电容C3的正极连接,极性电容C3的负极与地GND连接,或非门N3的输入端A与反相器inv9的输入端连接,或非门N3的输出端与或非门N4的输入端B连接,或非门N4的输入端C与所述上电复位单元连接,或非门N4的输出端与反相器inv10的输入端连接,反相器inv10和反相器inv11依次串联,反相器inv11的输出端与所述节拍模块连接;
反相器inv12的输入端输入所述按键信号,反相器inv12的输出端与或非门N5的输入端B连接,或非门N5的输入端A与或非门N7的输出端连接,或非门N5的输入端C与反相器inv11的输出端连接,或非门N5的输出端依次通过串联的反相器inv13和反相器inv14与或非门N6的输入端B连接,或非门N6的输入端A与所述控制模块连接,或非门N6的输出端与反相器inv15的输入端连接,反相器inv15的输出端分别与所述振荡频率模块和所述节拍模块连接,反相器inv13的输出端分别与所述振荡频率模块、所述存储器阵列设置模块、所述可编程逻辑阵列设置模块和所述输出模块连接;
反相器inv16的输入端与所述节拍模块连接,反相器inv16的输出端与或非门N7的输入端B连接,或非门N7的输入端A与所述控制模块连接,或非门N7的输入端C与或非门N5的输出端连接,或非门N7的输出端与或非门N5的输入端A连接。
5.根据权利要求1所述的音乐切换控制电路,其特征在于,所述振荡频率模块包括振荡单元和分频单元;
所述振荡单元与所述分频单元连接,所述振荡单元分别与所述控制模块和所述音频模块连接,所述分频单元分别与所述控制模块、所述节拍模块和所述速度模块连接;
所述振荡单元输出振荡信号,所述振荡单元分别将所述振荡信号发送给所述分频单元和所述音频模块,所述分频单元根据所述振荡信号发送第一预设频率信号给所述节拍模块。
6.根据权利要求1所述的音乐切换控制电路,其特征在于,所述节拍模块包括第一寄存器设置单元、第一输出单元和第二输出单元;
所述第一寄存器设置单元与所述第一输出单元连接,所述第一输出单元与所述第二输出单元连接,所述第一寄存器设置单元与所述速度模块连接,所述第一输出单元分别与所述控制模块、所述振荡频率模块、所述存储器阵列设置模块和所述地址模块连接,所述第二输出单元分别与所述可编程逻辑阵列设置模块、所述音频模块和所述输出模块连接;
所述控制模块接收外部输入的按键信号,根据所述按键信号发送音乐切换信号和复位信号给所述第一输出单元以及所述第二输出单元,所述振荡频率模块发送第一预设频率信号给所述第一输出单元,所述速度模块发送所述播放速度信号给所述第一寄存器设置单元,所述第一寄存器设置单元根据所述播放速度信号发送速度信号和节拍信号给所述第一输出单元,所述第一输出单元根据所述音乐切换信号、所述复位信号、所述第一预设频率信号、所述速度信号和所述节拍信号发送进位驱动信号给所述地址模块,以及发送播放完毕信号和切换识别信号给所述第二输出单元,所述可编程逻辑阵列单元发送空位信号给所述第二输出单元,所述第二输出单元根据所述音乐切换信号、所述复位信号、所述播放完毕信号、所述切换识别信号和所述空位信号发送静音信号给所述音频模块和所述输出模块。
7.根据权利要求1所述的音乐切换控制电路,其特征在于,所述速度模块包括第二寄存器设置单元;
所述第二寄存器设置单元分别与所述振荡频率模块、所述存储器阵列设置模块和所述节拍模块连接;
所述第二寄存器设置单元根据所述除数代码输出所述播放速度信号。
8.根据权利要求1所述的音乐切换控制电路,其特征在于,所述音频模块包括第三寄存器设置单元和第三输出单元;
所述第三寄存器设置单元与所述第三输出单元连接,所述第三寄存器设置单元分别与所述振荡频率模块和所述可编程逻辑阵列设置模块连接,所述第三输出单元分别与所述节拍模块和所述输出模块连接;
所述可编程逻辑阵列模块根据所述除数代码发送音频编码信号给所述第三寄存器设置单元,所述振荡频率模块输出振荡信号并发送给所述第三寄存器设置单元,所述第三寄存器设置单元根据所述音频编码信号和所述振荡信号发送分频信号给所述第三输出单元,所述节拍模块输出静音信号并发送给所述第三输出单元,所述第三输出单元根据所述分频信号和所述静音信号输出预设频率的音频信号。
9.根据权利要求1所述的音乐切换控制电路,其特征在于,所述输出模块包括反相器inv38、反相器inv39、反相器inv40、反相器inv41、反相器inv42、反相器inv43、反相器inv44、反相器inv45、与非门N19、与非门N20和与非门N21;
反相器inv38的输入端与所述节拍模块连接,反相器inv38的输出端与与非门N19的输入端A连接,与非门N19的输入端B与所述音频模块18连接,与非门N19的输出端分别与与非门N20的输入端B和反相器inv39的输入端连接,与非门N20的输入端A与所述控制模块连接,与非门N20的输出端与反相器inv40的输入端连接,反相器inv40、反相器inv41和反相器inv42依次串联,反相器inv42的输出端与所述外部发声设备连接,反相器inv39的输出端与与非门N21的输入端A连接,与非门N21的输出端B与所述控制模块连接,与非门N21的输出端与反相器inv43的输入端连接,反相器inv43、反相器inv44和反相器inv45依次串联,反相器inv45的输出端与所述外部发声设备连接。
10.一种音乐切换装置,其特征在于,包括权利要求1至9任意一项所述的音乐切换控制电路。
CN201810667640.6A 2018-06-26 2018-06-26 音乐切换控制电路及装置 Active CN108649948B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810667640.6A CN108649948B (zh) 2018-06-26 2018-06-26 音乐切换控制电路及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810667640.6A CN108649948B (zh) 2018-06-26 2018-06-26 音乐切换控制电路及装置

Publications (2)

Publication Number Publication Date
CN108649948A true CN108649948A (zh) 2018-10-12
CN108649948B CN108649948B (zh) 2024-05-24

Family

ID=63753702

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810667640.6A Active CN108649948B (zh) 2018-06-26 2018-06-26 音乐切换控制电路及装置

Country Status (1)

Country Link
CN (1) CN108649948B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4163407A (en) * 1977-01-17 1979-08-07 The Wurlitzer Company Programmable rhythm unit
CN2155034Y (zh) * 1993-06-08 1994-02-02 方国主 多功能电子节拍器
KR20010057285A (ko) * 1999-12-21 2001-07-04 박종섭 프로그래머블 셀프리프레쉬 기능을 갖는 동기식 디램
KR20040058803A (ko) * 2002-12-27 2004-07-05 주식회사 하이닉스반도체 배타적 오아게이트 회로
CN102289900A (zh) * 2011-07-19 2011-12-21 中山大学深圳研究院 一种红外音乐门铃响应的方法及装置
CN102709880A (zh) * 2012-06-07 2012-10-03 无锡市晶源微电子有限公司 一种具有光耦保护功能的模块
CN103493512A (zh) * 2011-02-02 2014-01-01 唯听助听器公司 双耳助听系统和提供双耳节拍的方法
CN206451067U (zh) * 2016-01-15 2017-08-29 半导体元件工业有限责任公司 时钟发生器
CN208386513U (zh) * 2018-06-26 2019-01-15 宗仁科技(平潭)有限公司 音乐切换控制电路及装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4163407A (en) * 1977-01-17 1979-08-07 The Wurlitzer Company Programmable rhythm unit
CN2155034Y (zh) * 1993-06-08 1994-02-02 方国主 多功能电子节拍器
KR20010057285A (ko) * 1999-12-21 2001-07-04 박종섭 프로그래머블 셀프리프레쉬 기능을 갖는 동기식 디램
KR20040058803A (ko) * 2002-12-27 2004-07-05 주식회사 하이닉스반도체 배타적 오아게이트 회로
CN103493512A (zh) * 2011-02-02 2014-01-01 唯听助听器公司 双耳助听系统和提供双耳节拍的方法
CN102289900A (zh) * 2011-07-19 2011-12-21 中山大学深圳研究院 一种红外音乐门铃响应的方法及装置
CN102709880A (zh) * 2012-06-07 2012-10-03 无锡市晶源微电子有限公司 一种具有光耦保护功能的模块
CN206451067U (zh) * 2016-01-15 2017-08-29 半导体元件工业有限责任公司 时钟发生器
CN208386513U (zh) * 2018-06-26 2019-01-15 宗仁科技(平潭)有限公司 音乐切换控制电路及装置

Also Published As

Publication number Publication date
CN108649948B (zh) 2024-05-24

Similar Documents

Publication Publication Date Title
CN208386513U (zh) 音乐切换控制电路及装置
US20170126212A1 (en) Flip-flop circuit
KR101552255B1 (ko) 블록 완구
CN104204992A (zh) 具有内置电平移位器及可编程上升边缘和脉冲宽度的脉冲时钟产生逻辑
US4055103A (en) Electronic musical instrument using integrated circuit components
Zappi et al. Design and use of a hackable digital instrument
US3958483A (en) Musical instrument rhythm programmer having provision for automatic pattern variation
CN108649948A (zh) 音乐切换控制电路及装置
US4016495A (en) Electronic musical instrument using plural programmable divider circuits
JPWO2008072649A1 (ja) 論理回路とアドレスデコーダ回路及び半導体記憶装置
JPS63500751A (ja) キ−ボ−ド用音声発生システム
GB0124582D0 (en) Compound acoustic actuator drive circuit and portable information terminal
CN208607901U (zh) 一种仿声电路
JPH02124633A (ja) プログラマブル論理素子
CN105850047A (zh) 正交分频器
CN108550361B (zh) 一种仿声电路
CN208386916U (zh) 模仿警报声的集成电路和报警装置
CN109859758A (zh) 一种语音识别控制电路
CN108769875B (zh) 模仿警报声的集成电路及报警装置
CN208609172U (zh) 模仿警报声的集成电路及报警装置
CN108615429A (zh) 一种用于枪声和爆炸声模拟器的集成电路及装置
US4357853A (en) Digital semiconductor circuit for an electronic organ
CN202169788U (zh) 一种发声请柬
JPH02118801A (ja) 順序選択優先の任意/順序選択回路
KR20010081748A (ko) 멀티 비트 카운터

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 350400 2nd floor, building 9, Taiwan Pioneer Park, jinjingwan 2nd Road, beicuo Town, Pingtan County, Fuzhou City, Fujian Province

Applicant after: Zongren Technology (Pingtan) Co.,Ltd.

Address before: 350400 area B, 6th floor, building 17, Taiwan Pioneer Park, beicuo Town, Pingtan County, Fuzhou City, Fujian Province

Applicant before: ZONGREN TECHNOLOGY (PINGTAN) Co.,Ltd.

GR01 Patent grant
GR01 Patent grant