CN108646633A - 一种cpu控制电路板及其工作方法、一种压电贾卡控制系统 - Google Patents

一种cpu控制电路板及其工作方法、一种压电贾卡控制系统 Download PDF

Info

Publication number
CN108646633A
CN108646633A CN201810672034.3A CN201810672034A CN108646633A CN 108646633 A CN108646633 A CN 108646633A CN 201810672034 A CN201810672034 A CN 201810672034A CN 108646633 A CN108646633 A CN 108646633A
Authority
CN
China
Prior art keywords
cpu
control circuit
circuit plate
cpu control
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810672034.3A
Other languages
English (en)
Inventor
胡立成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changzhou Xu He Automation Technology Co Ltd
Original Assignee
Changzhou Xu He Automation Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changzhou Xu He Automation Technology Co Ltd filed Critical Changzhou Xu He Automation Technology Co Ltd
Priority to CN201810672034.3A priority Critical patent/CN108646633A/zh
Publication of CN108646633A publication Critical patent/CN108646633A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25257Microcontroller

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Programmable Controllers (AREA)

Abstract

本发明涉及一种CPU控制电路板及其工作方法、一种压电贾卡控制系统,其中所述CPU控制电路板包括:CPU、CAN总线和RS485;其中所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU;本发明的CPU控制电路板使用了CAN总线通信,通信实时性强,并且采用双线串行通信方式,检错能力强,可在高噪声干扰环境中工作,信号传输距离较远,抗电磁干扰能力强,可靠性高,灵活性高;本发明的CPU控制电路板结构简单、数据传输准确、响应快速、方便实用、性价比高。

Description

一种CPU控制电路板及其工作方法、一种压电贾卡控制系统
技术领域
本发明涉及纺织机械设备控制领域,具体涉及一种CPU控制电路板及其工作方法、一种压电贾卡控制系统。
背景技术
近年来经编机的发展日新月异,尤其是压电贾卡的出现,使经编行业更进一步,彻底迈进了电子控制的时代,各种压电贾卡控制电路板,如雨后春笋般出现。
现有技术的经编机压电贾卡控制系统中要使用数块或者十几块贾卡控制板,数据的传输方式采用的是串行通信方式,先传递给第一个贾卡控制板,然后第一个贾卡控制板就会传递给第二个贾卡控制板,依次传递下去。
这样存在几个问题:第一,主要是传输速度慢,机器运行一致性差;第二,如果中间某个贾卡控制板出现问题,不能对它的下一个传输,数据就要从头开始传,效率低;第三容串行通信容易受到外界干扰,无法保证每个贾卡控制板数据准确性。
发明内容
本发明的目的是提供一种CPU控制电路板及其工作方法、一种压电贾卡控制系统,基于CAN总线技术,通讯实时性强、传输距离较远、抗电磁干扰能力强、成本低、检错能力强。
为了达到上述发明目的,本发明提供了一种CPU控制电路板,包括:CPU、CAN总线和RS485;其中所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU。
进一步,所述CPU控制电路板还包括:信号转换模块; 所述CPU适于根据接收到的系统参数数据,对接收到的花型工艺数据进行分配,并输出一控制信号;以及所述信号转换模块适于将所述控制信号转换为下级驱动电路板所需的信号形式。
进一步,所述CPU控制电路板还包括:拨码开关和单片机外围电路;其中所述拨码开关用于设定CPU控制电路板的通讯地址;以及所述单片机外围电路包括:Flash存储电路、JTAG调试电路和高压信号检测电路。
进一步,所述光耦模块包括:第一、第二和第三光耦单元;其中第一光耦单元位于所述RS485与CPU之间;第二光耦单元位于所述CAN总线与CPU之间;以及第三光耦单元位于所述信号转换模块与CPU之间。
进一步,所述CPU控制电路板还包括:与一外部电源相连的DC-DC电源转换模块;所述DC-DC电源转换模块包括依次串联连接的第一、第二和第三DC-DC电源转换单元;其中所述外部电源适于为第一DC-DC电源转换单元和第三光耦单元供电;所述第一DC-DC电源转换单元适于为CAN总线、RS485和第一光耦单元供电;所述第二DC-DC电源转换单元适于为CPU和第二光耦单元供电;以及所述第三DC-DC电源转换单元适于为Flash存储电路供电。
进一步,所述外部电源的输出电压值为DC 9-18V电压,其典型电压值为DC 12V电压;;所述第一DC-DC电源转换单元的输出电压值为DC 5V电压;所述第二DC-DC电源转换单元的输出电压值为DC 5V电压;以及所述第三DC-DC电源转换单元的输出电压值为DC 3.3V电压。
又一方面,本发明还提供了一种CPU控制电路板的工作方法,包括:CPU、CAN总线和RS485;其中所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU。
进一步,所述CPU控制电路板还包括:信号转换模块;所述CPU适于根据接收到的系统参数数据,对接收到的花型工艺数据进行分配,并输出一控制信号;以及所述信号转换模块适于将所述控制信号转换为下级驱动电路板所需的信号形式。
进一步,所述CPU控制电路板还包括:拨码开关和单片机外围电路;其中所述拨码开关用于设定CPU控制电路板的通讯地址;以及所述单片机外围电路包括:Flash存储电路、JTAG调试电路和高压信号检测电路。
第三方面,本发明还提供了一种压电贾卡控制系统,包括:若干如前所述的CPU控制电路板、分别与各CPU控制电路板相连的下级驱动电路板以及分别由各下级驱动电路板驱动控制的压电贾卡;所述CPU控制电路板适于输出一控制信号至相应的下级驱动电路板,并通过该下级驱动电路板实现对相应压电贾卡的控制。
与现有技术相比,本发明的有益效果是,本发明的CPU控制电路板使用了CAN总线通信,通信实时性强,并且采用双线串行通信方式,检错能力强,可在高噪声干扰环境中工作,信号传输距离较远,抗电磁干扰能力强, 可靠性高,灵活性高;本发明的CPU控制电路板结构简单、数据传输准确、响应快速、方便实用、性价比高。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1是本发明的CPU控制电路板的原理框图。
具体实施方式
现在结合附图对本发明作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本发明的基本结构,因此其仅显示与本发明有关的构成。
实施例1
图1是本发明的CPU控制电路板的原理框图。
如图1所示,本实施例1提供了一种CPU控制电路板,包括:CPU、CAN总线和RS485;其中所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU。
具体的,所述CPU控制电路板上设有一欧式插座,上级处理器将接收到的系统参数数据和花型工艺数据,经打包处理后,通过所述欧式插座传输给RS485,RS485收到数据后对其进行时序和使能模式处理,然后传输给光耦模块,经过光耦模块光电隔离后,将安全稳定的数据传输给CPU;上级处理器对接收到的来自于上位机的动作指令和同步信号,通过CAN总线的协议底层以及数据链路层,生成CAN帧并发送给CAN总线,CAN总线将收到的动作指令和同步信号传输给光耦模块,经过光耦模块光电隔离后,将安全稳定的动作指令和同步信号传输给CPU。
具体的,所述CPU 例如但不限于采用AVR系列新型单片机AT90CAN32,该单片机自带CAN控制器,使得硬件连接简单,可靠性好,实时性和性价比高;RS485使用RS-485通讯协议,采用差分信号,两线制半双工通讯方式;CAN总线使用CAN总线通讯协议,是一种使用双绞线来传输信号的实时串行通讯协议总线;所述光耦模块例如但不限于采用6N136型或6N137型,该型号光耦是一款高速光耦合器,具有温度、电流和电压补偿功能,高速输入输出隔离,适于电路之间的信号传输,使之前端与负载完全隔离,目的在于增加安全性,减小电路干扰,减化电路设计。
所述CPU控制电路板还包括:信号转换模块;所述CPU适于根据接收到的系统参数数据,对接收到的花型工艺数据进行分配,并输出一控制信号;以及所述信号转换模块适于将所述控制信号转换为下级驱动电路板所需的信号形式。
具体的,所述CPU对接收到的CPU 设置信息进行分析处理,并根据收到的系统参数数据,对接收到的花型工艺数据进行分配,分配好的数据经过光耦模块光电隔离后,再通过所述信号转换模块进行转换处理,处理后的控制信号通过所述欧式插座发送给下级驱动电路板板。
具体的,所述信号转换模块例如但不限于采用反相器,所述反相器适于将高、低电平信号转换成低、高电平信号。
所述CPU控制电路板还包括:拨码开关和单片机外围电路;其中所述拨码开关用于设定CPU控制电路板的通讯地址;以及所述单片机外围电路包括:Flash存储电路、JTAG调试电路和高压信号检测电路。
所述光耦模块包括:第一、第二和第三光耦单元;其中第一光耦单元位于所述RS485与CPU之间;第二光耦单元位于所述CAN总线与CPU之间;以及第三光耦单元位于所述信号转换模块与CPU之间。
具体的,所述第一光耦单元适于隔离RS485传输至CPU的系统参数信号;所述第二光耦单元适于隔离CAN总线传输至CPU的花型工艺数据信号;所述第三光耦单元适于隔离CPU传输至信号转换模块的控制信号。
具体的,本CPU控制电路板上,采用多个光耦单元分别隔离CPU与RS485、CAN总线或信号转换模块之间的信号,减少干扰,有效提高各传输信号的传输稳定性。
所述CPU控制电路板还包括:与一外部电源相连的DC-DC电源转换模块;所述DC-DC电源转换模块包括依次串联连接的第一、第二和第三DC-DC电源转换单元;其中所述外部电源适于为第一DC-DC电源转换单元和第三光耦单元供电;所述第一DC-DC电源转换单元适于为CAN总线、RS485和第一光耦单元供电;所述第二DC-DC电源转换单元适于为CPU和第二光耦单元供电;以及所述第三DC-DC电源转换单元适于为Flash存储电路供电。
具体的,在本CPU控制电路板中,针对不同的元件芯片和光耦单元,采用不同的DC-DC电源转换单元进行供电,既满足了元件芯片电源的多样性,又能有效防止各光耦单元之间的干扰,还能有效保护各元件芯片。
所述外部电源的输出电压值为DC 9-18V电压,其典型电压值为DC 12V电压;所述第一DC-DC电源转换单元的输出电压值为DC 5V电压;所述第二DC-DC电源转换单元的输出电压值为DC 5V电压;以及所述第三DC-DC电源转换单元的输出电压值为DC 3.3V电压。
具体的,本CPU控制电路板采用独立的外部电源供电,有效地避免了外界电压变化对通信的影响。
具体的,所述外部电源输出的典型电压值为DC 12V电压,且该电压可根据实际情况选择调整;所述第一DC-DC电源转换单元输入的典型电压值为DC 12V电压,且该电压可根据外部输入电压的实际情况选择调整,其输出的典型电压值为DC 5V电压;所述第二DC-DC电源转换单元输入的典型电压值为DC 5V电压,其输出的典型电压值为DC 5V电压;所述第三DC-DC电源转换单元输入的典型电压值为DC 5V电压,其输出的典型电压值为DC 3.3V电压。
本实施例的CPU控制电路板原理简洁易懂,使用的元器件通俗普遍,易于更换,且替代品种类繁多,便于检测维修,后期维护成本小;本实施例的CPU控制电路板使用了CAN总线通信,通信实时性强,并且采用双线串行通信方式,检错能力强,可在高噪声干扰环境中工作,信号传输距离较远,抗电磁干扰能力强, 可靠性高,灵活性高。
实施例2
在实施例1的基础上,本实施例2提供了一种CPU控制电路板的工作方法,包括:CPU、CAN总线和RS485;其中所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU。
具体的,关于CPU控制电路板的具体结构及实施过程参见实施例1的相关论述,此处不再赘述。
所述CPU控制电路板还包括:信号转换模块;所述CPU适于根据接收到的系统参数数据,对接收到的花型工艺数据进行分配,并输出一控制信号;以及所述信号转换模块适于将所述控制信号转换为下级驱动电路板所需的信号形式。
所述CPU控制电路板还包括:拨码开关和单片机外围电路;其中所述拨码开关用于设定CPU控制电路板的通讯地址;以及所述单片机外围电路包括:Flash存储电路、JTAG调试电路和高压信号检测电路。
实施例3
在实施例1的基础上,本实施例3提供了一种压电贾卡控制系统,包括:若干如实施例1所述的CPU控制电路板、分别与各CPU控制电路板相连的下级驱动电路板以及分别由各下级驱动电路板驱动控制的压电贾卡;所述CPU控制电路板适于输出一控制信号至相应的下级驱动电路板,并通过该下级驱动电路板实现对相应压电贾卡的控制。
具体的,关于CPU控制电路板的具体结构及实施过程参见实施例1的相关论述,此处不再赘述。
具体的,一个完整的压电贾卡控制系统,需要使用多块CPU控制电路板,各CPU控制电路板通过相应的拨码开关设置通讯地址,以接受上级处理器传输过来的CAN总线信号,每一块CPU控制电路板上的CAN总线收发器网络中的不同的节点都能同时接收到相同的数据,使得本压电贾卡控制系统传输速度快,一致性好;另外各节点可根据总线访问优先权,选择接收所需数据,且各节点之间可自由通信,使得本压电贾卡控制系统的数据信号传输效率高、准确性高。
本压电贾卡控制系统中的CPU控制电路板使用了CAN总线通信,这使不同的节点能够同时接收到相同的数据,使得各个CPU控制电路板之间的数据通信实时性强,并且采用双线串行通信方式,较现有的串行通信方式,抗干扰能力强、检错能力强,可在高噪声干扰环境中工作,而且信号传输距离较远,抗电磁干扰能力强,提高了经编机压电贾卡控制系统的可靠性和灵活性。
以上述依据本发明的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项发明技术思想的范围内,进行多样的变更以及修改。本项发明的技术性范围并不局限于说明书上的内容,必须要根据权利要求范围来确定其技术性范围。

Claims (10)

1.一种CPU控制电路板,其特征在于,包括:
CPU、CAN总线和RS485;其中
所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及
所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU。
2.根据权利要求1所述的CPU控制电路板,其特征在于,
所述CPU控制电路板还包括:信号转换模块;
所述CPU适于根据接收到的系统参数数据,对接收到的花型工艺数据进行分配,并输出一控制信号;以及
所述信号转换模块适于将所述控制信号转换为下级驱动电路板所需的信号形式。
3.根据权利要求2所述的CPU控制电路板,其特征在于,
所述CPU控制电路板还包括:拨码开关和单片机外围电路;其中
所述拨码开关用于设定CPU控制电路板的通讯地址;以及
所述单片机外围电路包括:Flash存储电路、JTAG调试电路和高压信号检测电路。
4.根据权利要求3所述的CPU控制电路板,其特征在于,
所述光耦模块包括:第一、第二和第三光耦单元;其中
第一光耦单元位于所述RS485与CPU之间;
第二光耦单元位于所述CAN总线与CPU之间;以及
第三光耦单元位于所述信号转换模块与CPU之间。
5.根据权利要求4所述的CPU控制电路板,其特征在于,
所述CPU控制电路板还包括:与一外部电源相连的DC-DC电源转换模块;
所述DC-DC电源转换模块包括依次串联连接的第一、第二和第三DC-DC电源转换单元;其中
所述外部电源适于为第一DC-DC电源转换单元和第三光耦单元供电;
所述第一DC-DC电源转换单元适于为CAN总线、RS485和第一光耦单元供电;
所述第二DC-DC电源转换单元适于为CPU和第二光耦单元供电;以及
所述第三DC-DC电源转换单元适于为Flash存储电路供电。
6.根据权利要求5所述的CPU控制电路板,其特征在于,
所述外部电源的输出电压值为DC 9-18V电压,其典型电压值为DC 12V电压;
所述第一DC-DC电源转换单元的输出电压值为DC 5V电压;
所述第二DC-DC电源转换单元的输出电压值为DC 5V电压;以及
所述第三DC-DC电源转换单元的输出电压值为DC 3.3V电压。
7.一种CPU控制电路板的工作方法,其特征在于,包括:
CPU、CAN总线和RS485;其中
所述RS485适于接收来自上级处理器的系统参数数据和花型工艺数据,并对接收到的数据进行时序和使能处理后,经一光耦模块传输至所述CPU;以及
所述CAN总线适于接收来自上级处理器的动作指令和同步信号,并经所述光耦模块传输至所述CPU。
8.根据权利要求7所述的CPU控制电路板的工作方法,其特征在于,
所述CPU控制电路板还包括:信号转换模块;
所述CPU适于根据接收到的系统参数数据,对接收到的花型工艺数据进行分配,并输出一控制信号;以及
所述信号转换模块适于将所述控制信号转换为下级驱动电路板所需的信号形式。
9.根据权利要求8所述的CPU控制电路板的工作方法,其特征在于,
所述CPU控制电路板还包括:拨码开关和单片机外围电路;其中
所述拨码开关用于设定CPU控制电路板的通讯地址;以及
所述单片机外围电路包括:Flash存储电路、JTAG调试电路和高压信号检测电路。
10.一种压电贾卡控制系统,其特征在于,包括:
若干如权利要求1~6任一项所述的CPU控制电路板、分别与各CPU控制电路板相连的下级驱动电路板以及分别由各下级驱动电路板驱动控制的压电贾卡;
所述CPU控制电路板适于输出一控制信号至相应的下级驱动电路板,并通过该下级驱动电路板实现对相应压电贾卡的控制。
CN201810672034.3A 2018-06-26 2018-06-26 一种cpu控制电路板及其工作方法、一种压电贾卡控制系统 Pending CN108646633A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810672034.3A CN108646633A (zh) 2018-06-26 2018-06-26 一种cpu控制电路板及其工作方法、一种压电贾卡控制系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810672034.3A CN108646633A (zh) 2018-06-26 2018-06-26 一种cpu控制电路板及其工作方法、一种压电贾卡控制系统

Publications (1)

Publication Number Publication Date
CN108646633A true CN108646633A (zh) 2018-10-12

Family

ID=63753481

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810672034.3A Pending CN108646633A (zh) 2018-06-26 2018-06-26 一种cpu控制电路板及其工作方法、一种压电贾卡控制系统

Country Status (1)

Country Link
CN (1) CN108646633A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109085446A (zh) * 2018-10-18 2018-12-25 常州旭禾自动化技术有限公司 一种便携式压电贾卡测试仪及其工作方法
CN116418888A (zh) * 2023-04-04 2023-07-11 惠州市乐亿通科技有限公司 一种多协议通信转换系统及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201926883U (zh) * 2010-12-20 2011-08-10 湖南文理学院 贾卡经编机匹艾州选针控制接口电路
CN202710979U (zh) * 2012-07-12 2013-01-30 重庆胜普昂凯科技有限公司 一种控制经编机压电贾卡提花装置运动的驱动电路板
CN106506713A (zh) * 2016-10-09 2017-03-15 三明学院 混合异构串行通信系统及动态分配设备地址方法
CN108037746A (zh) * 2017-12-11 2018-05-15 江南大学 一种分布式高速多贾卡控制系统及控制方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201926883U (zh) * 2010-12-20 2011-08-10 湖南文理学院 贾卡经编机匹艾州选针控制接口电路
CN202710979U (zh) * 2012-07-12 2013-01-30 重庆胜普昂凯科技有限公司 一种控制经编机压电贾卡提花装置运动的驱动电路板
CN106506713A (zh) * 2016-10-09 2017-03-15 三明学院 混合异构串行通信系统及动态分配设备地址方法
CN108037746A (zh) * 2017-12-11 2018-05-15 江南大学 一种分布式高速多贾卡控制系统及控制方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
李永虎 等: "基于CAN总线的压电贾卡控制系统", 《纺织导报》 *
赖森财 等: "嵌入式电子贾卡控制系统设计", 《纺织学报》 *
郭宝英: "基于FPGA GTP 光纤传输的贾卡梳控制器设计", 《电脑知识与技术》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109085446A (zh) * 2018-10-18 2018-12-25 常州旭禾自动化技术有限公司 一种便携式压电贾卡测试仪及其工作方法
CN116418888A (zh) * 2023-04-04 2023-07-11 惠州市乐亿通科技有限公司 一种多协议通信转换系统及装置

Similar Documents

Publication Publication Date Title
EP2408102B1 (en) Power layer generation of inverter gate drive signals
CN105553231A (zh) 一种开关电源多机并联均流方法
CN109885526B (zh) 一种基于OpenVPX总线的信息处理平台
CN108646633A (zh) 一种cpu控制电路板及其工作方法、一种压电贾卡控制系统
CN205353663U (zh) 一种可扩展的多路i/o接口板
CN102751944B (zh) 中高压变频器的控制方法和系统
CN204145280U (zh) 开关式交直流电源供应器的多台同步电路
CN105652785A (zh) 一种基于iec60870-5-104远动规约的plc通信模块
CN101008842A (zh) 用于集成手动脉冲发生器和总线式机床控制面板的装置
CN111262271A (zh) 一种低成本的多储能逆变器并联的通信系统
CN106527272A (zh) 一种电力电子通用控制系统
CN111884493B (zh) 一种多电源的主从式多机通信方法及多电源系统
CN201550064U (zh) 多电机同步控制装置
CN103823775A (zh) 一种串口与网口智能转换器
CN104155947A (zh) 一种用于机电设备或隧道照明的监控系统
CN102164030B (zh) 一种单端口通讯电路及其通讯方法
CN110874020A (zh) 光刻机控制系统和方法
CN206209350U (zh) 一种电力电子控制装置
CN206991535U (zh) 新型智能抄表采集传输装置
CN104834618B (zh) 一种基于rs485总线通信的多设备扫描方法和电力电子系统
CN105471477B (zh) 一种基于多绕组耦合电感电力线载波通讯系统的通讯方法
CN103812311B (zh) 基于双通讯口的开关电源并联快速控制系统
CN209044319U (zh) 一种具备多板卡信息监测的隔离开关装置
CN208092485U (zh) 一种带工业以太网通信的多轴伺服驱动器
CN207636976U (zh) 脉冲输出卡

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181012

RJ01 Rejection of invention patent application after publication