CN108364931A - 阵列基板、显示面板和移动终端 - Google Patents

阵列基板、显示面板和移动终端 Download PDF

Info

Publication number
CN108364931A
CN108364931A CN201810168022.7A CN201810168022A CN108364931A CN 108364931 A CN108364931 A CN 108364931A CN 201810168022 A CN201810168022 A CN 201810168022A CN 108364931 A CN108364931 A CN 108364931A
Authority
CN
China
Prior art keywords
layer
metal layer
pixel set
array substrate
access
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810168022.7A
Other languages
English (en)
Other versions
CN108364931B (zh
Inventor
聂晓辉
曹志浩
丁奇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201810168022.7A priority Critical patent/CN108364931B/zh
Priority to PCT/CN2018/082640 priority patent/WO2019165682A1/zh
Publication of CN108364931A publication Critical patent/CN108364931A/zh
Priority to US16/110,197 priority patent/US10551705B2/en
Application granted granted Critical
Publication of CN108364931B publication Critical patent/CN108364931B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Mechanical Light Control Or Optical Switches (AREA)
  • Liquid Crystal (AREA)

Abstract

本申请涉及显示面板领域,一种阵列基板,包括沿第一方向依次层叠于玻璃基板上的第一金属层、缓冲层、半导体层、绝缘层、扫描金属层、内介电层和第二金属层,还包括沿第二方向交错排列的第一像素集合和第二像素集合,以及依次连通所述第一像素集合的第一通路和依次连通所述第二像素集合和第二通路。所述第一通路和所述第二通路在所述第一层金属层和所述第二层金属层中交叉换线,从而分别依次串联所述第一像素集合和所述第二像素集合。本申请阵列基板,可省去专门的换线金属层,降低制程成本,同时实现In Cell Touch功能,提升产品性能和品质附加值。

Description

阵列基板、显示面板和移动终端
技术领域
本申请涉及显示面板领域,尤其涉及一种阵列基板,以及包含此阵列基板的显示面板和移动终端。
背景技术
在显示领域,一般通过增加单位面积像素密度的方法提高显示面板的分辨率。在这种结构中,像素密度增加,导致驱动电路(IC-integrated circuit)负载过大,信号传输延迟,易造成显示不良,产品可靠性下降。当前行业内的解决方案是采用显示面板顶部和底部两个驱动电路同时输入信号,在原信号线金属层的基础上再叠加一层金属层,通过双层金属换线的方式来实现每个驱动电路特定驱动一部分像素,避免单个驱动电路负载过大导致的信号延迟。这种方案的缺点在于,换线金属的制作需要新增一道光罩,增加了成本和制程,降低产能;且叠加的金属层作为换线的信号线存在,则不能用作触控电极。由此触控功能只能叠加在换线的信号线之上(即On Cell Touch方式,也称作Add on方式)予以实现,导致整机厚度和质量增加,产品定位局限中低端市场。
发明内容
本申请本提出应用于高分辨率显示面板信号线走线的一种阵列基板,可省去换线金属光罩,降低制程成本,同时实现In Cell Touch功能,提升产品性能和品质附加值。本申请包括如下技术方案:
一种阵列基板,包括沿第一方向依次层叠于玻璃基板上的第一金属层、缓冲层、半导体层、绝缘层、扫描金属层、内介电层和第二金属层,以及连通所述半导体层和所述第二金属层的信号孔,和连通所述第一金属层和所述第二金属层的通道孔;所述阵列基板还包括沿第二方向交错排列的第一像素集合和第二像素集合;以及依次连通所述第一像素集合的第一通路和依次连通所述第二像素集合和第二通路;在所述第一像素集合中,所述第一金属层分别作为所述第一通路的通道层和所述第二通路的信号层,所述第二金属层分别作为所述第一通路的信号层和所述第二通路的通道层;在所述第二像素集合中,所述第一金属层分别作为所述第一通路的信号层和所述第二通路的通道层,所述第二金属层分别作为所述第一通路的通道层和所述第二通路的信号层。
其中,所述第一像素集合中像素单元的数量和所述第二像素集合中所述像素单元的数量相同。
其中,所述第一金属层和所述第二金属层相互配合有图案化线路,以使得所述第一通路的通道孔和所述第二通路的通道孔相互隔开。
其中,所述半导体层设有用于所述阵列基板的源极和漏极之间导通的沟道,所述第一金属层在所述第一方向上覆盖所述沟道以实现所述沟道的遮光。
其中,所述扫描金属层位于所述沟道的上方以实现对所述沟道的导通控制。
其中,在单个像素单元中,所述半导体层的所述沟道为两个,两个所述沟道沿垂直于所述第二方向的第三方向排列,所述第一金属层分为相互独立的第一金属块和第二金属块,所述第一金属块和所述第二金属块分别用于遮挡两个所述沟道的光线,所述第一通路和所述第二通路分别连通所述第一金属块和所述第二金属块。
其中,所述第一像素集合只包含一个像素单元,所述第二像素集合也只包含一个像素单元,每一个所述像素单元中均包含所述第一通路的通道孔和所述第二通路的通道孔。
其中,所述第一像素集合为至少两个像素单元,所述第二像素集合也为至少两个像素单元,所述第一像素集合与所述第二像素集合中的所述第二金属层还包括依次连通所述第一像素集合或所述第二像素集合中所述像素单元的信号线,以及依次连通所述第一金属层的通道线。
其中,所述阵列基板还包括沿所述第一方向依次层叠的平坦化层和第三金属层,所述平坦化层位于所述第二金属层和所述第三金属层之间。
本申请还涉及一种显示面板,包括上述阵列基板,以及沿所述第二方向分列所述阵列基板两端的第一驱动电路和第二驱动电路,所述第一驱动电路与所述第一通路电连接,所述第二驱动电路与所述第二通路电连接。
本申请涉及一种移动终端,包含上述显示面板。
本申请所述阵列基板,通过沿第一方向依次层叠于所述玻璃基板上的所述第一金属层、所述缓冲层、所述半导体层、所述绝缘层和所述第二金属层,实现了所述第一金属层、所述半导体层和所述第二金属层相互绝缘隔离的作用。通过所述信号孔和所述通道孔的设置,将所述第一金属层和所述半导体层分别与所述第二金属层连通,从而实现了换线和信号导通的基础。通过第一像素集合第二像素集的设置,将所述阵列基板内的像素进行二分,减小了驱动电路的压力。通过所述第一通路和所述第二通道在所述第一像素集和所述第二像素集中的换线,将所述第一像素集和所述第二像素集分别依次连接,从而实现了本申请所述阵列基板分别驱动的功能。本申请所述阵列基板,利用原有的所述第一金属层作为换线功能的导线,省去了单独设置第三金属层进行换线的必要。因此,本申请所述阵列基板,相比于现有技术而言简化了结构,省去了一道光罩制程,简化工艺节约成本,同时还实现了基板的薄型化,提高产品品质。
附图说明
图1是本申请阵列基板的层结构示意图;
图2是本申请阵列基板的层结构及开孔示意图;
图3是本申请阵列基板换线原理的平面示意图;
图4是本申请阵列基板另一实施例换线原理的平面示意图;
图5是本申请阵列基板再一实施例换线原理的平面示意图;
图6是本申请阵列基板另一层结构及开孔的示意图;
图7是本申请显示面板的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其它实施例,都属于本申请保护的范围。
请参阅图1所示的阵列基板100,包括沿第一方向001依次层叠于玻璃基板101上的第一金属层10、缓冲层20、半导体层30、绝缘层40、扫描金属层41、内介电层42和第二金属层50。依次的,所述第一金属层10的材料为钼,所述缓冲层20的材料为氮化硅和/或氧化硅,所述半导体层30为低温多晶硅(low temperature Poly-Si)层,所述绝缘层40的材料也为氮化硅和/或氧化硅,所述扫描金属层41的材料为钼,所述内介电层42的材料为氮化硅和/或氧化硅,所述第二金属层50的材料为钛和/或铝。由此,所述第一金属层10、所述扫描金属层41和所述第二金属层50均为导电结构层,所述缓冲层20、所述内介电层42和所述绝缘层40均为绝缘材料,所述半导体层30为半导体材料。所述第一金属层10与所述半导体层30、所述扫描金属层41以及所述第二金属层50之间均通过绝缘体隔开,彼此不形成通路。通过图2可以看出,所述阵列基板100还设有信号孔60和通道孔70。所述信号孔60用于连通所述半导体层30和所述第二金属层50,从而实现信号数据向像素单元200的传输。所述通道孔70用于连通所述第一金属层10和所述第二金属层50。
见图3,本申请所述阵列基板100还包括沿第二方向002交错排列的第一像素集合210和第二像素集合220。所述第一像素集合210为若干个沿所述第二方向002排列的所述像素单元200的集合,所述第二像素集合220也为若干个沿所述第二方向002排列的所述像素单元200的集合。所述第一像素集合210和所述第二像素集合220中所述像素单元200的数量可以一致,也可以不一致。但所述第一像素集合210与所述第二像素集合220需要沿所述第二方向002依次交错设置。本申请所述阵列基板100还设有第一通路110和第二通路120,所述第一通路110用于依次连通所述第一像素集合210,所述第二通路220用于依次连通所述第二像素集合220。在所述第一像素集合210中,所述第一金属层10分别作为所述第一通路110的通道层111和所述第二通路的信号层122,所述第二金属层50分别作为所述第一通路110的信号层112和所述第二通路120的通道层121;在所述第二像素集合中220,所述第一金属层10分别作为所述第一通路的信号层112和所述第二通路的通道层121,所述第二金属层50分别作为所述第一通路的通道层111和所述第二通路的信号层122。所述第一通路的通道层111和所述第一通路的信号层112之间通过第一通道孔71连接,所述第二通路的通道层121和所述第二通路的信号层122也通过第二通道孔72连接。所述第一通路110的信号层111通过第一信号孔61与所述半导体层30导通,所述第二通路120的信号层121通过第二信号孔62与所述半导体层30导通。由于所述第一像素集合210中,只有所述第一信号孔61存在,即只有所述第一通路110的信号层112与所述半导体层30导通,而所述第二通路120的信号层122通过所述第一金属层10通过从所述半导体层30而不与所述半导体层30发生连接,因此在所述第一像素集合210中,只有所述第一通路110与所述第一像素集合210导通,即所述第一像素集合210中的所述像素单元200只接收所述第一通路110的信号数据。而在所述第二像素集合220中,只有所述第二信号孔62存在,则相应的,所述第二像素集合220中的所述像素单元200只接收所述第二通道120的信号数据。在所述第一像素集合210和所述第二像素集合220沿所述第二方向002交错设置的过程中,所述第一通路110和所述第二通道120分别依次连通所述第一像素集合210和所述第二像素集合220,也即所述第一像素集合210通过所述第一通路110串联,所述第二像素集合220通过所述第二通路120串联,两个交错设置的像素集合彼此交叉而不导通,形成了两个独立的通路。
所述第一通路110与所述第二通路120的独立,使得在本申请所述阵列基板100在单位面积内所述像素单元200密度提升的基础上,可以通过两个独立的驱动电路310分别连接所述第一通路110和所述第二通路120来驱动所述阵列基板100上的一部分像素。当两个独立的所述驱动电路310信号相互配合时,可以共同实现所述阵列基板100的显示功能,提高显示面板的分辨率。而相对于现有产品中单独设置一层金属层来实现所述第一通路110和所述第二通路120的设计,本申请所述阵列基板100利用所述第一金属层10和所述第二金属层50的换线设计合理利用了所述第一金属层10,省去了一道金属层的制作或占用,由此省去了一道光罩制程,节约了制造成本,同时简化了产品结构,降低产品厚度,提升了产品品质。
可以理解的,为了平衡两个独立的所述驱动电路310的功率,所述第一像素集合210和所述第二像素集合220内的所述像素单元200的总量宜设置为相等,且每一个所述第一像素集合210中的所述像素单元200数量与每一个所述第二像素集合220中的所述像素单元200的数量宜设置为相同。这样更有利于两个独立的所述驱动电路310的信号分配,同时使得所述第一通路110和所述第二通路120各自的总电阻保持不变,所述第一通路110和所述第二通路120之间的信号干扰更均衡,现实画面的一致性得以保证。
在垂直于所述第二方向002的第三方向003上,多个所述第一像素合集210依次排列,多个所述第二像素合集220也依次排列,使得所述第一像素合集210和所述第二像素合集220均成排布置于本申请所述阵列基板100上,且每一排所述第一像素合集210与每一排所述第二像素合集220交错设置。扫描金属层41沿所述第三方向003延伸,并穿过每一排所述第一像素合集210或每一排所述第二像素合集220,以实现对单排所述第一像素合集210或单排所述第二像素合集220的信号导通控制。
进一步的,见图2和图3,所述第二金属层50还用于形成所述阵列基板100的像素电极104,所述像素电极104通过导电孔105与所述半导体层30连通,以形成单个所述像素单元200的通路。
在所述第一像素集合210和所述第二像素集合220的内部,所述第一通路110与所述第二通路120通过所述缓冲层20被分隔开。为了保持所述第一通路110与所述第二通路120之间也隔离开,需要所述第一通道孔71和所述第二通道孔72也彼此通过所述缓冲层20分隔开。由此,一种实施例,所述第一金属层10和所述第二金属层50在各自的制备过程中,需要设计相互配合的图案化线路,以使得所述第一通路110的通道孔71和所述第二通路120的通道孔72相互隔开。
在本申请所述阵列基板100中,所述半导体层30设有用于所述阵列基板100的源极102和漏极103之间导通的沟道31。所述第一通路110和所述第二通路120的信号数据通过所述信号孔60传入所述半导体层30后,通过所述扫描金属层41来实现所述沟道31的导通。具体的,通过所述扫描金属层41形成的与所述沟道31形状匹配的栅极来实现所述沟道31的导通。从而实现信号数据在所述源极102和所述漏极103之间的传递,进而所述像素单元200根据数据信号施行显示功能。由于所述半导体层30的禁带宽度较窄,在光照条件下容易发生电子跃迁而导致所述沟道31的非故意导通。为此,所述第一金属层10在所述第一方向001上需要覆盖所述沟道31。所述第一金属层10在本申请所述阵列基板100中还有一个重要的作用即实现所述沟道31的遮光,避免所述阵列基板100下方的光源对所述沟道31的干扰。
可以理解的,所述第一金属层10的形状相对于所述沟道31来设定,即所述第一金属层只要完全覆盖所述沟道31就可以有效实施遮光作用。而为了避免各金属层对所述阵列基板100下方的光源的遮挡,所述第一金属层10、所述扫描金属层41、和所述第二金属层50在所述第一方向001上呈至少部分重叠的结构,以避免金属对光的遮挡,进而影响显示面板透光率。在这些实施例中,所述第一金属层10、所述扫描金属层41、和所述第二金属层50在所述第一方向001上重叠的部分越大,所述阵列基板100的透光率越强。
另一方面,一些实施例中,所述扫描金属层41的宽度与所述沟道31的宽度一致,可以更好的实现所述扫描金属层41对所述沟道31的导通功能。
在图4的实施例中,在单个所述像素单元200中,所述半导体层30的所述沟道31为两个。两个所述沟道31沿垂直于所述第二方向002的所述第三方向003排列。两个所述沟道31之间的连接线位于所述沟道31远离所述信号孔60的一端。相应的,在单个所述像素单元200中,所述第一金属层10分为相互独立的第一金属块11和第二金属块12。所述第一金属块11和所述第二金属块12分别用于遮挡两个所述沟道31的光线,施行遮光功能。所述第一金属块11与所述第二金属块12也被所述缓冲层20所分隔而相互独立。由此,所述第一通路110和所述第二通路120可设置为分别连通所述第一金属块11和所述第二金属块12来实现分隔的通路,由于所述第一金属块11和所述第二金属块12之间的间隔设置可以有效避免信号间的干扰,相对于设置专门的图形化形状来实现通路,本实施例更好的利用了所述第一金属层10的形状。
在图3和图4的实施例中,所述第一像素集合210中的所述像素单元200数量为1,所述第二像素集合220中所述像素单元200的数量也为1。即所述阵列基板100在所述第二方向002上采用隔行换线的方式来布置所述第一像素集合210和所述第二像素集合220。所述第一通路110和所述第二通路120在每一个所述像素单元200中均同时包含所述第一通路110的通道孔71和所述第二通路120的通道孔72。逐行换线的所述阵列基板100取所述阵列基板100中的最小显示单元做换线设计,在某一像素集合出现故障而不显示的情况下,可以通过其周围的所述像素单元200的显示来弥补单个所述像素单元200的缺陷,不易被用户发现,对显示效果的影响也得以降到最低限度。
在另一种实施方式中,所述第一像素集合210为两个所述像素单元200。相应的,所述第二像素集合220也为两个所述像素单元200(见图5)。当所述第一像素集合210和所述第二像素集合220的跨度比较大时,可以减少换线的数量,即减少所述通道孔70的数量。这样可以简化产品结构和加工复杂性,提升生产效率。可以理解的,为了实现所述第一像素集合210与所述第二像素集合220中各个所述像素单元200的信号依次导通,所述第二金属层50还需要设置连通所述第一像素集合210或所述第二像素集合220中所述像素单元200的信号线63。同样的,在所述第一金属层10中,也需要设置依次连通每个所述像素单元200中的所述第一金属层10的通过线73。
可以理解的,所述第一像素集合210和所述第二像素集合220中的所述像素单元200还可以均设置为两个以上,让所述第一通路110和所述第二通路120每次换线后的跨度进一步增大。这样可以进一步减少所述通道孔70的数量,简化结构。本申请在此不做过度限定。
一种实施例,见图6,在上述阵列基板100的基础上,还设置了沿所述第一方向001依次层叠的平坦化层80和第三金属层90。其中所述平坦化层80位于所述第二金属层50和所述第三金属层90之间。所述第三金属层90因为没有了换线的需求,可以被设置为所述阵列基板100的触控电极。在所述第三金属层90的上方覆盖材料为氮化硅的绝缘层91,通过在所述绝缘层91上开孔,使得所述第三金属层90与上层的氧化铟锡层92相连。所述氧化铟锡层92可以感应手指触摸液晶屏引起的电容变化,因而实现触摸控制功能。本申请所述阵列基板100正是因为节约了作为换线设置的所述第三金属层90,才得以实现将所述第三金属层90设置为触摸感应线的效果。进一步的,所述第三金属层90在所述阵列基板100上的设置,得以压缩所述阵列基板100的厚度,实现In Cell Touch的功能。
本申请还涉及一种显示面板300(见图7),所述显示面板300可以是液晶面板,也可以使OLED面板,所述显示面板300的种类不限于此。所述显示面板300包括上述阵列基板100,以及沿所述第二方向002分列所述阵列基板100两端的所述驱动电路310。其中一个所述驱动电路310与所述第一通路110电连接,另一个所述驱动电路310与所述第二通路120电连接。由此即利用本申请所述阵列基板100上两条独立信号通道的结构设置,实现了所述显示面板300通过两个独立的所述驱动电路310以分别驱动所述阵列基板100上的两组所述像素单元200,降低了单个所述驱动电路310的负载,有效避免信号的延迟缺陷。
可以理解的,本申请所涉及的移动终端,因为包含了所述显示面板300,而具备了更高的屏幕清晰度,更薄的机身,整体品质得以提升。
以上所述的实施方式,并不构成对该技术方案保护范围的限定。任何在上述实施方式的精神和原则之内所作的修改、等同替换和改进等,均应包含在该技术方案的保护范围之内。

Claims (10)

1.一种阵列基板,其特征在于,包括沿第一方向依次层叠于玻璃基板上的第一金属层、缓冲层、半导体层、绝缘层、扫描金属层、内介电层和第二金属层,以及连通所述半导体层和所述第二金属层的信号孔,和连通所述第一金属层和所述第二金属层的通道孔;
所述阵列基板还包括沿第二方向交错排列的第一像素集合和第二像素集合;以及依次连通所述第一像素集合的第一通路和依次连通所述第二像素集合和第二通路;
在所述第一像素集合中,所述第一金属层分别作为所述第一通路的通道层和所述第二通路的信号层,所述第二金属层分别作为所述第一通路的信号层和所述第二通路的通道层;
在所述第二像素集合中,所述第一金属层分别作为所述第一通路的信号层和所述第二通路的通道层,所述第二金属层分别作为所述第一通路的通道层和所述第二通路的信号层。
2.如权利要求1所述阵列基板,其特征在于,所述第一像素集合中像素单元的数量和所述第二像素集合中所述像素单元的数量相同。
3.如权利要求2所述阵列基板,其特征在于,所述第一金属层和所述第二金属层相互配合有图案化线路,以使得所述第一通路的通道孔和所述第二通路的通道孔相互隔开。
4.如权利要求3所述阵列基板,其特征在于,所述半导体层设有用于所述阵列基板的源极和漏极之间导通的沟道,所述第一金属层在所述第一方向上覆盖所述沟道以实现所述沟道的遮光。
5.如权利要求4所述阵列基板,特征在于,在单个像素单元中,所述半导体层的所述沟道为两个,两个所述沟道沿垂直于所述第二方向的第三方向排列,所述第一金属层分为相互独立的第一金属块和第二金属块,所述第一金属块和所述第二金属块分别用于遮挡两个所述沟道的光线,所述第一通路和所述第二通路分别连通所述第一金属块和所述第二金属块。
6.如权利要求1所述阵列基板,其特征在于,所述第一像素集合只包含一个像素单元,所述第二像素集合也只包含一个像素单元,每一个所述像素单元中均包含所述第一通路的通道孔和所述第二通路的通道孔。
7.如权利要求1所述阵列基板,其特征在于,所述第一像素集合为至少两个像素单元,所述第二像素集合也为至少两个像素单元,所述第一像素集合与所述第二像素集合中的所述第二金属层还包括依次连通所述第一像素集合或所述第二像素集合中所述像素单元的信号线,以及依次连通所述第一金属层的通道线。
8.如权利要求1~7中任意一种所述阵列基板,其特征在于,所述阵列基板还包括沿所述第一方向依次层叠的平坦化层和第三金属层,所述平坦化层位于所述第二金属层和所述第三金属层之间。
9.一种显示面板,其特征在于,包括权利要求1~8中任意一种所述阵列基板,以及沿所述第二方向分列所述阵列基板两端的第一驱动电路和第二驱动电路,所述第一驱动电路与所述第一通路电连接,所述第二驱动电路与所述第二通路电连接。
10.一种移动终端,其特征在于,所述移动终端包含权利要求9所述显示面板。
CN201810168022.7A 2018-02-28 2018-02-28 阵列基板、显示面板和移动终端 Active CN108364931B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201810168022.7A CN108364931B (zh) 2018-02-28 2018-02-28 阵列基板、显示面板和移动终端
PCT/CN2018/082640 WO2019165682A1 (zh) 2018-02-28 2018-04-11 阵列基板、显示面板和移动终端
US16/110,197 US10551705B2 (en) 2018-02-28 2018-08-23 Array substrate, display panel and mobile terminal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810168022.7A CN108364931B (zh) 2018-02-28 2018-02-28 阵列基板、显示面板和移动终端

Publications (2)

Publication Number Publication Date
CN108364931A true CN108364931A (zh) 2018-08-03
CN108364931B CN108364931B (zh) 2020-01-03

Family

ID=63002845

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810168022.7A Active CN108364931B (zh) 2018-02-28 2018-02-28 阵列基板、显示面板和移动终端

Country Status (2)

Country Link
CN (1) CN108364931B (zh)
WO (1) WO2019165682A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
CN102456623A (zh) * 2010-11-02 2012-05-16 乐金显示有限公司 有机电致发光设备的阵列基板及其制造方法
CN104022127A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种阵列基板及其制作方法、以及显示装置
US9698174B2 (en) * 2014-01-10 2017-07-04 Samsung Display Co., Ltd. Array substrate, liquid crystal display panel having the same and method of manufacturing the same
CN107272290A (zh) * 2017-07-18 2017-10-20 深圳市华星光电技术有限公司 一种阵列基板以及显示面板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
CN102456623A (zh) * 2010-11-02 2012-05-16 乐金显示有限公司 有机电致发光设备的阵列基板及其制造方法
US9698174B2 (en) * 2014-01-10 2017-07-04 Samsung Display Co., Ltd. Array substrate, liquid crystal display panel having the same and method of manufacturing the same
CN104022127A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种阵列基板及其制作方法、以及显示装置
CN107272290A (zh) * 2017-07-18 2017-10-20 深圳市华星光电技术有限公司 一种阵列基板以及显示面板

Also Published As

Publication number Publication date
CN108364931B (zh) 2020-01-03
WO2019165682A1 (zh) 2019-09-06

Similar Documents

Publication Publication Date Title
CN106981252B (zh) 一种显示面板和显示装置
CN100363830C (zh) 薄膜晶体管液晶显示器、叠层储存电容器及其形成方法
CN103885223B (zh) 一种触控显示面板、触控显示装置
CN110504287A (zh) 显示面板及电子设备
CN108447887A (zh) 显示面板和显示装置
CN104699316B (zh) 阵列基板、显示面板及显示装置
CN104699353B (zh) 阵列基板、驱动方法、显示面板及显示装置
CN103353695B (zh) 一种阵列基板及显示装置
CN105788466A (zh) 一种显示面板、其制作方法及显示装置
CN108428705A (zh) 一种阵列基板及其制备方法、显示面板、显示装置
CN110190103A (zh) 一种显示面板和显示装置
CN206248976U (zh) 阵列基板和显示装置
CN106502474B (zh) 一种阵列基板及显示面板
CN105373259A (zh) 一种阵列基板、显示面板及显示装置
CN106908978A (zh) 触控显示面板和触控显示装置
CN107976849A (zh) 阵列基板及其制作方法
CN104777687B (zh) 阵列基板及具有该阵列基板的显示装置
CN105511141A (zh) 一种阵列基板以及触控显示面板
CN104881167A (zh) 一种触控面板和显示装置
CN103984173A (zh) 像素结构
CN101639749B (zh) 电容式触摸屏的布线结构及其制造方法
CN109358779A (zh) 内嵌式触控显示面板及显示装置
CN103926738B (zh) 彩色滤光基板、嵌入式触摸显示面板及其制作方法
CN108364931A (zh) 阵列基板、显示面板和移动终端
CN110112160A (zh) 一种阵列基板及其制备方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant