CN108345552A - 串口通讯的输入输出控制电路 - Google Patents

串口通讯的输入输出控制电路 Download PDF

Info

Publication number
CN108345552A
CN108345552A CN201810156201.9A CN201810156201A CN108345552A CN 108345552 A CN108345552 A CN 108345552A CN 201810156201 A CN201810156201 A CN 201810156201A CN 108345552 A CN108345552 A CN 108345552A
Authority
CN
China
Prior art keywords
latch
processor
resistor
pull
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810156201.9A
Other languages
English (en)
Inventor
裴志刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Kangfei Information Technology Co Ltd
Original Assignee
Shanghai Kangfei Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Kangfei Information Technology Co Ltd filed Critical Shanghai Kangfei Information Technology Co Ltd
Priority to CN201810156201.9A priority Critical patent/CN108345552A/zh
Publication of CN108345552A publication Critical patent/CN108345552A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3812USB port controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Logic Circuits (AREA)

Abstract

本发明公开了一种串口通讯的输入输出控制电路,包括第一处理器和第二处理器,以及第一处理器的信号输出端和第二处理器的信号接收端,第一处理器和第二处理器之间连接有一具有使能端的锁存电路,且使能端连接于电平可控接口,信号输出端连接于所述锁存电路的锁存输入端,信号接收端连接于所述锁存电路的锁存输出端,且锁存输入端通过第一下拉电阻接地,锁存输出端通过第一上拉电阻连接于供电电源端,或者,锁存输入端通过第二上拉电阻连接于供电电源端,锁存输出端通过第二下拉电阻接地。本发明的优点在于能够解决两个上电配置不一样的处理器之间的通信问题,避免现有技术中因为上电配置不一样容易导致配置错误,甚至无法正常启动等问题。

Description

串口通讯的输入输出控制电路
技术领域
本发明属于通信技术领域,尤其涉及一种串口通讯的输入输出控制电路。
背景技术
通用串口(UART)作为一种简单、适用的通讯接口,有着强大的生命力。在各种新的通讯方式层出不穷的情形下,通用串口(UART)依然在通讯领域发挥着不可替代的作用。
由于串口所具备的通信线路简单等特点,通信常常会被用于MCU(微控制单元)之间的通信。但是MCU的一些UART等串口输入输出管脚也同时是上电strap管脚,因此,在MCU之间通过串口对接时,需要考虑各自电平不能影响处理器的上电配置,如果因为改变STRAP电平导致配置错误,就会影响MCU的工作模式甚至不启动。
为了解决上述技术问题,人们进行了长期的探索,例如中国专利公开了一种串口通信电路[申请号:CN201610049934.3],包括第一处理器串口通信端以及第二处理器MCU2串口通信端,其特征在于,还包括电平转换模块,所述电平转换模块包括第一电平输入端、第二电平输入端以及电平转换单元;其中,所述第二电平输入端的输入电压大于或等于所述第一电平输入端的输入电压;所述电平转换单元分别与第一电平输入端、第二电平输入端、第一处理器串口通信端以及第二处理器MCU2串口通信端连接;所述电平转换单元,用于将第一电平输入端输入电平与第二电平输入端输入电平进行相互转换。
上述方案通过在两个处理器之间加防护电路实现电平转换以避免由于电平不匹配对电路造成损坏,但是仍然无法实现保持两个处理器各自电平的初始状态且不影响处理器的上电配置。
发明内容
本发明的目的是针对上述问题,提供一种能够兼容不同配置电平的串口通讯的输入输出控制电路。
为达到上述目的,本发明采用了下列技术方案:
本发明的串口通讯的输入输出控制电路,包括第一处理器和第二处理器,以及第一处理器的信号输出端和第二处理器的信号接收端,所述的第一处理器和第二处理器之间连接有一具有使能端的锁存电路,且所述的使能端连接于电平可控接口以控制使能端的电平,所述的信号输出端连接于所述锁存电路的锁存输入端,所述的信号接收端连接于所述锁存电路的锁存输出端,且所述的锁存输入端通过第一下拉电阻接地,所述的锁存输出端通过第一上拉电阻连接于供电电源端,或者,所述的锁存输入端通过第二上拉电阻连接于供电电源端,所述的锁存输出端通过第二下拉电阻接地。
在上述的串口通讯的输入输出控制电路中,所述的使能端通过第三上拉电阻连接于供电电源端,且所述的使能端低电平有效。
在上述的串口通讯的输入输出控制电路中,所述的使能端通过第三下拉电阻接地,且所述的使能端高电平有效。
在上述的串口通讯的输入输出控制电路中,所述锁存电路的锁存电源端连接于供电电源端,且所述的锁存电源端通过一电容接地。
在上述的串口通讯的输入输出控制电路中,所述的供电电源端为第一处理器的第一电源端或第二处理器的第二电源端,且所述的锁存电源端连接于所述第二电源端。
在上述的串口通讯的输入输出控制电路中,所述的锁存输入端通过第一下拉电阻接地,所述的锁存输出端通过第一上拉电阻连接于第二电源端;
或者,所述的锁存输入端通过第二上拉电阻连接于第一电源端,所述的锁存输出端通过第第二下拉电阻接地。
在上述的串口通讯的输入输出控制电路中,所述的使能端通过第三上拉电阻连接于第一电源端;所述的使能端连接于第一处理器的电平可控接口。
在上述的串口通讯的输入输出控制电路中,所述的使能端通过第三上拉电阻连接于第二电源端;所述的使能端连接于第二处理器的电平可控接口。
在上述的串口通讯的输入输出控制电路中,所述的电平可控接口为第一处理器或第二处理器的通用串口。
在上述的串口通讯的输入输出控制电路中,所述锁存电路包括锁存芯片;所述第一上拉电阻、第二上拉电阻、第三上拉电阻、第二下拉电阻和第三下拉电阻的大小均为10K欧姆。
本发明相较于现有技术具有以下优点:解决了两个上电配置不一样的处理器之间的通信问题,避免现有技术中因为上电配置不一样容易导致配置错误,甚至无法正常启动等问题;能够兼容不同电平的输入输出电压,解决了两个处理器之间UART串口通信电平不匹配的问题以实现正常通信。
附图说明
图1是本发明实施例一的电路原理图;
图2是本发明实施例二的电路原理图。
附图标记:第一处理器MCU1;信号输出端MCU1_UART_TX;第一处理器的电平可控接口MCU1_UART_GPIO;第一电源端VCC_MCU1;第二处理器MCU2;信号接收端MCU2_UART_RX;第二电源端VCC_MCU2;电容C1;第一上拉电阻R1;第二上拉电阻R2;第三上拉电阻R3;第一下拉电阻R4;第二下拉电阻R5;锁存芯片U;使能端锁存输入端A;锁存输出端Y;锁存电源端VCC;地端GND。
具体实施方式
虽然流程图将各项操作描述成顺序的处理,但是其中的许多操作可以被并行地、并发地或者同时实施。各项操作的顺序可以被重新安排。当其操作完成时处理可以被终止,但是还可以具有未包括在附图中的附加步骤。处理可以对应于方法、函数、规程、子例程、子程序等等。
这里所使用的术语“和/或”包括其中一个或更多所列出的相关联项目的任意和所有组合。当一个单元被称为“连接”或“耦合”到另一单元时,其可以直接连接或耦合到所述另一单元,或者可以存在中间单元。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其余特征、整数、步骤、操作、单元、组件和/或其组合。
本发明的串口通讯的输入输出控制电路,主要应用于MCU之间的通信,解决了现有技术由于两个MCU处理器配置电平不同及通信电平不匹配而无法正常通信等问题,以下是本发明的优选实施例并结合附图,对本发明的技术方案作进一步的描述,但本发明不限于这些实施例。
实施例一
现有技术中,为解决两个MCU之间的UART串口配置电平不同,以及通信不匹配带来的系列问题,都是采用规避优选串口,退而求其次选用其他接口的方式,甚至换成更为昂贵的没有复用配置管脚的MCU处理器,导致带来电路性能下降,成本提高等新问题。
具体地,本实施例为了解决两个MCU之间的UART串口通信电平不匹配带来的系列问题,采用了下列技术方案:
并且,需要说明的是,本实施例主要针对信号输入端初始状态要求配置为低电平,且信号接收端MCU2_UART_RX初始状态要求配置为高电平的情况。通过采用下列技术方案,能够避免两个处理器直接对接导致的处理器配置错误,影响正常工作问题。
如图1所示,本实施例的串口通讯的输入输出控制电路包括第一处理器MCU1和第二处理器MCU2,以及第一处理器MCU1的信号输出端MCU1_UART_TX和第二处理器MCU2的信号接收端MCU2_UART_RX,所述的第一处理器MCU1和第二处理器MCU2之间连接有一具有使能端的锁存电路。
具体地,本实施例的锁存电路包括锁存芯片U,且这里的锁存芯片U采用SN74LVC1G125DCKR锁存器,当然,实际应用中并不限于这一种锁存器,用户可以根据需要选择任何满足要求的锁存器,具体型号在此不做限制。
进一步地,所述的使能端连接于第一处理器MCU1的电平可控接口MCU1_UART_GPIO以控制使能端的电平,并且,这里的电平可控接口MCU1_UART_GPIO为第一处理器MCU1的一个通用串口。
进一步地,所述的信号输出端MCU1_UART_TX连接于所述锁存电路的锁存输入端A,所述的信号接收端MCU2_UART_RX连接于所述锁存电路的锁存输出端Y,且所述的锁存输入端A与第一处理器MCU1的信号输出端MCU1_UART_TX的公共端通过一个第一下拉电阻R4接地,该第一下拉电阻R4用于满足第一处理器MCU1的上电配置为低电平状态,且这里的第一下拉电阻R4的阻值可以为10K欧姆;
所述的锁存输出端Y与第二处理器MCU2的信号接收端MCU2_UART_RX的公共端通过一个第一上拉电阻R1连接于第二电源端VCC_MCU2,该第一上拉电阻R1用于在锁存器被关闭时配置信号接收端MCU2_UART_RX为高电平,以满足第二处理器MCU2的上电配置状态,且这里的第一上拉电阻R1的阻值也可以为10K欧姆。
进一步地,所述的使能端连接于第一处理器的电平可控接口MCU1_UART_GPIO,此外,所述的使能端与电平可控接口MCU1_UART_GPIO的公共端连接有第三上拉电阻R3,该第三上拉电阻R3的另一端接于所述第一电源端VCC_MCU1;
且本实施例的使能端低电平有效,该第三上拉电阻R3用于上电初始状态关闭锁存器输出,并且这里的第三上拉电阻R3的阻值也可以为10K欧姆。
具体地,所述锁存电路的锁存电源端VCC连接于第二电源端VCC_MCU2,锁存电路的接地端GND接地,且为了保证锁存器稳定工作,本实施例的锁存电源端VCC通过一电容C1接地,该电容C1用于为锁存器提供滤波电源。因为锁存器的锁存输入端A的状态判断依据是高电平或者低电平,对于电平的幅值没有严格要求,所以锁存器能够兼容不同的输入输出电压,这里通过将锁存器的锁存电源端VCC连接于第二电源端VCC_MCU2从而使锁存器的供电电压跟输出到第二处理器MCU2的工作电压相同,锁存输入端A处的输入电平或大或小都不会影响输出电平的判断,即不受第一处理器MCU1的输出信号电平的影响,因此,这里也解决了两个处理器之间的串口通信电平不匹配问题。
本实施例的工作过程:
在上电时,第一处理器MCU1和第二处理器MCU2都先读取外部配置,然后开始通信,使用UART通信前控制第一处理器的电平可控接口MCU1_UART_GPIO的输出状态,当使能端被该电平可控接口MCU1_UART_GPIO控制成高电平时,锁存器的锁存输出端Y是高阻态,输出状态取决于外部第一上拉电阻R1,因此第二处理器MCU2的信号接收端MCU2_UART_RX为高电平,即满足上电配置状态;当使能管端被电平可控接口MCU1_UART_GPIO控制成低电平,也就是使能有效时,锁存器的锁存输出端Y跟随于锁存输入端A的输入状态,即正常通信状态。
本实施例可以解决两个处理器配置电平不同,即输出端要求配置为低电平,接收端要求配置为高电平的对接通信,并能解决通信电平不匹配问题以实现正常通信,同时解决现有技术中因上电配置不兼容导致MCU选择困难问题,以及现有技术中串口通信电平差异影响处理器正常运行的问题。
实施例二
如图2所示,本实施例与实施例一类似,不同之处在于,本实施例主要针对信号输入端初始状态要求配置为高电平,且信号接收端MCU2_UART_RX初始状态要求配置为低电平的情况。
具体地,本实施例的锁存输入端A与第一处理器MCU1的信号输出端MCU1_UART_TX的公共端通过一个第二上拉电阻R2连接于第一处理器MCU1的第一电源端VCC_MCU1,所述的锁存输出端Y与第二处理器MCU2的信号接收端MCU2_UART_RX的公共端通过一个第二下拉电阻R5接地,该第二上拉电阻R2用于满足第一处理器MCU1的上电配置为高电平状态,该第二下拉电阻R5用于在锁存器被关闭时配置UART_RX为低电平,以分别满足第一处理器MCU1和第二处理器MCU2的上电配置状态。且本实施例的第二上拉电阻R2和第二下拉电阻R5都可以采用阻值为10K欧姆的电阻。
本实施例的工作过程如下:
在上电时,第一处理器MCU1和第二处理器MCU2都先读取外部配置,然后开始通信,使用UART通信前控制第一处理器的电平可控接口MCU1_UART_GPIO的输出状态,当使能端被第一处理器的电平可控接口MCU1_UART_GPIO控制成高电平时,锁存器的锁存输出端Y是高阻态,输出状态取决于外部第二下拉电阻R5,因此第二处理器MCU2的信号接收端MCU2_UART_RX为低电平,即满足上电配置状态;当使能端被该电平可控接口MCU1_UART_GPIO控制成低电平,也就是使能有效时,锁存器的锁存输出端Y跟随于锁存输入端A的输入状态,即正常通信状态。
本实施例可以解决两个处理器配置电平不同,即输出端要求配置为高电平,接收端要求配置为低电平的对接通信,并能解决通信电平不匹配问题以实现正常通信,同时解决现有技术中因上电配置不兼容导致MCU选择困难问题,以及现有技术中串口通信电平差异影响处理器正常运行的问题。
实施例三
本实施例与实施例一类似,并且也是针对信号输入端初始状态要求配置为低电平,信号接收端MCU2_UART_RX初始状态要求配置为高电平的情况,不同之处在于,本实施例的使能端连接于电平可控接口,该电平可控接口为第三处理器的通用串口,或者为第一处理器MCU1或第二处理器MCU2的非上电strap管脚端,也就是不影响处理器上电的管脚端,且使能端通过第三下拉电阻接地,这里的使能端高电平有效。
在上电时,第一处理器MCU1和第二处理器MCU2都先读取外部配置,然后开始通信,使用UART通信前控制电平可控接口的输出状态,当使能端被电平可控接口控制成低电平时,锁存器的锁存输出端Y是高阻态,输出状态取决于外部第一上拉电阻R1,因此第二处理器MCU2的信号接收端MCU2_UART_RX为高电平,即满足上电配置状态;当使能端被电平可控接口控制成高电平,也就是使能有效时,锁存器的锁存输出端Y跟随于锁存输入端A的输入状态,即正常通信状态。
实施例四
本实施例与实施例一类似,不同之处在于,本实施例的使能端通过第三上拉电阻R3连接于第二电源端VCC_MCU2,所述的使能端连接于第二处理器MCU2的电平可控接口。
本文中所描述的具体实施例仅仅是对本发明作举例说明。本发明所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本发明的精神或者超越所附权利要求书所定义的范围。
尽管本文较多地使用了第一处理器MCU1;信号输出端MCU1_UART_TX;第一处理器的电平可控接口MCU1_UART_GPIO;第一电源端VCC_MCU1;第二处理器MCU2;信号接收端MCU2_UART_RX;第二电源端VCC_MCU2;电容C1;第一上拉电阻R1;第二上拉电阻R2;第三上拉电阻R3;第一下拉电阻R4;第二下拉电阻R5;锁存芯片U;使能端锁存输入端A;锁存输出端Y;锁存电源端VCC;地端GND等术语,但并不排除使用其它术语的可能性。使用这些术语仅仅是为了更方便地描述和解释本发明的本质把它们解释成任何一种附加的限制都是与本发明精神相违背的。

Claims (10)

1.一种串口通讯的输入输出控制电路,包括第一处理器和第二处理器,以及第一处理器的信号输出端和第二处理器的信号接收端,其特征在于,所述的第一处理器和第二处理器之间连接有一具有使能端的锁存电路,且所述的使能端连接于电平可控接口以控制使能端的电平,所述的信号输出端连接于所述锁存电路的锁存输入端,所述的信号接收端连接于所述锁存电路的锁存输出端,且所述的锁存输入端通过第一下拉电阻接地,所述的锁存输出端通过第一上拉电阻连接于供电电源端,或者,所述的锁存输入端通过第二上拉电阻连接于供电电源端,所述的锁存输出端通过第二下拉电阻接地。
2.根据权利要求1所述的串口通讯的输入输出控制电路,其特征在于,所述的使能端通过第三上拉电阻连接于供电电源端,且所述的使能端低电平有效。
3.根据权利要求1所述的串口通讯的输入输出控制电路,其特征在于,所述的使能端通过第三下拉电阻接地,且所述的使能端高电平有效。
4.根据权利要求2所述的串口通讯的输入输出控制电路,其特征在于,所述锁存电路的锁存电源端连接于供电电源端,且所述的锁存电源端通过一电容接地。
5.根据权利要求4所述的串口通讯的输入输出控制电路,其特征在于,所述的供电电源端为第一处理器的第一电源端或第二处理器的第二电源端,且所述的锁存电源端连接于所述第二电源端。
6.根据权利要求5所述的串口通讯的输入输出控制电路,其特征在于,所述的锁存输入端通过第一下拉电阻接地,所述的锁存输出端通过第一上拉电阻连接于第二电源端;
或者,所述的锁存输入端通过第二上拉电阻连接于第一电源端,所述的锁存输出端通过第第二下拉电阻接地。
7.根据权利要求6所述的串口通讯的输入输出控制电路,其特征在于,所述的使能端通过第三上拉电阻连接于第一电源端;所述的使能端连接于第一处理器的电平可控接口。
8.根据权利要求6所述的串口通讯的输入输出控制电路,其特征在于,所述的使能端通过第三上拉电阻连接于第二电源端;所述的使能端连接于第二处理器的电平可控接口。
9.根据权利要求7或8所述的串口通讯的输入输出控制电路,其特征在于,所述的电平可控接口为第一处理器或第二处理器的通用串口。
10.根据权利要求1所述的串口通讯的输入输出控制电路,其特征在于,所述锁存电路包括锁存芯片;所述第一上拉电阻、第二上拉电阻、第三上拉电阻、第二下拉电阻和第三下拉电阻的大小均为10K欧姆。
CN201810156201.9A 2018-02-24 2018-02-24 串口通讯的输入输出控制电路 Pending CN108345552A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810156201.9A CN108345552A (zh) 2018-02-24 2018-02-24 串口通讯的输入输出控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810156201.9A CN108345552A (zh) 2018-02-24 2018-02-24 串口通讯的输入输出控制电路

Publications (1)

Publication Number Publication Date
CN108345552A true CN108345552A (zh) 2018-07-31

Family

ID=62960265

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810156201.9A Pending CN108345552A (zh) 2018-02-24 2018-02-24 串口通讯的输入输出控制电路

Country Status (1)

Country Link
CN (1) CN108345552A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112000379A (zh) * 2020-08-06 2020-11-27 北京浪潮数据技术有限公司 BIOS setup界面访问控制设备、方法及相关组件

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2620432Y (zh) * 2003-05-26 2004-06-09 沈阳工业学院 一种串口通信交换装置
CN202353544U (zh) * 2011-12-16 2012-07-25 深圳市海浦蒙特科技有限公司 输入输出扩展电路及数字信号处理器系统
JP2013239072A (ja) * 2012-05-16 2013-11-28 Fuji Electric Co Ltd 電子機器装置
CN104298640A (zh) * 2014-10-11 2015-01-21 上海斐讯数据通信技术有限公司 在终端通信设备初始化中保持输入输出端状态稳定的电路
CN105740183A (zh) * 2016-01-25 2016-07-06 上海斐讯数据通信技术有限公司 串口通信电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2620432Y (zh) * 2003-05-26 2004-06-09 沈阳工业学院 一种串口通信交换装置
CN202353544U (zh) * 2011-12-16 2012-07-25 深圳市海浦蒙特科技有限公司 输入输出扩展电路及数字信号处理器系统
JP2013239072A (ja) * 2012-05-16 2013-11-28 Fuji Electric Co Ltd 電子機器装置
CN104298640A (zh) * 2014-10-11 2015-01-21 上海斐讯数据通信技术有限公司 在终端通信设备初始化中保持输入输出端状态稳定的电路
CN105740183A (zh) * 2016-01-25 2016-07-06 上海斐讯数据通信技术有限公司 串口通信电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112000379A (zh) * 2020-08-06 2020-11-27 北京浪潮数据技术有限公司 BIOS setup界面访问控制设备、方法及相关组件

Similar Documents

Publication Publication Date Title
US5438678A (en) Self-powered computer accessory device for power extraction from attached data signals and method of operating thereof
US6738834B1 (en) System for reconfiguring a peripheral device using configuration residing on the peripheral device by electronically simulating a physical disconnection and reconnection to a host device
KR101278466B1 (ko) 쾌속 충전이 가능한 데이터 케이블
CN101783674A (zh) 管脚共享装置及管脚共享方法
CN103094793B (zh) 电子设备的智能卡连接电路以及电子设备
CN209690871U (zh) 一种错峰上电系统及装置
CN110389920A (zh) 一种切换电路及装置
CN104122967B (zh) 一种上电掉电复位控制电路及计算机
CN108345552A (zh) 串口通讯的输入输出控制电路
CN207992988U (zh) 一种启动配置复用电路
CN108153626B (zh) 一种usb、串口复用与安全隔离系统
CN106569572B (zh) 主板及具有该主板的电脑控制系统
US20220416488A1 (en) Power adapter with lightning female socket, charging device and system
CN114201430B (zh) 单cc接口mcu实现双盲插控制电路及显示控制方法
CN109739801A (zh) 一种mcu芯片与soc芯片之间的串口电平转换电路
CN110196827A (zh) 基于电源线连接的mcu低频通讯电路及其通讯方法
CN105893296B (zh) 一种数据信息的传输装置及其方法
CN210804401U (zh) 一种dms设备主从usb自动切换装置
CN206893961U (zh) 一种usb 转串口调试线
CN114661646A (zh) 串口转接控制电路
CN209570933U (zh) 驱动电路
CN207838301U (zh) 一种电子积木电气连接系统
CN110096382A (zh) 主板及应用该主板的电子装置
CN208888807U (zh) 一种串行总线的自动编址系统
CN208848191U (zh) 一种基于type-c协议的主从机角色集成接口电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20180731