CN108279938A - 命令加载方法以及装置 - Google Patents

命令加载方法以及装置 Download PDF

Info

Publication number
CN108279938A
CN108279938A CN201810066042.3A CN201810066042A CN108279938A CN 108279938 A CN108279938 A CN 108279938A CN 201810066042 A CN201810066042 A CN 201810066042A CN 108279938 A CN108279938 A CN 108279938A
Authority
CN
China
Prior art keywords
instruction
primary standard
chip
value
initialization directive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810066042.3A
Other languages
English (en)
Inventor
李新娟
张小军
张钰磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chip Wealth Technology Ltd
Original Assignee
Chip Wealth Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chip Wealth Technology Ltd filed Critical Chip Wealth Technology Ltd
Priority to CN201810066042.3A priority Critical patent/CN108279938A/zh
Publication of CN108279938A publication Critical patent/CN108279938A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明提供了一种命令加载方法以及装置,通过将芯片的目标存储空间清空为零后写入初始化指令;在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;每隔预设时间重新计算所述芯片的当前数值;在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。通过该方法,如发生了ESD,仿真结束后会看到芯片在运行过程中发生了异常导致command出错,同时,也可以通过比较cmd_new与cmd‑old很快发现该错误且重新加载所有command的初始值,使芯片再次恢复正常,而不再需要重新获取之前配置的很多指令,避免了时间的浪费。

Description

命令加载方法以及装置
技术领域
本发明涉及数据处理领域,具体而言,涉及一种命令加载方法以及装置。
背景技术
很多企业在遇到国外的大客户现场稽核时,往往在做了精心的准备之后,却还是因为ESD(Electro-Static discharge,静电释放)的问题被拒之门外。由此可见,抗ESD技术水平的提高是整个电子行业的当务之急。
当某个系统发生ESD后,传统的解决方法是配合上位机去处理。在这种机制下,若上位机不处理则系统死机,系统长时间处于死机状态可能会导致电路损坏;若上位机愿意配合来处理,一般都是通过reset来处理,而reset之后预先配置的指令都被清除,需要重新获取之前配置的很多指令才可以使系统正常运作起来,这样无形当中就会浪费很多时间。
发明内容
有鉴于此,本发明实施例的目的在于提供一种命令加载方法以及装置,以缓解芯片在发生ESD后需要浪费较多的时间才能重新运行的问题。
第一方面,本发明实施例提供了一种命令加载方法,所述方法包括:将芯片的目标存储空间清空为零后写入初始化指令;在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;每隔预设时间重新计算所述芯片的当前数值;在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。
第二方面,本发明实施例提供了一种命令加载装置,所述装置包括:写入模块,用于将芯片的目标存储空间清空为零后写入初始化指令;计算模块,用于在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;所述计算模块,还用于每隔预设时间重新计算所述芯片的当前数值;判断模块,用于在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。
与现有技术相比,本发明各实施例提出的命令加载方法以及装置的有益效果是:通过将芯片的目标存储空间清空为零后写入初始化指令;在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;每隔预设时间重新计算所述芯片的当前数值;在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。通过该方法,如发生了ESD,仿真结束后会看到芯片在运行过程中发生了异常导致command出错,同时,也可以通过比较cmd_new与cmd-old很快发现该错误且重新加载所有command的初始值,使芯片再次恢复正常,而不再需要重新获取之前配置的很多指令,避免了时间的浪费。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本发明实施例提供的电子设备的结构框图;
图2为本发明第一实施例提供的一种命令加载方法的流程图;
图3为本发明第一实施例提供的另一种命令加载方法的流程图;
图4为本发明第二实施例提供的一种命令加载装置的结构框图。
具体实施方式
下面将结合本发明实施例中附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本发明的描述中,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
如图1所示,是所述电子设备100的方框示意图。所述电子设备100可以是个人电脑(personal computer,PC)、平板电脑、智能手机、个人数字助理(personal digitalassistant,PDA)等。所述电子设备100包括:命令加载装置、存储器110、存储控制器120、处理器130、外设接口140、输入输出单元150、音频单元160、显示单元170。
所述存储器110、存储控制器120、处理器130、外设接口140、输入输出单元150、音频单元160以及显示单元170各元件相互之间直接或间接地电性连接,以实现数据的传输或交互。例如,这些元件相互之间可通过一条或多条通讯总线或信号线实现电性连接。所述命令加载装置包括至少一个可以软件或固件(firmware)的形式存储于所述存储器110中或固化在客户端设备的操作系统(operating system,OS)中的软件功能模块。所述处理器130用于执行存储器110中存储的可执行模块,例如所述命令加载装置包括的软件功能模块或计算机程序。
其中,存储器110可以是,但不限于,随机存取存储器(Random Access Memory,RAM),只读存储器(Read Only Memory,ROM),可编程只读存储器(Programmable Read-OnlyMemory,PROM),可擦除只读存储器(Erasable Programmable Read-Only Memory,EPROM),电可擦除只读存储器(Electric Erasable Programmable Read-Only Memory,EEPROM)等。其中,存储器110用于存储程序,所述处理器130在接收到执行指令后,执行所述程序,前述本发明实施例任一实施例揭示的流程定义的电子设备100所执行的方法可以应用于处理器130中,或者由处理器130实现。
处理器130可能是一种集成电路芯片,具有信号的处理能力。上述的处理器130可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
所述外设接口140将各种输入/输出装置耦合至处理器130以及存储器110。在一些实施例中,外设接口140,处理器130以及存储控制器120可以在单个芯片中实现。在其他一些实例中,他们可以分别由独立的芯片实现。
输入输出单元150用于提供给用户输入数据实现用户与电子设备100的交互。所述输入输出单元150可以是,但不限于,鼠标和键盘等。
音频单元160向用户提供音频接口,其可包括一个或多个麦克风、一个或者多个扬声器以及音频电路。
显示单元170在电子设备100与用户之间提供一个交互界面(例如用户操作界面)或用于显示图像数据给用户参考。在本实施例中,所述显示单元170可以是液晶显示器或触控显示器。若为触控显示器,其可为支持单点和多点触控操作的电容式触控屏或电阻式触控屏等。支持单点和多点触控操作是指触控显示器能感应到来自该触控显示器上一个或多个位置处同时产生的触控操作,并将该感应到的触控操作交由处理器130进行计算和处理。
第一实施例
请参照图2,图2是本发明第一实施例提供的一种命令加载方法的流程图,所述方法应用于电子设备。下面将对图2所示的流程进行详细阐述,所述方法包括:
步骤S110:将芯片的目标存储空间清空为零后写入初始化指令。
其中,所述初始化指令包括用于调节模拟特性的固有指令以及动态指令,所述目标存储空间可以包括第一存储空间以及第二存储空间。
所述第一存储空间用于存储启动芯片时可以调节芯片模拟特性的一些固有或者共有的指令,例如控制驱动的大小,控制时钟的精准性,控制电源的精准度,控制整个电路的性能提升。所述第一存储空间可以是一块MTP或者是几块OTO。
所述第二存储空间可以是RAM,用于存储控住芯片启动、退出、以及各种参数的初始化动态指令,当然,用户额外写入的一些指令也保存在RAM中。
当然,为了保证精确性,需要将所述第一存储空间以及第二存储空间清空为零后再将所述固有指令存储在所述第一存储空间,将所述动态指令存储在所述第二存储空间。
步骤S120:在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值。
芯片内还可以预先保存一些默认指令,进一步的,可以在芯片执行所述初始化指令的同时,将芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值cmd-old。
进一步的,可以将所述初始化指令以及所述默认指令进行累加,将得到的累加值保留16位结果,命名为cmd-old,并将cmd-old确定为所述初始标准值,并保存在RAM中。当然,值得指出的是,cmd-old不一定限制为16位,也可以是8位、32位等,保留的位数越多,其容错性越好。
步骤S130:每隔预设时间重新计算所述芯片的当前数值。
作为一种实施方式,可以每隔预设时间计算当前所有指令的累加值,将得到的当前累加值保留16位结果,命名为cmd_new。
步骤S140:在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。
通过将当前的cmd_new与cmd-old进行对比,判断芯片是否发生了ESD。
进一步的,可以通过判断cmd_new与cmd-old是否恒等,判断芯片是否发生了ESD。在cmd_new与cmd-old满足恒等于时,表示芯片工作正常,无ESD发生,此时,可以继续计算当前的cmd_new,并重复执行S140。
在cmd_new与cmd-old不满足恒等于时,说明芯片发生了ESD。在判断发生了ESD后,此时需要刷新数据,即将OTP和RAM中的数据重新写入到指令中,并继续执行步骤S120。
通过上述步骤,如发生了ESD,仿真结束后会看到芯片在运行过程中发生了异常导致command出错,同时,也可以通过比较cmd_new与cmd-old很快发现该错误且重新加载了所有command的初始值,使芯片再次恢复正常,而不再需要重新获取之前配置的很多指令,避免了时间的浪费。
值得指出的是,通过恒等的方式,可以防止“x”状态和“1”状态相等或“x”状态和“0”状态相等而导致仿真出错问题。
作为一种实施方式,请参看图3,在步骤S140之前,所述方法还可以包括:
步骤S131:在所述芯片接收到新的指令时,基于所述初始化指令、所述默认指令以及所述新的指令进行计算,将得到的数值作为初始标准值。
由于可能存在着芯片在工作过程中,用户额外输入新的指令的情况,在这种情况下,芯片会通过将内部的标识位flag-checksum-err置高,发出初始标准值错误的信号,此时,可以基于所述初始化指令、所述默认指令以及所述新的指令进行计算,将得到的数值作为初始标准值。
本发明第一实施例提供的一种命令加载方法,通过将芯片的目标存储空间清空为零后写入初始化指令;在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;每隔预设时间重新计算所述芯片的当前数值;在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。通过该方法,如发生了ESD,仿真结束后会看到芯片在运行过程中发生了异常导致command出错,同时,也可以通过比较cmd_new与cmd-old很快发现该错误且重新加载所有command的初始值,使芯片再次恢复正常,而不再需要重新获取之前配置的很多指令,避免了时间的浪费。
第二实施例
请参照图4,图4是本发明第二实施例提供的一种命令加载装置400的结构框图。下面将对图4所示的结构框图进行阐述,所示装置包括:
写入模块410,用于将芯片的目标存储空间清空为零后写入初始化指令;
计算模块420,用于在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;
所述计算模块420,还用于每隔预设时间重新计算所述芯片的当前数值;
判断模块430,用于在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。
作为一种实施方式,所述计算模块420还用于在接收到新的指令时,基于所述初始化指令、所述默认指令以及所述新的指令进行计算,将得到的数值作为初始标准值。
作为一种实施方式,所述计算模块420具体用于将所述初始化指令以及所述默认指令进行累加,将得到的累加值确定为所述初始标准值。
作为一种实施方式,所述判断模块430,在判断所述当前数值与所述初始标准值不相等时,用于:
将所述当前数值与所述初始标准值进行比对,在所述当前数值与所述初始标准值不满足恒等于时,判断所述当前数值与所述初始标准值不相等。
作为一种实施方式,所述目标存储空间包括第一存储空间以及第二存储空间,所述初始化指令包括用于调节模拟特性的固有指令以及动态指令,所述写入模块410,包括:
清零子模块,用于将所述第一存储空间以及第二存储空间清空为零;
存储子模块,用于将所述固有指令存储在所述第一存储空间,将所述动态指令存储在所述第二存储空间。
本实施例对命令加载装置400的各功能模块实现各自功能的过程,请参见上述图1至图3所示实施例中描述的内容,此处不再赘述。
综上所述,本发明实施例提出的命令加载方法以及装置,通过将芯片的目标存储空间清空为零后写入初始化指令;在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;每隔预设时间重新计算所述芯片的当前数值;在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。通过该方法,如发生了ESD,仿真结束后会看到芯片在运行过程中发生了异常导致command出错,同时,也可以通过比较cmd_new与cmd-old很快发现该错误且重新加载所有command的初始值,使芯片再次恢复正常,而不再需要重新获取之前配置的很多指令,避免了时间的浪费。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本发明的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本发明各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种命令加载方法,其特征在于,所述方法包括:
将芯片的目标存储空间清空为零后写入初始化指令;
在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;
每隔预设时间重新计算所述芯片的当前数值;
在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。
2.根据权利要求1所述的方法,其特征在于,在判断所述当前数值与所述初始标准值不相等之前,所述方法还包括:
在所述芯片接收到新的指令时,基于所述初始化指令、所述默认指令以及所述新的指令进行计算,将得到的数值作为初始标准值。
3.根据权利要求1或2所述的方法,其特征在于,所述基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值,包括:
将所述初始化指令以及所述默认指令进行累加,将得到的累加值确定为所述初始标准值。
4.根据权利要求3所述的方法,其特征在于,所述在判断所述当前数值与所述初始标准值不相等时,包括:
将所述当前数值与所述初始标准值进行比对,在所述当前数值与所述初始标准值不满足恒等于时,判断所述当前数值与所述初始标准值不相等。
5.根据权利要求1所述的方法,其特征在于,所述目标存储空间包括第一存储空间以及第二存储空间,所述初始化指令包括用于调节模拟特性的固有指令以及动态指令;所述将芯片的目标存储空间清空为零后写入初始化指令,包括:
将所述第一存储空间以及第二存储空间清空为零;
将所述固有指令存储在所述第一存储空间,将所述动态指令存储在所述第二存储空间。
6.一种命令加载装置,其特征在于,所述装置包括:
写入模块,用于将芯片的目标存储空间清空为零后写入初始化指令;
计算模块,用于在执行所述初始化指令的同时,基于所述初始化指令以及所述芯片内预先保存的默认指令进行计算,将得到的数值作为初始标准值;
所述计算模块,还用于每隔预设时间重新计算所述芯片的当前数值;
判断模块,用于在判断所述当前数值与所述初始标准值不相等时,重新执行保存在所述目标存储空间内的初始化指令。
7.根据权利要求6所述的装置,其特征在于,所述计算模块,还用于:
在接收到新的指令时,基于所述初始化指令、所述默认指令以及所述新的指令进行计算,将得到的数值作为初始标准值。
8.根据权利要求6或7所述的装置,其特征在于,所述计算模块,具体用于:
将所述初始化指令以及所述默认指令进行累加,将得到的累加值确定为所述初始标准值。
9.根据权利要求8所述的装置,其特征在于,所述判断模块,在判断所述当前数值与所述初始标准值不相等时,用于:
将所述当前数值与所述初始标准值进行比对,在所述当前数值与所述初始标准值不满足恒等于时,判断所述当前数值与所述初始标准值不相等。
10.根据权利要求6所述的装置,其特征在于,所述目标存储空间包括第一存储空间以及第二存储空间,所述初始化指令包括用于调节模拟特性的固有指令以及动态指令,所述写入模块,包括:
清零子模块,用于将所述第一存储空间以及第二存储空间清空为零;
存储子模块,用于将所述固有指令存储在所述第一存储空间,将所述动态指令存储在所述第二存储空间。
CN201810066042.3A 2018-01-23 2018-01-23 命令加载方法以及装置 Pending CN108279938A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810066042.3A CN108279938A (zh) 2018-01-23 2018-01-23 命令加载方法以及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810066042.3A CN108279938A (zh) 2018-01-23 2018-01-23 命令加载方法以及装置

Publications (1)

Publication Number Publication Date
CN108279938A true CN108279938A (zh) 2018-07-13

Family

ID=62804925

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810066042.3A Pending CN108279938A (zh) 2018-01-23 2018-01-23 命令加载方法以及装置

Country Status (1)

Country Link
CN (1) CN108279938A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111284139A (zh) * 2020-01-16 2020-06-16 珠海艾派克微电子有限公司 耗材芯片修复方法及耗材芯片

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1056611A (zh) * 1991-05-28 1991-11-27 北京达明信息技术公司 数字程控交换机服务台终端系统
US5233616A (en) * 1990-10-01 1993-08-03 Digital Equipment Corporation Write-back cache with ECC protection
US20130155566A1 (en) * 2011-12-16 2013-06-20 Himax Technologies Limited Self-reset transient-to-digital convertor and electronic product utilizing the same
CN104579313A (zh) * 2014-12-30 2015-04-29 北京控制工程研究所 一种基于配置帧的在轨sram型fpga故障检测与修复方法
CN105681343A (zh) * 2016-03-09 2016-06-15 广东三盟信息科技有限公司 一种基于arm架构的状态控制协议的处理方法及其装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5233616A (en) * 1990-10-01 1993-08-03 Digital Equipment Corporation Write-back cache with ECC protection
CN1056611A (zh) * 1991-05-28 1991-11-27 北京达明信息技术公司 数字程控交换机服务台终端系统
US20130155566A1 (en) * 2011-12-16 2013-06-20 Himax Technologies Limited Self-reset transient-to-digital convertor and electronic product utilizing the same
CN104579313A (zh) * 2014-12-30 2015-04-29 北京控制工程研究所 一种基于配置帧的在轨sram型fpga故障检测与修复方法
CN105681343A (zh) * 2016-03-09 2016-06-15 广东三盟信息科技有限公司 一种基于arm架构的状态控制协议的处理方法及其装置

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
EMC BAYSWATER PTY LTD: "https://www.emcbayswater.com.au/blog/emc-testing/electrostatic-discharge-common-emc-solutions/?cn-reloaded=1", 《ELECTROSTATIC DISCHARGE COMMON EMC SOLUTIONS》 *
ZHANG1308299607: "https://blog.csdn.net/zhang1308299607/article/details/74854840", 《奇偶校验 累加和校验 CRC校验》 *
国际通信卫星组织: "《数字卫星通信技术》", 31 December 1997 *
郭汀: "《电气简图用图形符号使用手册》", 30 September 2000 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111284139A (zh) * 2020-01-16 2020-06-16 珠海艾派克微电子有限公司 耗材芯片修复方法及耗材芯片
CN111284139B (zh) * 2020-01-16 2021-06-22 珠海艾派克微电子有限公司 耗材芯片修复方法及耗材芯片

Similar Documents

Publication Publication Date Title
CN111149096B (zh) 借助于主机内存缓冲区范围的自适应装置服务质量
US20160154607A1 (en) Method and apparatus for memory management
US9880605B2 (en) Method and system for throttling power consumption
US10810060B2 (en) Event management for embedded systems
US10089255B2 (en) High performance host queue monitor for PCIE SSD controller
US20200026472A1 (en) Memory system with parity cache scheme and method of operating such memory system
KR102529171B1 (ko) 메모리 장치 진단 시스템
CN110069357A (zh) 集成电路存储器装置及其操作方法
KR20210006121A (ko) 메모리 시스템 및 메모리 시스템의 동작방법
CN108279938A (zh) 命令加载方法以及装置
CN111177041B (zh) 支持新能力的可配置集成电路
US10866850B2 (en) Memory device for guaranteeing a mapping table and method thereof
US10921988B2 (en) System and method for discovering parallelism of memory devices
US11977781B2 (en) Systems and methods for managing thermal dissipation in multi-stacked dies
US11467747B2 (en) Data storage device and operating method thereof
CN110297578A (zh) 批量处理海量数据中部分数据的方法、装置及电子设备
US11281276B2 (en) Power control device and method for error correction code components in memory system
US11531605B2 (en) Memory system for handling program error and method thereof
US11087846B1 (en) Memory system with single decoder, multiple memory sets and method for decoding multiple codewords from memory sets using the single decoder
US11210008B2 (en) Memory system for multi-clustering read thresholds and method thereof
US10664402B2 (en) Read operation redirect
US10838855B2 (en) Storage system and storage control method
US10055140B2 (en) Method, system, and computer-readable recording medium for automated storage tiering
US20240143499A1 (en) Dynamic nand read/write access time for ssd reliability and performance enhancement
US20240005235A1 (en) Method and system for dynamically recommending commands for performing a product data management operation

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180713

RJ01 Rejection of invention patent application after publication