CN108230978A - 显示装置、像素校正电路及像素校正方法 - Google Patents

显示装置、像素校正电路及像素校正方法 Download PDF

Info

Publication number
CN108230978A
CN108230978A CN201810002621.1A CN201810002621A CN108230978A CN 108230978 A CN108230978 A CN 108230978A CN 201810002621 A CN201810002621 A CN 201810002621A CN 108230978 A CN108230978 A CN 108230978A
Authority
CN
China
Prior art keywords
signal
follower
reading
reading unit
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810002621.1A
Other languages
English (en)
Other versions
CN108230978B (zh
Inventor
郑智仁
刘伟
王鹏鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810002621.1A priority Critical patent/CN108230978B/zh
Publication of CN108230978A publication Critical patent/CN108230978A/zh
Priority to US16/033,373 priority patent/US10769976B2/en
Application granted granted Critical
Publication of CN108230978B publication Critical patent/CN108230978B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0833Several active elements per pixel in active matrix panels forming a linear amplifier or follower
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种显示装置、像素校正电路及像素校正方法,像素校正电路包括:信号输入单元,用于在校正模式下输入第一信号和第二信号;跟随器,跟随器的输入端与信号输入单元相连,跟随器用于依次接收第一信号和第二信号,并在接收到第一信号时跟随第一信号输出以输出第一跟随信号,以及在接收到第二信号时跟随第二信号输出以输出第二跟随信号;读取单元,读取单元与跟随器的输出端相连,读取单元通过读取第一跟随信号以生成第一读取信号,并通过读取第二跟随信号以生成第二读取信号;读取单元根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元根据补偿增益进行补偿校正,从而能利用校正解决跟随效果不佳的问题。

Description

显示装置、像素校正电路及像素校正方法
技术领域
本发明涉及显示技术领域,特别涉及一种像素校正电路、一种具有该电路的显示装置以及一种像素校正方法。
背景技术
相关技术中的显示装置部分通过利用跟随器将电位输出,从而减少像素间干扰,其中,跟随器的理想跟随效果是AV=1,但是,由于器件的非理想特性,例如电子迁移率不够大、输出阻抗不够大等问题,会造成跟随效果不佳,例如AV<1,影响到信号量的大小。
因此,相关技术存在改进的需要。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的一个目的在于提出一种像素校正电路,能够利用校正机制解决跟随效果不佳的问题。
本发明的另一个目的在于提出一种显示装置。本发明的又一个目的在于提出一种像素校正方法。
为达到上述目的,本发明一方面实施例提出的一种像素校正电路,包括:信号输入单元,所述信号输入单元用于在校正模式下输入第一信号和第二信号;跟随器,所述跟随器的输入端与所述信号输入单元相连,所述跟随器用于依次接收所述第一信号和所述第二信号,并在接收到所述第一信号时跟随所述第一信号输出以输出第一跟随信号,以及在接收到所述第二信号时跟随所述第二信号输出以输出第二跟随信号;读取单元,所述读取单元与所述跟随器的输出端相连,所述读取单元通过读取所述第一跟随信号以生成第一读取信号,并通过读取所述第二跟随信号以生成第二读取信号;其中,所述读取单元根据所述第一信号和所述第二信号以及所述第一读取信号和所述第二读取信号计算补偿增益,以使所述读取单元根据所述补偿增益进行补偿校正。
根据本发明实施例的像素校正电路,通过信号输入单元在校正模式下输入第一信号和第二信号,跟随器依次接收第一信号和第二信号,并在接收到第一信号时跟随第一信号输出以输出第一跟随信号,以及在接收到第二信号时跟随第二信号输出以输出第二跟随信号,读取单元通过读取第一跟随信号以生成第一读取信号,并通过读取第二跟随信号以生成第二读取信号,读取单元根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元根据补偿增益进行补偿校正,从而,能够利用校正机制解决跟随效果不佳的问题,尽可能地实现理想跟随效果,避免影响到信号量的大小。
另外,根据本发明上述实施例的像素校正电路还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述读取单元,进一步用于:获取所述第一信号与所述第二信号之间的第一电压差,并获取所述第一读取信号与所述第二读取信号之间的第二电压差,并将所述第一电压差与所述第二电压差之比作为所述补偿增益。
根据本发明的一个实施例,所述信号输入单元包括:第一信号接收端,所述第一信号接收端用于接收所述第一信号;第二信号接收端,所述第二信号接收端用于接收所述第二信号;切换组件,所述切换组件具有第一输入端、第二输入端和输出端,所述切换组件的第一输入端与所述输出端之间具有第一路径,所述切换组件的第二输入端与所述输出端之间具有第二路径,所述切换组件的第一输入端与所述第一信号接收端相连,所述切换组件的第二输入端与所述第二信号接收端相连;模式选择组件,所述模式选择组件与所述切换组件的输出端相连,所述模式选择组件还与所述跟随器的输入端相连,所述模式选择组件在所述校正模式下将所述切换组件与所述跟随器接通;其中,当所述第一路径导通时所述跟随器接收所述第一信号,当所述第二路径导通时所述跟随器接收所述第二信号。
根据本发明的一个实施例,所述信号输入单元包括:信号提供端,所述信号提供端用于在所述校正模式下提供所述第一信号和所述第二信号;控制信号接收端,所述控制信号接收端用于在所述校正模式下接收第一控制信号和第二控制信号;重置晶体管,所述重置晶体管的第一端与所述信号提供端相连,所述重置晶体管的第二端与所述跟随器的输入端相连,所述重置晶体管的控制端与所述控制信号接收端相连;其中,当所述重置晶体管在所述第一控制信号的控制下导通时,所述跟随器接收所述第一信号,当所述重置晶体管在所述第二控制信号的控制下导通时,所述跟随器接收所述第二信号。
根据本发明的一个实施例,所述跟随器包括:跟随晶体管,所述跟随晶体管的控制端作为所述跟随器的输入端与所述信号输入单元相连,所述跟随晶体管的第一端与预设电源相连,所述跟随晶体管的第二端作为所述跟随器的输出端与所述读取单元相连。
根据本发明的一个实施例,所述读取单元包括放大器,其中,所述放大器与所述跟随晶体管的第二端相连。
根据本发明的一个实施例,所述读取单元通过逐行读取每行像素的多个跟随器输出的第一跟随信号和第二跟随信号以分别对应生成相应的第一读取信号和第二读取信号,并根据所述第一信号和所述第二信号以及相应的第一读取信号和第二读取信号计算相应行的补偿增益。
为达到上述目的,本发明另一方面实施例提出的一种显示装置,包括所述的像素校正电路。
根据本发明实施例提出的显示装置,通过上述实施例的像素校正电路,能够利用校正机制解决跟随效果不佳的问题,尽可能地实现理想跟随效果,避免影响到信号量的大小。
为达到上述目的,本发明又一方面实施例提出的一种像素校正方法,包括以下步骤:接收第一信号,跟随器在接收到所述第一信号时跟随所述第一信号输出以输出第一跟随信号;读取单元读取所述第一跟随信号以生成第一读取信号;接收第二信号,所述跟随器在接收到所述第二信号时跟随所述第二信号输出以输出第二跟随信号;所述读取单元读取所述第二跟随信号以生成第二读取信号;根据所述第一信号和所述第二信号以及所述第一读取信号和所述第二读取信号计算补偿增益,以使所述读取单元根据所述补偿增益进行补偿校正。
根据本发明实施例的像素校正方法,接收第一信号,跟随器在接收到第一信号时跟随第一信号输出以输出第一跟随信号,读取单元读取第一跟随信号以生成第一读取信号,接收第二信号,跟随器在接收到第二信号时跟随第二信号输出以输出第二跟随信号,读取单元读取第二跟随信号以生成第二读取信号,根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元根据补偿增益进行补偿校正,从而,能够利用校正机制解决跟随效果不佳的问题,尽可能地实现理想跟随效果,避免影响到信号量的大小。
另外,根据本发明上述实施例的像素校正方法还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述根据所述第一信号和所述第二信号以及所述第一读取信号和所述第二读取信号计算补偿增益,包括:获取所述第一信号与所述第二信号之间的第一电压差;获取所述第一读取信号与所述第二读取信号之间的第二电压差;将所述第一电压差与所述第二电压差之比作为所述补偿增益。
附图说明
图1是根据本发明实施例的像素校正电路的方框示意图;
图2是根据本发明一个实施例的像素校正电路的结构原理图;
图3是根据本发明另一个实施例的像素校正电路的结构原理图;
图4是根据本发明一个实施例的像素校正电路的整屏像素读取的示意图;
图5是根据本发明一个具体实施例的像素电路的示意图;以及
图6是根据本发明实施例的像素校正方法的流程图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参考附图描述本发明实施例的像素校正电路、具有该电路的显示装置以及像素校正方法。
图1是根据本发明实施例的像素校正电路的方框示意图。如图1所示,像素校正电路包括:信号输入单元10、跟随器20和读取单元30。
其中,信号输入单元10用于在校正模式下输入第一信号和第二信号;跟随器20的输入端与信号输入单元10相连,跟随器20用于依次接收第一信号和第二信号,并在接收到第一信号时跟随第一信号输出以输出第一跟随信号,以及在接收到第二信号时跟随第二信号输出以输出第二跟随信号;读取单元30与跟随器20的输出端相连,读取单元30通过读取第一跟随信号以生成第一读取信号,并通过读取第二跟随信号以生成第二读取信号;其中,读取单元30根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元30根据补偿增益进行补偿校正。
需要说明的是,第一信号和第二信号可由信号产生单元产生,且第一信号和第二信号可为电压不同的电平信号。
还需说明书的是,跟随器20的输出跟随输入变化,且增益接近1。即言,当第一信号输入至跟随器20的输入端时,跟随器20将进行第一信号的跟随输出,此时跟随器20输出的第一跟随信号与第一信号基本相同,当第二信号输入至跟随器20的输入端时,跟随器20将进行第二信号的跟随输出,此时跟随器20输出的第二跟随信号与第二信号基本相同。
具体而言,跟随器20的输出可由读取单元30读取,当进入校正模式时,信号输入单元10先输入第一信号,跟随器20跟随第一信号输出第一跟随信号,此时,读取单元30读取第一跟随信号并根据第一跟随信号生成第一读取信号;信号输入单元10再输入第二信号,跟随器20跟随第二信号输出第二跟随信号,此时,读取单元30读取第二跟随信号并根据第二跟随信号生成第二读取信号。在生成第一读取信号和第二读取信号之后,读取单元30可根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,并将补偿增益补偿回读取单元30,从而对跟随器20输出进行补偿。
由此,本发明实施例的像素校正电路,通过信号输入单元在校正模式下输入第一信号和第二信号,跟随器依次接收第一信号和第二信号,并在接收到第一信号时跟随第一信号输出以输出第一跟随信号,以及在接收到第二信号时跟随第二信号输出以输出第二跟随信号,读取单元通过读取第一跟随信号以生成第一读取信号,并通过读取第二跟随信号以生成第二读取信号,读取单元根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元根据补偿增益进行补偿校正,从而,能够利用校正机制解决跟随效果不佳的问题,尽可能地实现理想跟随效果,避免影响到信号量的大小。
具体地,根据本发明的一个实施例,读取单元30进一步用于:获取第一信号与第二信号之间的第一电压差,并获取第一读取信号与第二读取信号之间的第二电压差,并将第一电压差与第二电压差之比作为补偿增益。
也就是说,假设第一信号的电压记为VK1,第一信号的电压记为VK2,第一读取信号的电压记为VO1,第二读取信号的电压记为VO2,读取单元30通过计算可得到增益(VO1-VO2)/(VK1-VK2),再将此增益的倒数设定为补偿增益AG,并补偿回读取单元30。
在将补偿增益AG补偿回读取单元30之后,读取单元30可根据补偿增益AG对原增益进行调整以获取调整后的增益,由此,读取单元30根据调整后的增益对跟随器20的输出信号进行校正。
进一步地,根据本发明的一个实施例,信号输入单元10用于在正常工作模式下输入检测信号,跟随器20接收检测信号,并跟随检测信号输出跟随信号,读取单元30读取跟随信号并根据调整后的增益对跟随信号进行处理以生成校正后的读取信号。
也就是说,在正常工作模式下,读取单元30在读取跟随器20输出的跟随信号时,可根据调整后的增益对跟随信号进行处理,以使读取单元30输出校正后的读取信号,该校正后的读取信号即可相当于读取单元20在跟随器20处于理想跟随情况时输出的读取信号。
根据本发明的一个具体实施例,跟随器20可为源跟随器。具体地,如图2-3所示,跟随器20可包括:跟随晶体管M1,跟随晶体管M1的控制端作为跟随器20的输入端与信号输入单元10相连,跟随晶体管M1的第一端与预设电源VDD相连,跟随晶体管M1的第二端作为跟随器20的输出端与读取单元30相连。其中,跟随晶体管M1的第二端可为源极。
进一步地,如图2所示,跟随器20还可包括:第一晶体管M2,其中,第一晶体管M2的第一端与跟随晶体管M1的第二端相连,第一晶体管M2的第二端与第一预设电源VSS相连,第一晶体管M2的控制端与第一晶体管控制端VB相连。其中,当跟随器20进行跟随输出时,跟随晶体管M1和第一晶体管M2可同时导通,电流IB流过跟随晶体管M1和第一晶体管M2形成的回路。
进一步地,根据本发明的一个实施例,如图2所示,读取单元30包括放大器301,其中,放大器301与跟随晶体管M1的第二端相连。也就是说,在将补偿增益AG补偿回读取单元30之后,可根据补偿增益AG对放大器301的原增益进行调整以获取调整后的增益,放大器301即可根据调整后的增益对跟随器20在正常工作模式下输出的跟随信号进行补偿校正。
根据本发明的一个具体实施例,如图2所示,信号输入单元10包括:第一信号接收端11、第二信号接收端12、切换组件13和模式选择组件14。
其中,第一信号接收端11用于接收第一信号VK1;,第二信号接收端12用于接收第二信号VK2;切换组件13具有第一输入端、第二输入端和输出端,切换组件13的第一输入端与输出端之间具有第一路径,切换组件13的第二输入端与输出端之间具有第二路径,切换组件13的第一输入端与第一信号接收端11相连,切换组件13的第二输入端与第二信号接收端12相连;模式选择组件14与切换组件13的输出端相连,模式选择组件14还与跟随器20的输入端相连,模式选择组件14在校正模式下将切换组件13与跟随器20接通;其中,当第一路径导通时跟随器20接收第一信号,当第二路径导通时跟随器20接收第二信号。
如图2所示,信号输入单元10还包括:检测信号输入端15,检测信号输入端15用于接收检测信号,其中,模式选择组件14还与检测信号输入端15相连,模式选择组件14在正常工作模式下将检测信号输入端15与跟随器20接通,此时跟随器20接收检测信号。
也就是说,当进入校正模式时,通过模式选择组件14可将跟随晶体管M1的控制端连接第一信号接收端11与第二信号接收端12那一路,切换组件13先切换到第一信号接收端11,第一信号VK1输入至跟随晶体管M1,进而读取单元30读取到第一读取信号VO1,切换组件13再切换到第二信号接收端12,第二信号VK2输入至跟随晶体管M1,进而读取单元30读取到第二读取信号VO2,由此,通过计算即可得到补偿增益,并补偿读取单元30的放大器。由此,利用初期校正的方式进行误差补偿,解决跟随不佳的问题。
根据本发明的另一个实施例,如图3所示,信号输入单元10包括:信号提供端16、控制信号接收端17和重置晶体管M3。
其中,信号提供端16用于在校正模式下提供第一信号和第二信号;控制信号接收端17用于在校正模式下接收第一控制信号和第二控制信号;重置晶体管M3的第一端与信号提供端16相连,重置晶体管M3的第二端与跟随器20的输入端相连,重置晶体管M3的控制端与控制信号接收端17相连;其中,当重置晶体管M3在第一控制信号的控制下导通时,跟随器20接收第一信号,当重置晶体管M3在第二控制信号的控制下导通时,跟随器20接收第二信号。
并且,信号提供端16用于在正常工作模式下提供重置信号;控制信号接收端17用于在正常工作模式下接收重置控制信号;其中,当重置晶体管M3在重置控制信号的控制下导通时,对跟随器20的输入端进行重置。
也就是说,可利用重置晶体管M3的路径施加第一信号VK1与第一信号VK2。该重置晶体管M3在正常工作模式下用于进行重置,而在校正模式用于接收第一信号和第二信号,从而实现重置晶体管M3的分时复用,有效节约空间。
具体而言,当进入校正模式时,首先,通过信号提供端16向重置晶体管M3的第一端提供第一信号VK1,并通过信号接收端17向重置晶体管M3的控制端提供第一控制信号,此时可将第一信号VK1输入至跟随晶体管M1,进而读取单元30读取到第一读取信号VO1;然后,通过信号提供端16向重置晶体管M3的第一端提供第二信号VK2,并通过信号接收端17向重置晶体管M3的控制端提供第二控制信号,此时可将第二信号VK2输入至跟随晶体管M1,进而读取单元30读取到第二读取信号VO2,由此,通过计算即可得到补偿增益,并补偿读取单元30的放大器。由此,利用初期校正的方式进行误差补偿,解决跟随不佳的问题。
根据本发明的一个实施例,如图4所示,读取单元30通过逐行读取每行像素的多个跟随器输出的第一跟随信号和第二跟随信号以分别对应生成相应的第一读取信号和第二读取信号,并根据第一信号和第二信号以及相应的第一读取信号和第二读取信号计算相应行的补偿增益。
具体而言,如图4所示,显示装置100可具有N行像素,例如第一行记为Row#1、第二行记为Row#2、…、第N行记为Row#N、每一行包括多个像素,每个像素均具有跟随器20,当进入校正模式时,可逐行控制重置晶体管导通,第一信号和第二信号可逐行输入至跟随器,读取单元30逐行读取每行跟随器输出的第一跟随信号和第二跟随信号以生成相应的第一读取信号和第二读取信号,读取单元30可根据相应的第一读取信号和第二读取信号以及第一信号和第二信号计算相应行中的跟随器的补偿增益,以对相应行中的跟随器的输出进行补偿校正。
举例来说,当第一信号输入至第一行Row#1中的跟随器,读取单元30可读取第一行Row#1中多个跟随器输出的第一跟随信号以对应生成多个第一读取信号,当第二信号输入至第一行Row#1中的跟随器,读取单元30可读取第一行Row#1中多个跟随器输出的第二跟随信号以对应生成多个第二读取信号,读取单元30可计算多个第一读取信号的电压平均值,并计算多个第二读取信号的电压平均值,然后,获取第一信号与第二信号之间的第一电压差,并获取多个第一读取信号的电压平均值与多个第二读取信号的电压平均值之间的第二电压差,并将第一电压差与第二电压差之比作为第一行Row#1的补偿增益。这样,读取单元30在正常工作模式下可采用第一行Row#1的补偿增益对第一行Row#1中每个跟随器的输出进行补偿。
由此,在以行为单位进行读取,由于像素数目多,也可以行为单位统一进行补偿校正,从而减少读取单元后端暂存器的需求。
当然,应当理解的是,读取单元30也可读取每个像素的跟随器输出的第一跟随信号和第二跟随信号以对应生成第一读取信号和第二读取信号,并根据第一信号和第二信号以及第一读取信号和第二读取信号计算该跟随器对应的补偿增益。由此,可对每个跟随器单独进行补偿。
需要说明的是,多个像素校正电路的第一信号和第二信号可由同一信号产生单元产生,即言,如图4所示,当进入校正模式时,像素阵列中每个像素中的重置晶体管可连接值同一信号产生单元。
在本发明的一个具体实施例中,本发明实施例的像素校正电路可适用于图5所示的像素电路,图5所示的像素电路为主动像素电路,图5所示的像素电路利用源跟随器将电位输出的。
另外,本发明实施例还提出的一种显示装置,包括前述实施例的像素校正电路。
根据本发明实施例提出的显示装置,通过上述实施例的像素校正电路,能够利用校正机制解决跟随效果不佳的问题,尽可能地实现理想跟随效果,避免影响到信号量的大小。
基于前述实施例的像素校正电路,本发明又提出了一种像素校正方法。由于本发明实施例提供的像素校正方法与上述实施例提供的像素校正电路相对应,因此在前述像素校正电路的实施方式也适用于本实施例提供的像素校正方法,在本实施例中不再详细描述。
图6是根据本发明实施例的像素校正方法的流程图。如图6所示,像素校正方法,包括以下步骤:
S1:接收第一信号,跟随器在接收到第一信号时跟随第一信号输出以输出第一跟随信号;
S2:读取单元读取第一跟随信号以生成第一读取信号;
S3:接收第二信号,跟随器在接收到第二信号时跟随第二信号输出以输出第二跟随信号;
S4:读取单元读取第二跟随信号以生成第二读取信号;
S5:根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元根据补偿增益进行补偿校正。
根据本发明的一个实施例,根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,包括:获取第一信号与第二信号之间的第一电压差;获取第一读取信号与第二读取信号之间的第二电压差;将第一电压差与第二电压差之比作为补偿增益。
根据本发明实施例的像素校正方法,接收第一信号,跟随器在接收到第一信号时跟随第一信号输出以输出第一跟随信号,读取单元读取第一跟随信号以生成第一读取信号,接收第二信号,跟随器在接收到第二信号时跟随第二信号输出以输出第二跟随信号,读取单元读取第二跟随信号以生成第二读取信号,根据第一信号和第二信号以及第一读取信号和第二读取信号计算补偿增益,以使读取单元根据补偿增益进行补偿校正,从而,能够利用校正机制解决跟随效果不佳的问题,尽可能地实现理想跟随效果,避免影响到信号量的大小。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (10)

1.一种像素校正电路,其特征在于,包括:
信号输入单元,所述信号输入单元用于在校正模式下输入第一信号和第二信号;
跟随器,所述跟随器的输入端与所述信号输入单元相连,所述跟随器用于依次接收所述第一信号和所述第二信号,并在接收到所述第一信号时跟随所述第一信号输出以输出第一跟随信号,以及在接收到所述第二信号时跟随所述第二信号输出以输出第二跟随信号;
读取单元,所述读取单元与所述跟随器的输出端相连,所述读取单元通过读取所述第一跟随信号以生成第一读取信号,并通过读取所述第二跟随信号以生成第二读取信号;
其中,所述读取单元根据所述第一信号和所述第二信号以及所述第一读取信号和所述第二读取信号计算补偿增益,以使所述读取单元根据所述补偿增益进行补偿校正。
2.根据权利要求1所述的像素校正电路,其特征在于,所述读取单元,进一步用于:
获取所述第一信号与所述第二信号之间的第一电压差,并获取所述第一读取信号与所述第二读取信号之间的第二电压差,并将所述第一电压差与所述第二电压差之比作为所述补偿增益。
3.根据权利要求1所述的像素校正电路,其特征在于,所述信号输入单元包括:
第一信号接收端,所述第一信号接收端用于接收所述第一信号;
第二信号接收端,所述第二信号接收端用于接收所述第二信号;
切换组件,所述切换组件具有第一输入端、第二输入端和输出端,所述切换组件的第一输入端与所述输出端之间具有第一路径,所述切换组件的第二输入端与所述输出端之间具有第二路径,所述切换组件的第一输入端与所述第一信号接收端相连,所述切换组件的第二输入端与所述第二信号接收端相连;
模式选择组件,所述模式选择组件与所述切换组件的输出端相连,所述模式选择组件还与所述跟随器的输入端相连,所述模式选择组件在所述校正模式下将所述切换组件与所述跟随器接通;
其中,当所述第一路径导通时所述跟随器接收所述第一信号,当所述第二路径导通时所述跟随器接收所述第二信号。
4.根据权利要求1所述的像素校正电路,其特征在于,所述信号输入单元包括:
信号提供端,所述信号提供端用于在所述校正模式下提供所述第一信号和所述第二信号;
控制信号接收端,所述控制信号接收端用于在所述校正模式下接收第一控制信号和第二控制信号;
重置晶体管,所述重置晶体管的第一端与所述信号提供端相连,所述重置晶体管的第二端与所述跟随器的输入端相连,所述重置晶体管的控制端与所述控制信号接收端相连;
其中,当所述重置晶体管在所述第一控制信号的控制下导通时,所述跟随器接收所述第一信号,当所述重置晶体管在所述第二控制信号的控制下导通时,所述跟随器接收所述第二信号。
5.根据权利要求1所述的像素校正电路,其特征在于,所述跟随器包括:
跟随晶体管,所述跟随晶体管的控制端作为所述跟随器的输入端与所述信号输入单元相连,所述跟随晶体管的第一端与预设电源相连,所述跟随晶体管的第二端作为所述跟随器的输出端与所述读取单元相连。
6.根据权利要求5所述的像素校正电路,其特征在于,所述读取单元包括放大器,其中,所述放大器与所述跟随晶体管的第二端相连。
7.根据权利要求1所述的像素校正电路,其特征在于,所述读取单元通过逐行读取每行像素的多个跟随器输出的第一跟随信号和第二跟随信号以分别对应生成相应的第一读取信号和第二读取信号,并根据所述第一信号和所述第二信号以及相应的第一读取信号和第二读取信号计算相应行的补偿增益。
8.一种显示装置,包括根据权利要求1-7中任一项所述的像素校正电路。
9.一种像素校正方法,其特征在于,包括以下步骤:
接收第一信号,跟随器在接收到所述第一信号时跟随所述第一信号输出以输出第一跟随信号;
读取单元读取所述第一跟随信号以生成第一读取信号;
接收第二信号,所述跟随器在接收到所述第二信号时跟随所述第二信号输出以输出第二跟随信号;
所述读取单元读取所述第二跟随信号以生成第二读取信号;
根据所述第一信号和所述第二信号以及所述第一读取信号和所述第二读取信号计算补偿增益,以使所述读取单元根据所述补偿增益进行补偿校正。
10.根据权利要求9所述的像素校正方法,其特征在于,所述根据所述第一信号和所述第二信号以及所述第一读取信号和所述第二读取信号计算补偿增益,包括:
获取所述第一信号与所述第二信号之间的第一电压差;
获取所述第一读取信号与所述第二读取信号之间的第二电压差;
将所述第一电压差与所述第二电压差之比作为所述补偿增益。
CN201810002621.1A 2018-01-02 2018-01-02 显示装置、像素校正电路及像素校正方法 Expired - Fee Related CN108230978B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810002621.1A CN108230978B (zh) 2018-01-02 2018-01-02 显示装置、像素校正电路及像素校正方法
US16/033,373 US10769976B2 (en) 2018-01-02 2018-07-12 Display device, pixel correction circuit and pixel correction method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810002621.1A CN108230978B (zh) 2018-01-02 2018-01-02 显示装置、像素校正电路及像素校正方法

Publications (2)

Publication Number Publication Date
CN108230978A true CN108230978A (zh) 2018-06-29
CN108230978B CN108230978B (zh) 2021-05-07

Family

ID=62645109

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810002621.1A Expired - Fee Related CN108230978B (zh) 2018-01-02 2018-01-02 显示装置、像素校正电路及像素校正方法

Country Status (2)

Country Link
US (1) US10769976B2 (zh)
CN (1) CN108230978B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111988548A (zh) * 2020-08-25 2020-11-24 中国电子科技集团公司第二十四研究所 像元级adc焦平面读出电路及其校正方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050156660A1 (en) * 2004-01-19 2005-07-21 Daniel Van Blerkom [circuit for generating a reference voltage]
CN101458537A (zh) * 2007-12-11 2009-06-17 上海华虹Nec电子有限公司 电压调整器电路及电阻偏差补偿方法
US20150109490A1 (en) * 2013-10-22 2015-04-23 Kabushiki Kaisha Toshiba Solid-state imaging device
CN105120186A (zh) * 2015-09-16 2015-12-02 上海集成电路研发中心有限公司 转换增益可调的像素单元结构及其信号采集方法
CN106982337A (zh) * 2017-04-27 2017-07-25 京东方科技集团股份有限公司 一种cmos图像传感器及其像素电路、驱动方法
CN107426513A (zh) * 2017-07-25 2017-12-01 京东方科技集团股份有限公司 有源像素传感器及其驱动方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI437828B (zh) * 2011-02-11 2014-05-11 Realtek Semiconductor Corp 傳輸介面的阻抗與增益補償裝置與方法
CN106663403B (zh) * 2014-06-10 2020-10-02 夏普株式会社 显示装置及其驱动方法
KR20180050083A (ko) * 2016-11-04 2018-05-14 엘지디스플레이 주식회사 실시간 외부 보상용 구동회로와 그를 포함한 전계발광 표시장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050156660A1 (en) * 2004-01-19 2005-07-21 Daniel Van Blerkom [circuit for generating a reference voltage]
CN101458537A (zh) * 2007-12-11 2009-06-17 上海华虹Nec电子有限公司 电压调整器电路及电阻偏差补偿方法
US20150109490A1 (en) * 2013-10-22 2015-04-23 Kabushiki Kaisha Toshiba Solid-state imaging device
CN105120186A (zh) * 2015-09-16 2015-12-02 上海集成电路研发中心有限公司 转换增益可调的像素单元结构及其信号采集方法
CN106982337A (zh) * 2017-04-27 2017-07-25 京东方科技集团股份有限公司 一种cmos图像传感器及其像素电路、驱动方法
CN107426513A (zh) * 2017-07-25 2017-12-01 京东方科技集团股份有限公司 有源像素传感器及其驱动方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111988548A (zh) * 2020-08-25 2020-11-24 中国电子科技集团公司第二十四研究所 像元级adc焦平面读出电路及其校正方法
CN111988548B (zh) * 2020-08-25 2023-05-19 中国电子科技集团公司第二十四研究所 像元级adc焦平面读出电路及其校正方法

Also Published As

Publication number Publication date
US10769976B2 (en) 2020-09-08
CN108230978B (zh) 2021-05-07
US20190206292A1 (en) 2019-07-04

Similar Documents

Publication Publication Date Title
CN108230978A (zh) 显示装置、像素校正电路及像素校正方法
CN108389558A (zh) 电压施加电路、显示装置及施加公共电压信号的方法
US6437522B1 (en) Method for controlling digital dynamic convergence and system thereof
US5488271A (en) Deflection regulating method and device
TW200407818A (en) Image display device
EP0932310B1 (en) Device for convergence correction in a television receiver
KR100448613B1 (ko) 왜곡 보정 회로 및 표시 장치
US20100020000A1 (en) Image output device, projector, and control method of image output device
CN111028775A (zh) 像素驱动电路及其迁移率校正方法、显示装置
US20090290075A1 (en) Image output apparatus, projector, and method of controlling image output apparatus
JPH0121669B2 (zh)
EP0969663A2 (en) Compensation of picture tube ageing effects
US20100020246A1 (en) Image output apparatus, projector, and method of controlling image output apparatus
US10657897B2 (en) Driving compensation circuit for OLED display unit, OLED display circuit, and OLED display
KR100279152B1 (ko) 모니터의 내부 핀쿠션 보정장치
KR100362151B1 (ko) 모니터의 고압편차 보정회로
JPH06261228A (ja) ガンマ補正回路
JP3031925B2 (ja) 電磁集束ブラウン管装置
KR100299846B1 (ko) 디스플레이장치의 휘도 및 화면크기 자동 보정회로
KR100225578B1 (ko) 감마 보정 회로
US20070171167A1 (en) Gamma curve compensating device and method using the same
KR200143449Y1 (ko) 와이드형 tv수상기의 수평블랭크펄스 보정회로
KR830002172B1 (ko) 자동 키네스코프 바이어스 장치
JPH021424B2 (zh)
KR20040005814A (ko) 프로젝션 디스플레이의 컨버전스 최적화

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20210507

Termination date: 20220102