CN108111182A - 错误限制方法、错误限制器以及数字接收电路 - Google Patents

错误限制方法、错误限制器以及数字接收电路 Download PDF

Info

Publication number
CN108111182A
CN108111182A CN201611052118.4A CN201611052118A CN108111182A CN 108111182 A CN108111182 A CN 108111182A CN 201611052118 A CN201611052118 A CN 201611052118A CN 108111182 A CN108111182 A CN 108111182A
Authority
CN
China
Prior art keywords
error signal
signal
error
value
threshold value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611052118.4A
Other languages
English (en)
Inventor
陈家伟
郑凯文
赖科印
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MStar Semiconductor Inc Taiwan
Original Assignee
MStar Semiconductor Inc Taiwan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MStar Semiconductor Inc Taiwan filed Critical MStar Semiconductor Inc Taiwan
Priority to CN201611052118.4A priority Critical patent/CN108111182A/zh
Publication of CN108111182A publication Critical patent/CN108111182A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

一种错误限制方法包含有接收一第一信号以及一第一误差信号,其中该第一误差信号相关于该第一信号以及对应于该第一信号的一第一符元;计算该第一信号的一第一量级值;以及根据该第一信号的该第一量级值,调降该第一误差信号的一误差能量,以产生一第二误差信号;其中,该第二误差信号输出至一误差反馈电路。

Description

错误限制方法、错误限制器以及数字接收电路
技术领域
本发明系指一种错误限制方法、错误限制器以及数字接收电路,尤指一种可根据星座点排列紧密度决定误差能量的调降幅度的错误限制方法、错误限制器以及数字接收电路。
背景技术
适应性滤波器(Adaptive Filter)已广泛地应用于数字通信系统中,当适应性滤波器收敛至一稳态时,突如其来的扰动(Disturbance)会使误差(Error)增大,而需要额外的收敛时间使得适应性滤波器再次收敛至稳态,因此导致系统效能下降。在此情形下,错误限制器(Error Limiter)即可用来避免瞬间扰动对系统效能的负面影响。
随着人们对通信系统的传输速率的需求,新一代的通信系统(如数字电视系统DVBS2X)已开始采用高阶的调变方式(如具有256个星座点的振幅相位偏移调变,256-APSK)来进行信号的调变,其星座点可具有不同的振幅且排列成多个环形(Rings)。然而,习知错误限制器仅针对星座点排列成单一环形的调变方式(即单纯的相位偏移调变(Phase ShiftKeying,PSK),如QPSK或8-PSK)进行设计,而未考虑多个星座点排列成多个环形的情况,使得通信系统效能因错误限制器所带来的改善情况有限。
因此,习知技术实有改善的必要。
发明内容
因此,本发明的主要目的即在于提供一种可根据星座点排列紧密度决定误差能量的调降幅度的错误限制方法、错误限制器以及数字接收电路,以改善习知技术的缺点。
本发明揭露一种错误限制方法,应用于一数字接收器的一错误限制器,该错误限制方法包含有接收一第一信号以及一第一误差信号,其中该第一误差信号相关于该第一信号以及对应于该第一信号的一第一符元;计算该第一信号的一第一量级值(Magnitude);以及根据该第一信号的该第一量级值,调降该第一误差信号的一误差能量,以产生一第二误差信号;其中,该错误限制器将该第二误差信号输出至该数字接收电路的一误差反馈电路。
本发明另揭露一种错误限制器,应用于一数字接收电路,该错误限制器包含有一量级单元,用来接收一第一信号,并产生该第一信号的一第一量级值;以及一限制单元,耦接于该量级单元,接收一第一误差信号以及该第一量级值,该限制单元用来根据该第一信号的该第一量级值,调降该第一误差信号的一误差能量,以产生一第二误差信号,并将该第二误差信号输出至该数字接收电路的一误差反馈电路;其中,该第一误差信号相关于该第一信号以及对应于该第一信号的一第一符元。
本发明另揭露一种数字接收器,包含有一误差反馈电路,用来根据多个系数,输出一第一信号;一符元判断电路,耦接于该误差反馈电路,用来根据该第一信号,输出对应于该第一信号的一第一符元;一减法单元,耦接于该符元判断电路,用来根据该第一信号以及该第一符元,产生一第一误差信号;以及一错误限制器,耦接于该符元判断电路、该减法单元以及该误差反馈电路,该错误限制器包含有一量级单元,用来接收该第一信号,并产生该第一信号的一第一量级值;以及一限制单元,耦接于该减法单元以及该量级单元,以接收该第一误差信号以及该第一量级值,该限制单元用来根据该第一信号的该第一量级值,调降该第一误差信号的一误差能量,以产生一第二误差信号,并将该第二误差信号输出至该误差反馈电路;其中,该误差反馈电路根据该第二误差信号,调整该多个系数。
附图说明
图1为本发明实施例一数字接收电路的方块图。
图2为本发明实施例一错误限制器的方块图。
图3为一调变方式于一星座平面的示意图。
图4为本发明实施例一伪码的示意图。
图5为一调变方式以及圆形区域的示意图。
图6为本发明实施例一伪码的示意图。
图7为本发明实施例一错误限制流程的示意图。
图8为本发明实施例一数字接收电路的方块图。
图9为本发明实施例一伪码的示意图。
图10为本发明实施例一限制单元的示意图。
符号说明
10、80 数字接收电路
100、800 误差反馈电路
102 符元判断电路
104 错误限制器
140 量级单元
142 限制单元
40、60、90 伪码
70 错误限制流程
700~704 步骤
82、84 相位撷取单元
Comp、Comp_I、Comp_Q 比较器
e1、e2、s、x 信号
MS 调变方式
MP_I、MP_Q 乘法器
MUX_1、MUX_2、MUX_I、MUX_Q 多工器
RG1’、RG2’ 矩形区域
R1 特定值
w1~wN 系数
SUB 减法单元
Th1、Th2 临限值
z 符元
∠s、∠z 相位
|s| 量级值
具体实施方式
请参考图1,图1为本发明实施例一数字接收电路10的方块图。如图1所示,数字接收电路10包含一误差反馈(Error Feedback)电路100、一符元判断电路102、一错误限制器(Error Limiter)104以及一减法单元SUB。误差反馈电路100包含有一适应性滤波器(Adaptive Filter,未绘示于图1),其可将一信号x进行一信号处理,即根据系数w1~wN对信号x进行信号处理,以输出一第一信号s,其中第一信号s包含以一振幅相位偏移调变(Amplitude Phase Shift Keying,APSK)的信号以及一噪声。符元判断电路102系为一切割器(Slicer),其耦接于误差反馈电路100,符元判断电路102接收第一信号s,并根据第一信号s判断对应于第一信号s的一第一符元(Symbol)z。减法单元SUB耦接于误差反馈电路100及符元判断电路102,用来产生一第一误差信号e1。错误限制器104耦接于符元判断电路102、减法单元SUB以及误差反馈电路100,错误限制器104用来限制误差信号的误差大小(即选择性调降第一误差信号e1的一误差能量eng1,其中误差能量eng1可表示为eng1=|e1|2),以避免误差反馈电路100因误差信号过大而导致收敛时间过长(甚至无法收敛)而降低系统效能;换句话说,错误限制器104可根据第一信号s调整第一误差信号e1,进而产生一第二误差信号e2,并将第二误差信号e2输出至误差反馈电路100;更进一步地,错误限制器104可根据第一信号s的振幅/量级(Magnitude),决定对第一误差信号e1的调整幅度(即决定调降误差能量eng1-的降幅),以产生第二误差信号e2。如此一来,误差反馈电路100即可根据第二误差信号e2,调整系数w1~wN,进而产生第一信号s。于一实施例中,第一误差信号e1可为第一信号s与第一符元z的相减结果(即e1=s-z),误差反馈电路100可为一前馈均衡器(FeedForward Equalizer,FFE),在此情形下,数字接收电路10为一均衡电路。
关于错误限制器104的具体结构,请参考图2,图2为本发明实施例错误限制器104的方块图,由图2可知,错误限制器104包含一量级单元140以及一限制单元142。量级单元140接收第一信号s,并产生第一信号s的一第一量级值|s|至限制单元142,限制单元142耦接于量级单元140以及减法单元SUB,用来接收第一量级值|s|以及第一误差信号e1,并根据第一量级值|s|调整第一误差信号e1,以产生第二误差信号e2
举例来说,请参考图3,图3为一调变方式MS于一星座平面的示意图。如图3所示,调变方式MS为16-APSK,其具有16个星座点,其中8个星座点排列成具有一第一振幅A1的一第一环形(Ring),另外8个星座点排列成具有一第二振幅A2的一第二环形,而第二振幅A2大于第一振幅A1。因第二振幅A2大于第一振幅A1,具有第一振幅A1的8个星座点排列较为紧密(Dense),而具有第二振幅A2的8个星座点排列较为稀疏(Sparse)。在第一信号s包含以调变方式MS调变的信号的情况下,限制单元142可先判断第一量级值|s|小于一特定值R1或第一量级值|s|大于特定值R1,于一实施例中,当限制单元142判断第一量级值|s|小于或等于特定值R1时(即当第一量级值|s|属于一第一区间IVL1时,其中第一区间IVL1可表示为IVL1={t≥0|t≤R1}),限制单元142根据一第一临限值Th1调整第一误差信号e1(即选择性调降第一误差信号e1的误差能量eng1-),以产生第二误差信号e2;而当限制单元142判断第一量级值|s|大于特定值R1时(即当第一量级值|s|属于一第二区间IVL2时,其中第二区间IVL2可表示为IVL2={t≥0|t>R1}),限制单元142根据一第二临限值Th2调整第一误差信号e1(即选择性调降第一误差信号e1的误差能量eng1-),以产生第二误差信号e2。其中,第一区间IVL1与第二区间IVL2为互斥(Mutually Exclusive)区间。
较佳地,特定值R1可为第一振幅A1与第二振幅A2的一平均值,例如,特定值R1可为R1=(A1+A2)/2。另外,可根据排列于环形中星座点的紧密程度而调整第一临限值Th1与第二临限值Th2的大小,举例来说,当于具有第一振幅A1的第一环形的8个星座点排列较为紧密时,第一临限值Th1较小;当于具有第二振幅A2的第二环形的8个星座点排列较为稀疏时,第二临限值Th2较大。
详细来说,于一实施例中,限制单元142可将第一误差信号e1---限制于一矩形区域,换句话说,当限制单元142判断当第一量级值|s|属于第一区间IVL1时,限制单元142将第一误差信号e1---限制于一矩形区域RG1内,即限制单元142产生第二误差信号e2且第二误差信号e2属于矩形区域RG1中,其中,矩形区域RG1于一复数平面中且矩形区域RG1可表示为RG1={e||Re(e)|≤Th1,|Im(e)|≤Th1},Re(·)为一取实部运算符而Im(·)为一取虚部运算符,e为一复数(Complex Number);另一方面,当限制单元142判断当第一量级值|s|属于第二区间IVL2时,限制单元142将第一误差信号e1---限制于一矩形区域RG2内,即限制单元142产生第二误差信号e2且第二误差信号e2属于矩形区域RG2中,其中,矩形区域RG2于复数平面中且矩形区域RG2可表示为RG2={e||Re(e)|≤Th2,|Im(e)|≤Th2}。另外,图3所绘示的矩形区域RG1’、RG2’为平移过(Shifted)的矩形区域RG1、RG2,其分别平移以至于分别以具有第一振幅A1及第二振幅A2的星座点为中心。另外,第二区间IVL2的每一元素(Element)皆大于第一区间IVL1的任一元素,较佳地,第二临限值Th2大于第一临限值Th1,因此,当第一量级值|s|属于第一区间IVL1时,就统计而言,错误限制器104调降误差能量eng1-的降幅较大;而当第一量级值|s|属于第二区间IVL2时,就统计而言,错误限制器104调降误差能量eng1-的降幅较小。
具体来说,当限制单元142判断当第一量级值|s|属于第一区间IVL1时,限制单元142进一步判断第一误差信号e1---的一第一同相(In phase)分量eI1或第一误差信号e1---的一第一正交(Quadrature)分量eQ1是否大于第一临限值Th1。若限制单元142判断第一同相分量eI1大于或等于第一临限值Th1,限制单元142可产生第二误差信号e2的一第二同相分量eI2,使得第二同相分量eI2的一绝对值小于或等于第一临限值Th1;若限制单元142判断第一同相分量eI1小于第一临限值Th1,限制单元142可产生第二同相分量eI2为第一同相分量eI1;若限制单元142判断第一正交分量eQ1大于或等于第一临限值Th1,限制单元142可产生第二误差信号e2的一第二正交分量eQ2,使得第二正交分量eQ2的一绝对值小于或等于第一临限值Th1;若限制单元142判断第一正交分量eQ1小于第一临限值Th1,限制单元142可产生第二正交分量eQ2为第一正交分量eQ1
另一方面,当限制单元142判断当第一量级值|s|属于第二区间IVL2时,限制单元142进一步判断第一误差信号e1---的一第一同相分量eI1或第一误差信号e1---的一第一正交分量eQ1是否大于第二临限值Th2;若限制单元142判断第一同相分量eI1大于或等于第二临限值Th2,限制单元142可产生第二误差信号e2的一第二同相分量eI2,使得第二同相分量eI2的一绝对值小于或等于第二临限值Th2;若限制单元142判断第一同相分量eI1小于第二临限值Th2,限制单元142可产生第二同相分量eI2为第一同相分量eI1;若限制单元142判断第一正交分量eQ1大于或等于第二临限值Th2,限制单元142可产生第二误差信号e2的一第二正交分量eQ2,使得第二正交分量eQ2的一绝对值小于或等于第二临限值Th2;若限制单元142判断第一正交分量eQ1小于第二临限值Th2,限制单元142可产生第二正交分量eQ2为第一正交分量eQ1
关于限制单元142将第一误差信号e1---限制于矩形区域的操作细节可表示成一伪码40,如图4所示,其中,sign(·)为取正负号运算符,数值Value1小于或等于第一临限值Th1,数值Value2小于或等于第二临限值Th2,另外,数值Value1或数值Value2可为0。
除此之外,伪码40可利用由比较器及多工器所组成的电路来实现,举例来说,请参考图10,图10为本发明实施例一限制单元A42的示意图。限制单元A42可用来实现伪码40,其包含比较器Comp、Comp_I、Comp_Q、多工器MUX_1、MUX_2、MUX_I、MUX_Q以及乘法器MP_I、MP_Q。比较器Comp用来比较第一量级值|s|与特定值R1,以产生一比较结果Vcmp,多工器MUX_1根据比较结果Vcmp决定输出数值Value1或数值Value2,多工器MUX_2根据比较结果Vcmp决定输出第一临限值Th1或第二临限值Th2。限制单元A42透过多工器MUX_1根据比较结果Vcmp决定乘法器MP_I输出|eI1|与数值Value1或数值Value2的相乘结果,以及决定乘法器MP_Q输出|eQ1|与数值Value1或数值Value2的相乘结果,限制单元A42透过多工器MUX_I根据比较器Comp_I的比较结果决定输出第二同相分量eI2为第一同相分量eI1或乘法器MP_I的相乘结果,而限制单元A42透过多工器MUX_Q根据比较器Comp_Q的比较结果决定输出第二正交分量eQ2为第一正交分量eQ1或乘法器MP_Q的相乘结果。
如此一来,错误限制器104所产生的第二误差信号e2的一误差能量eng2小于或等于第一误差信号e1的误差能量eng1(误差能量eng2可表示为eng2=|e2|2),即错误限制器104即选择性调降第一误差信号e1的误差能量eng1。另外,错误限制器104可根据第一量级值|s|,判断第一量级值|s|属于第一区间IVL1或第二区间IVL2,并根据判断结果决定调降误差能量eng1-的降幅,即根据对应于第一区间IVL1/第二区间IVL2的第一临限值Th1/第二临限值Th2,调整第一误差信号e1,以产生第二误差信号e2
于一实施例中,限制单元142可将第一误差信号e1---限制于一圆形区域,换句话说,当限制单元142判断当第一量级值|s|属于第一区间IVL1时,限制单元142将第一误差信号e1---限制于一圆形区域CR1内,即限制单元142产生第二误差信号e2且第二误差信号e2属于圆形区域CR1中,其中,圆形区域CR1于复数平面中且圆形区域CR1可表示为CR1={e||e|≤Th1},|·|为一取量级运算符;另一方面,当限制单元142判断当第一量级值|s|属于第二区间IVL2时,限制单元142将第一误差信号e1---限制于一圆形区域CR2内,即限制单元142产生第二误差信号e2且第二误差信号e2属于圆形区域CR2中,其中,圆形区域CR2于复数平面中且圆形区域CR2可表示为CR2={e||e|≤Th2}。另外,请参考图5,图5为调变方式MS以及圆形区域CR1’、CR2’的示意图,同样地,圆形区域CR1’、CR2’为平移过的圆形区域CR1、CR2以至于分别以具有第一振幅A1及第二振幅A2的星座点为中心。
具体来说,当限制单元142判断当第一量级值|s|属于第一区间IVL1时,限制单元142进一步判断第一误差信号e1---的一第一误差量级值|e1|是否大于第一临限值Th1;若限制单元142判断第一误差量级值|e1|大于或等于第一临限值Th1,限制单元142可产生第二误差信号e2的一第二误差量级值|e2|,使得第二误差量级值|e2|小于或等于第一临限值Th1;若限制单元142判断第一误差量级值|e1|小于第一临限值Th1,限制单元142可产生第二误差信号e2为第一误差信号e1---。另一方面,当限制单元142判断第一量级值|s|属于第二区间IVL2时,限制单元142进一步判断第一误差信号e1---的一第一误差量级值|e1|是否大于第二临限值Th2;若限制单元142判断第一误差量级值|e1|大于或等于第二临限值Th2,限制单元142可产生第二误差信号e2的一第二误差量级值|e2|,使得第二误差量级值|e2|小于或等于第二临限值Th2;若限制单元142判断第一误差量级值|e1|小于第二临限值Th2,限制单元142可产生第二误差信号e2为第一误差信号e1---
关于限制单元142将第一误差信号e1---限制于圆形区域的操作细节可表示成一伪码60,如图6所示,其中,数值Value61小于或等于第一临限值Th1,数值Value62小于或等于第二临限值Th2,数值Value61及数值Value62皆可代表第二误差量级值|e2|,且数值Value61或数值Value62可为0。同理,伪码60可利用类似于图10的电路实现,于此不另赘述。
关于图1中错误限制器104的操作方式,可进一步归纳为一错误限制流程。请参考图7,图7为本发明实施例一错误限制流程70的示意图。错误限制流程70可由图1中的错误限制器104来执行,其包含以下步骤:
步骤700:接收第一信号s以及第一误差信号e1,其中第一误差信号e1相关于第一信号s以及对应于第一信号s的第一符元z。
步骤702:计算第一信号s的第一量级值|s|。
步骤704:根据第一信号s的第一量级值|s|,调整第一误差信号e1的误差能量eng1,以产生第二误差信号e2
关于错误限制流程70的操作细节,请参考前述相关段落,于此不再赘述。
由上述可知,错误限制器104可根据星座点排列的紧密度(Density),决定调降误差能量eng1-的降幅,而星座点排列的紧密度相关于第一量级值|s|,换句话说,错误限制器104可根据第一量级值|s|的大小,选择性调降误差能量eng1-的降幅。相较于习知技术,错误限制器104适用于其星座点排列成多个环形的高阶APSK调变系统,其可降低误差反馈电路100的收敛时间,增进数字接收电路10的系统效能。
需注意的是,前述实施例系用以说明本发明的概念,本领域具通常知识者当可据以做不同的修饰,而不限于此。举例来说,当第一信号s1包含更高阶APSK(如256-APSK)的调变信号时,其调变方式的星座点可排列成M个具有不同振幅的环形(M>2),而限制单元142的操作细节可表示成一伪码90,如图9所示其中,Th3代表对应一区间IVL3的一临限值(其中区间IVL3可表示为IVL3={t≥0|R2<t≤R3}),数值Value3可小于或等于临限值Th3,另外,临限值Th3可大于或等于临限值Th2。同理,伪码90可利用类似于图10的电路实现,于此不另赘述。另外,若在排列于每一环形的星座点数目皆相同的情况下,星座点之间的紧密程度相关于环形振幅。环形振幅越大,星座点排列较为稀疏,对应于该环形的临限值越大;而环形振幅越小,星座点排列较为紧密,对应于该环形的临限值越小。
另外,数字接收电路的误差反馈电路不限于前馈均衡器,误差反馈电路亦可为一相位回复(Phase Recovery)电路。请参考图8,图8为本发明实施例一数字接收电路80的示意图。数字接收电路80与数字接收电路10类似,故相同元件沿用相同符号,与数字接收电路10不同的是,数字接收电路80包含一误差反馈电路800以及相位撷取单元82、84,误差反馈电路800系为一相位回复(Phase Recovery)电路,而误差信号e为第一信号s的一相位∠s与第一符元z的一相位∠z之间的相减结果(即e=∠s-∠z)。只要误差反馈电路100根据误差信号e调整其滤波器的系数w1~wN,即满足本发明的需求。
本领域技术人员当知图1、图2以及图8内的功能单元/电路可由数字电路(如RTL电路)或一数字信号处理器(Digital Signal Processor,DSP)来实现或进行实作,于此不再赘述。
综上所述,本发明可根据第一信号的第一量级值,决定调降误差能量-的降幅。相较于习知技术,本发明适用于具有多个环形的高阶调变系统,其可增进误差反馈电路的收敛速度以及增进数字接收电路的系统效能。以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (20)

1.一种错误限制方法,应用于一数字接收器的一错误限制器,该错误限制方法包含有:
接收一第一信号以及一第一误差信号,其中该第一误差信号相关于该第一信号以及对应于该第一信号的一第一符元;
计算该第一信号的一第一量级值;以及
根据该第一信号的该第一量级值,调整该第一误差信号的一误差能量,以产生一第二误差信号;
其中,该错误限制器将该第二误差信号输出至该数字接收电路的一误差反馈电路。
2.如权利要求1所述的错误限制方法,其特征在于,根据该第一信号的该第一量级值,产生该第二误差信号的步骤包含有:
判断该第一量级值是否属于多个区间的一区间,其中该多个区间对应于多个临限值,该多个临限值不完全相同;以及
当该第一量级值属于多个区间的一第一区间时,根据该第一误差信号以及该多个临限值中对应于该第一区间的一第一临限值,产生该第二误差信号。
3.如权利要求2所述的错误限制方法,其特征在于,当该第一量级值属于该第一区间时,根据该第一误差信号以及该第一临限值,产生该第二误差信号的步骤包含有:
判断该第一误差信号的一第一同相分量或该第一误差信号的一第一正交分量是否大于该第一临限值;
当该第一同相分量大于该第一临限值时,产生该第二误差信号的一第二同相分量,其中该第二同相分量的一绝对值小于或等于该第一临限值;以及
当该第一正交分量大于该第一临限值时,产生该第二误差信号的一第二正交分量,其中该第二正交分量的一绝对值小于或等于该第一临限值。
4.如权利要求3所述的错误限制方法,其特征在于,当该第一量级值属于该第一区间时,根据该第一误差信号以及该第一临限值,产生该第二误差信号的步骤包含有:
当该第一同相分量小于该第一临限值时,产生该第二同相分量为该第一同相分量;以及
当该第一正交分量小于该第一临限值时,产生该第二正交分量为该第一正交分量。
5.如权利要求2所述的错误限制方法,其特征在于,当该第一量级值属于该第一区间时,根据该第一误差信号以及该第一临限值,产生该第二误差信号的步骤包含有:
判断该第一误差信号的一第一误差量级值是否大于该第一临限值;以及
当该第一误差量级值大于该第一临限值时,产生该第二误差信号的一第二误差量级值,其中该第二误差量级值小于或等于该第一临限值。
6.如权利要求5所述的错误限制方法,其特征在于,当该第一量级值属于该第一区间时,根据该第一误差信号以及该第一临限值,产生该第二误差信号的步骤包含有:
当该第一误差量级值小于该第一临限值时,产生该第二误差信号为该第一误差信号。
7.如权利要求2所述的错误限制方法,其特征在于,该多个区间中具有一第二区间及一第三区间,该第三区间的每一元素大于该第二区间的任一元素,对应于该第三区间的一第三临限值大于对应于该该第二区间的一第二临限值。
8.如权利要求1所述的错误限制方法,其特征在于,该第一误差信号为该第一信号与该第一符元的相减结果。
9.如权利要求1所述的错误限制方法,其特征在于,该第一误差信号为该第一信号的一相位与该第一符元的一相位之间的相减结果。
10.一种错误限制器,应用于一数字接收电路,该错误限制器包含有:
一量级单元,用来接收一第一信号,并产生该第一信号的一第一量级值;以及
一限制单元,耦接于该量级单元,接收一第一误差信号以及该第一量级值,该限制单元用来根据该第一信号的该第一量级值,调整该第一误差信号的一误差能量,以产生一第二误差信号,并将该第二误差信号输出至该数字接收电路的一误差反馈电路;
其中,该第一误差信号相关于该第一信号以及对应于该第一信号的一第一符元。
11.如权利要求10所述的错误限制器,其特征在于,该限制单元用来执行以下步骤,以根据该第一信号的该第一量级值,产生该第二误差信号:
判断该第一量级值是否属于多个区间的一区间,其中该多个区间对应于多个临限值,该多个临限值不完全相同;以及
当该第一量级值属于多个区间的一第一区间时,根据该第一误差信号以及该多个临限值中对应于该第一区间的一第一临限值,产生该第二误差信号。
12.如权利要求11所述的错误限制器,其特征在于,当该第一量级值属于该第一区间时,该限制单元用来执行以下步骤,以根据该第一误差信号以及该第一临限值,产生该第二误差信号:
判断该第一误差信号的一第一同相分量或该第一误差信号的一正交分量是否大于该第一临限值;
当该第一同相分量大于该第一临限值时,产生该第二误差信号的一第二同相分量,其中该第二同相分量的一绝对值小于或等于该第一临限值;以及
当该第一正交分量大于该第一临限值时,产生该第二误差信号的一第二正交分量,其中该第二正交分量的一绝对值小于或等于该第一临限值。
13.如权利要求12所述的错误限制器,其特征在于,当该第一量级值属于该第一区间时,该限制单元用来执行以下步骤,以根据该第一误差信号以及该第一临限值,产生该第二误差信号:
当该第一同相分量小于该第一临限值时,产生该第二同相分量为该第一同相分量;以及
当该第一正交分量小于该第一临限值时,产生该第二正交分量为该第一正交分量。
14.如权利要求11所述的错误限制器,其特征在于,当该第一量级值属于该第一区间时,该限制单元用来执行以下步骤,以根据该第一误差信号以及该第一临限值,产生该第二误差信号:
判断该第一误差信号的一第一误差量级值是否大于该第一临限值;以及
当该第一误差量级值大于该第一临限值时,产生该第二误差信号的一第二误差量级值,其中该第二误差量级值小于或等于该第一临限值。
15.如权利要求14所述的错误限制器,其特征在于,当该第一量级值属于该第一区间时,该限制单元用来执行以下步骤,以根据该第一误差信号以及该第一临限值,产生该第二误差信号:
当该第一误差量级值小于该第一临限值时,产生该第二误差信号为该第一误差信号。
16.如权利要求11所述的错误限制器,其特征在于,该多个区间中具有一第二区间及一第三区间,该第三区间的每一元素大于该第二区间的任一元素,对应于该第三区间的一第三临限值大于对应于该该第二区间的一第二临限值。
17.一种数字接收器,包含有:
一误差反馈电路,用来根据多个系数,输出一第一信号;
一符元判断电路,耦接于该误差反馈电路,用来根据该第一信号,输出对应于该第一信号的一第一符元;
一减法单元,耦接于该符元判断电路,用来根据该第一信号以及该第一符元,产生一第一误差信号;以及
一错误限制器,耦接于该符元判断电路、该减法单元以及该误差反馈电路,该错误限制器包含有:
一量级单元,用来接收该第一信号,并产生该第一信号的一第一量级值;以及
一限制单元,耦接于该减法单元以及该量级单元,以接收该第一误差信号以及该第一量级值,该限制单元用来根据该第一信号的该第一量级值,调整该第一误差信号的一误差能量,以产生一第二误差信号,并将该第二误差信号输出至该误差反馈电路;
其中,该误差反馈电路根据该第二误差信号,调整该多个系数。
18.如权利要求17所述的数字接收电路,其特征在于,该限制单元用来执行以下步骤,以根据该第一信号的该第一量级值,产生该第二误差信号:
判断该第一量级值是否属于多个区间的一区间,其中该多个区间对应于多个临限值,该多个临限值不完全相同;以及
当该第一量级值属于多个区间的一第一区间时,根据该第一误差信号以及该多个临限值中对应于该第一区间的一第一临限值,产生该第二误差信号。
19.如权利要求18的数字接收电路,其特征在于,该误差反馈电路为一前馈均衡器,该减法单元产生该第一误差信号为该第一信号与该第一符元的相减结果。
20.如权利要求18的数字接收电路,其特征在于,该误差反馈电路为一相位回复电路,该减法单元产生该第一误差信号为该第一信号的一相位与该第一符元的一相位之间的相减结果。
CN201611052118.4A 2016-11-25 2016-11-25 错误限制方法、错误限制器以及数字接收电路 Pending CN108111182A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611052118.4A CN108111182A (zh) 2016-11-25 2016-11-25 错误限制方法、错误限制器以及数字接收电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611052118.4A CN108111182A (zh) 2016-11-25 2016-11-25 错误限制方法、错误限制器以及数字接收电路

Publications (1)

Publication Number Publication Date
CN108111182A true CN108111182A (zh) 2018-06-01

Family

ID=62205110

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611052118.4A Pending CN108111182A (zh) 2016-11-25 2016-11-25 错误限制方法、错误限制器以及数字接收电路

Country Status (1)

Country Link
CN (1) CN108111182A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2254293A2 (en) * 2002-07-18 2010-11-24 Qualcomm Incorporated Method and apparatus for decision feedback equalization
CN102176115A (zh) * 2011-01-25 2011-09-07 东南大学 一种特定类谐波重复控制器及控制方法
CN103401821A (zh) * 2013-07-22 2013-11-20 苏州英菲泰尔电子科技有限公司 蓝牙4.0低功耗接收机自适应均衡器及其实现方法
CN106100639A (zh) * 2016-06-08 2016-11-09 中国科学院微电子研究所 一种具有误差自动校正的单斜式模数转换器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2254293A2 (en) * 2002-07-18 2010-11-24 Qualcomm Incorporated Method and apparatus for decision feedback equalization
CN102176115A (zh) * 2011-01-25 2011-09-07 东南大学 一种特定类谐波重复控制器及控制方法
CN103401821A (zh) * 2013-07-22 2013-11-20 苏州英菲泰尔电子科技有限公司 蓝牙4.0低功耗接收机自适应均衡器及其实现方法
CN106100639A (zh) * 2016-06-08 2016-11-09 中国科学院微电子研究所 一种具有误差自动校正的单斜式模数转换器

Similar Documents

Publication Publication Date Title
US8548072B1 (en) Timing pilot generation for highly-spectrally-efficient communications
US9137057B2 (en) Constellation map optimization for highly spectrally efficient communications
CN101394381A (zh) 一种用于相位噪声补偿的自适应均衡器
CN101005480A (zh) 解调电路和解调方法
CN102511126B (zh) 相差补偿装置与相差补偿方法
TW200735595A (en) Blind equalizer for quadrature amplitude modulation (QAM) receivers
CN106817338B (zh) 适用于qpsk~qam256的高速载波恢复电路及恢复方法
US20110063519A1 (en) Carrier recovery device and method, and demodulator
Lin et al. A high speed parallel timing recovery algorithm and its FPGA implementation
CN108111182A (zh) 错误限制方法、错误限制器以及数字接收电路
Ali et al. A high throughput architecture for a low complexity soft-output demapping algorithm
CN108965180B (zh) 一种无线通信载波频偏估计及恢复的方法和系统
CN107995140B (zh) 符元判断方法、符元判断电路以及数字接收电路
TWI627848B (zh) 錯誤限制方法、錯誤限制器以及數位接收電路
CN111801920B (zh) 用于信号解调的方法和装置
TWI635730B (zh) 符元判斷方法、符元判斷電路以及數位接收電路
US8306153B2 (en) Method and system for tracking phase in a receiver for 8VSB
Xue et al. A carrier recovery algorithm for high order qam signals
Ma Implementation and design of carrier recovery loop for high order QAM signals
Gomes et al. Iterative FDE design for LDPC-coded magnitude modulation schemes
Zhou et al. DFT-based carrier recovery for Satellite DVB Receivers
Gal et al. A simplified adaptive Kalman filter algorithm for carrier recovery of M-QAM signals
CN104158780B (zh) 一种改进的cpm软解调初始化方法
US10630459B2 (en) Synchronizing and aligning sample frames received on multi-component signals at a communications receiver
Ghamkhari et al. Design and Implementation of Reconfigurable Integrated FPGA-based PSK Demodulator

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20180601