CN107885923A - 一种基于redriver参数自适应改善信号质量的方法 - Google Patents

一种基于redriver参数自适应改善信号质量的方法 Download PDF

Info

Publication number
CN107885923A
CN107885923A CN201711043411.9A CN201711043411A CN107885923A CN 107885923 A CN107885923 A CN 107885923A CN 201711043411 A CN201711043411 A CN 201711043411A CN 107885923 A CN107885923 A CN 107885923A
Authority
CN
China
Prior art keywords
redriver
parameter
link
signal quality
quality based
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711043411.9A
Other languages
English (en)
Inventor
荣世立
董超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201711043411.9A priority Critical patent/CN107885923A/zh
Publication of CN107885923A publication Critical patent/CN107885923A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • G06F30/3323Design verification, e.g. functional simulation or model checking using formal methods, e.g. equivalence checking or property checking
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2111/00Details relating to CAD techniques
    • G06F2111/02CAD in a network environment, e.g. collaborative CAD or distributed simulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明公开一种基于redriver参数自适应改善信号质量的方法,包括:找到各个链路最佳的redriver参数并保存在系统中;系统级联后,判断出发出信号源的连通链路;设置redriver芯片的参数为该连通链路所对应的redriver参数。本发明保证了芯片能够依据拓扑类型进行redriver参数优化选择,优化了信号质量,减小了链路设计风险,避免了用户根据不同链路进行手动刷新的操作,减少不必要的时间和费用成本,提高了系统设计成功率。

Description

一种基于redriver参数自适应改善信号质量的方法
技术领域
本发明涉及信号质量改善方法领域,具体涉及一种基于redriver参数自适应改善信号质量的方法。
背景技术
在传统数字系统设计中,高速互联现象常常可以忽略不计,因为它们对系统的性能影响很微弱。然而,随着计算机技术的不断发展,在众多决定系统性能的因素里,高速互联现象正起着主导作用,常常导致一些不可预见问题的出现,极大的增加了系统设计的复杂性。因此,在高速链路设计中,要尽量优化各个模块,借助仿真工具提前评估设计可行性及风险点,并依据仿真结果优化设计,提高系统设计成功率,缩短研发周期。
随着链路设计复杂度的提高,有些链路长度超出了芯片正常的发送接收要求,此时就需要使用redriver提高信号强度,改善信号传输质量。根据链路的长度或者损耗情况设置最佳redriver参数,能够使信号质量达到最优。但有些设计支持不同的拓扑结构,不同的设备都可能连接到某条链路上,这就不能确定redriver参数的最优值,进而不能使信号质量达到最佳,增大了设计风险。
针对链路拓扑多变导致无法设定最佳redriver参数的问题,通常会采用折中的办法,即根据可能的链路特性选择一组共用参数,虽然不能使所有链路信号质量达到最优,但能使所有链路的信号质量满足设计要求。
当不同拓扑结构的链路差别过大时,无论使用哪组参数均不能使所有情况下的信号满足要求,此时只能根据链路特性手动刷新redriver参数,这将给用户造成极大不便,降低了产品的易操作性。
发明内容
为解决上述问题,本发明提供一种基于redriver参数自适应改善信号质量的方法,以使得不同拓扑结构下链路的信号质量都能达到最优。
本发明的技术方案是:一种基于redriver参数自适应改善信号质量的方法,包括以下步骤:
找到各个链路最佳的redriver参数并保存在系统中;
系统级联后,判断出发出信号源的连通链路;
设置redriver芯片的参数为该连通链路所对应的redriver参数。
进一步地,通过软件仿真,根据链路长度找个各个链路最佳的redriver参数。
进一步地,redriver芯片所在链路的信号源发出端为主机,信号接收端为PCIE扩展板。
进一步地,主机上设置有主机BMC,PCIE扩展板上设置有扩展板BMC,扩展板BMC与主机BMC连接。
进一步地,扩展板BMC通过与主机BMC的通讯信息判断出发出信号源的连通链路。
本发明提供的基于redriver参数自适应改善信号质量的方法,根据不同连通链路,设置对应最优redriver参数,能有效解决链路拓扑多变情况下,单组redriver参数不能使所有链路信号都能达到要求的问题。保证了芯片能够依据拓扑类型进行redriver参数优化选择,优化了信号质量,减小了链路设计风险,避免了用户根据不同链路进行手动刷新的操作,减少不必要的时间和费用成本,提高了系统设计成功率。
附图说明
图1是本发明具体实施例方法流程示意图。
图2是多拓扑链路示意图。
图3是PCIE扩展板系统拓扑示意图。
图4是第一主机与PCIE扩展板通讯示意图。
具体实施方式
下面结合附图并通过具体实施例对本发明进行详细阐述,以下实施例是对本发明的解释,而本发明并不局限于以下实施方式。
在带有redriver的链路系统中,redriver参数需根据链路特性进行设置,不同的链路损耗、阻抗连续性等都需要设置不同的参数以使得信号特性达到最优。本发明的核心思想是:首先基于链路特性将多组redriver参数存储到系统中,随后系统根据不同的拓扑结构自动将相对应的最优参数设置在redriver中,有效保证信号传输质量,避免当链路特性差距过大时redriver参数不能共用的问题,提高用户操作性,实现信号质量的自动优化。
如图1所示,本发明具体包括以下步骤:
S1,找到各个链路最佳的redriver参数并保存在系统中;
S2,系统级联后,判断出发出信号源的连通链路;
S3,设置redriver芯片的参数为该连通链路所对应的redriver参数。
需要说明的是,步骤S1中,可通过软件仿真,根据链路长度找个各个链路最佳的redriver参数。
以两个链路为例对上述方法进行说明,如图2所示为多拓扑链路示意图,对于接收端而言,其接收到的信号可能是从信号源1经链路1传递,也有可能从信号源2经链路2传递。首先,根据链路1和链路2的特性找到对应最佳的两组redriver参数,分别为P1和P2。当系统级联以后,系统先判断信号源是从链路1或是链路2发出。若判断出是从链路1发射则将redriver参数设置为P1,反之设置为P2,这就实现了系统根据具体的拓扑结构自动设置最优的redriver参数。
为进一步说明该设计方法,以某特定链路为例详细说明。系统拓扑如图3所示,某PCIE扩展板可以满足主机PCIE扩展的功能,但需要支持第一主机和第二主机的扩展功能。由于链路较长,在PCIE扩展板上设计了redriver芯片,以实现信号的长距离传输。
简便起见,假定链路4为20inch长度走线,链路5为30inch长度走线,链路6为20inch长度走线。主机端芯片为Intel公司CPU,RX端为Microsemi公司的PCIE扩展芯片。首先通过仿真软件可以得到各个链路的插损值,基于ADS(Advanced Design System,先进设计系统)将链路模型和芯片模型导入,分别对两条链路进行仿真,找到最佳的redriver参数(EQ值)。
经仿真,针对第一主机,当redriver参数选择3时,接收端眼图参数最优;针对第二主机,当redriver参数选择5时,接收端眼图参数最优。
如图4所示,当第一主机与PCIE扩展板连接时,首先二者的BMC基于I2C协议进行通讯,扩展板以此确认连接的是第一主机还是第二主机,若确认连接的是第一主机1则将EQ=3写入redriver芯片,若确认连接的是第二主机,则将EQ=5写入redriver芯片。通过对主机型号的预判达到redriver参数自适应调整的效果,优化了信号质量,减小了链路设计风险,避免了用户根据不同链路进行手动刷新的操作。
以上公开的仅为本发明的优选实施方式,但本发明并非局限于此,任何本领域的技术人员能思之的没有创造性的变化,以及在不脱离本发明原理前提下所作的若干改进和润饰,都应落在本发明的保护范围内。

Claims (5)

1.一种基于redriver参数自适应改善信号质量的方法,其特征在于,包括以下步骤:
找到各个链路最佳的redriver参数并保存在系统中;
系统级联后,判断出发出信号源的连通链路;
设置redriver芯片的参数为该连通链路所对应的redriver参数。
2.根据权利要求1所述的基于redriver参数自适应改善信号质量的方法,其特征在于,通过软件仿真,根据链路长度找个各个链路最佳的redriver参数。
3.根据权利要求1或2所述的基于redriver参数自适应改善信号质量的方法,其特征在于,redriver芯片所在链路的信号源发出端为主机,信号接收端为PCIE扩展板。
4.根据权利要求3所述的基于redriver参数自适应改善信号质量的方法,其特征在于,主机上设置有主机BMC,PCIE扩展板上设置有扩展板BMC,扩展板BMC与主机BMC连接。
5.根据权利要求4所述的基于redriver参数自适应改善信号质量的方法,其特征在于,扩展板BMC通过与主机BMC的通讯信息判断出发出信号源的连通链路。
CN201711043411.9A 2017-10-31 2017-10-31 一种基于redriver参数自适应改善信号质量的方法 Pending CN107885923A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711043411.9A CN107885923A (zh) 2017-10-31 2017-10-31 一种基于redriver参数自适应改善信号质量的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711043411.9A CN107885923A (zh) 2017-10-31 2017-10-31 一种基于redriver参数自适应改善信号质量的方法

Publications (1)

Publication Number Publication Date
CN107885923A true CN107885923A (zh) 2018-04-06

Family

ID=61782998

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711043411.9A Pending CN107885923A (zh) 2017-10-31 2017-10-31 一种基于redriver参数自适应改善信号质量的方法

Country Status (1)

Country Link
CN (1) CN107885923A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109240967A (zh) * 2018-09-19 2019-01-18 郑州云海信息技术有限公司 一种参数配置的方法和控制器
CN110069274A (zh) * 2019-05-08 2019-07-30 苏州浪潮智能科技有限公司 池化服务器ReDriver芯片配置更新方法及装置
CN110377547A (zh) * 2019-06-28 2019-10-25 苏州浪潮智能科技有限公司 PCIE4.0链路中实现redriver参数自适应的方法及装置
CN113641615A (zh) * 2021-07-09 2021-11-12 苏州浪潮智能科技有限公司 一种redriver参数的自动调节方法、装置及存储介质
CN113722255A (zh) * 2021-09-01 2021-11-30 浙江大华技术股份有限公司 一种信号质量处理方法、装置及系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106325919A (zh) * 2016-08-11 2017-01-11 浪潮(北京)电子信息产业有限公司 基于PCIE Redriver的配置系统及方法
WO2017014876A1 (en) * 2015-07-17 2017-01-26 Intel Corporation Redriver link testing
CN106561009A (zh) * 2015-09-30 2017-04-12 展讯通信(上海)有限公司 无线通信系统中的信号中继放大系统和方法
CN106649162A (zh) * 2016-12-19 2017-05-10 杭州海莱电子科技有限公司 一种Pci‑Express多端口聚合系统及其使用方法
CN107203246A (zh) * 2017-05-25 2017-09-26 郑州云海信息技术有限公司 一种板卡及一种板卡连接装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017014876A1 (en) * 2015-07-17 2017-01-26 Intel Corporation Redriver link testing
CN106561009A (zh) * 2015-09-30 2017-04-12 展讯通信(上海)有限公司 无线通信系统中的信号中继放大系统和方法
CN106325919A (zh) * 2016-08-11 2017-01-11 浪潮(北京)电子信息产业有限公司 基于PCIE Redriver的配置系统及方法
CN106649162A (zh) * 2016-12-19 2017-05-10 杭州海莱电子科技有限公司 一种Pci‑Express多端口聚合系统及其使用方法
CN107203246A (zh) * 2017-05-25 2017-09-26 郑州云海信息技术有限公司 一种板卡及一种板卡连接装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109240967A (zh) * 2018-09-19 2019-01-18 郑州云海信息技术有限公司 一种参数配置的方法和控制器
CN110069274A (zh) * 2019-05-08 2019-07-30 苏州浪潮智能科技有限公司 池化服务器ReDriver芯片配置更新方法及装置
CN110377547A (zh) * 2019-06-28 2019-10-25 苏州浪潮智能科技有限公司 PCIE4.0链路中实现redriver参数自适应的方法及装置
CN113641615A (zh) * 2021-07-09 2021-11-12 苏州浪潮智能科技有限公司 一种redriver参数的自动调节方法、装置及存储介质
CN113641615B (zh) * 2021-07-09 2023-06-16 苏州浪潮智能科技有限公司 一种redriver参数的自动调节方法、装置及存储介质
CN113722255A (zh) * 2021-09-01 2021-11-30 浙江大华技术股份有限公司 一种信号质量处理方法、装置及系统

Similar Documents

Publication Publication Date Title
CN107885923A (zh) 一种基于redriver参数自适应改善信号质量的方法
US20190288743A1 (en) Repeaters with fast transitions from low-power standby to low-frequency signal transmission
EP3029884A1 (en) Commissioning method, master control board, and service board
CN105447254B (zh) 一种芯片信号传输控制装置、系统和方法
CN107622032B (zh) 一种i2c总线的三线扩展方法及电路
CN102917213A (zh) 光纤视频图像传输系统及传输方法
CN101009542B (zh) 一种数据网络节点设备端口的扩展装置
US8909979B2 (en) Method and system for implementing interconnection fault tolerance between CPU
US20080071948A1 (en) Programmable interface for single and multiple host use
CN210573287U (zh) 扩展电路
CN202563375U (zh) 一种背板
CN108092722B (zh) 一种c-ran多路传输模块的电路及其控制方法
CN101494500A (zh) 光通信方法、单板和设备
CN114138354B (zh) 一种支持multihost的板载OCP网卡系统及服务器
CN107888222B (zh) 一种优化ncsi信号质量的电路结构及方法
CN110489803A (zh) 一种针对fly-by拓扑结构的优化信号链路以及优化方法
Wary et al. A low impedance receiver for power efficient current mode signalling across on-chip global interconnects
CN214376432U (zh) 一种台区智能融合终端rs485与rs232切换电路
CN103974555A (zh) 印刷电路板的制作方法和印刷电路板
CN201917939U (zh) 一种周边元件扩展接口板卡
CN114374124A (zh) 双向信号传输连接线
Narasimhan et al. A low-power current-mode clock distribution scheme for multi-GHz NoC-based SoCs
CN207051890U (zh) Ttl通讯总线子模块扩展电路
Momtaz et al. An 80mW 40Gb/s 7-tap T/2-spaced FFE in 65nm CMOS
CN211929394U (zh) 一种基于fpga_lvds总线控制继电器的电路结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180406

RJ01 Rejection of invention patent application after publication