CN107797642A - 一种备电方法及装置 - Google Patents

一种备电方法及装置 Download PDF

Info

Publication number
CN107797642A
CN107797642A CN201610808587.8A CN201610808587A CN107797642A CN 107797642 A CN107797642 A CN 107797642A CN 201610808587 A CN201610808587 A CN 201610808587A CN 107797642 A CN107797642 A CN 107797642A
Authority
CN
China
Prior art keywords
power
main frame
processor
internal memory
standby
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610808587.8A
Other languages
English (en)
Other versions
CN107797642B (zh
Inventor
晏大洪
张洪岽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201610808587.8A priority Critical patent/CN107797642B/zh
Priority to PCT/CN2017/100285 priority patent/WO2018045922A1/zh
Publication of CN107797642A publication Critical patent/CN107797642A/zh
Priority to US16/294,677 priority patent/US20190204887A1/en
Application granted granted Critical
Publication of CN107797642B publication Critical patent/CN107797642B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0796Safety measures, i.e. ensuring safe condition in the event of error, e.g. for controlling element
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/16Protection against loss of memory contents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2015Redundant power supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • G06F11/3062Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations where the monitored property is the power consumption
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Abstract

本发明实施例提供一种备电方法及装置,涉及计算机技术领域,能够在增加备电模块为计算机提供备电的时间的基础上,避免计算机发生异常,从而使得计算机的处理器正常保存内存中的数据。该方法包括:主机的上下电管理器件在侦测到主机掉电后,对主机中除处理器、内存、备电硬盘和BIOS存储器之外的其他元件断电;并在上下电管理器件中设置上下电标志为下电标志,及发送重启指令给处理器;处理器在接收到重启指令后,通过运行BIOS存储器中存储的BIOS程序,检测上下电标志,并在上下电标志为下电标志时,对主机中的元件初始化时,不对内存初始化;将内存中的待存储数据存储至备电硬盘中;以及对主机的所有元件断电。

Description

一种备电方法及装置
技术领域
本发明涉及计算机技术领域,尤其涉及一种备电方法及装置。
背景技术
当计算机掉电时,计算机的内存中的数据可能会丢失,因此为了保证内存中的数据不丢失,可以由计算机的备电模块(例如电容模块)为计算机提供备电(即由该备电模块为计算机提供备用电源),并在提供备电的过程中,由计算机的处理器保存内存中的数据。
通常,由计算机的备电模块为计算机提供备电时,是由该备电模块为计算机的所有元件均提供备电的,即该备电模块为计算机的所有元件均提供备用电源。
然而,一方面,由于备电模块为计算机的所有元件均提供备电,而备电模块的电量容量通常有限,因此可能会导致备电模块为计算机提供备电的时间缩短。另一方面,由于计算机的所有元件中,某些元件(例如外围部件互联总线(peripheral componentinterconnect express,PCIE)接口卡等)在计算机掉电后可能无需工作,因此为了增加备电模块为计算机提供备电的时间,可以直接将计算机的这些元件断电,而由于这些元件可能并不支持热插拔,因此如果直接将这些元件断电,可能会导致计算机发生异常,从而使得处理器无法正常保存内存中的数据。
发明内容
本申请提供一种备电方法及装置,能够在增加备电模块为计算机提供备电的时间的基础上,避免计算机发生异常,从而使得计算机的处理器正常保存内存中的数据。
为达到上述目的,本申请采用如下技术方案:
第一方面,提供一种备电方法,该方法应用于主机,该方法包括:主机的上下电管理器件在侦测到主机掉电后,对主机中除处理器、内存、备电硬盘和BIOS存储器之外的其他元件断电,并且该上下电管理器件在上下电管理器件中设置上下电标志为下电标志,以及发送重启指令给处理器。主机的处理器在接收到重启指令后,运行BIOS存储器中存储的BIOS程序,并检测上下电标志,在上下电标志为下电标志时,对主机中的元件初始化时,不对内存初始化,然后主机的处理器将内存中的待存储数据存储至备电硬盘中,以及在待存储数据存储至备电硬盘后,主机的处理器对主机的所有元件断电。
本申请提供的备电方法,一方面,由于主机的上下电管理器件侦测到主机掉电时,该上下电管理器件可以对主机中除需要备电的元件(例如处理器、内存、备电硬盘和BIOS存储器)之外的其他元件断电,即由备电模块只为主机中需要备电的元件备电,因此与现有技术相比,本申请能够增加备电模块为主机提供备电的时间。另一方面,由于主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后,该上下电管理器件可以向主机的处理器发送重启指令,以使该处理器重新启动,并且该处理器在重新启动后通过运行BIOS程序,检测上下电标志为下电标志,且在对主机中的元件初始化时,不对内存初始化,以及将内存中待存储数据存储至备电硬盘中,然后再对主机的所有元件断电,因此与现有技术相比,本申请能够避免主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后导致主机发生异常的现象,从而使得主机的处理器可以正常保存内存中的待存储数据。如此,本申请提供的备电方法,能够在增加备电模块为主机提供备电的时间的基础上,避免主机发生异常,从而使得主机的处理器正常保存内存中的待存储数据。
进一步地,增加备电模块对主机提供备电的时间,能够在一定程度上保证内存中的待存储数据全部保存成功。
上述无需备电的元件可以包括PCIE接口卡、数据硬盘以及风扇等。其中,该数据硬盘不是上述的备电硬盘。
在第一方面的第一种可选的实现方式中,主机的处理器在将主机的内存中的待存储数据存储至备电硬盘之前,主机的处理器还可以判断主机中的备电硬盘的状态,选择处于正常状态的备电硬盘作为保存内存中的待存储数据的备电硬盘。
本发明实施例中用于保存内存中的待存储数据的备电硬盘可以为一个,也可以为多个。
当用于保存内存中的待存储数据的备电硬盘有多个时,主机可以选择正常的备电硬盘保存内存中的待存储数据,如此能够提高主机成功保存内存中的待存储数据的可靠性。
在第一方面的第二种可选的实现方式中,主机的处理器将主机的内存中的待存储数据存储至备电硬盘的过程中,主机的处理器还可以向备电硬盘发送清除缓存命令(即FLUSH命令)。FLUSH命令用于指示主机的处理器将备电硬盘的缓存中的数据全部写入备电硬盘的持久性存储介质中。
本申请通过主机的处理器向备电硬盘发送FLUSH命令,可以保证备电硬盘的缓存中的数据全部被写入备电硬盘的持久性存储介质中。
在第一方面的第三种可选的实现方式中,在内存中的待存储数据全部被保存至备电硬盘中之后,主机的处理器还可以设置数据保存有效标志,用于指示内存中的待存储数据全部保存成功。
在第一方面的第四种可选的实现方式中,本申请提供的备电方法还可以包括:主机的上下电管理器件在侦测到主机上电后,该上下电管理器件在该上下电管理器件中设置上下电标志为上电标志;主机的处理器检测到该上下电标志为上电标志时,主机的处理器将备电硬盘中存储的待恢复数据恢复至内存,并且主机的处理器引导操作系统。
本申请中,由于主机的上下电管理器件在侦测到主机上电后,可以设置上下电标志为上电标志,因此当主机的处理器检测到上下电标志为上电标志时,该处理器可以将备电硬盘中存储的待恢复数据(为主机掉电时该处理器从内存中保存到备电硬盘中的数据)恢复至内存中,然后该处理器再引导主机的操作系统,从而使得主机正常启动后能够恢复到掉电前的状态。
在第一方面的第五种可选的实现方式中,主机的处理器可以在运行BIOS程序的过程中根据主机掉电之前执行的业务的需求,在主机的内存中配置该处理器的缓存的大小。例如,主机的内存的大小为64GB,主机的处理器可以在内存中划分2GB作为该处理器的缓存。
本申请中,主机的处理器可以在运行BIOS程序的过程中先初始化主机的所有组件,然后再根据上述业务的需求配置主机的处理器的缓存的大小。如此,可以避免配置的缓存的大小被初始化而导致配置的缓存无效的问题。
在第一方面的第六种可选的实现方式中,主机的处理器在恢复备电硬盘中存储的待恢复数据之前,主机的处理器还可以判断主机中的备电硬盘的状态,选择保存有待恢复数据、且处于正常状态的备电硬盘,然后再将该备电硬盘中的待恢复数据恢复到内存中。
在第一方面的第七种可选的实现方式中,在主机的处理器选择保存有待恢复数据、且处于正常状态的备电硬盘之后,主机的处理器还可以判断该备电硬盘中存储的待恢复数据是否有效(即在主机掉电时,主机的处理器是否已将内存中的待存储数据全部成功保存至该备电硬盘中)。
本申请中,主机的处理器可以通过读取内存中的待存储数据保存过程中,该待存储数据全部保存成功后主机的处理器设置的数据保存有效标志,获知备电硬盘中保存的待恢复数据有效。
在第一方面的第八种可选的实现方式中,当主机在正常运行时,主机的处理器运行的系统管理软件可以实时监控备电模块是否被充满,从而能够实时地获知备电模块的充电情况。
在第一方面的第九种可选的实现方式中,上述主机的处理器运行的系统管理软件还可以实时监控备电模块是否发生故障,并在备电模块发生故障时进行告警,如此能够保证备电模块发生故障时被及时发现。
第二方面,提供一种主机,该主机包括上下电管理器件、处理器、内存、备电硬盘和BIOS存储器。其中,上下电管理器件用于在侦测到主机掉电后,对主机中除处理器、内存、备电硬盘和BIOS存储器之外的其他元件断电,并在上下电管理器件中设置上下电标志为下电标志,以及发送重启指令给处理器;处理器用于在接收到重启指令后,运行BIOS存储器中存储的BIOS程序,并检测上下电标志,在上下电标志为下电标志时,对主机中的元件初始化时,不对内存初始化,然后处理器再将内存中的待存储数据存储至备电硬盘中,以及在待存储数据存储至备电硬盘后,处理器再对主机的所有元件断电。
在第二方面的第一种可选的实现方式中,上述上下电管理器件还用于在侦测到主机上电后,在上下电管理器件中设置上下电标志为上电标志;上述处理器还用于在检测到上下电标志为上电标志时,将备电硬盘中存储的待恢复数据恢复至内存,并引导操作系统。
对于第二方面的其他可选的实现方式的描述具体可以参见上述对第一方面的各种可选的实现方式的相关描述,此处不再赘述。
对于第二方面及其各种可选的实现方式的技术效果的描述具体可以参见上述对第一方面及其各种可选的实现方式的技术效果的相关描述,此处不再赘述。
第三方面,提供一种计算机可读存储介质,计算机可读存储介质中存储有一个或多个程序,一个或多个程序包括指令,上述主机的处理器和上下电管理器件可以通过执行该指令执行上述第一方面及其各种可选的实现方式所述的备电方法。
对于第三方面的技术效果的描述可以参见上述对第一方面及其各种可选的实现方式的技术效果的相关描述,此处不再赘述。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例。
图1为本发明实施例提供的一种主机的硬件示意图一;
图2为本发明实施例提供的一种备电方法的示意图一;
图3为本发明实施例提供的一种备电方法的示意图二;
图4为本发明实施例提供的一种主机的硬件示意图二。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行详细地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
在本发明实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本发明实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
在本发明的描述中,除非另有说明,“多个”的含义是指两个或两个以上。例如,多个备电模块是指两个或两个以上的备电模块。
下面首先对本发明实施例提供的一种备电方法及装置中涉及的一些概念进行解释说明。
基本输入输出系统(basic input output system,BIOS)存储器:是一种固化有BIOS程序的芯片。该芯片可以为随机存取存储器(random access memory,RAM)或者只读存储器(read-only memory,ROM)等。
BIOS程序包括主机的基本输入输出程序、开机后自检程序和系统自启动程序。主机在启动(包括正常启动或者重新启动)后,主机首先运行BIOS程序(具体可以是主机中的处理器运行BIOS程序),主机通过运行BIOS程序可以为主机提供最底层、最直接的硬件和/或软件的设置和控制。
备电:是指在主机掉电时由备电模块为主机提供备用电源。
上电:是指由外部电源为主机提供电源。
主机的上下电管理器件:是一种复杂可编程逻辑器件(complex programmablelogic device,CPLD)。
CPLD是一种用户根据需要而自行构造逻辑功能的数字集成电路。当然,本发明实施例中的上下电管理器件也可以为其他能够监测主机上下电状态的芯片或者元件,此处不再一一赘述。
本发明实施例提供的备电方法及装置可以应用于主机掉电时对主机提供备电的场景中(以下均称为场景一),以及应用于主机掉电后对主机重新上电的场景中(以下均称为场景二)。
在场景一中,当主机掉电时,由于内存(内存为易失性存储介质)中的数据可能会因为主机掉电而丢失,因此需要备电模块为主机提供备电,从而可以将内存中的数据暂时保存到非易失性存储介质(例如备电硬盘,具体可以为主机中的系统硬盘或者数据硬盘)中。具体地,本发明实施例中,在主机的上下电管理器件侦测到主机掉电时,上下电管理器件可以对主机中需要备电的元件(如处理器、内存、备电硬盘以及BIOS存储器)之外的其他元件断电,并给处理器发送重启指令。处理器在接收到重启指令之后,处理器重新启动,并在重新启动的过程中通过运行BIOS程序,完成内存中的待存储数据的保存。
在场景二中,在主机掉电后对主机上电时,由于为了使主机恢复到掉电前的状态,因此需要将掉电后暂时保存到非易失性存储介质(例如备电硬盘,具体可以为主机中的系统硬盘或者数据硬盘)中的数据恢复到内存中。具体的,本发明实施例中,在主机的上下电管理器件侦测到主机上电时,主机的处理器在正常启动的过程中通过运行BIOS程序,完成待恢复数据的恢复。其中,该待恢复数据为主机掉电后暂时保存在非易失性存储介质中的内存中的数据。
需要说明的是,为了方便理解本发明实施例的技术方案,下述实施例均以非易失性存储介质是备电硬盘为例进行示例性的说明。
在上述场景一中,本发明实施例提供的备电方法及装置,一方面,由于主机的上下电管理器件侦测到主机掉电时,该上下电管理器件可以对主机中除需要备电的元件(例如处理器、内存、备电硬盘和BIOS存储器)之外的其他元件断电,即由备电模块只为主机中需要备电的元件备电,因此与现有技术相比,本发明实施例能够增加备电模块为主机提供备电的时间。另一方面,由于主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后,该上下电管理器件可以向主机的处理器发送重启指令,以使该处理器重新启动,并且该处理器在重新启动后通过运行BIOS程序,检测上下电标志为下电标志,且在对主机中的元件初始化时,不对内存初始化,以及将内存中待存储数据存储至备电硬盘中,然后再对主机的所有元件断电,因此与现有技术相比,本发明实施例能够避免主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后导致主机发生异常的现象,从而使得主机的处理器可以正常保存内存中的待存储数据。如此,本发明实施例提供的备电方法及装置,能够在增加备电模块为主机提供备电的时间的基础上,避免主机发生异常,从而使得主机的处理器正常保存内存中的待存储数据。
在上述场景二中,本发明实施例提供的备电方法及装置,由于主机的上下电管理器件在侦测到主机上电后,可以设置上下电标志为上电标志,因此当主机的处理器检测到上下电标志为上电标志时,该处理器可以将备电硬盘中存储的待恢复数据(为主机掉电时该处理器从内存中保存到备电硬盘中的数据)恢复至内存中,然后该处理器再引导主机的操作系统,从而使得主机正常启动后能够恢复到掉电前的状态。
图1为本发明实施例提供的主机的一种硬件示意图。如图1所示,本发明实施例提供的主机可以包括:处理器10、内存11、硬盘12、接口卡13、电源模块14以及备电模块15。下面再对主机中的各个组件进行示例性的说明。
处理器10:是主机的核心部件,用于运行主机的操作系统与主机上的应用程序(包括系统应用程序和第三方应用程序)。
本发明实施例中,处理器具体可以为中央处理器(central processing unit,CPU)。
内存11:是主机的内部存储器,用于在主机运行过程中存储处理器运行过程中相关的程序和数据。内存可以是RAM中的静态随机存取存储器(static RAM,SRAM)或者动态随机存取存储器(dynamic RAM,DRAM)。
硬盘12:是主机的外部存储器,用于持久性地存储相关的程序和数据。其中,硬盘可以是串行高级技术附件(serial advanced technology attachment,SATA)盘,可以是集成驱动设备(integrated drive electronics,IDE)盘,也可以是其他类型的硬盘。
硬盘12可以包括系统硬盘和数据硬盘。系统硬盘的数量可以为至少一个;数据硬盘的数量也可以为至少一个。
需要说明的是,本发明实施例中的备电硬盘可以为系统硬盘,也可以为数据硬盘,具体的可以根据实际使用需求选择,本发明实施例不作限定。本发明实施例提供的备电硬盘为系统硬盘时,该系统硬盘具体可以为SATA盘。该SATA盘可以为小型SATA(mini SATA,mSATA)盘。mSATA盘相比SATA盘,其体积小、容量大且性能强,可以更好地适应超级计算机环境。
接口卡13:是连接在主机上的一种功能元件,主机通过该接口卡可以实现相应的功能。接口卡可以为PCIE接口卡。PCIE接口卡可以包括显卡、声卡以及网卡等。
电源模块14:用于通过外部电源为主机的各个元件提供电源。
备电模块15:用于在主机掉电时对主机的各个元件提供备用电源,由于备电模块的电量容量通常有限,所以备电模块在主机掉电时仅能为主机提供短时间的备电)。备电模块通常可以为电池模块或者电容模块(即电容备电模块(capacity battery unit,CBU))等能够提供备用电源的模块。
为了更加清楚地理解本发明的技术方案,下面分别以上述两个应用场景(即场景一和场景二)为例对本发明实施例提供的备电方法进行示例性的描述。
场景一:主机掉电时对主机提供备电
结合图1,如图2所示,本发明实施例提供一种备电方法,该方法可以包括:
S101、主机的上下电管理器件在侦测到主机掉电后,对主机中除处理器、内存、备电硬盘和BIOS存储器之外的其他元件断电。
本发明实施例中,当主机掉电时,由于内存为易失性存储介质,因此可能会导致内存中的数据因为掉电而丢失。为了保证内存中的数据不丢失,可以通过备电模块为主机提供备电,并在备电过程中,由主机中的处理器将内存中的待存储数据存储至备电硬盘中。
本发明实施例中,上述备电模块可以为一个,也可以为多个,即可以由一个备电模块为主机提供备电,也可以由多个备电模块同时为主机提供备电,具体可以根据实际使用需求选择,本发明实施例不作限定。
可选的,本发明实施例中,一方面,由多个备电模块为主机提供备电,能够在主机掉电时为主机提供电量更大或者时间更久的备电。另一方面,如果多个备电模块中的一个备电模块发生故障,还可以由多个备电模块中除该备电模块之外的其他备电模块为主机提供备电,如此可以增加在主机掉电时由备电模块为主机提供备电的可靠性。
本发明实施例中,当主机掉电时,由于在保存内存中的待存储数据的过程中,主机中的部分元件(即除上述处理器、内存、备电硬盘和BIOS存储器之外的其他元件,以下简称无需备电的元件)可能无需工作,即在保存内存中的待存储数据的过程中可能无需为这些无需备电的元件提供备电,因此本发明实施例提供的备电方法中,主机(具体可以为主机中的上下电管理器件)可以对这些无需备电的元件断电。如此,能够增加备电模块为主机提供备电的时间,并且提升备电模块的备电能力。
进一步地,增加备电模块对主机提供备电的时间,能够在一定程度上保证内存中的待存储数据全部保存成功。
可选的,本发明实施例中,上述无需备电的元件可以包括PCIE接口卡、数据硬盘以及风扇等。其中,该数据硬盘不是上述的备电硬盘。
S102、主机的上下电管理器件在上下电管理器件中设置上下电标志为下电标志。
S103、主机的上下电管理器件发送重启指令给处理器。
本发明实施例中,该上下电标志可以用于表示主机处于掉电状态还是处于上电状态。此处上下电标志为下电标志具体可以表示主机处于掉电状态。具体地,在主机掉电时,主机的上下电管理器件可以侦测到主机掉电,并在上下电管理器件中将该上下电标志设置为下电标志,如此,主机的处理器可以通过检测该上下电标志获知主机目前所处的状态,例如主机目前处于掉电状态。
示例性的,本发明实施例中的下电标志具体可以采用“0”或“1”来表示。例如,可以采用“0”表示主机处于掉电状态,也可以采用“1”表示主机处于掉电状态。当然,本发明实施例还可以采用其他满足实际使用需求的标志来设置上述下电标志,本发明实施例不再一一列举。
可选的,上述上下电标志可以保存在主机的上下电管理器件的寄存器中。
本发明实施例中,由于主机的上下电管理器件对主机中无需备电的元件断电后,可能会导致主机发生异常,因此该上下电管理器件对主机中无需备电的元件断电,并且设置上下电标志为下电标志后,该上下电管理器件可以向主机的处理器发送重启指令,以使该处理器重新启动,如此,能够避免该上下电管理器件对主机中无需备电的元件断电后,导致主机发生异常的现象。
S104、主机的处理器在接收到重启指令后,运行BIOS存储器中存储的BIOS程序。
本发明实施例中,主机的处理器接收到主机的上下电管理器件发送的重启指令后,该处理器重新启动,由于该处理器在重新启动的过程中,该处理器首先运行BIOS程序,并且由于BIOS程序可以为主机提供最底层、最直接的硬件和/或软件的设置和控制,因此本发明实施例中,该处理器可以在运行BIOS程序的过程中完成对内存中的待存储数据的保存。
S105、主机的处理器检测上下电标志为下电标志,且该处理器对主机中的元件初始化时,不对内存初始化。
本发明实施例中,当主机掉电时,由于需要保存内存中的待存储数据,并且主机的处理器在重新启动后首先需要对主机的各个元件进行初始化,以及主机的上下电管理器件将上下电标志设置为下电标志,因此主机的处理器在重新启动后,如果主机的处理器检测到上下电标志为下电标志,则为了防止初始化各个元件时内存中的待存储数据被初始化,主机的处理器可以在对主机的各个元件初始化时,不对内存进行初始化,即主机的处理器对主机的所有元件中除内存之外的其他元件进行初始化。例如,主机的处理器对主机中由备电模块提供备电的处理器、备电硬盘和BIOS存储器等这些除内存之外的元件进行初始化。
S106、主机的处理器将主机的内存中的待存储数据存储至备电硬盘中。
可选的,本发明实施例中,主机的处理器在将主机的内存中的待存储数据存储至备电硬盘之前,主机的处理器还可以判断主机中的备电硬盘的状态,选择处于正常状态的备电硬盘作为保存内存中的待存储数据的备电硬盘。例如,主机的处理器可以通过判断主机中的备电硬盘是否在位(即是否正常连接),以及是否可以正常读写来判断备电硬盘处于正常状态还是处于异常状态。
本发明实施例中用于保存内存中的待存储数据的备电硬盘可以为一个,也可以为多个。具体的,可以根据实际使用需求选择需要使用的备电硬盘,本发明实施例不作限定。
可选的,当用于保存内存中的待存储数据的备电硬盘有多个时,主机可以选择正常的备电硬盘保存内存中的待存储数据,如此能够提高主机成功保存内存中的待存储数据的可靠性。
本发明实施例中,主机的处理器将主机的内存中的待存储数据存储至备电硬盘中的方法具体可以为:主机的处理器先从主机的内存中读取待存储数据,然后主机的处理器再将该待存储数据写入备电硬盘中。
需要说明的是,上述内存中的待存储数据可以为内存中的所有数据,也可以为内存中划分出的缓存中的数据,具体的可以根据实际需求确定,本发明实施例不作限定。
本发明实施例中,主机的处理器将主机的内存中的待存储数据存储至备电硬盘的过程中,主机的处理器还可以向备电硬盘发送清除缓存命令(即FLUSH命令)。FLUSH命令用于指示主机的处理器将备电硬盘的缓存中的数据全部写入备电硬盘的持久性存储介质中。
需要说明的是,由于在将内存中的待存储数据保存到备电硬盘的过程中,首先会将内存中的待存储数据写入备电硬盘的缓存中,然后再从备电硬盘的缓存中写入备电硬盘的非易失性存储介质中,因此为了保证备电硬盘的缓存中的数据全部被写入备电硬盘的持久性存储介质中,可以由主机的处理器向备电硬盘发送FLUSH命令。
可选的,在内存中的待存储数据全部被保存至备电硬盘中之后,主机的处理器还可以设置数据保存有效标志,用于指示内存中的待存储数据全部保存成功。
S107、主机的处理器在将主机的内存中的待存储数据存储至备电硬盘后,主机的处理器对主机的所有元件断电。
主机的处理器将主机的内存中的待存储数据全部写入备电硬盘之后,主机的处理器即可对主机的所有元件断电。至此,完成了主机掉电时,对主机的内存中的待存储数据的保存。
本发明实施例提供的备电方法,一方面,由于主机的上下电管理器件侦测到主机掉电时,该上下电管理器件可以对主机中除需要备电的元件(例如处理器、内存、备电硬盘和BIOS存储器)之外的其他元件断电,即由备电模块只为主机中需要备电的元件备电,因此与现有技术相比,本发明实施例能够增加备电模块为主机提供备电的时间。另一方面,由于主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后,该上下电管理器件可以向主机的处理器发送重启指令,以使该处理器重新启动,并且该处理器在重新启动后通过运行BIOS程序,检测上下电标志为下电标志,且在对主机中的元件初始化时,不对内存初始化,以及将内存中待存储数据存储至备电硬盘中,然后再对主机的所有元件断电,因此与现有技术相比,本发明实施例能够避免主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后导致主机发生异常的现象,从而使得主机的处理器可以正常保存内存中的待存储数据。如此,本发明实施例提供的备电方法,能够在增加备电模块为主机提供备电的时间的基础上,避免主机发生异常,从而使得主机的处理器正常保存内存中的待存储数据。
场景二:主机掉电后对主机重新上电
结合图2,如图3所示,本发明实施例提供的备电方法还可以包括:
S201、主机的上下电管理器件侦测到主机上电后,设置上下电标志为上电标志。
对于上下电标志的描述具体可以参见上述S102中对上下电标志的相关描述,此处不再赘述。
本发明实施例中,上下电标志为上电标志可以用于表示主机处于上电状态。具体地,在主机上电时,主机的上下电管理器件可以侦测到主机上电,并在上下电管理器件中将该上下电标志设置为上电标志,如此,主机的处理器可以通过检测该上下电标志获知主机目前所处的状态,例如主机目前处于上电状态。
示例性的,本发明实施例中的上电标志具体可以采用“0”或“1”来表示。例如,可以采用“0”表示主机处于上电状态,也可以采用“1”表示主机处于上电状态。当然,本发明实施例还可以采用其他满足实际使用需求的标志来设置上述上电标志,本发明实施例不再一一列举。
需要说明的是,本发明实施例中,由于主机掉电后需要保存内存中的待存储数据,并且主机上电后需要恢复备电硬盘中存储的待恢复数据,因此在本发明实施例既采用下电标志,又采用上电标志时,可以用不同的数值来表示下电标志和上电标志。例如,结合上述S102的描述,如果采用“0”表示下电标志,那么可以采用“1”表示上电标志;如果采用“1”表示下电标志,那么可以采用“0”表示上电标志。
S202、主机的处理器检测到主机上电时,运行BIOS存储器中存储的BIOS程序。
由于BIOS程序可以为主机提供最底层、最直接的硬件和/或软件的设置和控制,因此本发明实施例中,该处理器可以在运行BIOS程序的过程中完成对备电硬盘中存储的待恢复数据的恢复。
本发明实施例中,主机上电后,主机的处理器首先运行BIOS程序。
S203、主机的处理器检测上下电标志为上电标志时,主机的处理器对主机中的元件初始化。
本发明实施例中,当主机上电时,由于主机的处理器在正常启动后首先需要对主机的各个元件进行初始化,并且主机的上下电管理器件将上下电标志设置为上电标志,因此主机的处理器在正常启动后,如果主机的处理器检测到上下电标志为上电标志,则主机的处理器可以在对主机的各个元件均进行初始化。例如,主机的处理器初始化主机中的接口卡、寄存器、PCI控制器以及内存等所有元件。如此,能够保证主机的处理器正常启动后主机上的各个元件均能正常工作。
S204、主机的处理器将备电硬盘中存储的待恢复数据恢复至主机的内存。
可选的,本发明实施例提供的备电方法中,主机的处理器可以在运行BIOS程序的过程中根据主机掉电之前执行的业务的需求,在主机的内存中配置该处理器的缓存的大小。例如,主机的内存的大小为64GB,主机的处理器可以在内存中划分2GB作为该处理器的缓存。
可选的,本发明实施例中,主机的处理器可以在运行BIOS程序的过程中先初始化主机的所有组件,然后再根据上述业务的需求配置主机的处理器的缓存的大小。如此,可以避免配置的缓存的大小被初始化而导致配置的缓存无效的问题。
可选的,本发明实施例中,主机的处理器在恢复备电硬盘中存储的待恢复数据之前,主机的处理器还可以判断主机中的备电硬盘的状态,选择保存有待恢复数据、且处于正常状态的备电硬盘,然后再将该备电硬盘中的待恢复数据恢复到内存中。例如,主机的处理器可以通过判断主机中的备电硬盘是否在位(即是否正常连接),以及是否可以正常读写来判断备电硬盘处于正常状态还是处于异常状态。
可选的,在主机的处理器选择保存有待恢复数据、且处于正常状态的备电硬盘之后,主机的处理器还可以判断该备电硬盘中存储的待恢复数据是否有效(即在主机掉电时,主机的处理器是否已将内存中的待存储数据全部成功保存至该备电硬盘中)。具体地,主机的处理器可以通过读取内存中的待存储数据保存过程中,该待存储数据全部保存成功后主机的处理器设置的数据保存有效标志,获知备电硬盘中保存的待恢复数据有效。
示例性的,本发明实施例中,上述数据保存有效标志可以采用“0”或“1”来表示。例如,可以采用“0”表示备电硬盘中的待恢复数据有效,也可以采用“1”表示备电硬盘中的待恢复数据有效。当然,本发明实施例还可以采用其他满足实际使用需求的数值来表示上述数据保存有效标志,本发明实施例不再一一列举。
本发明实施例中,主机的处理器将备电硬盘中存储的待恢复数据恢复至主机的内存的方法具体可以为:主机的处理器先从备电硬盘中读取待恢复数据,然后主机的处理器再将该待恢复数据写入主机的内存中。
S205、主机的处理器引导操作系统。
主机的处理器将备电硬盘中存储的待恢复数据恢复到主机的内存之后,主机的处理器即可引导操作系统,从而使得主机的处理器可以通过运行各个业务软件执行相应的业务。
需要说明的是,本发明实施例中,在主机掉电时,可以通过执行上述如图2所示的S101-S107将主机的内存中的待存储数据存储至备电硬盘。在主机掉电后重新上电时,可以通过执行上述如图3所示的S201-S205将备电硬盘中存储的待恢复数据恢复至主机的内存。
本发明实施例中,上述S101-S107和上述S201-S205可以分别独立执行;即在主机掉电时执行上述S101-S107,或者在主机掉电后重新上电时执行上述S201-S205。当然,如图3所示,上述S101-S107和上述S201-S205也可以结合执行;即在主机掉电时执行上述S101-S107,并且在主机掉电后重新上电时执行上述S201-S205。具体的,可以根据实际使用需求选择具体的执行方式,本发明实施例不作限定。
本发明实施例中,由于主机的上下电管理器件在侦测到主机上电后,可以设置上下电标志为上电标志,因此当主机的处理器检测到上下电标志为上电标志时,该处理器可以将备电硬盘中存储的待恢复数据(为主机掉电时该处理器从内存中保存到备电硬盘中的数据)恢复至内存中,然后该处理器再引导主机的操作系统,从而使得主机正常启动后能够恢复到掉电前的状态。
可选的,本发明实施例中,当主机在正常运行时,主机的电源模块可以为备电模块充电,并且主机的处理器运行的系统管理软件可以实时监控备电模块是否被充满,从而能够实时地获知备电模块的充电情况。如果备电模块被充满,则表示主机的内存可以正常使用(即防止主机掉电时没有充足的电量保证内存中的数据全部被成功保存);如果备电模块没有被充满,则表示主机的内存不能正常使用。
可选的,上述主机的处理器运行的系统管理软件还可以实时监控备电模块是否发生故障,并在备电模块发生故障时进行告警,如此能够保证备电模块发生故障时被及时发现。例如主机的处理器运行的系统管理软件通知主机的处理器执行的业务软件,此时主机的内存不能正常使用。
本发明实施例中,通过上述过程,可以保证主机的内存被正常使用,并且在主机掉电时,能够保证主机的内存中的数据全部被成功保存。
本发明实施例提供一种主机,该主机可以包括处理器、内存、备电硬盘、上下电管理器件以及BIOS存储器。主机还可以包括接口卡、电源模块以及备电模块等。其中,处理器具体可以为CPU。
处理器还可以为其他通用处理器、数字信号处理器(英文:digital signalprocessing,简称DSP)、专用集成电路(英文:application specific integratedcircuit,简称ASIC)、现场可编程门阵列(英文:field-programmable gate array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
上述主机的上下电管理器件具体可以为CPLD。
结合上述如图1所示的主机,如图4所示,本发明实施例提供的主机可以包括处理器20、内存21、备电硬盘22、接口卡23、电源模块24、备电模块25、上下电管理器件26以及BIOS存储器27等。处理器20可以运行BIOS存储器27中的BIOS程序。如图4所示的备电硬盘可以为系统硬盘,也可以为数据硬盘。该主机中的各个元件可以用于执行上述如图2和/或如图3所示的方法流程中的各个步骤。
为了更加清楚地理解本发明的技术方案,下面分别以上述两个应用场景(场景一和场景二)为例对本发明实施例提供的主机进行示例性的描述。
在场景一中,处理器20具体用于执行上述如图2所示的方法实施例中的S103-S107;上下电管理器件26具体用于执行上述方法实施例中的S101和S102。
在场景二中,处理器20具体用于执行上述如图3所示的方法实施例中的S202-S205,上下电管理器件26具体用于执行上述方法实施例中的S201。
本发明实施例还提供一种计算机可读存储介质,该计算机可读存储介质中存储有一个或多个程序,一个或多个程序包括指令,上述主机的处理器和上下电管理器件可以通过执行该指令执行上述如图2和/或如3所示的方法流程。
本发明实施例提供的主机,一方面,由于主机的上下电管理器件侦测到主机掉电时,该上下电管理器件可以对主机中除需要备电的元件(例如处理器、内存、备电硬盘和BIOS存储器)之外的其他元件断电,即由备电模块只为主机中需要备电的元件备电,因此与现有技术相比,本发明实施例能够增加备电模块为主机提供备电的时间。另一方面,由于主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后,该上下电管理器件可以向主机的处理器发送重启指令,以使该处理器重新启动,并且该处理器在重新启动后通过运行BIOS程序,检测上下电标志为下电标志,且在对主机中的元件初始化时,不对内存初始化,以及将内存中待存储数据存储至备电硬盘中,然后再对主机的所有元件断电,因此与现有技术相比,本发明实施例能够避免主机的上下电管理器件对主机中除需要备电的元件之外的其他元件断电后导致主机发生异常的现象,从而使得主机的处理器可以正常保存内存中的待存储数据。如此,本发明实施例提供的主机,能够在增加备电模块为主机提供备电的时间的基础上,避免主机发生异常,从而使得主机的处理器正常保存内存中的待存储数据。
进一步的,本发明实施例提供的主机,由于主机的上下电管理器件在侦测到主机上电后,可以设置上下电标志为上电标志,因此当主机的处理器检测到上下电标志为上电标志时,该处理器可以将备电硬盘中存储的待恢复数据(为主机掉电时该处理器从内存中保存到备电硬盘中的数据)恢复至内存中,然后该处理器再引导主机的操作系统,从而使得主机正常启动后能够恢复到掉电前的状态。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:快闪存储器、移动硬盘、只读存储器、随机存取存储器、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (4)

1.一种备电方法,应用于主机,其特征在于,所述方法包括:
所述主机的上下电管理器件在侦测到所述主机掉电后,对所述主机中除处理器、内存、备电硬盘和基本输入输出系统BIOS存储器之外的其他元件断电;
在所述上下电管理器件中设置上下电标志为下电标志,并发送重启指令给所述处理器;
所述处理器在接收到所述重启指令后,通过运行所述BIOS存储器中存储的BIOS程序,执行:
检测所述上下电标志,在所述上下电标志为下电标志时,对所述主机中的元件初始化时,不对所述内存初始化;
将所述内存中的待存储数据存储至所述备电硬盘中;
在所述待存储数据存储至所述备电硬盘后,对所述主机的所有元件断电。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在所述主机的上下电管理器件在侦测到所述主机上电后,设置所述上下电标志为上电标志;
在所述处理器检测到所述上下电标志为上电标志时,将所述备电硬盘中存储的待恢复数据恢复至所述内存;
引导操作系统。
3.一种主机,其特征在于,所述主机包括上下电管理器件、处理器、内存、备电硬盘和基本输入输出系统BIOS存储器;
所述上下电管理器件,用于在侦测到所述主机掉电后,对所述主机中除所述处理器、所述内存、所述备电硬盘和所述BIOS存储器之外的其他元件断电,并在所述上下电管理器件中设置上下电标志为下电标志,以及发送重启指令给所述处理器;
所述处理器,用于在接收到所述重启指令后,通过运行所述BIOS存储器中存储的BIOS程序,检测所述上下电标志,在所述上下电标志为下电标志时,对所述主机中的元件初始化时,不对所述内存初始化,并将所述内存中的待存储数据存储至所述备电硬盘中,以及在所述待存储数据存储至所述备电硬盘后,对所述主机的所有元件断电。
4.根据权利要求3所述的主机,其特征在于,
所述上下电管理器件,还用于在侦测到所述主机上电后,设置所述上下电标志为上电标志;
所述处理器,还用于在检测到所述上下电标志为上电标志时,将所述备电硬盘中存储的待恢复数据恢复至所述内存,并引导操作系统。
CN201610808587.8A 2016-09-07 2016-09-07 一种备电方法及装置 Active CN107797642B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201610808587.8A CN107797642B (zh) 2016-09-07 2016-09-07 一种备电方法及装置
PCT/CN2017/100285 WO2018045922A1 (zh) 2016-09-07 2017-09-01 一种备电方法及装置
US16/294,677 US20190204887A1 (en) 2016-09-07 2019-03-06 Backup power supply method and apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610808587.8A CN107797642B (zh) 2016-09-07 2016-09-07 一种备电方法及装置

Publications (2)

Publication Number Publication Date
CN107797642A true CN107797642A (zh) 2018-03-13
CN107797642B CN107797642B (zh) 2019-12-06

Family

ID=61529970

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610808587.8A Active CN107797642B (zh) 2016-09-07 2016-09-07 一种备电方法及装置

Country Status (3)

Country Link
US (1) US20190204887A1 (zh)
CN (1) CN107797642B (zh)
WO (1) WO2018045922A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111475007A (zh) * 2020-04-08 2020-07-31 苏州浪潮智能科技有限公司 一种服务器下电方法、装置及其相关设备
CN111857312A (zh) * 2020-06-24 2020-10-30 苏州浪潮智能科技有限公司 一种基于x86平台的多设备复位方法及装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109284207A (zh) * 2018-08-30 2019-01-29 紫光华山信息技术有限公司 硬盘故障处理方法、装置、服务器和计算机可读介质
US11550676B2 (en) * 2018-09-06 2023-01-10 International Business Machines Corporation Hardware-management-console-initiated data protection
CN110780729A (zh) * 2019-09-12 2020-02-11 华为技术有限公司 数据处理方法及设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101515194A (zh) * 2008-02-21 2009-08-26 鸿富锦精密工业(深圳)有限公司 计算机工作状态转换方法
CN101710253A (zh) * 2009-11-25 2010-05-19 安凯(广州)微电子技术有限公司 嵌入式系统的深度休眠方法
CN103559119A (zh) * 2013-10-25 2014-02-05 华为技术有限公司 文件操作请求处理方法及装置
CN105528308A (zh) * 2014-10-24 2016-04-27 中兴通讯股份有限公司 掉电处理方法、装置及电子设备

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2772103B2 (ja) * 1990-03-28 1998-07-02 株式会社東芝 計算機システム立上げ方式
CN101446926B (zh) * 2008-11-10 2011-06-01 成都市华为赛门铁克科技有限公司 一种高速缓冲存储器掉电数据保存方法、设备和系统
KR101856284B1 (ko) * 2012-01-03 2018-06-25 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 장치의 초기화 동안 펌웨어의 백업
US9268667B2 (en) * 2012-12-19 2016-02-23 Dell Products, Lp System and method to create a non-volatile bootable RAM disk
CN104238627A (zh) * 2014-09-05 2014-12-24 浪潮电子信息产业股份有限公司 一种使用硬件线路实现服务器上下电时序控制的方法
JP6455132B2 (ja) * 2014-12-22 2019-01-23 富士通株式会社 情報処理装置,処理方法及びプログラム
US20160188414A1 (en) * 2014-12-24 2016-06-30 Intel Corporation Fault tolerant automatic dual in-line memory module refresh

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101515194A (zh) * 2008-02-21 2009-08-26 鸿富锦精密工业(深圳)有限公司 计算机工作状态转换方法
CN101710253A (zh) * 2009-11-25 2010-05-19 安凯(广州)微电子技术有限公司 嵌入式系统的深度休眠方法
CN103559119A (zh) * 2013-10-25 2014-02-05 华为技术有限公司 文件操作请求处理方法及装置
CN105528308A (zh) * 2014-10-24 2016-04-27 中兴通讯股份有限公司 掉电处理方法、装置及电子设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111475007A (zh) * 2020-04-08 2020-07-31 苏州浪潮智能科技有限公司 一种服务器下电方法、装置及其相关设备
CN111857312A (zh) * 2020-06-24 2020-10-30 苏州浪潮智能科技有限公司 一种基于x86平台的多设备复位方法及装置

Also Published As

Publication number Publication date
US20190204887A1 (en) 2019-07-04
WO2018045922A1 (zh) 2018-03-15
CN107797642B (zh) 2019-12-06

Similar Documents

Publication Publication Date Title
CN107797642A (zh) 一种备电方法及装置
JP5898245B2 (ja) メモリインターフェイスを利用してメモリモジュールのパーティショニングを制御する方法
US8266418B2 (en) Computer system and method of booting the same
US8296521B2 (en) Method of configuring non-volatile memory for a hybrid disk drive
US9448808B2 (en) BIOS update with service processor without serial peripheral interface (SPI) access
CN103477296A (zh) 用于从bios prom配置可编程逻辑器件的装置
US20160306634A1 (en) Electronic device
CN105389525B (zh) 刀片服务器的管理方法和系统
CN113050965A (zh) 一种嵌入式系统升级方法、装置、设备及介质
CN106648016A (zh) 供电电路、供电设备及供电方法
CN103399520A (zh) 用于可编程逻辑控制器系统的掉电数据存取方法及装置
CN102360300B (zh) 操作系统的启动方法及装置
CN103853638A (zh) 一种刷新固件的方法及电子设备
CN106844177A (zh) Linux日志管理方法、装置和系统
CN103475514A (zh) 无bmc的节点、集群系统及bios修复和升级方法
CN101436097B (zh) 电子装置及其唤醒方法
CN104281459A (zh) Bios升级装置
CN105630523A (zh) 计算机bios资料恢复系统及方法
CN102855162B (zh) 一种数据更新方法、数据更新系统及存储器
CN105095000A (zh) Bios恢复电路
JP2004295724A (ja) 半導体処理装置
CN106843764A (zh) 软独立冗余磁盘阵列创建方法及系统
CN116539992A (zh) 存储设备在位稳定状态检测装置、方法、逻辑模块及介质
CN112868013A (zh) 经由边带接口恢复场域可程序门阵列固件的系统及方法
CN104834875A (zh) 用于信息安全物理隔离的计算机副主板系统及隔离方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant