CN107786477A - 一种数据处理方法和装置 - Google Patents

一种数据处理方法和装置 Download PDF

Info

Publication number
CN107786477A
CN107786477A CN201610727712.2A CN201610727712A CN107786477A CN 107786477 A CN107786477 A CN 107786477A CN 201610727712 A CN201610727712 A CN 201610727712A CN 107786477 A CN107786477 A CN 107786477A
Authority
CN
China
Prior art keywords
register
hard
bit data
bit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201610727712.2A
Other languages
English (en)
Inventor
邵晨峰
周晏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
Shenzhen ZTE Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen ZTE Microelectronics Technology Co Ltd filed Critical Shenzhen ZTE Microelectronics Technology Co Ltd
Priority to CN201610727712.2A priority Critical patent/CN107786477A/zh
Priority to PCT/CN2017/082285 priority patent/WO2018036189A1/zh
Publication of CN107786477A publication Critical patent/CN107786477A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

本发明实施例公开了一种数据处理方法,获取M个输入数据,所述M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数;根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号;根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。本发明实施例同时还公开了一种数据处理装置。

Description

一种数据处理方法和装置
技术领域
本发明涉及光通信领域,尤其涉及一种数据处理方法和装置。
背景技术
随着信息技术的发展,光纤成为了信息传输过程中不可或缺的媒介。为了使用少量的光纤传播最丰富的信息,目前有线传输仍以密集波分系统为主,密集波分系统在传输过程中会带来强滤波效应。随着通信技术的发展,光纤传输从10G/s(每秒钟传输10千兆数据)、40G/s(每秒钟传输40千兆数据)等阶段发展到现在的100G/s(每秒钟传输100千兆数据)、400G/s(每秒钟传输400千兆数据)的传输阶段,随着传输速率不断增大,强滤波效应已成为影响密集波分传输性能不可忽略的影响因素。
现有技术中,实现强滤波回溯的方法是采用随机存取存储器(RAM)对加比选部分的输出进行缓存,然后对所有幸存路径的度量距离进行比较,选择度量距离最小的路径作为最后的输出,然而,这种方法实现比较复杂,需要存储的资源较多,会导致硬件资源消耗大,且输出的值准确率也不太高。
发明内容
为解决现有存在的技术问题,本发明提供一种数据处理方法和装置,解决了使用光纤传播数据的过程中产生的强滤波效应。
本发明的技术方案是这样实现的:
一种数据处理方法,所述方法包括:
获取M个输入数据,所述M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数;
根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号;
根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
可选的,在所述获取M个输入数据之后,包括:
将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,将所述M个软比特数据缓存至M个软比特寄存器中;
其中,所述M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
可选的,所述硬比特数据包括:硬比特数据0和硬比特数据1;
所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;
所述将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,包括:
将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
可选的,当所述M个硬比特前驱状态寄存器以串行方式连接时;
所述根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号,包括:
确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;
根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为2,当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
可选的,当所述M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数;
所述根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号,包括:
确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;
根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号;
根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,以此类推,直到根据第2个寄存器中存储的硬比特数据确定第1个硬判符号。
可选的,所述根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,包括:
当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;
当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
可选的,当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第M个寄存器;
当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第M个寄存器。
可选的,当所述第M个寄存器中存储的硬比特数据为0时,确定第M-1个硬比特前驱状态寄存器0为第M-1个寄存器;
当所述第M个寄存器中存储的硬比特数据为1时,确定第M-1个硬比特前驱状态寄存器1为第M-1个寄存器。
可选的,所述根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据,包括:
若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比;
若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,则输出所述M个软比特数据中对应于所述硬判符号的软比特数据;
若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位相同,确定所述硬判符号和预设值的乘积为第一数据,输出所述第一数据。
可选的,所述根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据,包括,
若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,输出所述第二数据。
一种数据处理装置,所述装置包括:获取模块、确定模块;其中,
所述获取模块,用于获取M个输入数据,所述M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数;
所述确定模块,用于根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号;还用于根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
可选的,所述装置还包括:缓存模块,
所述缓存模块,用于将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,还用于将所述M个软比特数据缓存至M个软比特寄存器中;
其中,所述M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
可选的,所述硬比特数据包括:硬比特数据0和硬比特数据1;
所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;
所述缓存模块,用于将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,还用于将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
可选的,当所述M个硬比特前驱状态寄存器以串行方式连接时;
所述确定模块,用于确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;还用于根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为2,还用于当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;还用于当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
可选的,当所述M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数;
所述确定模块,用于确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;还用于根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,还用于当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;还用于当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号;还用于根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,以此类推,直到根据第2个寄存器中存储的硬比特数据确定第1个硬判符号。
可选的,所述确定模块,用于当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;还用于当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
可选的,所述确定模块,用于当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第M个寄存器;还用于当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第M个寄存器。
可选的,所述确定模块,用于当所述第M个寄存器中存储的硬比特数据为0时,确定第M-1个硬比特前驱状态寄存器0为第M-1个寄存器;还用于当所述第M个寄存器中存储的硬比特数据为1时,确定第M-1个硬比特前驱状态寄存器1为第M-1个寄存器。
可选的,所述装置还包括:判断模块、输出模块,
所述判断模块,用于若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比;
所述输出模块,用于若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,输出所述M个软比特数据中对应于所述硬判符号的软比特数据;
所述确定模块,用于若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位相同,确定所述硬判符号和预设值的乘积为第一数据;
所述输出模块,还用于输出所述第一数据。
可选的,所述确定模块,用于若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,
所述输出模块,用于输出所述第二数据。
本发明的实施例提供的数据处理方法和装置,通过对硬比特数据进行回溯得到硬判符号,通过对比硬判符号和对应于硬判符号的软比特数据,确定输出数据,从而,数据不需计算出所有可行路径并挑选其中最优路径,而通过回溯的过程得出其最优路径,提高了使用光纤进行数据传输的过程中消除强滤波效应的效率,同时通过回溯校正了软比特数据,也提高了数据传输的准确性。
附图说明
图1为本发明实施例提供的数据处理方法流程示意图一;
图2为本发明实施例提供的数据处理方法流程示意图二;
图3为本发明实施例提供的数据处理装置结构示意图;
图4为本发明实施例提供的硬比特数据寄存器串行连接的示意图;
图5为本发明实施例提供的一次硬比特数据回溯过程的示意图;
图6为本发明实施例提供的硬比特数据回溯过程寄存器结构示意图;
图7为本发明实施例提供的确定输出数据的流程示意图;
图8为本发明实施例提供的数据处理方法流程示意图三;
图9为本发明实施例提供的硬比特数据寄存器并行连接的示意图;
图10为本发明实施例提供的数据处理装置结构示意图一;
图11为本发明实施例提供的数据处理装置结构示意图二;
图12为本发明实施例提供的数据处理装置结构示意图三。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。
实施例一
本发明实施例提供一种数据处理方法,如图1所示,该方法包括:
步骤101、获取M个输入数据。
其中,M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数。
需要说明的是,本发明实施例提供的数据处理方法的执行主体可以为数据处理装置,该数据处理装置装载在光纤和客户端交互的光模块上。当数据通过光纤传播的过程中,会产生强滤波效应,为消除强滤波效应,会对信息进行低通滤波,在低通滤波的过程中会产生符号干扰,为了消除符号干扰,会使用维特比Viterbi算法对干扰进行消除。
维特比Viterbi算法模块包括加比选模块和回溯模块,加比选模块得到滤波后产生的四路数据,通过对数据的相加、比较和选择,每一时刻输出四个数据,包括:硬比特数据0、硬比特数据1、软比特数据和符号位。M个时刻获取M个加比选模块输出的数据,作为回溯的输入数据,即数据处理模块获取M个输入数据,包括:M个硬比特数据0、M个硬比特数据1、M个软比特数据和M个符号位。
具体的,数据处理装置中有数据缓存模块,数据缓存模块由硬比特寄存器和软比特寄存器组成。将M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中,M个软比特数据缓存至M个软比特寄存器中。M个硬比特前驱状态寄存器0构成硬比特前驱状态寄存器组0,M个硬比特前驱状态寄存器1构成硬比特前驱状态寄存器组1。
其中,当M个硬比特寄存器以串联方式连接时,M个软比特寄存器也以串联方式连接;当M个硬比特寄存器以并行方式连接时,并行连接的方式为:N个硬比特前驱状态寄存器并行方式连接,M个软比特寄存器也以并行方式连接,并行连接的方式为:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数。
步骤102、根据M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号。
一种可能的实施方式,当M个硬比特前驱状态寄存器以串行方式连接时;
当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第一寄存器;当所述第一符号位小于零时,确定第M个硬比特前驱状态寄存器1为第一寄存器。
当所述第M个寄存器中存储的硬比特数据为0时,确定第M个硬比特前驱状态寄存器0为第M-1个寄存器;当所述第M个寄存器中存储的硬比特数据为1时,确定第M个硬比特前驱状态寄存器1为第M-1个寄存器;以此类推,直到M为2,当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
一种可能的实施方式,当所述M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数;
当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第一寄存器;当所述第一符号位小于零时,确定第M个硬比特前驱状态寄存器1为第一寄存器。
根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号;
当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;
当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
步骤103、根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
具体的,若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号进行对比。
若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号相同,则输出所述M个软比特数据中对应于所述硬判符号的软比特数据;若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号不同,确定所述硬判符号和预设值的乘积为第一数据,输出所述第一数据。
若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,输出所述第二数据。
本发明的实施例提供的数据处理方法,通过对硬比特数据进行回溯得到硬判符号,通过对比硬判符号和对应于硬判符号的软比特数据,确定输出数据,从而,数据不需计算出所有可行路径并挑选其中最优路径,而通过硬比特数据回溯的过程得出其最优路径,提高了使用光纤进行数据传输的过程中消除强滤波效应的效率,同时通过回溯校正了软比特数据,也提高了数据传输的准确性。
实施例二
本发明实施例提供一种数据处理方法,如图2所示,该方法包括:
步骤201、获取M个输入数据。
M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数。
需要说明的是,本发明实施例提供的数据处理方法的执行主体可以为数据处理装置,该数据处理装置装载在光纤和客户端交互的光模块上。当数据通过光纤传播的过程中,会产生强滤波效应,为消除强滤波效应,会对信息进行低通滤波,在低通滤波的过程中会产生符号干扰,为了消除符号干扰,会使用维特比Viterbi算法对干扰进行消除。
维特比Viterbi算法模块包括加比选模块和回溯模块,加比选模块得到滤波后产生的四路数据,通过对数据的相加、比较和选择,每一时刻输出四个数据,包括:硬比特数据0、硬比特数据1、软比特数据和符号位。
如图3所示,数据处理装置由数据缓存模块、硬比特比较模块和软比特输出模块组成。其中,数据缓存模块由硬比特前驱状态寄存器组和软比特寄存器组组成。每个寄存器组由M个寄存器组成。
具体的,数据处理装置获取加比选模块输出的数据作为输入数据,数据处理装置获取M个输入数据,M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数。其中,M可根据应用场景不同对M进行设置。
其中,M个硬比特数据包括:硬比特数据0和硬比特数据1;
具体的,加比选模块每个时刻会输出四个值:硬比特数据0、硬比特数据1、软比特数据和符号位,M个时刻会输出M个硬比特数据0、M个硬比特数据1、M个软比特数据和M个符号位。
示例性的,M可以为8、16、20等,本实施例对此不做限定。
步骤202、将M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,将所述M个软比特数据缓存至M个软比特寄存器中。
具体的,数据处理装置中的数据缓存模块由硬比特寄存器和软比特寄存器组成。如图3所示,所述硬比特数据包括:硬比特数据0和硬比特数据1;所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
当M个硬比特前驱状态寄存器以串行方式连接时,以图4为例,当M等于8时,图中第一行为8个硬比特前驱状态寄存器0,8个硬比特前驱状态寄存器0中依次存储8个硬比特数据0,依次为:sel0_dly1、sel0_dly2……、sel0_dly8,其中,8个硬比特数据0的值为0或1;第二行为8个硬比特前驱状态寄存器1,8个硬比特前驱状态寄存器1中依次存储8个硬比特数据1,依次为:sel1_dly1、sel1_dly2、……、sel1_dly8,其中,8个硬比特数据1的值为0或1。8个硬比特前驱状态寄存器0以串行方式连接,8个硬比特前驱状态寄存器1以串行方式连接。当硬比特前驱状态寄存器以串行方式连接时,8个软比特寄存器也以串行方式连接,软比特寄存器的形式和硬比特前驱状态寄存器0和硬比特前驱状态寄存器1连接方式相同。
数据处理装置第一时刻获取的数据是sel0_dly8、sel1_dly8、软比特寄存器8的数据和第一时刻的符号位;数据处理装置第二时刻获取的数据是sel0_dly7、sel1_dly7、软比特寄存器7的数据和第二时刻的符号位;以此类推,数据处理装置第8时刻获取的数据是sel0_dly1、sel1_dly1、软比特寄存器1的数据和第一时刻的符号位。
步骤203、确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器。
当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第一寄存器。
当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第一寄存器。
示例性的,以M等于8为例说明此过程。
如图5所示,该图为一次查询硬判符号的示意图,查询硬判符号的过程称为回溯。图5中每一个黑色的圆点表示一个寄存器,上面一排为硬比特寄存器1、下面一排为硬比特寄存器0。回溯过程由第8时刻开始,即由sel0_dly1、sel1_dly1、和第8时刻的符号位开始。第一符号位即为第8时刻的符号位,当第8时刻的符号位大于0时,确定sel0_dly1所在的前驱状态寄存器0为回溯过程选择的第8寄存器;当第8时刻的符号位小于等于0时,确定sel1_dly1所在的第8个前驱状态寄存器1为回溯过程选择的第8寄存器。
步骤204、根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为2,当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
具体的,当所述第M个寄存器中存储的硬比特数据为0时,确定第M-1个硬比特前驱状态寄存器0为第M-1个寄存器;当所述第M个寄存器中存储的硬比特数据为1时,确定第M-1个硬比特前驱状态寄存器1为第M-1个寄存器。
如图6所示,图6是回溯过程中的寄存器结构示意图。当选择了第8寄存器后,根据第8个寄存器中存储的硬比特数据,确定第7个寄存器。
以图5所示的回溯过程为例,说明该过程。回溯过程是由第八时刻向第一时刻进行的,即回溯的过程是图5中由右至左的倒序过程。图5中第一行是硬比特前驱寄存器1,第二行是硬比特前驱寄存器0,最下面一排数字1至8表示的是时刻。
可以从图5看到,当回溯开始时,第8时刻选择了sel0_dly1所在的寄存器为回溯过程的第8个寄存器,若sel0_dly1为0,确定sel0_dly2所在的硬比特前驱寄存器0为回溯过程的第7个寄存器;若sel0_dly1为1,确定sel1_dly2所在的硬比特前驱寄存器1为回溯过程的第7个寄存器。图5中,sel0_dly1为0,故选择sel0_dly2为回溯过程的第7个寄存器;由图5可知,sel0_dly2为0,故选择sel0_dly3为回溯过程的第6个寄存器;依次类推,当回溯至第2个寄存器时,sel0_dly7为1,故选择sel1_dly8为回溯过程的第1个寄存器。
硬判符号由sel1_dly8决定。当sel1_dly8等于0时,硬判符号为-(负号);当sel0_dly8等于1时,硬判符号为+(正号)。
步骤205、根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比。
若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,则输出所述M个软比特数据中对应于所述硬判符号的软比特数据。
若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,输出所述第二数据。
具体的,软比特数据有符号位,软比特数据的符号位0表示正数和0,软比特数据的符号位1表示负数。所以若软比特数据的符号位和硬判符号相等,则硬比特数据表示的符号与软比特的符号不同;若软比特数据的符号位和硬判符号不相等,则硬比特数据表示的符号与软比特的符号相同。如图7所示,当对应于硬判符号的软比特数据不为0时,将对应于硬判符号的软比特数据的软比特数据的符号位与硬判符号比较,若不同,则输出软比特数据;若相同,则输出第一数据。
其中,第一数据是硬判符号和预设值的乘积,预设值即图7中的k。其中,当硬判符号是0,即为负号时,第一数据为-k,当硬判符号是1,即为正号时,第一数据为k。
当对应于所述硬判符号的软比特数据为0时,输出第二数据,第二数据是硬判符号和预设值的乘积。
本发明的实施例提供的数据处理方法,当硬比特数据前驱寄存器以串联方式连接和软比特寄存器以串联方式连接时,通过对硬比特数据进行回溯得到硬判符号,通过对比硬判符号和对应于硬判符号的软比特数据,确定输出数据,从而,在数据进行强滤波回溯时,不需计算出所有可行路径,而通过硬比特数据回溯的过程得出其最优路径,提高了使用光纤进行数据传输的过程中消除强滤波效应的效率,同时通过回溯校正了软比特数据,也提高了数据传输的准确性。
实施例三
本发明实施例提供一种数据处理方法,如图8所示,该方法包括:
步骤301、获取M个输入数据。
M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数。
这里,步骤301可以参照实施例二中的步骤201,本发明实施例对此不再赘述。
步骤302、将M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,将所述M个软比特数据缓存至M个软比特寄存器中。
具体的,数据处理装置中的数据缓存模块由硬比特寄存器和软比特寄存器组成。如图3所示,所述硬比特数据包括:硬比特数据0和硬比特数据1;所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
当M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数。图9为当M等于8,N取2时,硬比特前驱状态寄存器以并行方式连接的示意图。图9中第一列依次是sel0_kn1_dly1、sel1_kn1_dly1、sel0_k_dly1、sel1_k_dly1,其中sel0_kn1_dly1、sel1_kn1_dly1是第8时刻数据处理装置获取的硬比特数据0和硬比特数据1;sel0_k_dly1、sel1_k_dly1是第7时刻数据处理装置获取的硬比特数据0和硬比特数据1;第二列依次是sel0_kn1_dly2、sel1_kn1_dly2、sel0_k_dly2、sel1_k_dly2,其中sel0_kn1_dly2、sel1_kn1_dly2是第6时刻数据处理装置获取的硬比特数据0和硬比特数据1;sel0_k_dly2、sel1_k_dly2,是第5时刻数据处理装置获取的硬比特数据0和硬比特数据1;第3列和第4列的排列形式与第一列和第二列相同。
当硬比特前驱状态寄存器以并行方式连接时,软比特寄存器也以同样的并行方式连接。
步骤303、确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器。
当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第一寄存器。
当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第一寄存器。
示例性的,当数据处理装置获取8组输入数据后,开始对第1时刻的硬比特数据进行回溯。第8时刻数据处理装置获取的符号位即为第一符号位。当第8时刻数据处理装置获取的符号位大于零时,确定sel0_kn1_dly1所在的硬比特前驱状态寄存器0为回溯过程中的第8寄存器。当当第8时刻数据处理装置获取的符号位小于等于零时,确定sel1_kn1_dly1所在的硬比特前驱状态寄存器1为回溯过程中的第8寄存器。
步骤304、根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号。
当所述第M个寄存器中存储的硬比特数据为0时,确定第M个硬比特前驱状态寄存器0为第M-1个寄存器。
当所述第M个寄存器中存储的硬比特数据为1时,确定第M个硬比特前驱状态寄存器1为第M-1个寄存器。
示例性的,当确定了回溯过程中的第8寄存器后,根据第8个寄存器中存储的硬比特数据,确定第7个寄存器。
当第8个寄存器中存储的硬比特数据为0时,确定sel0_k_dly1所在硬比特前驱状态寄存器0为第7个寄存器;当第8个寄存器中存储的硬比特数据为1时,确定sel1_k_dly1所在硬比特前驱状态寄存器1为第7个寄存器;
以此类推,直到回溯至第3个寄存器,当第3个寄存器中存储的硬比特数据为0时,确定sel0_kn1_dly4所在硬比特前驱状态寄存器0为第2个寄存器;当第3个寄存器中存储的硬比特数据为1时,确定sel1_k_dly4所在硬比特前驱状态寄存器1为第2个寄存器;第2个寄存器中的硬比特数据为第2时刻硬比特数据的硬判符号:第2硬判符号。
步骤305、根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,以此类推,直到根据第1个寄存器中存储的硬比特数据确定第1个硬判符号。
当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;
当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
具体的,当N为大于2的情况时,示例性的,当N为4时,会确定四个硬判符号,当回溯至第4个寄存器时,会产生第4个硬判符号,回溯至第3个寄存器时,会产生第3个硬判符号,依次类推,直至根据第1个寄存器中存储的硬比特数据确定第1个硬判符号。
示例性的,当N等于2时,根据选择的第3个寄存器中的数值选择第2个寄存器。当第3个寄存器中的数值为0时,确定第2寄存器为sel0_kn1_dly4所在的寄存器;当第3个寄存器中的数值为1时,确定第2寄存器为sel1_kn1_dly4所在的寄存器。第2寄存器中的数值为第2硬判符号。
根据第2寄存器中的数值选择第1个寄存器。当第2个寄存器中的数值为0时,确定第1寄存器为sel0_k_dly4所在的寄存器;当第2个寄存器中的数值为1时,确定第1寄存器为sel1_k_dly4所在的寄存器。第1寄存器中的数值为第1硬判符号。
步骤306、若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比,若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,则输出所述M个软比特数据中对应于所述硬判符号的软比特数据;若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位相同,确定所述硬判符号和预设值的乘积为第一数据,输出所述第一数据。
具体的,当寄存器以并行方式连接时,会产生N个硬判符号,N个硬判符号分别和所述M个软比特数据中对应于所述N个硬判符号的N个软比特数据,确定输出数据。
示例性的,当寄存器以2个硬比特前驱状态寄存器并行方式连接时,产生两个硬判符号,第1硬判符号为第1时刻硬比特数据的硬判符号;第2硬判符号为第2时刻硬比特数据的硬判符号。
以下以第1硬判符号和第1时刻的软比特数据为例说明该过程,第2硬判符号和第2时刻的软比特数据处理方式与该过程相同。
若对应于第1硬判符号的软比特数据不为0,即第1时刻的软比特数据不为0,将第1硬判符号和第1时刻的软比特数据的符号位进行对比。
如图7所示,若第1硬判符号和第1软比特数据的符号位不同,输出第1软比特数据。
示例性的,如图7所示,若第1硬判符号和第1软比特数据的符号位相同,则确定硬判符号和预设值的乘积为第一数据。其中预设值可根据应用场景不同设定为不同的值,图7中的k即为预设值。当硬判符号为0时,即硬判符号为-(负号),第一数据为-k;当硬判符号为1时,即硬判符号为+(正号),第一数据为k。数据处理装置的输出模块输出第一数据。
步骤307、若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,数据处理装置输出所述第二数据。
示例性的,以第1硬判符号和第1时刻的软比特数据为例说明该过程,第2硬判符号和第2时刻的软比特数据处理方式与该过程相同。
若第1软比特数据为0,数据处理装置输出第二数据,第二数据是硬判符号和预设值的乘积。第二数据为硬判符号和预设值k的乘积。
本发明的实施例提供的数据处理方法,当硬比特数据前驱寄存器以并联方式连接和软比特寄存器以并联方式连接时可同时确定多个硬判符号,通过硬判符号以及与其对应的软比特数据,可以确定最终的输出数据。从而,在数据进行强滤波回溯时,不需计算出所有可行路径,而通过硬比特数据回溯的过程得出其最优路径,提高了使用光纤进行数据传输的过程中消除强滤波效应的效率,同时通过回溯校正了软比特数据,也提高了数据传输的准确性。
实施例四
本发明实施例提供了一种数据处理装置,如图10所示,所述数据处理装置1包括:获取模块10、确定模块11;其中,
所述获取模块10,用于获取M个输入数据,所述M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数;
所述确定模块11,用于根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号;还用于根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
进一步的,如图11所示,所述装置还包括:所述装置还包括:缓存模块12,
所述缓存模块12,用于将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,将所述M个软比特数据缓存至M个软比特寄存器中;
其中,所述M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
进一步的,所述硬比特数据包括:硬比特数据0和硬比特数据1;
所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;
所述缓存模块12,用于将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
进一步的,当所述M个硬比特前驱状态寄存器以串行方式连接时;
所述确定模块11,用于确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;还用于根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为2,还用于当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;还用于当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
进一步的,当所述M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数;
所述确定模块11,用于确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;还用于根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,还用于当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;还用于当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号;还用于根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,以此类推,直到根据第2个寄存器中存储的硬比特数据确定第1个硬判符号。
进一步的,所述确定模块11,用于当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;还用于当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
进一步的,所述确定模块11,用于当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第一寄存器;还用于当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第一寄存器。
进一步的,所述确定模块11,用于当所述第M个寄存器中存储的硬比特数据为0时,确定第M-1个硬比特前驱状态寄存器0为第M-1个寄存器;还用于当所述第M个寄存器中存储的硬比特数据为1时,确定第M-1个硬比特前驱状态寄存器1为第M-1个寄存器。
进一步的,如图12所示,所述装置还包括:判断模块13、输出模块14,
所述判断模块13,用于若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比;
所述输出模块14,用于若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,输出所述M个软比特数据中对应于所述硬判符号的软比特数据;
所述确定模块11,用于若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位相同,确定所述硬判符号和预设值的乘积为第一数据,
所述输出模块14,还用于输出所述第一数据。
进一步的,所述确定模块11,用于若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据;
所述输出模块14,用于输出所述第二数据。
具体的,本发明实施例提供的数据处理装置的理解可以参考实施例一至实施例三的数据处理方法的说明,本实施例在此不再赘述。
本发明的实施例提供的数据处理装置,通过对硬比特数据进行回溯得到硬判符号,通过对比硬判符号和对应于硬判符号的软比特数据,确定输出数据。从而,在数据进行强滤波回溯时,不需计算出所有可行路径,而通过硬比特数据回溯的过程得出其最优路径,提高了使用光纤进行数据传输的过程中消除强滤波效应的效率,同时通过回溯校正了软比特数据,也提高了数据传输的准确性。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用硬件实施例、软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (20)

1.一种数据处理方法,其特征在于,所述方法包括:
获取M个输入数据,所述M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数;
根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号;
根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
2.根据权利要求1所述的方法,其特征在于,在所述获取M个输入数据之后,包括:
将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,将所述M个软比特数据缓存至M个软比特寄存器中;
其中,所述M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
3.根据权利要求2所述的方法,其特征在于,
所述硬比特数据包括:硬比特数据0和硬比特数据1;
所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;
所述将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,包括:
将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
4.根据权利要求2所述的方法,其特征在于,
当所述M个硬比特前驱状态寄存器以串行方式连接时;
所述根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号,包括:
确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;
根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为2,当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
5.根据权利要求2所述的方法,其特征在于,
当所述M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数;
所述根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号,包括:
确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;
根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号;
根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,以此类推,直到根据第2个寄存器中存储的硬比特数据确定第1个硬判符号。
6.根据权利要求5所述的方法,其特征在于,所述根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,包括:
当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;
当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
7.根据权利要求4或5所述的方法,其特征在于,所述根据所述第一符号位确定第M个寄存器,包括:
当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第M个寄存器;
当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第M个寄存器。
8.根据权利要求4或5所述的方法,其特征在于,所述根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,包括:
当所述第M个寄存器中存储的硬比特数据为0时,确定第M-1个硬比特前驱状态寄存器0为第M-1个寄存器;
当所述第M个寄存器中存储的硬比特数据为1时,确定第M-1个硬比特前驱状态寄存器1为第M-1个寄存器。
9.根据权利要求1所述的方法,其特征在于,所述根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据,包括:
若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比;
若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,则输出所述M个软比特数据中对应于所述硬判符号的软比特数据;
若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位相同,确定所述硬判符号和预设值的乘积为第一数据,输出所述第一数据。
10.根据权利要求1所述的方法,其特征在于,所述根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据,包括,
若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,输出所述第二数据。
11.一种数据处理装置,其特征在于,所述装置包括:获取模块、确定模块;其中,
所述获取模块,用于获取M个输入数据,所述M个输入数据包括:M个硬比特数据、M个软比特数据和所述M个硬比特数据对应的M个符号位,M为自然数;
所述确定模块,用于根据所述M个硬比特数据和第M个硬比特数据对应的符号位,确定硬判符号;还用于根据所述硬判符号和所述M个软比特数据中对应于所述硬判符号的软比特数据,确定输出数据。
12.根据权利要求11所述的装置,其特征在于,所述装置还包括:缓存模块,
所述缓存模块,用于将所述M个硬比特数据分别缓存至M个硬比特前驱状态寄存器中,还用于将所述M个软比特数据缓存至M个软比特寄存器中;
其中,所述M个硬比特前驱状态寄存器以串行方式连接,或者所述M个硬比特前驱状态寄存器以并行方式连接。
13.根据权利要求12所述的装置,其特征在于,
所述硬比特数据包括:硬比特数据0和硬比特数据1;
所述硬比特前驱状态寄存器包括:硬比特前驱状态寄存器0和硬比特前驱状态寄存器1;
所述缓存模块,用于将所述M个硬比特数据0缓存至M个硬比特前驱状态寄存器0中,还用于将所述M个硬比特数据1缓存至M个硬比特前驱状态寄存器1中。
14.根据权利要求12所述的装置,其特征在于,
当所述M个硬比特前驱状态寄存器以串行方式连接时;
所述确定模块,用于确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;还用于根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为2,还用于当所述第2个寄存器中存储的硬比特数据为0,确定第1个硬比特前驱状态寄存器0为第1个寄存器;还用于当所述第2个寄存器中存储的硬比特数据为1,确定第1个硬比特前驱状态寄存器1为第1个寄存器,所述第1个寄存器中存储的硬比特数据为硬判符号。
15.根据权利要求12所述的装置,其特征在于,
当所述M个硬比特前驱状态寄存器以并行方式连接时,所述并行方式连接包括:N个硬比特前驱状态寄存器并行方式连接,N为2的倍数;
所述确定模块,用于确定所述第M个硬比特数据对应的符号位为第一符号位,根据所述第一符号位确定第M个寄存器;还用于根据所述第M个寄存器中存储的硬比特数据,确定第M-1个寄存器,以此类推,直到M为N+1时,还用于当所述第N+1个寄存器中存储的硬比特数据为0,确定第N个硬比特前驱状态寄存器0为第N个寄存器;还用于当所述第N个寄存器中存储的硬比特数据为1,确定第N个硬比特前驱状态寄存器1为第N个寄存器,所述第N个寄存器中存储的硬比特数据为第N个硬判符号;还用于根据第N个寄存器中存储的硬比特数据,确定第N-1个硬判符号,以此类推,直到根据第2个寄存器中存储的硬比特数据确定第1个硬判符号。
16.根据权利要求15所述的装置,其特征在于,
所述确定模块,用于当所述第N个寄存器中存储的硬比特数据为0时,确定第N-1个硬比特前驱状态寄存器0为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号;还用于当所述第N个寄存器中存储的硬比特数据为1时,确定第N-1个硬比特前驱状态寄存器1为第N-1个寄存器,所述第N-1个寄存器中存储的硬比特数据为第N-1个硬判符号。
17.根据权利要求14或15所述的装置,其特征在于,
所述确定模块,用于当所述第一符号位大于零时,确定第M个硬比特前驱状态寄存器0为第M个寄存器;还用于当所述第一符号位小于等于零时,确定第M个硬比特前驱状态寄存器1为第M个寄存器。
18.根据权利要求14或15所述的装置,其特征在于,
所述确定模块,用于当所述第M个寄存器中存储的硬比特数据为0时,确定第M-1个硬比特前驱状态寄存器0为第M-1个寄存器;还用于当所述第M个寄存器中存储的硬比特数据为1时,确定第M-1个硬比特前驱状态寄存器1为第M-1个寄存器。
19.根据权利要求11所述的装置,其特征在于,所述装置还包括:判断模块、输出模块,
所述判断模块,用于若对应于所述硬判符号的软比特数据不为0,将所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位进行对比;
所述输出模块,用于若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位不同,输出所述M个软比特数据中对应于所述硬判符号的软比特数据;
所述确定模块,用于若所述硬判符号与所述M个软比特数据中对应于所述硬判符号的软比特数据的符号位相同,确定所述硬判符号和预设值的乘积为第一数据;
所述输出模块,还用于输出所述第一数据。
20.根据权利要求11所述的装置,其特征在于,
所述确定模块,用于若对应于所述硬判符号的软比特数据为0,确定所述硬判符号和预设值的乘积为第二数据,
所述输出模块,用于输出所述第二数据。
CN201610727712.2A 2016-08-25 2016-08-25 一种数据处理方法和装置 Withdrawn CN107786477A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610727712.2A CN107786477A (zh) 2016-08-25 2016-08-25 一种数据处理方法和装置
PCT/CN2017/082285 WO2018036189A1 (zh) 2016-08-25 2017-04-27 数据处理方法、装置、通信设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610727712.2A CN107786477A (zh) 2016-08-25 2016-08-25 一种数据处理方法和装置

Publications (1)

Publication Number Publication Date
CN107786477A true CN107786477A (zh) 2018-03-09

Family

ID=61246322

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610727712.2A Withdrawn CN107786477A (zh) 2016-08-25 2016-08-25 一种数据处理方法和装置

Country Status (2)

Country Link
CN (1) CN107786477A (zh)
WO (1) WO2018036189A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7779325B2 (en) * 2005-01-24 2010-08-17 Agere Systems Inc. Data detection and decoding system and method
CN104468023A (zh) * 2013-09-22 2015-03-25 中兴通讯股份有限公司 解码方法和装置
CN105024757A (zh) * 2015-06-04 2015-11-04 深圳市中兴微电子技术有限公司 一种强滤波补偿的方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7779325B2 (en) * 2005-01-24 2010-08-17 Agere Systems Inc. Data detection and decoding system and method
CN104468023A (zh) * 2013-09-22 2015-03-25 中兴通讯股份有限公司 解码方法和装置
CN105024757A (zh) * 2015-06-04 2015-11-04 深圳市中兴微电子技术有限公司 一种强滤波补偿的方法及装置

Also Published As

Publication number Publication date
WO2018036189A1 (zh) 2018-03-01

Similar Documents

Publication Publication Date Title
CN110390384A (zh) 一种可配置的通用卷积神经网络加速器
CN108416437A (zh) 用于乘加运算的人工神经网络的处理系统及方法
CN110070178A (zh) 一种卷积神经网络计算装置及方法
EP3451165B1 (en) Neural network operation device and method supporting few-bit floating-point number
CN107451659A (zh) 用于位宽分区的神经网络加速器及其实现方法
CN108805272A (zh) 一种基于fpga的通用卷积神经网络加速器
CN110390383A (zh) 一种基于幂指数量化的深度神经网络硬件加速器
CN107153522A (zh) 一种面向人工神经网络计算的动态精度可配近似乘法器
CN107943874A (zh) 知识图谱处理方法、装置、计算机设备及存储介质
WO2022007266A1 (zh) 一种卷积神经网络的加速方法及装置
CN107729409A (zh) 一种短链接生成方法及装置
JP2019075114A (ja) アクティベーション演算とコンボリューション演算を同時に遂行するための方法及び装置、そしてこのための学習方法及び学習装置
CN104238995B (zh) 一种非线性反馈移位寄存器
CN109615071A (zh) 一种高能效的神经网络处理器、加速系统及方法
CN106776461A (zh) 数据处理装置和服务器
CN106802787B (zh) 基于GPU排序的MapReduce优化方法
CN109347486A (zh) 低复杂度高吞吐率的5g ldpc编码器和编码方法
CN107957977A (zh) 一种计算方法及相关产品
CN110222815A (zh) 适用于深度学习硬件加速器的可配置激活函数装置及方法
CN101068135B (zh) 主扰码序列生成装置
CN107786477A (zh) 一种数据处理方法和装置
CN103701590B (zh) 一种基于字典的复杂密码遍历方法及装置
CN108960420A (zh) 处理方法及加速装置
CN106875010B (zh) 神经元权重信息处理方法和系统
CN103969484B (zh) 高刷新率波形合成器和高刷新率示波器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20180309

WW01 Invention patent application withdrawn after publication