CN107507336B - 一种金融设备的控制方法、主板以及金融设备 - Google Patents
一种金融设备的控制方法、主板以及金融设备 Download PDFInfo
- Publication number
- CN107507336B CN107507336B CN201710936849.3A CN201710936849A CN107507336B CN 107507336 B CN107507336 B CN 107507336B CN 201710936849 A CN201710936849 A CN 201710936849A CN 107507336 B CN107507336 B CN 107507336B
- Authority
- CN
- China
- Prior art keywords
- network
- chip
- voltage
- vcc
- board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 16
- 230000006854 communication Effects 0.000 claims abstract description 15
- 238000004891 communication Methods 0.000 claims abstract description 13
- 238000006243 chemical reaction Methods 0.000 claims description 14
- 238000012544 monitoring process Methods 0.000 claims description 6
- 230000001360 synchronised effect Effects 0.000 claims description 6
- 239000003381 stabilizer Substances 0.000 claims 6
- 238000013461 design Methods 0.000 abstract description 10
- 238000011161 development Methods 0.000 abstract description 5
- 230000010354 integration Effects 0.000 abstract description 3
- 230000009286 beneficial effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 6
- 238000012937 correction Methods 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- ZAHRKKWIAAJSAO-UHFFFAOYSA-N rapamycin Natural products COCC(O)C(=C/C(C)C(=O)CC(OC(=O)C1CCCCN1C(=O)C(=O)C2(O)OC(CC(OC)C(=CC=CC=CC(C)CC(C)C(=O)C)C)CCC2C)C(C)CC3CCC(O)C(C3)OC)C ZAHRKKWIAAJSAO-UHFFFAOYSA-N 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- QFJCIRLUMZQUOT-HPLJOQBZSA-N sirolimus Chemical compound C1C[C@@H](O)[C@H](OC)C[C@@H]1C[C@@H](C)[C@H]1OC(=O)[C@@H]2CCCCN2C(=O)C(=O)[C@](O)(O2)[C@H](C)CC[C@H]2C[C@H](OC)/C(C)=C/C=C/C=C/[C@@H](C)C[C@@H](C)C(=O)[C@H](OC)[C@H](O)/C(C)=C/[C@@H](C)C(=O)C1 QFJCIRLUMZQUOT-HPLJOQBZSA-N 0.000 description 1
- 229960002930 sirolimus Drugs 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G07—CHECKING-DEVICES
- G07D—HANDLING OF COINS OR VALUABLE PAPERS, e.g. TESTING, SORTING BY DENOMINATIONS, COUNTING, DISPENSING, CHANGING OR DEPOSITING
- G07D11/00—Devices accepting coins; Devices accepting, dispensing, sorting or counting valuable papers
- G07D11/10—Mechanical details
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种金融设备的控制方法和主板,主板分为主控核心板和底板,核心板包括存储有控制程序的存储器,主控核心板通过其设有的多个通讯接口和多个预设的I/O接口、可拆卸连接器与底板连接,实现了主控核心板和底板之间方便地拆卸、更换,当金融设备的主板需要进行更新换代时,只需要重新设计底板的电路,以及更新或增加主控核心板的存储器中与重新设计的底板匹配的控制程序,而不用对整个主板进行重新设计,大大降低了硬件设计的工作量以及金融设备的开发周期,同时该主控核心板的集成度高,在进行底板的重新设计时,底板设计所需要的元器件数量较少,使得主板整体上尺寸更小,有利于主板的微型化。
Description
技术领域
本发明实施例涉及金融设备技术领域,尤其涉及一种金融设备的控制方法、主板以及金融设备。
背景技术
自动取款机ATM(Automatic Teller Machine)机和自动存取款机CDM(CashDispenser Machine)等金融设备的主板设计时,其核心板一般用单片机来做主控芯片,单片机其硬件资源少,处理器速度低,导致金融设备每每遇到更新换代时,都需要对其主板重新设计,而主板的硬件电路复杂,如果每次设备更新都需要重新设计,开发周期长,设计成本高。
发明内容
本发明提供一种金融设备的控制方法、主板以及金融设备,以解决金融设备主板开发周期长,设计成本高的问题。
第一方面,本发明实施例提供了一种金融设备的主板,包括:主控核心板和底板;
所述主控核心板包括主控芯片、与所述主控芯片电连接的双倍速率同步动态随机存储器、与所述主控芯片电连接的存储器、为所述主控核心板供电的供电转换模块、多个通讯接口和多个预设的I/O接口;
所述多个通讯接口和多个预设的I/O接口通过可拆卸连接器与所述底板电连接;
所述存储器用于存储主控核心板发送控制指令的控制程序,所述底板用于接收所述主控核心板发送的控制指令后,执行对金融设备的控制操作。
第二方面,本发明实施例还提供了一种金融设备,所述金融设备包括上述的主板。
第三方面,本发明实施例还提供了一种金融设备的控制方法,包括:
接收用户的操作信息;
基于所述操作信息生成控制指令,并发送所述控制指令至金融设备的底板,所述底板用于根据所述控制指令生成相应的执行指令,并根据所述执行指令执行对所述金融设备的控制操作。
本发明实施例提供的金融设备的主板,其分为主控核心板和底板,核心板包括存储有控制程序的存储器,主控核心板通过其设有的多个通讯接口和多个预设的I/O接口、可拆卸连接器与底板连接,实现了主控核心板和底板之间方便地拆卸、更换,当金融设备的主板需要进行更新换代时,只需要重新设计底板的电路,以及更新或增加主控核心板的存储器中与重新设计的底板匹配的控制程序,而不用对整个主板进行重新设计,大大降低了硬件设计的工作量以及金融设备的开发周期,同时该主控核心板的集成度高,在进行底板的重新设计时,底板设计所需要的元器件数量较少,使得主板整体上尺寸更小,有利于主板的微型化。
进一步地,本发明实施例的主控核心板包括多个预设的I/O接口,具有较高可扩展性和灵活性,可以适应设计人员多变的设计需求。
附图说明
图1是本发明实施例一提供的一种金融设备的主板的结构示意图;
图2是本发明实施例的一种供电模块的结构框图;
图3是本发明实施例的一种上电时序图;
图4是本发明实施例二的一种金融设备的控制方法的步骤流程图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图1为本发明实施例一提供的一种金融设备的主板的结构示意图,该主板1具体包括主控核心板2和底板3。
具体地,主控核心板2可以包括主控芯片4、与主控芯片4电连接的双倍速率同步动态随机存储器DDR SDRAM(Double Data Rate Synchronous Dynamic Random AccessMemory)5、与主控芯片4电连接的存储器6、为主控核心板2供电的供电转换模块7、多个通讯接口8和多个预设的I/O接口9;
其中,多个通讯接口8和多个预设的I/O接口9通过可拆卸连接器10与底板3电连接;
存储器6用于存储主控核心板2发送控制指令的控制程序,底板3用于接收所述主控核心板发送的控制指令后,执行对金融设备的控制操作。
本发明实施例提供的金融设备的主板,其分为主控核心板和底板,核心板包括存储有控制程序的存储器,主控核心板通过其设有的多个通讯接口和多个预设的I/O接口、可拆卸连接器与底板连接,实现了主控核心板和底板之间方便地拆卸、更换,当金融设备的主板需要进行更新换代时,只需要重新设计底板的电路,以及更新或增加主控核心板的存储器中与重新设计的底板匹配的控制程序,而不用对整个主板进行重新设计,大大降低了硬件设计的工作量以及金融设备的开发周期,同时该主控核心板的集成度高,在进行底板的重新设计时,底板设计所需要的元器件数量较少,使得主板整体上尺寸更小,有利于主板的微型化。
进一步地,本发明实施例的主控核心板包括多个预设的I/O接口,具有较高可扩展性和灵活性,可以适应设计人员多变的设计需求。
进一步地,在主板的调试或者维修环节,若主控核心板器件坏或者底板坏,不需要整个主板都报废,只需要更换对应的主控核心板或者底板即可。
具体地,作为一种示例,主控芯片4可以选用赛灵思Xilinx XC7Z020-2CLG484I,DDR SDRAM可以选用两个16位512MB的DDR3,存储器5根据本领域技术人员的选择,可以选用贴片FLASH存储器芯片M25P128-VMF6P、贴片EEROM存储芯片AT24C64D-SSHM-T和MRAM铁电存储器等各类存储芯片。
其中,多个通讯接口可以选用RS232通讯接口、Ethernet网口、IIC总线接口、JTAG调试接口中的至少一个,以保证主控核心板和底板之间的通信过程,多个预设的I/O接口则是,当底板的硬件电路发生变化,存储器中的控制程序对应发生变化时,用以传输相应的控制指令的接口。
参照图1,可拆卸连接器10可以选用BTB(Board to Board,板对板)连接器,在主控核心板上连接器10的第一部分为BTB连接器的公头10A,在底板上连接器10的另外一部分为BTB连接器的母座10B,公头和母座互相配合连接。
参照图1,在本发明的一种优选实施例中,底板3可以包括用于检测所述金融设备的工作状态的传感器11和电机控制器12。
其中,电机控制器12用于执行对金融设备的控制操作,在执行对金融设备的控制操作时,传感器11生成与控制指令相应的反馈信息,对金融设备的工作状态进行实时反馈,所述底板还用于将所述反馈信息发送至所述主控核心板,从而使得底板可以在执行对金融设备的控制操作的同时,还可以生成与控制指令相应的反馈信息,并将该反馈信息发送至主控核心板,扩展了底板的功能。
参照图1,在本发明的一种优选实施例中,主控核心板2还可以包括:电源监控保护电路13,电源监控保护电路13与主控芯片4电连接,还与供电转换模块7电连接,该电源监控保护电路13在金融设备工作时持续监控供电模块7的工作状态,可以避免供电转换模块可能出现的短路、过流等所引起的设备烧毁现象的发生,大大提高金融设备运行的安全性。
参照图1,在本发明的一种优选实施例中,主控核心板2还可以包括加密芯片14,加密芯片14与主控芯片4电连接,用于对第一预设数据进行加密,提高通信过程的安全性。
具体的,加密芯片可以选用国家商用密码管理办公室发布的商用密码算法的芯片,通过SPI(Serial Peripheral Interface,串行外设接口)总线与主控芯片4电连接,第一预设数据则可以是本领域技术人员预先设置的关键算法、代码及用户密码等关键数据。
参照图1,在本发明的一种优选实施例中,主控核心板2还可以包括USB-FHY接口芯片15,USB-FHY接口芯片15与主控芯片4电连接,使得主控核心板能够兼容USB接口,提高金融设备的扩展性。
在本发明的一种优选实施例中,为了适应主控核心板中种类繁多的供电需求,参照图2示出的本发明实施例的一种供电模块的结构框图,供电转换模块7可以包括DC-DCTPS54531芯片、LDO TPS7A4501芯片、LDO TPS73512芯片、第一DC-DC TPS62130芯片、第二DC-DC TPS62130芯片、第三DC-DC TPS62130芯片、第四DC-DC TPS62130芯片、LDO REF3012芯片、LDO TPS51200芯片。
其中,DC-DC TPS54531芯片将24V的源电压转换成VCC_12V0网络的12V电压,所述LDO TPS7A4501芯片将VCC_12V0网络的12V电压转换成VCC_SOC_5V0网络的5V电压,所述LDOTPS73512芯片将VCC_SOC_5V0网络的5V电压转换成VCC_SOC_1V2网络的1.2V电压,所述第一DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_1V0网络的1.0V电压,所述第二DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_1V8网络的1.8V电压,所述第三DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_1V5网络的1.5V电压,所述第四DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_3V3网络的3.3V电压,所述LDO REF3012芯片将VCC_SOC_3V3网络的3.3V电压转换成REF_XADC_1V25网络的1.25V电压,所述LDO TPS51200芯片将VCC_SOC_3V3网络的3.3V电压转换成VREF_PS_DDR3网络的参考电压和VTTVREF_PS_DDR3_0V75网络的0.75V电压。
其中,主控核心板包括的“VCC_12V0网络、VCC_SOC_5V0网络、VCC_SOC_1V0网络、VCC_SOC_1V8网络、VCC_SOC_1V5网络、VCC_SOC_1V2网络、VCC_SOC_3V3网络、REF_XADC_1V25网络、VREF_PS_DDR3网络、VTTVREF_PS_DDR3_0V75网络”这些网络经过电压转换芯片后获得所需要的工作电压,完成主控核心板的供电需求。
需要说明的是,主控核心板的供电是有时序要求的,在上述供电网络的基础上,作为一种示例,参照图3示出的本发明实施例的一种上电时序图,供电转换模块7供电过程可以如下:
1、主控核心板24V电压上电后,会把24V转12V的DC-DC TPS54531芯片的使能引脚电压拉高,使芯片开始工作,得到12V电压。
2、12V电压通电后,直接通过12V转5V的LDO TPS7A4501芯片得到VCC_SOC_5V0网络的电压(5V的电压)。
3、VCC_SOC_5V0网络的5V电压上电后,会让12V转1V的第一DC-DC TPS62130芯片工作,得到VCC_SOC_1V0网络的电压。
4、VCC_SOC_1V0网络的1V电压上电后,会让12V转1.8V的第二DC-DC TPS62130芯片工作,得到VCC_SOC_1V8网络的电压。
5、VCC_SOC_1V8网络的1.8V电压上电后,会让12V转1.5V的第三DC-DC TPS62130芯片工作,得到VCC_SOC_1V5网络的电压。
6、VCC_SOC_1V5网络的1.5V电压上电后,会让5V转1.2V的LDO TPS73512芯片和12V转3.3V的第四DC-DC TPS62130芯片同时工作,同时得到VCC_SOC_1V2网络的电压和VCC_SOC_3V3网络的电压。
7、VCC_SOC_3V3网络的3.3V电压上电后,3.3V转1.25V的LDO REF3012芯片工作,得到REF_XADC_1V25D网络的电压;同时3.3V转参考电压的LDO TPS51200芯片工作,得到VREF_PS_DDR3网络的参考电压和VTTVREF_PS_DDR3_0V75网络的电压。
进一步优选地,供电转换模块7还可以包括DDR终端稳压器,DDR终端稳压器的输入为所述VTTVREF_PS_DDR3_0V75网络的0.75V电压,所述DDR终端稳压器的输出为所述双倍速率同步动态随机存储器DDR SDRAM,从而保证为DDR SDRAM保证高稳定的工作电压,提高随机存储器的性能。
另外,在上述实施例一的基础上,本发明实施例还公开了一种金融设备,该金融设备包括上述实施例的主板。
实施例二
基于上述实施例一提供的金融设备的主板,参照图4示出的本发明实施例二的一种金融设备的控制方法的步骤流程图,本发明实施例还提供了一种金融设备的控制方法,具体可以包括如下步骤:
步骤101、接收用户的操作信息;
具体的,用户的操作信息可以指的是用户在自动取款机ATM机和自动存取款机CDM机等金融设备上的转账、取款和存款等金融业务操作。
在本发明实施例中,金融设备的主板可以接收到用户的这类操作信息,以便对用户的操作作出反应。
步骤102、基于所述操作信息生成控制指令,并发送所述控制指令至金融设备的底板,所述底板用于根据所述控制指令生成相应的执行指令,并根据所述执行指令执行对所述金融设备的控制操作。
在本发明实施例中,主板接收到用户的操作信息后,主板的核心板的存储器中的控制程序可以针对该操作信息,生成相应的控制指令,然后将该控制指令发送至金融设备的底板,底板收到控制指令后生成相应的执行指令,并根据该执行指令执行对金融设备的控制操作,以使得金融设备作出符合用户的操作信息的动作,满足用户需求。
在本发明的一种优选实施例中,有时候不仅仅只要求底板按照主控核心板的控制指令执行相应的操作,底板还可以根据所述控制指令生成相应的反馈信息,并将所述反馈信息发送至金融设备的主控核心板,以便主控核心板判断底板是否正确执行了控制指令,是否达到了控制目的,则本发明实施例的控制方法还可以包括如下步骤:
1、接收所述反馈信息,并从所述反馈信息中提取目标数据;
具体的,反馈信息可以是底板中的各类传感器生成的,例如图像采集传感器、温度传感器、电压传感器。根据传感器的不同分类,图像传感器生成的反馈信息可以包括数字信号和模拟信号。
在本发明实施例中,主控核心板可以从接收到的反馈信息中提取所需要的目标数据。例如,可以提取到电机的转速数据,纸币的图像数据等目标数据。
2、监测所述目标数据是否符合第二预设数据要求;
具体的,第二预设数据是本领域技术人员预先在主控核心板内部设置的每个控制指令所希望反馈的数据,例如完整无缺的纸币的图像数据可以作为第二预设数据。
在本发明实施例中,从反馈信息中提取目标数据后,可以将目标数据与第二预设数据进行比较,判断目标数据是否符合第二预设数据的要求。
3、若否,则校正所述控制指令,直至所述目标数据符合所述第二预设数据要求,并记录所述校正的操作。
在本发明实施例中,如果目标数据不符合第二预设数据的要求,则校正主控核心板发送的控制指令,直至目标数据符合第二预设数据的要求,此时完成金融设备的控制过程,与此同时,主控核心板还可以记录对控制指令的校正操作,以便后续查看、分析校正操作产生的原因。
相应地,如果目标数据符合第二预设数据的要求,则表明底板正确的执行了控制指令。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (9)
1.一种金融设备的主板,其特征在于,包括:主控核心板和底板;
所述主控核心板包括主控芯片、与所述主控芯片电连接的双倍速率同步动态随机存储器、与所述主控芯片电连接的存储器、为所述主控核心板供电的供电转换模块、多个通讯接口和多个预设的I/O接口;
所述多个通讯接口和多个预设的I/O接口通过可拆卸连接器与所述底板电连接;
所述存储器用于存储主控核心板发送控制指令的控制程序,所述底板用于接收所述主控核心板发送的控制指令后,执行对金融设备的控制操作;
所述底板包括用于检测所述金融设备的工作状态的传感器和电机控制器;
所述电机控制器用于执行对所述金融设备的控制操作,在执行对所述金融设备的控制操作时,所述传感器生成与所述控制指令相应的反馈信息;
所述底板还用于将所述反馈信息发送至所述主控核心板;
所述供电转换模块包括DDR终端稳压器,所述DDR终端稳压器的输入为VTTVREF_PS_DDR3_0V75网络的0.75V电压,所述DDR终端稳压器的输出为所述双倍速率同步动态随机存储器。
2.根据权利要求1所述的主板,其特征在于,所述主控核心板还包括:电源监控保护电路,所述电源监控保护电路与所述主控芯片电连接,还与所述供电转换模块电连接。
3.根据权利要求1所述的主板,其特征在于,所述主控核心板还包括加密芯片;
所述加密芯片与所述主控芯片电连接,用于对第一预设数据进行加密。
4.根据权利要求1所述的主板,其特征在于,所述主控核心板还包括USB-FHY接口芯片,所述USB-FHY接口芯片与所述主控芯片电连接。
5.根据权利要求1所述的主板,其特征在于,所述多个通讯接口包括RS232通讯接口、Ethernet网口、IIC总线接口、JTAG调试接口中的至少一个。
6.根据权利要求1所述的主板,其特征在于,所述主控核心板还包括VCC_12V0网络、VCC_SOC_5V0网络、VCC_SOC_1V0网络、VCC_SOC_1V8网络、VCC_SOC_1V5网络、VCC_SOC_1V2网络、VCC_SOC_3V3网络、REF_XADC_1V25网络、VREF_PS_DDR3网络、VTTVREF_PS_DDR3_0V75网络,所述供电转换模块包括DC-DC TPS54531芯片、LDO TPS7A4501芯片、LDO TPS73512芯片、第一DC-DC TPS62130芯片、第二DC-DC TPS62130芯片、第三DC-DC TPS62130芯片、第四DC-DC TPS62130芯片、LDO REF3012芯片、LDO TPS51200芯片;
所述DC-DC TPS54531芯片将24V的源电压转换成VCC_12V0网络的12V电压,所述LDOTPS7A4501芯片将VCC_12V0网络的12V电压转换成VCC_SOC_5V0网络的5V电压,所述LDOTPS73512芯片将VCC_SOC_5V0网络的5V电压转换成VCC_SOC_1V2网络的1.2V电压,所述第一DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_1V0网络的1.0V电压,所述第二DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_1V8网络的1.8V电压,所述第三DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_1V5网络的1.5V电压,所述第四DC-DC TPS62130芯片将VCC_12V0网络的12V电压转换成VCC_SOC_3V3网络的3.3V电压,所述LDO REF3012芯片将VCC_SOC_3V3网络的3.3V电压转换成REF_XADC_1V25网络的1.25V电压,所述LDO TPS51200芯片将VCC_SOC_3V3网络的3.3V电压转换成VREF_PS_DDR3网络的参考电压和VTTVREF_PS_DDR3_0V75网络的0.75V电压。
7.一种金融设备,其特征在于,所述金融设备包括权利要求1-6任一项所述的主板。
8.一种金融设备的控制方法,其特征在于,包括:
主控核心板用于接收用户的操作信息;
基于所述操作信息生成控制指令,并发送所述控制指令至金融设备的底板,所述底板用于根据所述控制指令生成相应的执行指令,并根据所述执行指令执行对所述金融设备的控制操作;
所述底板包括用于检测所述金融设备的工作状态的传感器和电机控制器;
所述电机控制器用于执行对所述金融设备的控制操作,在执行对所述金融设备的控制操作时,所述传感器生成与所述控制指令相应的反馈信息;
所述底板还用于将所述反馈信息发送至所述主控核心板;所述主控核心板包括供电转换模块;
所述供电转换模块包括DDR终端稳压器,所述DDR终端稳压器的输入为VTTVREF_PS_DDR3_0V75网络的0.75V电压,所述DDR终端稳压器的输出为双倍速率同步动态随机存储器。
9.根据权利要求8所述的控制方法,其特征在于,所述底板还用于根据所述控制指令生成相应的反馈信息,并将所述反馈信息发送至金融设备的主控核心板,所述方法还包括:
接收所述反馈信息,并从所述反馈信息中提取目标数据;
监测所述目标数据是否符合第二预设数据要求;
若否,则校正所述控制指令,直至所述目标数据符合所述第二预设数据要求,并记录所述校正的操作。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710936849.3A CN107507336B (zh) | 2017-10-10 | 2017-10-10 | 一种金融设备的控制方法、主板以及金融设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710936849.3A CN107507336B (zh) | 2017-10-10 | 2017-10-10 | 一种金融设备的控制方法、主板以及金融设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107507336A CN107507336A (zh) | 2017-12-22 |
CN107507336B true CN107507336B (zh) | 2023-12-26 |
Family
ID=60701136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710936849.3A Active CN107507336B (zh) | 2017-10-10 | 2017-10-10 | 一种金融设备的控制方法、主板以及金融设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107507336B (zh) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5852606A (en) * | 1995-07-12 | 1998-12-22 | Bay Networks, Inc. | Method and apparatus for transmitting cells across an ATM switch bus |
CN2664065Y (zh) * | 2003-11-25 | 2004-12-15 | 深圳达实智能股份有限公司 | 智能化多功能消费机 |
CN201725422U (zh) * | 2010-04-23 | 2011-01-26 | 北京友高教育科技有限公司 | 超级数据采集装置 |
CN201957156U (zh) * | 2011-01-12 | 2011-08-31 | 青岛海信电器股份有限公司 | 一种低功耗待机电路及电视机 |
CN202514004U (zh) * | 2012-03-29 | 2012-10-31 | 杭州巨峰科技有限公司 | 数字硬盘录像机音视频编解码核心板 |
CN103862562A (zh) * | 2012-12-14 | 2014-06-18 | 梁三妹 | 一种布料机控制系统 |
CN104111621A (zh) * | 2014-06-16 | 2014-10-22 | 福建睿能科技股份有限公司 | 自动化设备及其控制系统、控制装置 |
CN104426995A (zh) * | 2013-09-11 | 2015-03-18 | 腾讯科技(深圳)有限公司 | 核心组件、终端设备、服务器、系统及服务提供方法 |
CN105137877A (zh) * | 2015-08-31 | 2015-12-09 | 广西小草信息产业有限责任公司 | 一种计算机控制的变频调速系统 |
CN205644331U (zh) * | 2016-05-19 | 2016-10-12 | 天津市中马骏腾精密机械制造有限公司 | 一种缝纫设备主控制系统 |
CN107036571A (zh) * | 2016-12-27 | 2017-08-11 | 江苏吴通连接器有限公司 | 一种全自动电缆生产线上免调机头的自动校正系统 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW527537B (en) * | 2001-01-03 | 2003-04-11 | Leadtek Research Inc | Conversion device of SDR and DDR, and interface card, motherboard and memory module interface using the same |
-
2017
- 2017-10-10 CN CN201710936849.3A patent/CN107507336B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5852606A (en) * | 1995-07-12 | 1998-12-22 | Bay Networks, Inc. | Method and apparatus for transmitting cells across an ATM switch bus |
CN2664065Y (zh) * | 2003-11-25 | 2004-12-15 | 深圳达实智能股份有限公司 | 智能化多功能消费机 |
CN201725422U (zh) * | 2010-04-23 | 2011-01-26 | 北京友高教育科技有限公司 | 超级数据采集装置 |
CN201957156U (zh) * | 2011-01-12 | 2011-08-31 | 青岛海信电器股份有限公司 | 一种低功耗待机电路及电视机 |
CN202514004U (zh) * | 2012-03-29 | 2012-10-31 | 杭州巨峰科技有限公司 | 数字硬盘录像机音视频编解码核心板 |
CN103862562A (zh) * | 2012-12-14 | 2014-06-18 | 梁三妹 | 一种布料机控制系统 |
CN104426995A (zh) * | 2013-09-11 | 2015-03-18 | 腾讯科技(深圳)有限公司 | 核心组件、终端设备、服务器、系统及服务提供方法 |
CN104111621A (zh) * | 2014-06-16 | 2014-10-22 | 福建睿能科技股份有限公司 | 自动化设备及其控制系统、控制装置 |
CN105137877A (zh) * | 2015-08-31 | 2015-12-09 | 广西小草信息产业有限责任公司 | 一种计算机控制的变频调速系统 |
CN205644331U (zh) * | 2016-05-19 | 2016-10-12 | 天津市中马骏腾精密机械制造有限公司 | 一种缝纫设备主控制系统 |
CN107036571A (zh) * | 2016-12-27 | 2017-08-11 | 江苏吴通连接器有限公司 | 一种全自动电缆生产线上免调机头的自动校正系统 |
Also Published As
Publication number | Publication date |
---|---|
CN107507336A (zh) | 2017-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102694542B (zh) | 信号隔离方法、装置及芯片 | |
US20070245076A1 (en) | Volatile storage device and serial mixed storage system having the same | |
CN102540060A (zh) | 一种数字集成电路芯片测试系统 | |
CN103218027A (zh) | 控制装置、控制方法以及电子装置 | |
US20200183475A1 (en) | Method and apparatus for supplying power to a processor | |
CN103135723B (zh) | 计算机系统的电源供应设备及其电源启动顺序控制方法 | |
CN102467217A (zh) | 电源状态同步获取方法 | |
US20230297157A1 (en) | Power consumption control apparatus, processor, and power consumption control method | |
CN107507336B (zh) | 一种金融设备的控制方法、主板以及金融设备 | |
CN109144229A (zh) | 一种电源输出管理方法、装置及电子设备 | |
US20090271649A1 (en) | Voltage regulator phase shedding | |
US10769038B2 (en) | Counter circuitry and methods including a master counter providing initialization data and fault detection data and wherein a threshold count difference of a fault detection count is dependent upon the fault detection data | |
CN107202958A (zh) | 用于测试电池的状况的方法和设备 | |
US10763829B2 (en) | Counter circuitry and method | |
US20230019075A1 (en) | Electronic device including a plurality of power management integrated circuits and method of operating the same | |
CN101424956B (zh) | 调整频率与电压的计算机系统及其调整方法 | |
CN109324995A (zh) | 一种配置dsp初始化的方法 | |
CN113377404B (zh) | 一种新能源车域控制器安全监控芯片程序更新方法及系统 | |
CN207281885U (zh) | 一种金融设备的主板以及金融设备 | |
CN102156527B (zh) | 一种电源适配器及便携式电脑 | |
WO2015151169A1 (ja) | 制御装置及び電子機器 | |
US8555092B2 (en) | Memory power supply control circuit | |
CN203870535U (zh) | 一种具叠层结构的非易失性存储装置 | |
US20220091853A1 (en) | Technology to measure boot activity before a processor enters a working state | |
EP3885880A1 (en) | Power management circuitry for controlling a power state transition based on a predetermined time limit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |