CN107450650B - 一种应用于数字芯片io口的上电复位牵制电路 - Google Patents

一种应用于数字芯片io口的上电复位牵制电路 Download PDF

Info

Publication number
CN107450650B
CN107450650B CN201710877827.4A CN201710877827A CN107450650B CN 107450650 B CN107450650 B CN 107450650B CN 201710877827 A CN201710877827 A CN 201710877827A CN 107450650 B CN107450650 B CN 107450650B
Authority
CN
China
Prior art keywords
circuit
port
comparator
diode
digit chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710877827.4A
Other languages
English (en)
Other versions
CN107450650A (zh
Inventor
黄朝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Silicon Mountain Technology Co Ltd
Original Assignee
Shenzhen Silicon Mountain Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Silicon Mountain Technology Co Ltd filed Critical Shenzhen Silicon Mountain Technology Co Ltd
Priority to CN201710877827.4A priority Critical patent/CN107450650B/zh
Publication of CN107450650A publication Critical patent/CN107450650A/zh
Application granted granted Critical
Publication of CN107450650B publication Critical patent/CN107450650B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/625Regulating voltage or current wherein it is irrelevant whether the variable actually regulated is ac or dc

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Electronic Switches (AREA)

Abstract

本发明提供一种应用于数字芯片IO口的上电复位牵制电路,包括R‑R分压电路、R‑C充电电路以及比较电路;R‑R分压电路包括串联连接的第一电阻R1和第二电阻R2;R‑C充电电路包括串联连接的第三电阻R3和第一电容C1;比较电路包括比较器以及与该比较器的输出端连接的二极管电路,比较器的一输入口与第一电阻R1和第二电阻R2的连接线相连接,且比较器的另一输入口与第三电阻R3和第一电容C1的连接线相连接,实际使用过程中,第二电阻R2、第一电容C1上的两个电压经过比较器进行比较后,用比较后的结果去牵制数字芯片IO口的动作,电路简单,同时可通过简单调整阻容大小来灵活调整时间,且克服了在一些简单控制电路中,存在锁存器多余的资源、相对繁杂的外部电路。

Description

一种应用于数字芯片IO口的上电复位牵制电路
[技术领域]
本发明涉及数字芯片电路技术领域,尤其涉及一种灵活度高、成本低且可以达到灵活调节控制时间目的的应用于数字芯片IO口的上电复位牵制电路。
[背景技术]
随着近年智能化发展飞速,在各领域都追求智能化,数字电路越发显得重要,对于传统的数字控制电路,大多采用I/O口增加锁存芯片,进行信号延迟和增加驱动的能力,但它的缺点是这类锁存芯片引脚比较多、外围电路相对复杂,成本也相对较高,对于一些只需简单逻辑控制的电路来说是资源浪费,同时增加了布板PCB难度。
怎样才能通过具体的电路设计使得运行过程中IO口不受控现象得到牵制,且能够用于各数字逻辑控制电路,当上电瞬间,在数字芯片未复位完成前,保证各逻辑控制不会误动作,本领域的技术人员进行了大量的研发和实验,从数字芯片I/O的外界电路方面入手进行改进和改善,并取得了较好的成绩。
[发明内容]
为克服现有技术所存在的问题,本发明提供一种灵活度高、成本低且可以达到灵活调节控制时间目的的应用于数字芯片IO口的上电复位牵制电路。
本发明解决技术问题的方案是提供一种应用于数字芯片IO口的上电复位牵制电路,包括R-R分压电路、R-C充电电路以及比较电路;所述R-R分压电路包括串联连接的第一电阻R1和第二电阻R2;所述R-C充电电路包括串联连接的第三电阻R3和第一电容C1;所述比较电路包括比较器以及与该比较器的输出端连接的二极管电路,二极管电路与数字芯片的对应IO口相连,且各二极管电路中至少设置有一个二极管;所述比较器的一输入口与第一电阻R1和第二电阻R2的连接线相连接,且比较器的另一输入口与第三电阻R3和第一电容C1的连接线相连接;所述第二电阻R2与第一电容C1的输出端同时接公共地。
优选地,所述数字芯片的IO口与各对应二极管电路中的二极管正极相连接;比较器的输出端与各对应二极管电路中的二极管负极相连接。
优选地,所述二极管电路的数量为两条。
优选地,所述各二极管电路中的二极管数量为一个。
优选地,所述各二极管电路的二极管与数字芯片的IO口之间还连接有逻辑控制引线。
与现有技术相比,本发明一种应用于数字芯片IO口的上电复位牵制电路通过同时设置R-R分压电路、R-C充电电路以及比较电路,且在R-R分压电路中设置串联连接的第一电阻R1和第二电阻R2,在R-C充电电路设置串联连接的第三电阻R3和第一电容C1,在比较电路中设置比较器以及与该比较器的输出端连接的二极管电路,实际使用过程中,第二电阻R2、第一电容C1上的两个电压经过比较器进行比较后,用比较后的结果去牵制数字芯片IO口的动作,电路简单,成本低,同时可通过简单调整阻容大小来灵活调整时间,且克服了在一些简单控制电路中,存在锁存器多余的资源、相对繁杂的外部电路。
[附图说明]
图1是本发明一种应用于数字芯片IO口的上电复位牵制电路的电路连接结构示意图。
[具体实施方式]
为使本发明的目的,技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用于解释本发明,并不用于限定此发明。
请参阅图1,本发明一种应用于数字芯片IO口的上电复位牵制电路1包括R-R分压电路、R-C充电电路以及比较电路;所述R-R分压电路包括串联连接的第一电阻R1和第二电阻R2;所述R-C充电电路包括串联连接的第三电阻R3和第一电容C1;所述比较电路包括比较器以及与该比较器的输出端连接的二极管电路,二极管电路与数字芯片的对应IO口相连,且各二极管电路中至少设置有一个二极管;所述比较器的一输入口与第一电阻R1和第二电阻R2的连接线相连接,且比较器的另一输入口与第三电阻R3和第一电容C1的连接线相连接;所述第二电阻R2与第一电容C1的输出端同时接公共地。
通过同时设置R-R分压电路、R-C充电电路以及比较电路,且在R-R分压电路中设置串联连接的第一电阻R1和第二电阻R2,在R-C充电电路设置串联连接的第三电阻R3和第一电容C1,在比较电路中设置比较器以及与该比较器的输出端连接的二极管电路,实际使用过程中,第二电阻R2、第一电容C1上的两个电压经过比较器进行比较后,用比较后的结果去牵制数字芯片IO口的动作,电路简单,成本低,同时可通过简单调整阻容大小来灵活调整时间,且克服了在一些简单控制电路中,存在锁存器多余的资源、相对繁杂的外部电路。
优选地,所述数字芯片的IO口与各对应二极管电路中的二极管D1正极相连接;比较器的输出端与各对应二极管电路中的二极管D1负极相连接。
优选地,所述二极管电路的数量为两条;可根据实际控制路数需要进行增减。
优选地,所述各二极管电路中的二极管D1数量为一个。
优选地,所述各二极管电路的二极管D 1与数字芯片的IO口之间还连接有逻辑控制引线。
实际运行过程中,在上电瞬间,VDD通过第一电阻R1和第二电阻R2分压,在第二电阻R2上产生一个电压(该电压跟随VDD线性上升)。同时,VDD通过第三电阻R3给第一电容C1充电,在第一电容C1上产生一个电压,第二电阻R2、第一电容C1上的两个电压经过比较器进行比较后,用比较后的结果,去牵制数字芯片I\O口,与I/O口电平为相与的关系,即实现了上电复位瞬间,不管I/O口的逻辑电平如何跳变,只要比较器的条件未满足,就不会使数字芯片控制的逻辑信号误动作。
开机瞬间,辅助电源电压VDD的建立过程,一般是随时间近线性上升的方式进行,所以,只要第一电阻R1和第二电阻R2阻值确定,在第二电阻R2上的分压VA也是随时间线性变化的过程,与此同时,VDD通过第三电阻R3对第一电容C1充电,在第一电容C1上形成一个随时间变化的VB电压,VA与VB分别送入比较器的输入端口,进行比较,而根据理论,VA、VB必然会随着时间的进行,产生一个交集点,这个交集点的时间即为上电时,MUC受牵制的时间,而这个时间可以调节R1、R2、R3、C1中的任何一个参数来实现。
与现有技术相比,本发明一种应用于数字芯片IO口的上电复位牵制电路1通过同时设置R-R分压电路、R-C充电电路以及比较电路,且在R-R分压电路中设置串联连接的第一电阻R1和第二电阻R2,在R-C充电电路设置串联连接的第三电阻R3和第一电容C1,在比较电路中设置比较器以及与该比较器的输出端连接的二极管电路,实际使用过程中,第二电阻R2、第一电容C1上的两个电压经过比较器进行比较后,用比较后的结果去牵制数字芯片IO口的动作,电路简单,成本低,同时可通过简单调整阻容大小来灵活调整时间,且克服了在一些简单控制电路中,存在锁存器多余的资源、相对繁杂的外部电路。
以上所述的本发明实施方式,并不构成对本发明保护范围的限定。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明的权利要求保护范围之内。

Claims (5)

1.一种应用于数字芯片IO口的上电复位牵制电路,其特征在于:包括R-R分压电路、R-C充电电路以及比较电路;所述R-R分压电路包括串联连接的第一电阻R1和第二电阻R2;所述R-C充电电路包括串联连接的第三电阻R3和第一电容C1;所述比较电路包括比较器以及与该比较器的输出端连接的二极管电路,二极管电路与数字芯片的对应IO口相连,且各二极管电路中至少设置有一个二极管;所述比较器的一输入口与第一电阻R1和第二电阻R2的连接线相连接,且比较器的另一输入口与第三电阻R3和第一电容C1的连接线相连接;所述第二电阻R2与第一电容C1的输出端同时接公共地。
2.如权利要求1所述的一种应用于数字芯片IO口的上电复位牵制电路,其特征在于:所述数字芯片的IO口与各对应二极管电路中的二极管正极相连接;比较器的输出端与各对应二极管电路中的二极管负极相连接。
3.如权利要求2所述的一种应用于数字芯片IO口的上电复位牵制电路,其特征在于:所述二极管电路的数量为两条。
4.如权利要求1或3所述的一种应用于数字芯片IO口的上电复位牵制电路,其特征在于:所述各二极管电路中的二极管数量为一个。
5.如权利要求1所述的一种应用于数字芯片IO口的上电复位牵制电路,其特征在于:所述各二极管电路的二极管与数字芯片的IO口之间还连接有逻辑控制引线。
CN201710877827.4A 2017-09-26 2017-09-26 一种应用于数字芯片io口的上电复位牵制电路 Active CN107450650B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710877827.4A CN107450650B (zh) 2017-09-26 2017-09-26 一种应用于数字芯片io口的上电复位牵制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710877827.4A CN107450650B (zh) 2017-09-26 2017-09-26 一种应用于数字芯片io口的上电复位牵制电路

Publications (2)

Publication Number Publication Date
CN107450650A CN107450650A (zh) 2017-12-08
CN107450650B true CN107450650B (zh) 2019-03-26

Family

ID=60498232

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710877827.4A Active CN107450650B (zh) 2017-09-26 2017-09-26 一种应用于数字芯片io口的上电复位牵制电路

Country Status (1)

Country Link
CN (1) CN107450650B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106959726A (zh) * 2017-04-21 2017-07-18 深圳市瀚索科技开发有限公司 一种基于轻触开关的开关机电路
CN107045373A (zh) * 2017-02-22 2017-08-15 庆安集团有限公司 一种互锁三位电机控制系统
CN107066021A (zh) * 2017-05-15 2017-08-18 歌尔科技有限公司 一种按键复用电路及电子设备
CN107066022A (zh) * 2017-06-06 2017-08-18 电子科技大学 一种低功耗兼有欠压锁定功能的高压启动电路
US9762120B2 (en) * 2006-11-30 2017-09-12 Conversant Intellectual Property Management Inc. Circuit for clamping current in a charge pump
CN207148682U (zh) * 2017-09-26 2018-03-27 深圳硅山技术有限公司 应用于数字芯片io口的上电复位牵制电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9762120B2 (en) * 2006-11-30 2017-09-12 Conversant Intellectual Property Management Inc. Circuit for clamping current in a charge pump
CN107045373A (zh) * 2017-02-22 2017-08-15 庆安集团有限公司 一种互锁三位电机控制系统
CN106959726A (zh) * 2017-04-21 2017-07-18 深圳市瀚索科技开发有限公司 一种基于轻触开关的开关机电路
CN107066021A (zh) * 2017-05-15 2017-08-18 歌尔科技有限公司 一种按键复用电路及电子设备
CN107066022A (zh) * 2017-06-06 2017-08-18 电子科技大学 一种低功耗兼有欠压锁定功能的高压启动电路
CN207148682U (zh) * 2017-09-26 2018-03-27 深圳硅山技术有限公司 应用于数字芯片io口的上电复位牵制电路

Also Published As

Publication number Publication date
CN107450650A (zh) 2017-12-08

Similar Documents

Publication Publication Date Title
CN101527990B (zh) 发光二极管驱动电路
CN206922645U (zh) 一种电源开关的软启动电路
CN207148682U (zh) 应用于数字芯片io口的上电复位牵制电路
CN203705526U (zh) 一种电压极性判断电路及系统
CN107450650B (zh) 一种应用于数字芯片io口的上电复位牵制电路
CN203788258U (zh) 一种新型igbt/mosfet驱动电路
CN207106201U (zh) 一种电动汽车的供电系统
CN203942462U (zh) 一种自带防倒灌保护的同步整流boost电路
CN105790385A (zh) 一种管脚复用实现锂电池电量显示范围设定电路
CN202940620U (zh) 一种电池充电电路及其控制电路
CN104656034A (zh) 一种直流电子负载
CN106773905B (zh) 一种基于电源时序消抖控制的开关量输出电路
CN206250994U (zh) 一种ac‑dc供电电路
CN202472546U (zh) Mcu复位装置
CN202721658U (zh) 一种集成上电复位功能的开关电源芯片
CN104423514B (zh) 一种单片机复位电路及微机系统
CN205485672U (zh) 一种计算机硬件温度控制装置
CN103777533B (zh) 一种信号选择输出电路与控制芯片及控制电路
CN209133048U (zh) 用于实验教学的无线多功能开发板电路
CN206023567U (zh) 开关电源调制电路和开关电源
CN207475520U (zh) 一种连接在输入源极电压和输出负载之间的开关电路
CN208353657U (zh) 一种消除led灯在上电和断电时微闪的电路
CN202524374U (zh) 基于pwm的恒流驱动电路
CN205680047U (zh) 一种单片机智能复位控制电路
CN205017286U (zh) 一种基于555集成芯片的定时电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant