CN107450414B - 一种上电控制系统及方法 - Google Patents

一种上电控制系统及方法 Download PDF

Info

Publication number
CN107450414B
CN107450414B CN201710837808.9A CN201710837808A CN107450414B CN 107450414 B CN107450414 B CN 107450414B CN 201710837808 A CN201710837808 A CN 201710837808A CN 107450414 B CN107450414 B CN 107450414B
Authority
CN
China
Prior art keywords
board
control
card
main control
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710837808.9A
Other languages
English (en)
Other versions
CN107450414A (zh
Inventor
房超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Byzoro Network Ltd
Original Assignee
Byzoro Network Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Byzoro Network Ltd filed Critical Byzoro Network Ltd
Priority to CN201710837808.9A priority Critical patent/CN107450414B/zh
Publication of CN107450414A publication Critical patent/CN107450414A/zh
Application granted granted Critical
Publication of CN107450414B publication Critical patent/CN107450414B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25257Microcontroller

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Small-Scale Networks (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明公开了一种上电控制系统,包括至少一个板卡;每一板卡包括控制模块,所有控制模块相互连接;每一控制模块用于在本板卡插入通信设备后上电,并检测所有板卡中是否存在主用主控板卡,若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电,若不存在,则延时相应时长后控制本板卡上电。本发明还公开了一种上电控制方法。本发明能够避免多板卡同时上电产生的浪涌问题,同时避免上电瞬时电流过大造成的板卡损坏或电源烧毁问题,提高系统运行的稳定性。

Description

一种上电控制系统及方法
技术领域
本发明涉及通信技术领域,尤其涉及一种上电控制系统及方法。
背景技术
现有的通信设备中,特别是机框式通信设备,通常会设计多个不同功能的板卡。以一款机框式的通信设备为例,该通信设备具有主用主控板卡、备用主控板卡、交换板卡以及N个业务板卡。主用主控板卡分别与备用主控板卡、交换板卡以及N个业务板卡连接。主用主控板卡在设备正常运行时,完成整个设备的管理控制。备用主控板卡在设备正常运行时,如果主用主控板卡由于拔出、复位或其他原因导致的板卡运行不正常,那么备用主控板卡将接替主用主控板卡完成整个设备的管理控制。现有技术的上电控制方法为,当设备开机,接通机框电源时,主用主控板卡上电,而备用主控板卡,交换板卡和N个业务板卡不上电,主用主控板卡正常运行后,输出上电信号,备用主控板卡主控,交换板卡和N个业务板卡由所述上电信号控制上电。
在上述上电控制方法中,各板卡的上电是由主用主控板卡来控制的,使得这种方法仅适用于主用主控板卡和备用主控板卡是十分明确的情况下,例如通过板卡所在的槽位指定那个槽位的板卡是主用主控板卡,那个槽位的板卡是备用主控板卡。但是,对于主用主控板卡不明确,而需要通过主备竞争手段选择出主用主控板卡和备用主控板卡的通信设备而言,特别是面对有多块板卡要参与主备竞争的情况而言,这种上电控制方法使得多个板卡同时上电参与竞争,而同时上电会产生浪涌问题,导致上电瞬时电流过大,造成板卡损坏或电源烧毁,影响系统稳定运行。
发明内容
本发明针对现有技术中存在的问题,提供了一种上电控制系统及方法,能够避免多板卡同时上电产生的浪涌问题,同时避免上电瞬时电流过大造成的板卡损坏或电源烧毁问题,提高系统运行的稳定性。
本发明就上述技术问题而提出的技术方案如下:
一方面,本发明提供一种上电控制系统,包括至少一个板卡;每一板卡包括控制模块,所有控制模块相互连接;
每一控制模块用于在本板卡插入通信设备后上电,并检测所有板卡中是否存在主用主控板卡,若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电,若不存在,则延时相应时长后控制本板卡上电。
进一步地,每一板卡对应有一个唯一的槽位号;
所述每一控制模块具体用于在所有板卡中不存在所述主用主控板卡时,获取本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息,并根据本板卡的槽位号和所述在位信息计算本板卡所需延时的时长,以在延时相应的时长后控制本板卡上电。
进一步地,所述上电控制系统还包括中板;所有控制模块通过所述中板相互连接;
所述每一控制模块具体用于通过所述中板采集信号,并在采集到主用主控信号时,判定所有板卡中存在主用主控板卡,在未采集到主用主控信号时,判定所有板卡中不存在主用主控板卡。
进一步地,所述至少一个板卡包括至少一个主控板卡、至少一个交换板卡和至少一个业务板卡;每一主控板卡和每一交换板卡均包括处理模块,所述中板包括集线器、板间IO通道、I2C输出通道以及与每一处理模块相对应的I2C输入通道;
每一处理模块分别通过所述板间IO通道与所述集线器连接,所述每一处理模块还分别通过其对应的I2C输入通道与所述集线器连接,所述每一处理模块还分别与其对应的控制模块连接,每一控制模块分别通过所述I2C输出通道与所述集线器连接;
所述集线器用于在通过所述板间IO通道采集到一个处理模块输出的使能信号时,则将所述处理模块对应的I2C输入通道与所述I2C输出通道配置为唯一通路,以将所述处理模块所在的板卡设置为所述主用主控板卡,并使所述处理模块通过所述唯一通路输出所述主用主控信号。
进一步地,所述每一控制模块还用于在存在所述主用主控板卡时,根据所述主用主控板卡发送的掉电指令控制本板卡掉电,以及根据所述主用主控板卡发送的复位指令控制本板卡复位。
另一方面,本发明提供一种上电控制方法,所述方法应用于上述上电控制系统,所述方法包括:
在每一板卡插入通信设备后,使本板卡中的控制模块上电;
通过所述控制模块检测所有板卡中是否存在主用主控板卡;
若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电;
若不存在,则延时相应时长后控制本板卡上电。
进一步地,每一板卡对应有一个唯一的槽位号;
所述延时相应时长后控制本板卡上电,具体包括:
获取本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息;
根据本板卡的槽位号和所述在位信息计算本板卡所需延时的时长,以在延时相应的时长后控制本板卡上电。
进一步地,所述通过所述控制模块检测所有板卡中是否存在主用主控板卡,具体包括:
所述控制模块通过中板采集信号,并在采集到主用主控信号时,判定所有板卡中存在主用主控板卡,在未采集到主用主控信号时,判定所有板卡中不存在主用主控板卡。
进一步地,所述板卡包括至少一个主控板卡、至少一个交换板卡和至少一个业务板卡;
通过所述中板采集到一个主控板卡或一个交换板卡输出的使能信号时,将所述主控板卡或所述交换板卡设置为所述主用主控板卡;
通过所述主用主控板卡输出所述主用主控信号至所述中板。
进一步地,所述方法还包括:
在存在所述主用主控板卡时,根据所述主用主控板卡发送的掉电指令控制本板卡掉电,以及根据所述主用主控板卡发送的复位指令控制本板卡复位。
本发明实施例提供的技术方案带来的有益效果是:
在每个板卡中设置一个用于管理本板卡上电时间的控制模块,在板卡插入通信设备后,先使控制模块上电,再使控制模块检测所有板卡中是否存在用于控制各个板卡上电的主用主控板卡,若存在,则主用主控板卡依次控制各个板卡上电,若不存在,则每个板卡中的控制模块延时一定时间后控制本板卡上电,实现各个板卡依次上电,避免多板卡同时上电产生的浪涌问题,同时避免上电瞬时电流过大造成的板卡损坏或电源烧毁问题,提高系统运行的稳定性;在不存在主用主控板卡时,每个板卡中的控制模块根据本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息,计算本板卡所需延时的时长,保证各个板卡延时时间最短,有效缩短系统的启动时间,提升系统的运行效率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供上电控制系统的结构示意图;
图2是本发明实施例一提供的上电控制系统中MCU与中板的结构示意图;
图3是本发明实施例二提供的上电控制方法的一种流程示意图;
图4是本发明实施例二提供的上电控制方法的另一种流程示意图;
图5是本发明实施例二提供的上电控制方法的具体流程示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例一
本发明实施例提供了一种上电控制系统,参见图1,包括至少一个板卡;每一板卡包括控制模块,所有控制模块相互连接;
每一控制模块用于在本板卡插入通信设备后上电,并检测所有板卡中是否存在主用主控板卡,若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电,若不存在,则延时相应时长后控制本板卡上电。
进一步地,每一板卡对应有一个唯一的槽位号;
所述每一控制模块具体用于在所有板卡中不存在所述主用主控板卡时,获取本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息,并根据本板卡的槽位号和所述在位信息计算本板卡所需延时的时长,以在延时相应的时长后控制本板卡上电。
需要说明的是,每一板卡的上电控制分为主用主控控制和本板卡控制。其中,主用主控控制可以控制各个板卡任意上电,本板卡控制可以控制本板卡延迟一定时间后上电,且每个板卡延时的时间不同,以避免所有板卡同时上电。对于本板卡延时时长,根据本板卡的槽位号以及其他板卡的在位信息,计算小于本板卡槽位号的不在位板卡的数量,再根据本板卡的槽位号和所述数量,基于计算公式计算本板卡延时时长。其中,计算公式为timeout=(slot-num-1)*1000,其中,timeout为本板卡延时的时长,单位为毫秒,slot为本板卡的槽位号,num为小于本板卡槽位号的不在位板卡的数量,槽位号越小,延时时长越短。
例如,机框设备共有12个槽位,槽位号编号为1至12。一板卡的槽位号为5,槽位号小于5的板卡的在位状态为1、3槽的板卡在位,2、4槽的板卡不在位,则对于本板卡来说,不在位的板卡数量为2,根据计算公式计算获得本板卡的上电延时时长为2000毫秒。这样能够在计算时忽略不在位板卡,让槽位号最小的在线板卡优先上电,随着槽位号的递增,上电延迟时间依次增加,保证各在位板卡等待最短的上电延迟时间。
进一步地,所述上电控制系统还包括中板;所有控制模块通过所述中板相互连接;
所述每一控制模块具体用于通过所述中板采集信号,并在采集到主用主控信号时,判定所有板卡中存在主用主控板卡,在未采集到主用主控信号时,判定所有板卡中不存在主用主控板卡。
进一步地,所述至少一个板卡包括至少一个主控板卡、至少一个交换板卡和至少一个业务板卡;每一主控板卡和每一交换板卡均包括处理模块,所述中板包括集线器、板间IO通道、I2C输出通道以及与每一处理模块相对应的I2C输入通道;
每一处理模块分别通过所述板间IO通道与所述集线器连接,所述每一处理模块还分别通过其对应的I2C输入通道与所述集线器连接,所述每一处理模块还分别与其对应的控制模块连接,每一控制模块分别通过所述I2C输出通道与所述集线器连接;
所述集线器用于在通过所述板间IO通道采集到一个处理模块输出的使能信号时,则将所述处理模块对应的I2C输入通道与所述I2C输出通道配置为唯一通路,以将所述处理模块所在的板卡设置为所述主用主控板卡,并使所述处理模块通过所述唯一通路输出所述主用主控信号。
需要说明的是,板间IO通道由主控板卡、交换板卡分别连接到中板的高低电平信号线组成。I2C输入通道和I2C输出通道为板间I2C总线通道,是由主控板卡、交换板卡和业务板卡分别连接到中板的I2C总线组成。
中板的集线器为I2C通道切换器,可以将多路I2C输入通道分别与唯一一路I2C输出通道配置为通路,同一时刻只有一路I2C输入通道与唯一一路I2C输出通道为通路。
如图1所示,板卡包括主控板卡2、主控板卡3、交换板卡4、交换板卡5和至少一个业务板卡。每个板卡中均设置有处理模块CPU,主控板卡2、3和交换板卡4、5中的处理模块CPU分别与中板6的集线器I2C HUB连接。主控板卡和交换板卡中的处理模块用于输出控制信号,所述控制信号包括I2C总线信号和EN信号。其中,I2C总线信号由处理模块输出至中板的集线器的总线信号,EN信号由处理模块输出至中板的集线器的高低电平信号。在本实施例中,主控板卡和交换板卡中的处理模块输出的I2C总线信号和EN信号需要配合使用,即当一个处理模块的EN信号输出使能,即输出使能信号时,该处理模块唯一占用中板的I2C输入通道,与唯一一路I2C输出通道为通路,通过中板的集线器,该处理模块输出I2C总线信号。
如图1所示,每个板卡中均设置有控制模块MCU,每个控制模块MCU分别与其对应的处理模块CPU和电源POWER连接,且每个控制模块MCU分别与中板6的集线器I2C HUB连接,用于从中板处采集输入信号,控制本板卡上电。如图2所示,所述输入信号包括I2C总线信号、MASTER信号、SLOT信号和PRESENT信号,控制模块MCU分别通过I2C总线信号线、MASTER信号线、SLOT信号线和PRESENT信号线与中板连接。其中,I2C总线信号线实现对各个控制模块的管理通道。MASTER信号表示主用主控信号,MASTER信号线是由集线器提供的一组高低电平信号线,比如低电平0表示由主用主控板卡控制上电,高电平1表示不由主用主控板卡控制上电,该信号与集线器输入端的EN信号一致,由主用主控板卡的处理模块控制电平高低。
需要说明的是,通信设备执行有一个主用主控竞争机制,通信设备上电后,通过执行主用主控竞争机制,可以从主控板卡和交换板卡中唯一选定一个板卡作为通信设备的主用主控板卡,控制通信设备的整体运行。该主用主控板卡通过本板处理模块输出I2C信号和EN信号,并唯一占用中板的集线器的I2C输入通道。
另外,SLOT信号表示本板卡的槽位号,是由中板提供的一组高低电平信号,比如001表示本板卡的槽位号为2,011表示本板卡的槽位号为4。PRESENT信号表示其他板卡的在位状态,是由中板提供的一组高低电平信号,比如0001表示槽位号为1的板卡在位,0101表示槽位号为1、3的板卡在位。
进一步地,所述每一控制模块还用于在存在所述主用主控板卡时,根据所述主用主控板卡发送的掉电指令控制本板卡掉电,以及根据所述主用主控板卡发送的复位指令控制本板卡复位。
本发明实施例能够在每个板卡中设置一个用于管理本板卡上电时间的控制模块,在板卡插入通信设备后,先使控制模块上电,再使控制模块检测所有板卡中是否存在用于控制各个板卡上电的主用主控板卡,若存在,则主用主控板卡依次控制各个板卡上电,若不存在,则每个板卡中的控制模块延时一定时间后控制本板卡上电,实现各个板卡依次上电,避免多板卡同时上电产生的浪涌问题,同时避免上电瞬时电流过大造成的板卡损坏或电源烧毁问题,提高系统运行的稳定性;在不存在主用主控板卡时,每个板卡中的控制模块根据本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息,计算本板卡所需延时的时长,保证各个板卡延时时间最短,有效缩短系统的启动时间,提升系统的运行效率。
实施例二
本发明实施例提供了一种上电控制方法,所述方法应用于上述上电控制系统,如图3所示,所述方法包括:
S31、在每一板卡插入通信设备后,使本板卡中的控制模块上电;
S32、通过所述控制模块检测所有板卡中是否存在主用主控板卡;
S33、若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电;
S34、若不存在,则延时相应时长后控制本板卡上电。
进一步地,每一板卡对应有一个唯一的槽位号;
所述延时相应时长后控制本板卡上电,具体包括:
获取本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息;
根据本板卡的槽位号和所述在位信息计算本板卡所需延时的时长,以在延时相应的时长后控制本板卡上电。
在一种实施方式中,如果所有板卡均已插入通信设备,通信设备上电后,所有板卡将执行上电控制依次上电,其中每个板卡的上电控制方法包括步骤S101至S106:
S101、控制模块上电,并开始工作。
S102、控制模块采集MASTER信号线上的主用主控信号。其中,由于通信设备为整机上电,此时不存在主用主控板卡,也没有主用主控信号,因此执行步骤S103。
S103、控制模块利用SLOT信号线获取本板卡的槽位号。
S104、控制模块采集PRESENT信号线上的其他板卡的在位信息。
S105、控制模块根据本板卡的槽位号和其他板卡的在位信息,计算本板卡延时时长。例如,本板卡的槽位号为5,小于本板卡槽位号的不在位板卡的数量为0,则计算出本板卡所需延时的时长为4000毫秒。
S106、控制模块延时所需时长后控制本板卡给整板上电。
进一步地,所述通过所述控制模块检测所有板卡中是否存在主用主控板卡,具体包括:
所述控制模块通过中板采集信号,并在采集到主用主控信号时,判定所有板卡中存在主用主控板卡,在未采集到主用主控信号时,判定所有板卡中不存在主用主控板卡。
具体的,如图4所示,对于每个板卡,所述上电控制方法包括:
S41、是否有主用主控信号;若是,则执行步骤S42,若否,则执行步骤S43;
S42、是否存在上电指令;若是,则执行步骤S45,若否,则返回步骤S41;
S43、依据槽位信息、其他板卡信息计算一个延时;
S44、延时时间是否达到;若是,则执行步骤S45,若否,则继续等待;
S45、依据上电指令,为本板上电。
进一步地,所述板卡包括至少一个主控板卡、至少一个交换板卡和至少一个业务板卡;
通过所述中板采集到一个主控板卡或一个交换板卡输出的使能信号时,将所述主控板卡或所述交换板卡设置为所述主用主控板卡;
通过所述主用主控板卡输出所述主用主控信号至所述中板。
在另一种实施方式中,如果通信设备已上电,且正常运行,其中一个板卡不在位,此时该板卡插入通信设备,则该板卡上电控制方法包括步骤S201至S205:
S201、板卡插入已上电的机框。
S202、板卡的控制模块上电,并开始工作;
S203、控制模块采集MASTER信号线上的主用主控信号。因通信设备已经上电且正常运行,此时存在主用主控板卡,即有主用主控信号,故执行步骤204;
S204、控制模块通过I2C信号线接收主用主控板卡的上电指令,此时接收到主用主控板卡的上电指令,执行步骤205;
S205、控制模块控制本板电源给整板上电。
进一步地,所述方法还包括:
在存在所述主用主控板卡时,根据所述主用主控板卡发送的掉电指令控制本板卡掉电,以及根据所述主用主控板卡发送的复位指令控制本板卡复位。
参见图5,是本发明实施例提供的上电控制方法的具体流程示意图,包括:
S501、开始。板卡已经插入机框后,整机框上电,或板卡插入已上电的机框。
S502、板卡的控制模块上电。控制模块开始工作。
S503、是否有主用主控信号。控制模块采集MASTER信号线上的主用主控信号,如果采集到主用主控信号,则执行步骤S504,否则执行步骤S505。其中,主用主控信号与集线器输入端的EN信号一致,由通过主用主控竞争机制选择出的主用主控板卡发出的信号。所述主用主控板卡可以实现整个机框式通信设备的管理控制,通过主控板卡和交换板卡中的主备竞争机制,可确定唯一一个主用主控。
S504、是否有上电指令。依据所述主用主控信号,控制模块通过I2C信号线接收主用主控板卡的上电指令,如果接收到上电指令,则执行步骤S508,否则执行步骤S509。
S505、获取本板卡的槽位号。如果模块MCU没有采集到主用主控信号,则利用SLOT信号线获取本板卡的槽位号。
S506、获取其他槽位板卡在位信息。控制模块采集PRESENT信号线上的其他槽位板卡在位信息。
S507、计算本板卡上电延迟时间并延时。依据所述本板槽位号和其他槽位板卡在位信息,计算低槽位不在位板卡数量,再依据本板槽位号和低槽位不在位板卡数量计算本板上电延迟时间,并延时等待。其中,低槽位为槽位号小于本板卡的槽位。
S508、控制模块控制整板上电。依据延时等待完成后,控制模块控制本板电源给整板上电。
S509、是否有掉电指令。依据所述主用主控信号,控制模块通过I2C信号线接收主用主控板卡发送的掉电指令,如果接收到掉电指令,则执行步骤S510,否则执行S511;
S10、控制模块控制整板掉电。依据所述主用主控板卡发送的掉电指令,控制模块控制本板电源给整板掉电。
S511、是否复位指令。依据所述主用主控信号,控制模块通过I2C信号线接收主用主控板卡发送的复位指令,如果接收到复位指令,则执行步骤S512,否则返回步骤S503。
S512、控制模块控制整板复位。依据所述主用主控板卡发送的复位指令,控制模块控制本板处理模块CPU给整板复位。
本发明实施例能够在每个板卡中设置一个用于管理本板卡上电时间的控制模块,在板卡插入通信设备后,先使控制模块上电,再使控制模块检测所有板卡中是否存在用于控制各个板卡上电的主用主控板卡,若存在,则主用主控板卡依次控制各个板卡上电,若不存在,则每个板卡中的控制模块延时一定时间后控制本板卡上电,实现各个板卡依次上电,避免多板卡同时上电产生的浪涌问题,同时避免上电瞬时电流过大造成的板卡损坏或电源烧毁问题,提高系统运行的稳定性;在不存在主用主控板卡时,每个板卡中的控制模块根据本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息,计算本板卡所需延时的时长,保证各个板卡延时时间最短,有效缩短系统的启动时间,提升系统的运行效率。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (8)

1.一种上电控制系统,其特征在于,包括至少一个板卡;每一板卡包括控制模块,所有控制模块相互连接;
每一控制模块用于在本板卡插入通信设备后上电,并检测所有板卡中是否存在主用主控板卡,若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电,若不存在,则延时相应时长后控制本板卡上电,且每个板卡延时的时间不同;
所述上电控制系统还包括中板;所有控制模块通过所述中板相互连接;
所述每一控制模块具体用于通过所述中板采集信号,并在采集到主用主控信号时,判定所有板卡中存在主用主控板卡,在未采集到主用主控信号时,判定所有板卡中不存在主用主控板卡;
所述至少一个板卡包括至少一个主控板卡、至少一个交换板卡和至少一个业务板卡;每一主控板卡和每一交换板卡均包括处理模块,所述中板包括集线器、板间IO通道、I2C输出通道以及与每一处理模块相对应的I2C输入通道;
每一处理模块分别通过所述板间IO通道与所述集线器连接,所述每一处理模块还分别通过其对应的I2C输入通道与所述集线器连接,所述每一处理模块还分别与其对应的控制模块连接,每一控制模块分别通过所述I2C输出通道与所述集线器连接;
所述集线器用于在通过所述板间IO通道采集到一个处理模块输出的使能信号时,则将所述处理模块对应的I2C输入通道与所述I2C输出通道配置为唯一通路,以将所述处理模块所在的板卡设置为所述主用主控板卡,并使所述处理模块通过所述唯一通路输出所述主用主控信号。
2.如权利要求1所述的上电控制系统,其特征在于,每一板卡对应有一个唯一的槽位号;
所述每一控制模块具体用于在所有板卡中不存在所述主用主控板卡时,获取本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息,并根据本板卡的槽位号和所述在位信息计算本板卡所需延时的时长,以在延时相应的时长后控制本板卡上电。
3.如权利要求1所述的上电控制系统,其特征在于,所述每一控制模块还用于在存在所述主用主控板卡时,根据所述主用主控板卡发送的掉电指令控制本板卡掉电,以及根据所述主用主控板卡发送的复位指令控制本板卡复位。
4.一种上电控制方法,其特征在于,所述方法应用于如权利要求1至3任一项所述的上电控制系统,所述方法包括:
在每一板卡插入通信设备后,使本板卡中的控制模块上电;
通过所述控制模块检测所有板卡中是否存在主用主控板卡;
若存在,则根据所述主用主控板卡发送的上电指令控制本板卡上电;
若不存在,则延时相应时长后控制本板卡上电。
5.如权利要求4所述的上电控制方法,其特征在于,每一板卡对应有一个唯一的槽位号;
所述延时相应时长后控制本板卡上电,具体包括:
获取本板卡的槽位号以及小于本板卡槽位号的板卡的在位信息;
根据本板卡的槽位号和所述在位信息计算本板卡所需延时的时长,以在延时相应的时长后控制本板卡上电。
6.如权利要求4所述的上电控制方法,其特征在于,所述通过所述控制模块检测所有板卡中是否存在主用主控板卡,具体包括:
所述控制模块通过中板采集信号,并在采集到主用主控信号时,判定所有板卡中存在主用主控板卡,在未采集到主用主控信号时,判定所有板卡中不存在主用主控板卡。
7.如权利要求6所述的上电控制方法,其特征在于,所述板卡包括至少一个主控板卡、至少一个交换板卡和至少一个业务板卡;
通过所述中板采集到一个主控板卡或一个交换板卡输出的使能信号时,将所述主控板卡或所述交换板卡设置为所述主用主控板卡;
通过所述主用主控板卡输出所述主用主控信号至所述中板。
8.如权利要求4所述的上电控制方法,其特征在于,所述方法还包括:
在存在所述主用主控板卡时,根据所述主用主控板卡发送的掉电指令控制本板卡掉电,以及根据所述主用主控板卡发送的复位指令控制本板卡复位。
CN201710837808.9A 2017-09-18 2017-09-18 一种上电控制系统及方法 Active CN107450414B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710837808.9A CN107450414B (zh) 2017-09-18 2017-09-18 一种上电控制系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710837808.9A CN107450414B (zh) 2017-09-18 2017-09-18 一种上电控制系统及方法

Publications (2)

Publication Number Publication Date
CN107450414A CN107450414A (zh) 2017-12-08
CN107450414B true CN107450414B (zh) 2019-12-03

Family

ID=60495613

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710837808.9A Active CN107450414B (zh) 2017-09-18 2017-09-18 一种上电控制系统及方法

Country Status (1)

Country Link
CN (1) CN107450414B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109101009B (zh) * 2018-09-06 2020-08-14 华为技术有限公司 故障诊断系统及服务器
CN109188030A (zh) * 2018-10-26 2019-01-11 北京华峰测控技术股份有限公司 一种测试系统内的不同硬件板卡上电时序控制电路及方法
CN109710046B (zh) * 2018-12-12 2022-03-01 杭州迪普科技股份有限公司 框式设备业务板上下电控制系统、方法、装置及主控板
CN111614555B (zh) * 2020-04-20 2022-05-03 北京百卓网络技术有限公司 一种业务通道建立方法、装置及设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101017452A (zh) * 2007-03-13 2007-08-15 杭州华为三康技术有限公司 顺序上电装置、方法及单板卡
CN102427404A (zh) * 2011-08-31 2012-04-25 迈普通信技术股份有限公司 通信设备节能控制系统及方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100628324B1 (ko) * 2004-12-20 2006-09-27 한국전자통신연구원 통신 시스템에서 메인 제어 보드가 각 기능보드의 전원을제어하는 장치 및 그 방법
CN100464282C (zh) * 2007-02-06 2009-02-25 杭州华三通信技术有限公司 控制分布式系统上电顺序的方法和装置
CN101727080B (zh) * 2008-10-31 2011-06-22 华为技术有限公司 电源输入控制的方法、装置和系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101017452A (zh) * 2007-03-13 2007-08-15 杭州华为三康技术有限公司 顺序上电装置、方法及单板卡
CN102427404A (zh) * 2011-08-31 2012-04-25 迈普通信技术股份有限公司 通信设备节能控制系统及方法

Also Published As

Publication number Publication date
CN107450414A (zh) 2017-12-08

Similar Documents

Publication Publication Date Title
CN107450414B (zh) 一种上电控制系统及方法
CN102821017B (zh) 主从式现场总线中从机地址顺序识别的方法及系统
CN103944739B (zh) 智能poe电源供电系统及其高效poe电源管理方法
CN102897613B (zh) 电梯智能群控系统及方法
CN104025421B (zh) 在ups并联系统中的主选择逻辑的方法和装置
CN106774772A (zh) 一种热插拔模块供电装置、方法及系统
CN101609440B (zh) 总线系统和总线从锁定状态中恢复的方法
CN104813622A (zh) 数据收集-转发装置
CN106165342A (zh) 针对电力分配系统中的受电设备的低电力待机
CN106210666A (zh) 一种摄像头故障切换装置及方法
CN103200015A (zh) 一种poe交换机供电方法
CN106598902A (zh) 一种可实现板卡热插拔的cpu控制板及其实现方法
EP3070706A1 (en) Power supply system
US11609012B2 (en) Communication implementation method and device for air conditioning units, non-transitory computer readable storage medium and processor
CN102354261A (zh) 机房服务器电源开关远程控制系统
CN114371755A (zh) 一种智能化多路供电控制方法、系统及介质
CN209659302U (zh) 一种接口选通电路及通信设备
CN205304589U (zh) 电源控制电路
CN107102234B (zh) 电池模组电压采样线束的检测装置和方法
CN112018872B (zh) Ups控制方法及ups
CN211018381U (zh) 一种用于自助设备的多电源供电系统
CN210575339U (zh) 一种多通道电磁铁驱动板卡
CN203241994U (zh) 热插拔控制装置
CN107241447A (zh) 数据同步管控方法、装置、存储介质及电子设备
CN104037771B (zh) 电网负荷下降调整方法和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant