CN107391023B - 一种多通道数据存储器及其存取方法及装置 - Google Patents

一种多通道数据存储器及其存取方法及装置 Download PDF

Info

Publication number
CN107391023B
CN107391023B CN201610321779.6A CN201610321779A CN107391023B CN 107391023 B CN107391023 B CN 107391023B CN 201610321779 A CN201610321779 A CN 201610321779A CN 107391023 B CN107391023 B CN 107391023B
Authority
CN
China
Prior art keywords
channel
data
ram
memory
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610321779.6A
Other languages
English (en)
Other versions
CN107391023A (zh
Inventor
肖飞育
高崇兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
Sanechips Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanechips Technology Co Ltd filed Critical Sanechips Technology Co Ltd
Priority to CN201610321779.6A priority Critical patent/CN107391023B/zh
Priority to PCT/CN2017/082778 priority patent/WO2017198070A1/zh
Publication of CN107391023A publication Critical patent/CN107391023A/zh
Application granted granted Critical
Publication of CN107391023B publication Critical patent/CN107391023B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0625Power saving in storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Static Random-Access Memory (AREA)

Abstract

本发明实施例公开了一种多通道数据存储器及其存取方法及装置,其中所述方法包括:确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;将所述第一数据块写入所述第一存储空间。

Description

一种多通道数据存储器及其存取方法及装置
技术领域
本发明涉及一种存储器的存取方法,尤其涉及一种多通道数据存储器及其存取方法及装置。
背景技术
IC(Integrated Circuit,集成电路)是一种微型电子器件或部件。集成电路是通过采用一定的工艺,把一个电路中所需的晶体管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构,实现了电路的单芯片化。集成电路是微电子技术的核心,具有体积小、重量轻、引出线和焊接点少、寿命长、可靠性高、性能好等优点,同时成本低,便于大规模生产。它不仅在工、民用电子设备如收录机、电视机、计算机等方面得到广泛的应用,而且在军事、通讯、遥控等方面也得到广泛的应用。用集成电路来装配电子设备,其装配密度比晶体管可提高几十倍至几千倍,设备的稳定工作时间也可大大提高。
集成电路经过40年的发展,现在已进入深亚微米阶段。由于微电子自身的发展和信息市场的需求,以微细加工(集成电路特征尺寸不断缩小)为主要特征的多种工艺集成技术和面向应用的SOC(System On Chip,系统级芯片)应运而生。在单一集成电路芯片上如数字电视芯片、手机芯片就可以实现一个复杂的电子系统。
IC设计,是电子工程学和计算机工程学的一个学科,IC设计包括数字IC设计和模拟IC设计。数字IC设计中,经常有多个类似或者重复性通道的存储需求。比如DVB(DigitalVideo Broadcasting,数字视频广播)系统中,就有多个PID(Packet Identifier,包标识符)通道需要存储如音频、视频、字幕和控制信息等相关的信息。
图1为现有技术中一种多通道数据存储器的组成结构示意图,如图1所示,所述多通道数据存储器包括多通道输入接口101、数据存储模块102和读RAM控制模块103。其中,所述多通道输入接口101包括n个通道输入接口,相应的,数据存储模块102包括n个RAM(Random Access Memory,随机存取存储器)。
在现有的技术方案中,每个通道有自己独立的RAM存储空间,并且每个通道各自独立的RAM起始地址是固定的,存储空间的大小也是固定不变的,每个通道各自独立的RAM中包括一个存储控制器用于记录每个通道独立RAM的首地址、尾地址,为每个通道记录当前读地址指针、当前写地址指针,保存每个通道可以写入的数据个数和一个数据计数器。在系统初始化后,当前读地址指针、写地址指针的初始值都是该通道对应的独立RAM的首地址,该通道可以写入的数据个数等于首地址减去尾地址加1。数据计数器初始值为0。
写操作时,通道收到写指令及要写入的数据,所述通道独立RAM的存储控制器获取所述通道的当前写地址,按所述写地址将数据写入所述通道对应的RAM中,将写地址指针加1,作为该通道新的当前写地址。如果当前写地址等于该通道对应RAM的尾地址,则取该通道对应RAM的首地址作为新的当前写地址;读操作时,读RAM控制模块收到读指令,读指令中携带需要读取数据的通道号,所述读RAM控制模块根据读指令获取所述通道的当前读地址,按所述地址将数据读出,读地址加1,作为该通道新的当前读地址。
由于这些通道的存储空间往往并不是被同时占用的,每个通道都有独立的存储空间,这样就需要大量的RAM,从而导致芯片占用的面积大并且功耗高。本文针对该缺陷提出了一种多通道数据存储器的存取方法和装置。
发明内容
为解决现有存在的技术问题,本发明实施例提供一种多通道数据存储器及其存取方法及装置,能够降低芯片的占用面积和功耗。
为达到上述目的,本发明实施例的技术方案是这样实现的:
第一方面,本发明实施例提供一种多通道数据存储器的存取方法,所述方法包括:
确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;
确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;
根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;
将所述第一数据块写入所述第一存储空间。
第二方面,本发明实施例提供一种多通道数据存储器的存取方法,所述方法包括:
接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;
根据所述目标数据所在的通道号确定地址存储器的标识信息;
根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;
根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;
根据所述目标数据的地址从所述多通道数据存储器的RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
第三方面,本发明实施例提供一种写控制器,所述写控制器包括:
第一确定单元,用于确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;
第二确定单元,用于确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;
第一分配单元,用于根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;
第一写入单元,用于将所述第一数据块写入所述第一存储空间。
第四方面,本发明实施例提供一种读控制器,所述读控制器包括:
第二接收单元,用于接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;
第五确定单元,用于根据所述目标数据所在的通道号确定地址存储器的标识信息;
第一获取单元,用于根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;
第一查找单元,用于根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;
第一读取单元,用于根据所述目标数据的地址从所述多通道数据存储器的RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
第五方面,本发明实施例提供一种多通道数据存储器,所述多通道数据存储器至少包括:两个以上的通道,所述两个以上的通道共享的随机存取存储器RAM、读控制器和写控制器,与所述两个以上的通道中每一所述通道对应的地址存储器;
所述每一地址存储器,仅用于存储通道接收到的数据块中数据的位置信息和所述数据块存储空间的地址之间的映射关系表,不用于存储数据块。
所述写控制器,用于确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;将所述第一数据块写入所述第一存储空间;
所述读控制器,用于接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;用于根据所述目标数据所在的通道号确定地址存储器的标识信息;根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;根据所述目标数据的地址从所述多通道数据存储器的RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
本发明实施例提供一种多通道数据存储器及其存取方法及装置,其中,确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;将所述第一数据块写入所述第一存储空间。如此能够降低芯片的占用面积和功耗。
附图说明
图1为现有技术中一种多通道数据存储器的组成结构示意图;
图2为本发明实施例一多通道数据存储器的存取方法的实现流程示意图;
图3为本发明实施例二多通道数据存储器的存取方法的实现流程示意图;
图4为本发明实施例三多通道数据存储器的存取方法的实现流程示意图;
图5为本发明实施例四多通道数据存储器的组成结构示意图;
图6为本发明实施例五多通道数据存储器的写控制器的组成结构示意图;
图7为本发明实施例六多通道数据存储器的读控制器的组成结构示意图。
具体实施方式
下面结合附图和具体实施例对本发明的技术方案进一步详细阐述。
实施例一
为了解决背景技术中存在的技术问题,本发明实施例提供一种多通道数据存储器的存取方法,应用于多通道数据存储器,所述多通道数据存储器至少包括:两个以上的通道,所述两个以上的通道共享的随机存取存储器RAM、读控制器、写控制器,与所述两个以上的通道中每一所述通道对应的地址存储器。图2为本发明实施例一多通道数据存储器的存取方法的实现流程示意图,如图2所示,所述方法包括:
步骤S201,所述写控制器确定待存储的第一数据块;
这里,所述第一数据块是由第一通道接收到的数据块。
步骤S202,所述写控制器确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息;
这里,所述第一存储信息是所述RAM当前的存储信息。
步骤S203,所述写控制器根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;
这里,多通道数据存储器中的RAM是各个通道共享的,每个通道的可存储空间得到提高,当有通道接收到数据块需要写入时,写控制器根据所述RAM当前的存储信息,为需要写入的数据块分配存储空间,这样不仅可以提高所述RAM存储空间的利用率,而且存储空间是按照需要分配的,能够适应各种存储需求。
步骤204,所述写控制器将所述第一数据块写入所述第一存储空间。
这里,所述写控制器根据所述第一存储信息和所述第一存储空间,确定所述RAM的第二存储信息。
本发明实施例中,确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;将所述第一数据块写入所述第一存储空间;如此降低了多通道数据存储器的芯片面积以及功耗。
实施例二
本发明实施例提供一种多通道数据存储器的存取方法,应用于多通道数据存储器,所述多通道数据存储器至少包括:两个以上的通道,所述两个以上的通道共享的随机存取存储器RAM、读控制器、写控制器,与所述两个以上的通道中每一所述通道对应的地址存储器。图3为本发明实施例二多通道数据存储器的存取方法的实现流程示意图,如图3所示,所述方法包括:
步骤S301,第一通道接收来自本地应用程序或远程服务器的第一数据块;
这里,本地应用程序可以是终端上的应用程序。
步骤S302,所述第一通道将接收到的第一数据块发送给第一地址存储器;
这里,所述第一地址存储器为所述第一通道对应的地址存储器。
步骤S303,所述第一地址存储器向写控制器发送第一读请求;
这里,第一读请求中包括所述第一数据块。
步骤S304,所述写控制器接收第一地址存储器发送的第一读请求;
步骤S305,所述写控制器确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息;
这里,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;所述RAM中存储有来自于第二通道的数据,所述第二通道并与所述第一通道不同。
步骤S306,所述写控制器根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;
步骤S307,所述写控制器将所述第一数据块写入所述第一存储空间;
这里,所述写控制器根据所述第一存储信息和所述第一存储空间,确定所述RAM的第二存储信息。
步骤S308,所述写控制器将所述第一存储空间的地址携带于第一读响应中,并将所述第一读响应发送给所述第一地址存储器;
这里,所述第一地址存储器接收所述第一通道发送的第一数据块;接收写控制器发送的第一存储空间的地址;根据所述第一数据块中数据的位置信息和所述第一存储空间的地址建立映射关系表;存储所述映射关系表。
步骤S309,第二通道接收来自本地应用程序或远端服务器的第二数据块;
这里,本地应用程序可以是终端上的应用程序。
步骤S310,所述第二通道将接收到的第二数据块发送给第二地址存储器;
步骤S311,所述第二地址存储器向写控制器发送第二读请求;
这里,第二读请求中包括所述接收到的第二数据块。
步骤S312,所述写控制器接收第二地址存储器发送的第二读请求;
步骤S313,所述写控制器确定所述多通道数据存储器的RAM的第二存储信息;
步骤S314,所述写控制器根据所述第二存储信息在所述RAM上为所述第二数据块分配第二存储空间;
步骤S315,所述写控制器将所述第二数据块写入所述第二存储空间;
这里,所述写控制器根据所述第二存储信息和所述第二存储空间,确定所述RAM的第三存储信息。
步骤S316,所述写控制器将所述第二存储空间的地址携带于第二读响应中,并将所述第二读响应发送给所述第二地址存储器;
这里,所述第二地址存储器接收所述第二通道发送的第二数据块;接收写控制器发送的第二存储空间的地址;根据所述第二数据块中数据的位置信息和所述第二存储空间的地址建立映射关系表;存储所述映射关系表。
实施例三
本发明实施例提供一种多通道数据存储器的存取方法,应用于多通道数据存储器,所述多通道数据存储器至少包括:两个以上的通道,所述两个以上的通道共享的随机存取存储器RAM、读控制器、写控制器,与所述两个以上的通道中每一所述通道对应的地址存储器。图4为本发明实施例三多通道数据存储器的存取方法的实现流程示意图,如图4所示,所述方法包括:
步骤S401,读控制器接收由程序发出的读取数据请求;
这里,程序可以是应用程序、进程或者汇编指令,所述读取数据请求包括所要读取目标数据所在的通道号以及所述目标数据的位置信息,比如读取数据请求为读取第一个通道中的第三个数据。
步骤S402,所述读控制器根据所述目标数据所在的通道号确定地址存储器的标识信息;
步骤S403,所述读控制器根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;
步骤S404,所述读控制器根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;
步骤S405,所述读控制器根据所述目标数据的地址从所述多通道数据存储器的RAM中读取目标数据;
这里,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
实施例四
本发明实施例先提供一种多通道数据存储器的存取方法,图5为本发明实施例四多通道数据存储器的组成结构示意图,如图5所示,所述多通道数据存储器包括多通道的输入接口501、地址存储模块502、写RAM控制模块503、多通道数据存储器的RAM504和读RAM控制模块505。其中:
多通道的输入接口501,用于接收本地应用程序或远程服务器的数据块,将接收到的数据块发送给地址存储模块502;
地址存储模块502,用于接收多通道的输入接口501发送的数据块;向写RAM控制模块503发送读请求;根据写RAM控制模块503给接收到的数据块分配的地址与接收到的数据块的位置信息建立映射关系表,并存储所述映射关系表;
写RAM控制模块503,用于接收地址存储模块502发送的读请求,并根据所述读请求给接收到的数据块分配地址;
多通道数据存储器的RAM504,用于存储各个通道接收到的数据块;
读RAM控制模块505,用于接收程序的读取数据请求;根据读取数据请求中携带的通道号确定与所述通道号对应的地址存储器标识信息;根据所述地址存储器的标识信息获取相应地址存储去中的映射关系表;根据所述读取数据请求中携带的数据的位置信息,查找映射关系表,得到所述数据的地址;根据所述地址从多通道数据存储器的RAM中读出数据。
需要说明的是,本实施例中的多通道的输入接口与前述实施例中的多通道实现的功能一致,本实施例中的地址存储模块与前述地址存储器实现的功能一致,本实施例中的写RAM控制模块与前述写控制器实现的功能一致,本实施例中的读RAM控制模块与前述读控制器实现的功能一致。
为下面结合图5,对实施例四做进一步地详细描述:
每个通道接收到数据块后,与所述通道对应的地址存储模块向写RAM控制模块发送读请求,所述读请求中包括要写入的数据块;所述写RAM控制模块接收到所述地址存储模块发送的读请求后,确定多通道数据存储器的RAM的存储信息,根据所述存储信息和所述读请求为接收到的数据块分配存储空间,所述写RAM控制模块将所述存储空间的地址发送给所述地址存储模块,同时,所述写RAM控制模块把数据块写入所述存储空间。
当读RAM控制模块接收到读取某一通道数据的请求后,所述读RAM控制模块根据读取数据请求中携带的通道号确定与所述通道号对应的地址存储器标识信息;根据所述地址存储去的标识信息获取相应地址存储去中的映射关系表;根据所述读取数据请求中携带的数据的位置信息,查找映射关系表,得到所述数据的地址;根据所述地址从多通道数据存储器的RAM中读出数据。
实施例五
基于前述的实施例,本发明实施例提供一种多通道数据存储器的写控制器,图6为本发明实施例五多通道数据存储器的写控制器的组成结构示意图,如图6所示,所述写控制器600包括:第一接收单元601、第一确定单元602、第二确定单元603、第一分配单元604、第一写入单元605和第一发送单元606,其中:
第一接收单元601,用于接收第一地址存储器发送的第一读请求;
这里,第一地址存储器为第一通道对应的地址存储器,所述第一读请求包括所述第一数据块。
第一确定单元602,用于确定待存储的第一数据块;
这里,所述第一数据块是由第一通道接收到的数据块。
第二确定单元603,用于确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息;
这里,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM。
第一分配单元604,用于根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;
第一写入单元605,用于将所述第一数据块写入所述第一存储空间;
第一发送单元606,用于将所述第一存储空间的地址携带于第一读响应中,并将所述第一读响应发送给所述第一地址存储器。
实施例六
基于前述的实施例,本发明实施例提供一种多通道数据存储器的读控制器,图7为本发明实施例七多通道数据存储器的读控制器的组成结构示意图,如图7所示,所述读控制器700包括:第二接收单元701、第五确定单元702、第一获取单元703、第一查找单元704和第一读取单元705,其中:
第二接收单元701,用于接收由程序发出的读取数据请求;
这里,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息。
第五确定单元702,用于根据所述目标数据所在的通道号确定地址存储器的标识信息;
第一获取单元703,用于根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;
第一查找单元704,用于根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;
第一读取单元705,用于根据所述目标数据的地址从所述多通道数据存储器的RAM中读取目标数据;
这里,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
实施例七
本发明实施例提供一种多通道数据存储器,所述多通道数据存储器至少包括:两个以上的通道,所述两个以上的通道共享的随机存取存储器RAM、读控制器、写控制器,与所述两个以上的通道中每一所述通道对应的地址存储器,其中:
所述每一地址存储器,仅用于存储通道接收到的数据块中数据的位置信息和所述数据块存储空间的地址之间的映射关系表,不用于存储数据块。
所述写控制器,用于确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;确定所述多通道数据存储器的随机存取存储器RAM的第一存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的RAM;根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;将所述第一数据块写入所述第一存储空间;
所述读控制器,用于接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;用于根据所述目标数据所在的通道号确定地址存储器的标识信息;根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;根据所述目标数据的地址从所述多通道数据存储器的RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用硬件实施例、软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (10)

1.一种多通道数据存储器的存取方法,其特征在于,所述方法包括:
确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;
确定所述多通道数据存储器包括的随机存取存储器RAM当前的存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的所述RAM;
根据所述RAM当前的存储信息在所述RAM上为所述第一数据块分配第一存储空间;所述RAM中存储有来自于所述第二通道的数据,所述第二通道与所述第一通道不同;
将所述第一数据块写入所述第一存储空间。
2.根据权利要求1中所述方法,其特征在于,所述方法还包括:根据所述第一存储信息和所述第一存储空间,确定所述RAM的第二存储信息。
3.根据权利要求2中所述方法,其特征在于,所述方法还包括:
确定待存储的第二数据块,所述第二数据块是由第二通道接收到的数据块;
根据所述第二存储信息在所述RAM上为所述第二数据块分配第二存储空间;
将所述第二数据块写入所述第二存储空间。
4.根据权利要求1中所述的方法,其特征在于,所述确定待存储的第一数据块,包括:接收第一地址存储器发送的第一读请求,其中,所述第一地址存储器为所述第一通道对应的地址存储器,所述第一读请求包括所述第一数据块;
对应地,所述方法还包括:将所述第一存储空间的地址携带于第一读响应中,并将所述第一读响应发送给所述第一地址存储器。
5.根据权利要求1至4任一项所述的方法,其特征在于,所述多通道数据存储器至少包括一个RAM。
6.一种多通道数据存储器的存取方法,其特征在于,所述方法包括:
接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;根据所述目标数据所在的通道号确定地址存储器的标识信息;
根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;
根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;
根据所述目标数据的地址从所述多通道数据存储器包括的RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同;所述多通道数据存储器包括每一个通道对应的一个地址存储器,用于存储通道接收到的数据块中数据的位置信息和所述数据块存储空间的地址之间的映射关系表。
7.一种写控制器,其特征在于,所述写控制器包括:
第一确定单元,用于确定待存储的第一数据块,所述第一数据块是由第一通道接收到的数据块;
第二确定单元,用于确定多通道数据存储器包括的RAM当前的存储信息,所述多通道数据存储器至少包括第一通道、第二通道以及第一通道和第二通道共享的所述RAM;
第一分配单元,用于根据所述RAM当前的存储信息在所述RAM上为所述第一数据块分配第一存储空间;所述RAM中存储有来自于所述第二通道的数据,所述第二通道与所述第一通道不同;
第一写入单元,用于将所述第一数据块写入所述第一存储空间。
8.根据权利要求7中所述的写控制器,其特征在于,所述写控制器还包括:
第三确定单元,用于根据所述RAM当前的存储信息和所述第一存储空间,确定所述RAM的第二存储信息。
9.一种读控制器,其特征在于,所述读控制器包括:
第二接收单元,用于接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;
第五确定单元,用于根据所述目标数据所在的通道号确定地址存储器的标识信息;
第一获取单元,用于根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;
第一查找单元,用于根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;
第一读取单元,用于根据所述目标数据的地址从多通道数据存储器包括的RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同;所述多通道数据存储器包括每一个通道对应的一个地址存储器,用于存储通道接收到的数据块中数据的位置信息和数据块存储空间的地址之间的映射关系表。
10.一种多通道数据存储器,所述多通道数据存储器至少包括:两个以上的通道,所述两个以上的通道共享的RAM、读控制器和写控制器,与所述两个以上的通道中每一所述通道对应的地址存储器;
每一地址存储器,仅用于存储通道接收到的数据块中数据的位置信息和数据块存储空间的地址之间的映射关系表,不用于存储数据块;
所述写控制器,用于确定待存储的第一数据块,所述第一数据块是由所述两个以上的通道中的第一通道接收到的数据块;确定所述RAM的第一存储信息,根据所述第一存储信息在所述RAM上为所述第一数据块分配第一存储空间;将所述第一数据块写入所述第一存储空间;所述RAM中存储有来自于所述两个以上的通道中的第二通道的数据,所述第二通道与所述第一通道不同
所述读控制器,用于接收由程序发出的读取数据请求,其中,所述读取数据请求包括:所要读取目标数据所在的通道号以及所述目标数据的位置信息;用于根据所述目标数据所在的通道号确定地址存储器的标识信息;根据所述地址存储器的标识信息从相应的地址存储器获取映射关系表;根据所述目标数据的位置信息查找所述映射关系表,得出所述目标数据的地址;根据所述目标数据的地址从所述RAM中读取目标数据,其中,所述RAM中存储有除来自于目标数据所在通道的数据之外的其他通道的数据,所述其他通道与要读取的目标数据所在通道不同。
CN201610321779.6A 2016-05-16 2016-05-16 一种多通道数据存储器及其存取方法及装置 Active CN107391023B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610321779.6A CN107391023B (zh) 2016-05-16 2016-05-16 一种多通道数据存储器及其存取方法及装置
PCT/CN2017/082778 WO2017198070A1 (zh) 2016-05-16 2017-05-02 一种多通道数据存储器及其存取方法及装置、存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610321779.6A CN107391023B (zh) 2016-05-16 2016-05-16 一种多通道数据存储器及其存取方法及装置

Publications (2)

Publication Number Publication Date
CN107391023A CN107391023A (zh) 2017-11-24
CN107391023B true CN107391023B (zh) 2021-01-22

Family

ID=60324855

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610321779.6A Active CN107391023B (zh) 2016-05-16 2016-05-16 一种多通道数据存储器及其存取方法及装置

Country Status (2)

Country Link
CN (1) CN107391023B (zh)
WO (1) WO2017198070A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020041928A1 (zh) * 2018-08-27 2020-03-05 深圳市锐明技术股份有限公司 数据存储方法、系统及终端设备
CN112395244B (zh) * 2019-08-16 2023-04-28 上海寒武纪信息科技有限公司 处理器的访问装置及方法
CN111161135B (zh) * 2019-12-30 2023-06-09 深圳云天励飞技术有限公司 图片转换方法及相关产品
CN111796931B (zh) * 2020-06-09 2024-03-29 阿里巴巴集团控股有限公司 信息处理方法、装置、计算设备和介质
CN112099943B (zh) * 2020-08-13 2024-05-03 深圳云天励飞技术股份有限公司 内存分配方法及相关设备
CN112506823B (zh) * 2020-12-11 2023-09-29 盛立安元科技(杭州)股份有限公司 一种fpga数据读写方法、装置、设备及可读存储介质
CN112613053B (zh) * 2020-12-25 2024-04-23 北京天融信网络安全技术有限公司 一种数据加解密方法及装置
CN115208845A (zh) * 2021-04-09 2022-10-18 盛立安元科技(杭州)股份有限公司 发送数据包的方法、装置、设备、存储介质、程序产品
CN113660180B (zh) * 2021-07-30 2023-11-28 鹏城实验室 一种数据存储方法、装置、终端及存储介质
CN114553931B (zh) * 2022-02-23 2024-03-08 广州小鹏汽车科技有限公司 车辆共享存储空间的处理方法、设备、车辆及系统

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06162676A (ja) * 1992-10-13 1994-06-10 Sony Corp 磁気記録装置
EP1645967A1 (en) * 2004-10-11 2006-04-12 Texas Instruments Incorporated Multi-channel DMA with shared FIFO buffer
CN102097122A (zh) * 2009-12-10 2011-06-15 上海华虹集成电路有限责任公司 一种多通道共享数据缓存区的NAND flash控制器电路
CN103455442A (zh) * 2013-08-30 2013-12-18 华为技术有限公司 多通道先进先出缓存队列控制器及访问方法
KR101401806B1 (ko) * 2013-01-30 2014-05-29 한양대학교 산학협력단 공유 버퍼를 이용하는 다중 채널 비휘발성 메모리 제어 장치 및 방법
CN103905855A (zh) * 2012-12-26 2014-07-02 苏州赛源微电子有限公司 多通道多格式dvr系统帧缓存分配和交互机制
CN105162869A (zh) * 2015-09-18 2015-12-16 久盈世纪(北京)科技有限公司 一种用于数据备份管理的方法与设备

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100337226C (zh) * 2004-04-08 2007-09-12 华为技术有限公司 一种多通道数据缓冲设计方法与装置
CN101504633B (zh) * 2009-03-27 2012-09-05 无锡中星微电子有限公司 一种多通道dma控制器
US8510631B2 (en) * 2009-11-24 2013-08-13 Mediatek Inc. Multi-channel memory apparatus and method thereof
KR101854251B1 (ko) * 2010-11-30 2018-05-03 삼성전자주식회사 멀티 채널 반도체 메모리 장치 및 그를 구비하는 반도체 장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06162676A (ja) * 1992-10-13 1994-06-10 Sony Corp 磁気記録装置
EP1645967A1 (en) * 2004-10-11 2006-04-12 Texas Instruments Incorporated Multi-channel DMA with shared FIFO buffer
CN102097122A (zh) * 2009-12-10 2011-06-15 上海华虹集成电路有限责任公司 一种多通道共享数据缓存区的NAND flash控制器电路
CN103905855A (zh) * 2012-12-26 2014-07-02 苏州赛源微电子有限公司 多通道多格式dvr系统帧缓存分配和交互机制
KR101401806B1 (ko) * 2013-01-30 2014-05-29 한양대학교 산학협력단 공유 버퍼를 이용하는 다중 채널 비휘발성 메모리 제어 장치 및 방법
CN103455442A (zh) * 2013-08-30 2013-12-18 华为技术有限公司 多通道先进先出缓存队列控制器及访问方法
CN105162869A (zh) * 2015-09-18 2015-12-16 久盈世纪(北京)科技有限公司 一种用于数据备份管理的方法与设备

Also Published As

Publication number Publication date
WO2017198070A1 (zh) 2017-11-23
CN107391023A (zh) 2017-11-24

Similar Documents

Publication Publication Date Title
CN107391023B (zh) 一种多通道数据存储器及其存取方法及装置
KR101361627B1 (ko) 다중 채널 다중 포트 메모리
CN105183565A (zh) 计算机、服务质量控制方法及装置
CN106453730A (zh) 一种智能卡及终端设备
CN102023843B (zh) 函数的调用方法、装置及智能卡
CN110321075B (zh) 基于nbd设备的数据迁移方法、装置、设备及存储介质
CN102289481A (zh) 获取外设中媒体文件媒体信息的方法、装置及多媒体设备
CN105025390A (zh) 一种播放场景保存方法、系统、播放终端及控制终端
US7444437B2 (en) Input/output device and method of setting up identification information in input/output device
CN102903332A (zh) 一种led显示屏的异步控制方法和异步控制卡
CN105049999A (zh) 一种音箱分组的展示方法、本地服务器、移动终端以及系统
CN104394460A (zh) 音视频文件定位方法及装置
CN110489356B (zh) 信息处理方法、装置、电子设备及存储介质
CN108713193A (zh) 混合并行串行存储器系统中的多序列冲突减少
KR20010074328A (ko) 디지털데이터 플레이어의 상대주소 할당 장치 및 방법
CN105072534A (zh) 一种无线音箱系统的控制方法及终端
CN105513630A (zh) Dram的初始化方法及装置
CN112423104A (zh) 直播场景下的多路音频的音频混合方法及系统
US20180373811A1 (en) Client Cloud Synchronizer
CN101873407A (zh) 一种电视机工厂频道预设的方法
CN103747353A (zh) 一种节目排列方法及装置
CN109783395B (zh) 内存访问方法、交换芯片、内存模组及电子设备
CN114840400A (zh) 异常组件的识别方法、装置、设备、存储介质及程序产品
CN110333823B (zh) 基于nbd设备的数据迁移方法、装置、设备及存储介质
CN111190849A (zh) 一种基于Expander FW配置文件的选择装置及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant