CN1073323C - 选台电路 - Google Patents
选台电路 Download PDFInfo
- Publication number
- CN1073323C CN1073323C CN95100668A CN95100668A CN1073323C CN 1073323 C CN1073323 C CN 1073323C CN 95100668 A CN95100668 A CN 95100668A CN 95100668 A CN95100668 A CN 95100668A CN 1073323 C CN1073323 C CN 1073323C
- Authority
- CN
- China
- Prior art keywords
- circuit
- signal
- channel
- frequency
- synchronous decision
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J1/00—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
- H03J1/0008—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
- H03J1/0091—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with means for scanning over a band of frequencies
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/50—Tuning indicators; Automatic tuning control
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Television Receiver Circuits (AREA)
Abstract
一种选台电路,一旦从数据输入电路输入频道转换请求信号,则控制电路将调谐数据送给PLL调谐器,并进行选台动作,根据来自IF电路的升频请求信号、降频请求信号和来自同步判定电路的同步判定信号设定最佳调谐点。一旦有频道转换请求,控制电路就起动定时电路按预定时间计数,在一连串的搜索动作结束后没有来自接收图像信号输出的同步信号情况下,若该定时电路的时限未到,则再一次进行整个频道区的搜索。
Description
本发明涉及在频率合成选台式电视广播接收系统中根据同步信号的有无指定最佳调谐点的选台电路。
作为已有技术的频率合成选台式电视接收系统,所提出的有例如特开平4-192976号公报中所揭示的方案。在该已有技术中,提出了将搜索算法按每个频道分割成多个搜索区后,有效搜索最佳本振频率的方式。图5表示该方式的简略框图。图5中,1为天线,2为内设本振电路的PLL调谐器,3是内设AFT电路的IF电路,4为数据输入电路,5为CPU,6为同步判定电路。省略该公报已有技术中与本发明无关部分的图示和说明。另外,还加写了未记载于上述公报中作为已有技术的公知内容。
接收天线1所接收到的高频图像信号输出PLL调谐器2。PLL调谐器2中设有本振电路,它产生对应于来自CPU5的调谐数据的频率,该本振信号与接收的高频图像信号混频,从本振频率中减掉高频图像信号频率后,产生频率为中频的信号(IF信号),送给IF电路3。在IF电路3中,对某个特定频道的高频图像信号检波,以提取图像信号和声音信号。IF电路还生成AFT电压,该AFT电压产生升频(UP)请求信号和降频(DOWN)请求信号供给CPU5。
升频请求信号用于请求PLL调谐器2的本振电路的本振频率上升,降频请求信号请求本振频率下降。
同步判定电路6判定IF电路3输入的信号是否含有水平同步信号。含有水平同步信号时将“有同步”信号(“L”电平),不含有时将“无同步”信号(“H”电平)送给CPU5。
图6表明AFT电压与同步信号、升频请求信号及降频请求信号的关系。CPU5根据“有同步”信号,升频请求信号及降频请求信号,控制调谐数据以产生能正确接收所选择的广播频道(广播台)的本振频率(以下称最佳本振频率)。
CPU5的选台动作按照图4的流程图进行。图4的流程图与下述的本发明实施例的相同。下面说明图4的流程图。
步骤S401,将本振频率数据设定为所选频道的搜索下限值。
步骤S402判定本振频率数据是否超过上述频道的搜索上限值,若未超过进行步骤403的处理,若超过进行步骤S421的处理。
步骤S421在搜索进行到频道上限还未找到最佳本振频率时,将本振频率数据设定为中心值。步骤S403判定有无同步信号。若无同步信号进行步骤S431的处理,否则进行S404的处理。
步骤S431是使本振频率数据升高3级的高速搜索处理。步骤S404判定有无降频请求信号。有降频请求信号时进行步骤S405的处理,否则进行S441的处理。
步骤S405判定本振频率数据是否比上述频道的下限值小。若小,则结束频道区搜索的处理。若大,则进入S406将本振频率下降1级。
步骤S407判定有无同步信号。若有进行S408的处理,否则跳至S431的处理。
步骤S408判定有无升频请求信号。有升频请求信号时,进行S409的处理,使本振频率上升1级;若无,回到S405进行处理。
步骤S410判定有无降频请求信号。有降频请求信号,就进入S411,将本振频率数据下降1级后结束频道区的搜索。若无,则回到步骤S409。
在上述步骤S404中判定有无降频请求信号的结果为无降频请求信号时,在S441中使本振频率数据上升1级。步骤S442判定本振频率数据是否超过上述频道搜索上限值。若超过,就结束频道区搜索的处理。否则进行S443的处理。
步骤S443判定有无同步信号。若有,进行S444的处理,否则转移至步骤S431。步骤S444判定有无降频请求信号。若有,转移至S411,使本振频率数据下降1级后结束频道区搜索的处理。若无,再进行S441的处理。
在如上所述的图4流程图中,开始将本振频率数据设定为频道区的下限值,若无同步信号,一边使本振频率数据每次上升3级,一边搜索有同步信号的点,直至频道区的上限值。若有同步信号,则根据升频请求信号和降频请求信号设定最佳本振频率后,再次确认有同步信号,并结束搜索处理。
若进行到频道区上限还未找到同步信号,则将本振频率数据设定为该信道的中心值后结束处理。
然而,上述已有技术结构中存在如下问题。频道搜索动作中,若判断为有同步信号而根据升频请求信号和降频请求信号的信息设定最佳本振频率,就结束频道搜索动作。若频道选择结束后同步判定电路6得不到同步信号判定的稳定结果,则如图4流程图清楚可见,此时频道搜索动作结束后即使同步信号从无到有变化,搜索动作仍旧处理停止。
考虑在同步判定电路6方面使用种种性能的电路的可能性和频道选择不久之后的过渡状态,则上文所述状态的产生有充分的可能。进而,若同步判定电路获得的结果在进行频道搜索方面没有绝对的响应性和稳定性,则不能保证频道选择性能。
本发明的目的在于提供一种同步信号不稳定也能进行最佳频道搜索的选台电路。为此,本发明的选台电路有如下结构。
即在频率合成选台式电视接收系统中,备有:内设锁相环路(PLL)式本振电路的PLL调谐器(锁相环路调谐器),内设自动微调(简称AFT)电路,根据AFT电压输出升频(UP)请求信号和降频(DOWN)请求信号的中频(IF)电路,用户为选择频道等而输入的数据输入电路,判定上述IF电路的输出图像信号中是否有同步信号并输出同步判定信号的同步判定电路,在预定时间计数中输出定时器接通(ON)信号的定时电路,用于在特定周期中起动主环路,接收来自IF电路的升频和降频请求信号,来自同步判定电路的同步判定信号和来自定时电路的定时器接通信号,并发送调谐数据给PLL调谐器以执行频道区搜索操作的控制器;
上述控制电路,在选台频道转换后立即起动上述定时电路按预定时间计数,存在表示上述定时电路计数中的定时器接通信号的过程中,每当主环起动就监测来自同步判定电路的同步判定信号,若存在上述定时器接通信号过程中无同步判定信号,则再执行频道区搜索。
在上述结构中,控制电路,在转换频道后立即起动上述计时电路计数预定时间,在上述计时电路计数中,每当主环起动都监测来自同步判定电路的同步判定信号,而且存在上述定时器接通信号时若有同步判定信号,则进行窗式自动频率微调(AFT)。
而且,控制电路,在转换频道后立即将本振频率数据设定在所选频道的中心值上进行同步判定信号的检查,若有同步判定信号立即进行窗式AFT处理。
另外,控制电路,在转换频道后立即将本振频率数据设定在所选频道的中心值上进行同步判定信号的检查,若无同步判定信号立即进行频道区搜索处理。
即,本发明的特征在于,选台后立即起动定时电路按特定时间计数,该时间内若无同步信号则执行频道区搜索动作。
用上述结构,即使同步判定电路性能变坏时也能保证频道搜索动作。此时,由于能任意改变计时电路的时间设定,所以能用适合于应用的设定来保证频道搜索动作的性能。
下面结合附图和实施例详细说明本发明。
图1为本发明一实施例的选台电路结构框图;
图2为实施例中的选台控制处理的流程图;
图3为图2选台控制处理中的窗式AFT处理的流程图;
图4为图2选台控制处理中频道区搜索动作的流程图;
图5为已有技术选台电路结构框图;
图6为说明已有技术和与实施例相同的搜索动作的信号波形图。
图1为用于频率合成选台式电视广播接收系统的本发明一实施例选台电路的框图。
图1中,由接收天线1接收的高频图像信号输入内设有本振电路按锁相环路(以下称PLL)方式工作的PLL调谐器2中。在PLL调谐器2中,本振电路产生对应于CPU5送来的调谐数据的本振频率,本振信号与所接收的高频图像信号混频,从本振频率中减去高频图像信号频率后,输出中频,送给中频电路(以下简称IF电路)。
在IF电路3中,通过对某个特定频道的高频图像信号进行检波,取出图像信号和声音信号。IF电路3内设有AFT电路,这里生成AFT电压,该AFT电压产生升频请求信号和降频请求信号供给CPU5。选台时用户为选择频道等而从数据输入电路4输入数据。
升频请求信号请求PLL调谐器2的本振电路的本振频率上升,降频请求信号请求本振频率下降。
同步判定电路6判定IF电路3输入的检波后的图像信号中是否包含水平同步信号,并输出同步判定信号。包含和不包含水平同步信号时,分别将“有同步”信号(“L”电平)或“无同步”信号(“H”电平)送给CPU5。
定时电路7由微型机5控制,在预定时间的计数中输出定时器接通(ON)信号。
作为控制电路的微计算机(以下称CPU)5接受来自IF电路3的升频请求信号和降频请求信号、来自同步判定电路6的同步判定信号和来自定时电路7的定时器接通信号,并输出调谐数据给PLL调谐器2。
本发明与图5所示已有技术结构的不同点在于,增加了选台后立即起动按预定时间计时的定时电路7,而且做成将定时电路7动作时的定时器接通信号(“H”信号)输入CPU5。
接着,根据图2、3的流程图说明本发明结构的动作。图2表示选台控制的处理,图3表示图2选台控制处理中的窗式AFT处理。图2的选台控制处理设在CPU5的主环路中,每次按主环路周期(16ms)执行。
当用户从图1的数据输入电路4输入频道转换信号时,通过步骤S201的判定进入步骤S202,这里定时电路7开始800ms计数。接着在S203中将本振频率数据设定成频道的中心值。若无频道转换信号输入,则转移至步骤S207。
在步骤S204中,借助于有无来自同步判定电路6来的同步判定信号来判定接收信号中是否有同步信号。若无同步判定信号,则进行S205中的频道区搜索处理后结束。步骤205执行的频道区搜索处理与上述图4的流程图相同。
在步骤204的判定中,若有同步判定信号,则进行S206的窗式AFT处理后结束。
步骤207判定有无同步判定信号。若无同步判定信号,则在S208中判定定时电路7是否已到时限。若有同步判定信号,则转移至步骤S210进行窗式AFT处理后结束。
若在步骤S208中判定定时电路7时限未到,则进行频道区搜索处理后结束。S209中进行的频道区搜索处理与上述图4的流程图相同。
若在S208的判定中为时限未到,则进行频道区搜索处理后结束。若时限已到则结束。
下面,说明图3的窗式AFT处理。所谓窗式AFT处理是一种设定本振频率数据使得AFT电压处于图6所示的AFT电压的REF1和REF2之间的处理。
在图3的流程图中,步骤S301判定有无IF电路3来自的降频请求信号。
若有降频请求信号,则进行S302的处理,否则进行S311的处理。
步骤S302判定本振频率数据是否比频道的下限值小。若本振频率数据小于频道下限值,则结束处理。否则在S303中将本振频率数据下降1级后结束处理。
步骤S311判定有无来自IF电路的升频请求信号。无升频请求信号就结束处理。有升频信号,则在步骤S312中判定本振频率数据是否超过频道的上限值。若超过,则结束处理。否则在S313中将本振频率数据上升1级后结束。
在本发明的实施例中,为了加快选台处理,所以在频道转换后立即将本振频率数据设定在被选频道的中心值上,并检查同步判定信号,若有同步判定信号,则立即进行窗式AFT处理。
然而,即使不在频道转换之后,每当主环路起动也常监测同步判定信号,若有同步判定信号,则继续窗式AFT动作。若在频道转换后的处理结束后,主环路起动,但没有信道转换信号,也无同步判定信号,且定时电路7处于定时器接通状态,则再一次进行频道区搜索处理。
按照上述结构,即使在因频道转换后的处理中所获得的同步判定信号不稳定而不能正确进行搜索处理的情况下,也能再一次进行频道区搜索。
本实施例中虽设定定时电路为800ms的值,但也可根据应用取种种其它值,使频道搜索动作的性能提高。
按照本发明,在选台时不能从同步判定电路获得稳定的同步判定信号等情况下,尽管在频道区搜索中设定最佳本振频率后结束搜索,但是在无同步判定信号时若定时电路7处于计数中,则可再次进行频道区搜索,并设定最佳本振频率,因而极大提高了频道搜索性能。
此外,图1所示的定时电路7,因实际上可用CPU5的软件执行,不必增加硬件,所以可不增加费用而获得大的效果。
再有,实施例中提及的时间或数据仅仅作为举例,并不限定于这些值。本发明不只是限定于该实施例,在不脱离本发明精神实质范围通过修改细节可对本发明作种种实施例变化。
Claims (6)
1.一种选台电路,其特征在于,在以频率合成选台方式工作的电视接收系统中,备有内设本振电路以锁相环路方式工作的锁相环路(PLL)调谐器,内设自动微调电路,并对应于自动微调电压,输出升频请求信号和降频请求信号的中频(IF)电路,用户为选择信道而输入数据的数据输入电路,判定上述中频电路输出的图像信号中是否有同步信号,并输出同步判定信号的同步判定电路,在预定的时间计数中输出计时器接通信号的定时电路,用于在特定周期中起动主环路,接收来自所述中频电路的升频和降频请求信号,来自所述同步判定电路的同步判定信号和来自所述定时电路的定时器接通信号,并发送调谐数据给所述锁相环路调谐器以执行频道区搜索动作的控制电路;
所述控制电路,在选台频道转换后立即使所述定时电路开始按预定时间计数,在存在表示所述定时电路计数中的定时器接通信号过程中,每当主环起动就监测来自同步电路的同步判定信号,若上述定时器接通信号存在过程中无同步判定信号,则再次执行频道频率区的搜索动作。
2.如权利要求1所述的选台电路,其特征在于,所述控制电路在选台频道转换后立即起动所述定时电路按预定时间计数,在所述定时电路的计数中,每当主环起动就监测来自同步判定电路的同步判定信号,当在上述定时器接通信号存在过程中有同步判定信号时,就进行窗式AFT处理。
3.如权利要求1所述的选台电路,其特征在于,所述控制电路在选台频率转换后立即将本振频率设定为所选频道的中心值并检查同步判定信号,若有同步判定信号,则立即进行窗式AFT处理。
4.如权利要求2所述的选台电路,其特征在于,所述控制电路在选台频道转换后立即将本振频率设定为所选频道的中心值,并检查同步判定信号,若有同步判定信号,则立即进行窗式AFT处理。
5.如权利要求1所述的选台电路,其特征在于,所述控制电路在选台频道转换后立即将本振频率设定为所选频道的中心值,并检查同步判定信号,若无同步判定信号,则立即进行频道区搜索处理。
6.如权利要求2所述的选台电路,其特征在于,所述控制电路在选台频道转换后立即将本振频率设定为所选信道的中心值,并检查同步判定信号,若无同步判定信号,则立即进行频道区搜索处理。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP641245 | 1994-03-11 | ||
JP6-41245 | 1994-03-11 | ||
JP04124594A JP3309547B2 (ja) | 1994-03-11 | 1994-03-11 | 選局回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1117240A CN1117240A (zh) | 1996-02-21 |
CN1073323C true CN1073323C (zh) | 2001-10-17 |
Family
ID=12603061
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN95100668A Expired - Fee Related CN1073323C (zh) | 1994-03-11 | 1995-03-11 | 选台电路 |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP0671851B1 (zh) |
JP (1) | JP3309547B2 (zh) |
CN (1) | CN1073323C (zh) |
DE (1) | DE69527106T2 (zh) |
MY (1) | MY117888A (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4667445B2 (ja) * | 2007-11-27 | 2011-04-13 | シャープ株式会社 | デジタル放送受信装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4385315A (en) * | 1981-05-08 | 1983-05-24 | Rca Corporation | Phase locked loop tuning control system including a timed sync activated AFT signal seeking arrangement |
JPS61227484A (ja) * | 1985-04-01 | 1986-10-09 | Sony Corp | ビデオ信号検出回路 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04192976A (ja) * | 1990-11-27 | 1992-07-13 | Sharp Corp | 周波数シンセサイザ選局方式のtv放送受信システム |
-
1994
- 1994-03-11 JP JP04124594A patent/JP3309547B2/ja not_active Expired - Fee Related
-
1995
- 1995-03-08 DE DE1995627106 patent/DE69527106T2/de not_active Expired - Fee Related
- 1995-03-08 EP EP19950301521 patent/EP0671851B1/en not_active Expired - Lifetime
- 1995-03-10 MY MYPI9500604 patent/MY117888A/en unknown
- 1995-03-11 CN CN95100668A patent/CN1073323C/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4385315A (en) * | 1981-05-08 | 1983-05-24 | Rca Corporation | Phase locked loop tuning control system including a timed sync activated AFT signal seeking arrangement |
JPS61227484A (ja) * | 1985-04-01 | 1986-10-09 | Sony Corp | ビデオ信号検出回路 |
Also Published As
Publication number | Publication date |
---|---|
MY117888A (en) | 2004-08-30 |
JPH07250289A (ja) | 1995-09-26 |
EP0671851B1 (en) | 2002-06-19 |
EP0671851A3 (en) | 1996-12-11 |
DE69527106D1 (de) | 2002-07-25 |
EP0671851A2 (en) | 1995-09-13 |
CN1117240A (zh) | 1996-02-21 |
DE69527106T2 (de) | 2002-10-31 |
JP3309547B2 (ja) | 2002-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1254091C (zh) | 数字电视的频道控制装置及其方法 | |
CN1104139C (zh) | 电视接收机、设置接收频道的方法和图像显示方法 | |
JPH0543208B2 (zh) | ||
CN1228982C (zh) | 视频点播系统的信道合并方法和装置 | |
CN1780377A (zh) | 自动设置时间的方法和使用该方法的数字广播接收设备 | |
CN1073323C (zh) | 选台电路 | |
JPH06350407A (ja) | 無線受信機の選局方法および高速走査無線受信機 | |
CN1455586A (zh) | 多重调谐器电视网络信息接收装置和频道搜索方法 | |
GB2048605A (en) | Television receiver synchronizing arrangement | |
CN1134994C (zh) | 电视广播制式的自动模式检测器 | |
CN1025095C (zh) | 调谐系统稳定度检测的方法 | |
CN1245015C (zh) | 标准·非标准信号判断电路 | |
CN1783962A (zh) | 广播接收装置及其控制方法 | |
CN1925572A (zh) | 自动频道搜索装置及方法 | |
CN1177323C (zh) | 具备节电功能的图象信号记录再生装置 | |
KR100256160B1 (ko) | 다중 주사 비율 동작을 위한 수평 블랭킹 신호 발생 장치 | |
CN1027668C (zh) | 文字广播信号发生装置及文字广播信号接收机 | |
CN101076096B (zh) | 一种电视快速换台的方法及系统 | |
CN1780368A (zh) | 一种电视机频道预置的方法 | |
KR100688882B1 (ko) | 아날로그/디지털 방송 겸용 영상표시장치의 채널 스캔시간단축 방법 | |
CN1708111A (zh) | 具有双调谐器的电视机及利用双调谐器自动进行频道搜索的方法 | |
KR20000003782A (ko) | 이종의 방송 방식의 구분 선국 방법 | |
CN1320866A (zh) | 数字设备,数据输入输出方法和数据输入输出控制系统 | |
KR960006529B1 (ko) | 티브이의 방송 프로그램 자동 안내방법 | |
CN1735164A (zh) | 频道检索方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |