CN107231325B - 信号接收电路及方法、信号检测电路 - Google Patents

信号接收电路及方法、信号检测电路 Download PDF

Info

Publication number
CN107231325B
CN107231325B CN201610181665.6A CN201610181665A CN107231325B CN 107231325 B CN107231325 B CN 107231325B CN 201610181665 A CN201610181665 A CN 201610181665A CN 107231325 B CN107231325 B CN 107231325B
Authority
CN
China
Prior art keywords
voltage signal
input
signal
voltage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610181665.6A
Other languages
English (en)
Other versions
CN107231325A (zh
Inventor
黎兆宏
孙伟明
黄雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fast Semiconductor Suzhou Co ltd
Original Assignee
Fast Semiconductor Suzhou Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fast Semiconductor Suzhou Co ltd filed Critical Fast Semiconductor Suzhou Co ltd
Priority to CN201610181665.6A priority Critical patent/CN107231325B/zh
Priority to US15/454,279 priority patent/US10228712B2/en
Priority to KR1020170037576A priority patent/KR102220013B1/ko
Publication of CN107231325A publication Critical patent/CN107231325A/zh
Priority to US16/270,278 priority patent/US11132011B2/en
Application granted granted Critical
Publication of CN107231325B publication Critical patent/CN107231325B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4904Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using self-synchronising codes, e.g. split-phase codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/59Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/04Modifications for accelerating switching
    • H03K17/041Modifications for accelerating switching without feedback from the output circuit to the control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/06Code representation, e.g. transition, for a given bit cell depending only on the information in that bit cell
    • H03M5/12Biphase level code, e.g. split phase code, Manchester code; Biphase space or mark code, e.g. double frequency code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Dc Digital Transmission (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明公开了一种信号接收电路,接收一个输入电压信号;所述信号接收电路包括:输入电压调整电路及比较电路;其中,所述输入电压调整电路对所述输入电压信号进行波形预调整,得到第一电压信号;所述比较电路将第一电压信号与第二电压信号进行比较,并输出比较电压信号;输出的比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。本发明同时还公开了一种信号检测电路及信号接收方法。

Description

信号接收电路及方法、信号检测电路
技术领域
本发明涉及信号接收技术,尤其涉及一种信号接收电路及方法、信号检测电路。
背景技术
双相符号编码(BMC,Biphase Mark Coding)是一种用于二进制数据流的编码类型,是一种时钟信号和数据信号混合在一起传输的编码方法,采用BMC会使得同步性变得简单。
数据传输时,有一个重要的电路即BMC接收器,其功能是从CC引脚(pin)接收BMC数据信号(模拟电压信号),并对接收的数据信号进行相应的波形整形处理,以便数字电路来检测接收的BMC数据信号是否正确。
然而,现有的BMC接收器对数据信号进行波形整形处理后,会出现即使从CC引脚接收的BMC数据信号是正确的信号,而数字电路经检测却认为接收的BMC数据信号是错误信号的现象。
发明内容
为解决现有存在的技术问题,本发明实施例提供一种信号接收电路及方法、信号检测电路。
为达到上述目的,本发明实施例的技术方案是这样实现的:
本发明实施例提供了一种信号接收电路,接收一个输入电压信号;所述信号接收电路包括:
输入电压调整电路,配置为对所述输入电压信号进行波形预调整,得到第一电压信号;以及
比较电路,配置为将第一电压信号与第二电压信号进行比较,并输出比较电压信号;其中,
输出的比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。
本发明实施例还提供了一种信号检测电路,包括:
数字检测电路;以及
信号接收电路;所述信号接收电路接收一个输入电压信号;所述信号接收电路包括:
输入电压调整电路,配置为对所述输入电压信号进行波形预调整,得到第一电压信号;以及
比较电路,配置为将第一电压信号与第二电压信号进行比较,并输出比较电压信号至所述数字检测电路;输出的比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别;
所述数字检测电路,配置为利用所述比较电压信号,检测接收的所述输入电压信号是否正确。
本发明实施例还提供了一种信号接收方法,包括:
接收一个输入电压信号;
对所述输入电压信号进行波形预调整,得到第一电压信号;
将第一电压信号与第二电压信号进行比较,并输出比较电压信号;其中,
输出的比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。
本发明实施例提供的信号接收电路及方法、信号检测电路,对输入电压信号进行波形预调整,得到第一电压信号;将第一电压信号与第二电压信号进行比较,并输出比较电压信号;输出的比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。由于采对所述输入电压信号进行波形预调整,从而使得输出的比较电压信号的脉冲宽度满足第一预设条件;换句话说,所述输入电压信号能被正确识别,如此,能有效地保证采用输出的比较电压信号对所述输入电压信号进行正确检测。
附图说明
在附图(其不一定是按比例绘制的)中,相似的附图标记可在不同的视图中描述相似的部件。附图以示例而非限制的方式大体示出了本文中所讨论的各个实施例。
图1为一种BMC接收器电路结构示意图;
图2为输入电压信号的输入模式示意图;
图3为本发明实时例第一种信号接收电路结构示意图;
图4为本发明实时例第二种信号接收电路结构示意图;
图5为本发明实时例第三种信号接收电路结构示意图;
图6为本发明实施例一信号接收电路结构示意图;
图7为本发明实施例输入电压信号波形示意图;
图8为本发明实施例一对输入电压信号进行第一次波形调整后的波形示意图;
图9为本发明实施例输出的比较电压信号的波形示意图;
图10为本发明实施例二信号接收电路结构示意图;
图11为本发明实施例二对输入电压信号进行第一次波形调整后的波形示意图;
图12为本发明实施例信号检测电路结构示意图;
图13为本发明实施例信号接收方法流程示意图;
图14A为采用图1所示电路的输出电压信号随输入电压信号及比较器的参考电压变化图;
图14B为采用图6所示电路的输出电压信号随输入电压信号及比较器的参考电压变化图;
图14C为采用图10所示电路的输出电压信号随输入电压信号及比较器的参考电压变化图。
具体实施方式
下面结合附图及实施例对本发明再作进一步详细的描述。
需要说明的是:从引脚接收的数据信号是模拟电压信号,因此,为方便描述,在以下的描述中将数据信号简称为模拟电压信号。
发明人在实现本发明的过程中,发现现有的BMC接收器至少存在以下缺陷:
现有的BMC接收器会出现即使从CC引脚接收的模拟电压信号是正确的信号,而数字电路经检测却认为接收的模拟电压信号是错误信号的现象。
经发明人的仔细分析发现,产生上述缺陷的原因是:不同输入模式的模拟电压信号会导致波形整形后的方波的脉冲宽度变化(与接收的输入电压信号的脉冲宽度相比)比较大,从而使得数字电路不能正确检测模拟电压信号。
具体地,图1示出了现有的BMC接收器的电路结构示意图。从图1中可以看出,比较器的正极接收源模拟电压信号(CC_Input),换句话说,接收从CC引脚来的模拟电压信号,比较器的负极接收参考电压(Vin-),比较器将源模拟电压信号(CC_Input)与恒定的参考电压(Vin-)进行比较,根据比较结果输出相应的电压,以实现对源模拟电压信号进行波形整形的目的。
如图2所示,与恒定的参考电压(Vin-)相比,源模拟电压信号(CC_Input)并不是固定不变的,而是会变化的,也就是说,源模拟电压信号(CC_Input)具有不同的输入模式。具体来说,假设源模拟电压信号(CC_Input)的高电压用Vh表示,低电压用Vl表示,对于图2所示的输入模式1(pattern1)的源模拟电压信号(CC_Input),其Vh与参考电压(Vin-)的大小接近,而其Vl却比参考电压(Vin-)低很多;对于图2所示的输入模式2(pattern2)的源模拟电压信号(CC_Input),其Vl与参考电压(Vin-)的大小接近,而其Vh却比参考电压(Vin-)高很多。采用图1所示的电路对这两种输入模式的源模拟电压信号(CC_Input)进行波形整形处理,则可以得到图2所示的对应波形。从各自的波形中可以看出,输入模式1(pattern1)下的源模拟电压信号(CC_Input)经过波形整形处理后,与源模拟电压信号(CC_Input)的脉冲宽度相比,得到的方波的脉冲宽度较窄,而输入模式2(pattern2)源模拟电压信号(CC_Input)经过波形整形处理后,得到的方波的脉冲宽度却较宽,这两种输入模式下得到的脉冲宽度的变化都是比较大的,这种大变化会使得数字电路不能正确检测模拟电压信号。
基于此,在本发明的各种实施例中:信号接收电路接收一个输入电压信号;并对所述输入电压信号进行波形整形,输出一个输出电压信号;所述输出电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。
其中,所述输入电压信号是一个具有一定频率,且具有不同输入模式(如图2所示的不同输入模式等)的电压信号,比如BMC数据信号等。
需要说明的是,本文所用的第一、第二……仅表示不同位置的元件,不对元件的参数或功能进行限定。
本发明实施例提供的信号接收电路,接收一个输入电压信号;如图3所示,该信号接收电路,包括:输入电压调整电路31及比较电路32;其中,
所述输入电压调整电路31对所述输入电压信号进行波形预调整,得到第一电压信号;而所述比较电路32将第一电压信号与第二电压信号进行比较,并输出比较电压信号;输出的比较电压信号的脉冲宽度满足第一预设条件。
这里,所述第一预设条件表征所述输入电压信号能被正确识别。
由于采用所述输入电压调整电路31对所述输入电压信号进行波形预调整,从而使得输出的比较电压信号的脉冲宽度满足第一预设条件;换句话说,所述输入电压信号能被正确识别,进而保证后续能采用输出的比较电压信号对所述输入电压信号进行正确检测。
换句话说,当所述输入电压信号是正确信号时,可以利用输出的比较电压信号识别出所述输入电压信号是正确信号;而当所述输入电压信号是错误信号时,可以利用输出的比较电压信号识别出所述输入电压信号是错误信号。
在一实施例中,所述比较电路32可以由比较器实现;相应地,所述比较器的正向输入端接收所述第一电压信号;所述比较器的负向输入端接收所述第二电压信号。换句话说,所述第二电压信号为参考电压信号;
在这种条件下,所述输入电压调整电路31包括交流耦合电路;所述交流耦合电路通过将所述输入电压信号进行交流耦合(AC Couple)的方式,对所述输入电压信号进行波形预调整。
这里,所述交流耦合电路可以仅由隔直电容来实现;即利用隔直电容对所述输入电压信号的交流耦合。当然,也可以通过其他方式(比如隔直电容结合电阻的方式)来实现对所述输入电压信号的交流耦合。
其中,在一实施例中,考虑到电路中各元器件的工艺偏差和温度、以及电容通过分压电阻放电等还会对所述比较电压信号的脉冲宽度产生影响,为了尽量消除这种影响,如图4所示,所述输入电压调整电路31除了包括所述交流耦合电路311外,还可以包括:共模电压产生电路312及第一电流反馈钳位电路313;其中,
所述共模电压产生电路312通过将第三电压信号的共模电压调整为第一值,来调整所述第三电压信号的波形,得到所述第一电压信号;所述第三电压信号为所述交流耦合电路311交流耦合后的电压信号;而所述第一电流反馈钳位电路313通过利用比较电路32输出的比较电压信号对所述第一电压信号的电流进行上拉或下拉的方式,对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使输出的比较电压信号的脉冲宽度满足所述第一预设条件。
这里,所述第二电压信号的电压是一个固定的电压值,具体为所述第一值。
换句话说,所述共模电压产生电路312,配置为通过将第三电压信号的共模电压调整为第一值,来调整所述第三电压信号的波形,得到所述第一电压信号;所述第三电压信号为所述交流耦合电路交流耦合后的电压信号;所述第一电流反馈钳位电路313,配置为通过利用比较电路输出的比较电压信号对所述第一电压信号的电流进行上拉或下拉的方式,对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使输出的比较电压信号的脉冲宽度满足所述第一预设条件;其中,所述第二电压信号的电压为所述第一值。
其中,当所述信号接收电路未接收所述输入电压信号(此时可以认为电路处于空闲(idle)状态)时,此时,所述输入电压信号一直为高电平信号或一直为低电平信号,所述共模电压产生电路312会利用所述比较电路32的比较电压信号,来维持所述第一电压信号的共模电压为第一值,以保证整个电路的稳定性。
也就是说,所述共模电压产生电路312,还配置为当所述信号接收电路未接收所述输入电压信号时,利用所述比较电路的比较电压信号,维持所述第一电压信号的共模电压为第一值。
所述第一值可以根据所述共模电压产生电路312的具体实现来确定。
在图4所示的接收信号电路中,所述交流耦合电路311对所述输入电压信号进行交流耦合处理,对所述输入电压信号的波形进行第一次调整;接着由所述共模电压产生电路312将交流耦合处理后的电压信号的共模电压调整至第一值,从而实现了对所述输入电压信号波形的第二次调整;同时,所述第一电流反馈钳位电路313通过利用比较电路32输出的比较电压信号对第二次波形调整后的电压信号的电流进行上拉或下拉,以对第二次波形调整后的电压信号的电压进行钳位,从而进一步调整所述第一电压信号的波形,以便能消除电路中各元器件的工艺偏差和温度对所述比较电压信号的脉冲宽度产生的影响,使得输出的比较电压信号的脉冲宽度满足所述第一预设条件。
在另一实施例中,所述比较电路32可以由比较器实现;相应地,所述比较器的负向输入端接收所述第一电压信号(参考电压信号);所述比较器的正向输入端接收所述第二电压信号;所述第二电压信号为所述输入电压信号;
在这种条件下,所述输入电压调整电路31包括:滤波电路;所述滤波电路通过将所述输入电压信号进行滤波的方式,对所述输入电压信号进行波形预调整。
这里,所述滤波电路可由RC滤波器来实现;即由RC滤波器对所述输入电压信号进行滤波。当然,也可以通过其他方式(比如LC滤波器)来实现对所述输入电压信号的滤波。
其中,所述RC滤波器是指由电阻和电容组成的滤波器;所述LC滤波器是指:由电感和电容组成的滤波器。
其中,在一实施例中,考虑到电路中各元器件的工艺偏差和温度还会对所述比较电压信号的脉冲宽度产生影响,为了尽量消除这种影响,如图5所示,
所述输入电压调整电路31除了包括:所述滤波电路314外,还包括:电压钳位电路315及第二电流反馈钳位电路316;其中,
所述电压钳位电路315通过将第四电压信号的电压调整至预设范围,来调整所述第四电压信号的波形,得到所述第一电压信号;所述第四电压信号为所述滤波电路314滤波后的电压信号;而所述第二电流反馈钳位电路316通过利用比较电路32输出的比较电压信号对所述第一电压信号的电流进行上拉或下拉的方式,对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使输出的比较电压信号的脉冲宽度满足所述第一预设条件。
换句话说,所述电压钳位电路315,配置为通过将第四电压信号的电压调整至预设范围,来调整所述第四电压信号的波形,得到所述第一电压信号;所述第四电压信号为所述滤波电路滤波后的电压信号;所述第二电流反馈钳位电路316,配置为通过利用比较电路输出的比较电压信号对所述第一电压信号的电流进行上拉或下拉的方式,对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使输出的比较电压信号的脉冲宽度满足所述第一预设条件。
这里,从针对图5所示电路的描述中可以看出,所述第二电压信号的电压不是一个固定的电压值,而是随着所述输入电压信号电压的变化而变化。
所述预设范围根据所述电压钳位电路315的具体实现来确定。
在图5所示的接收信号电路中,所述滤波电路314对所述输入电压信号进行滤波处理,对所述输入电压信号的波形进行第一次调整;接着由所述电压钳位电路315将滤波处理后的电压信号的电压调整至预设范围,从而实现了对所述输入电压信号波形的第二次调整;同时,所述第二电流反馈钳位电路316通过利用比较电路32输出的比较电压信号对第二次波形调整后的电压信号的电流进行上拉或下拉,以对第二次波形调整后的电压信号的电压进行钳位,从而进一步调整所述第一电压信号的波形,以便能消除电路中各元器件的工艺偏差和温度对所述比较电压信号的脉冲宽度产生影响,使得输出的比较电压信号的脉冲宽度满足所述第一预设条件。
实施例一
本实施例是图4所示电路的一个具体应用实例。
在本实施例中,如图6所示,所述交流耦合电路311包括:第一电容C1;所述共模电压产生电路312包括:第一电阻R1、第二电阻R2、第三开关S3及第四开关S4;所述第一电流反馈钳位电路313包括:第一电流源I1、第二电流源I2、第一开关S1、第二开关S2及反相器INV。第一电阻R1与第二电阻R2的阻值相同;第一电容C1为隔直电容。
图7示出了输入电压信号(CC_Input)的波形。结合图7所示的波形,图6所示的信号接收电路的工作原理为:
第一电容C1、第一电阻R1及第二电阻R2对输入电压信号(CC_Input)进行交流耦合,对所述输入电压信号(CC_Input)的波形进行第一次调整,得到调整后的电压信号(CC_INPUT),其波形如图8所示;同时,当输入电压信号(CC_Input)为高电平信号时,比较电路32的输出为高电平信号,从而致使第一开关S1导通,同时通过反相器INV的作用,变成低电平信号,致使第二开关S2断开。由于第一电阻R1与第二电阻R2的阻值相同,所以电压信号(CC_INPUT)的共模电压(Vcm)一直维持在第一参考电压(Vref)的一半,而不随输入电压信号(CC_Input)输入模式的变化发生变化;而第一开关S1的导通使得第一电流源I1(提供微小的电流)对图8所示的高电压信号的电流进行上拉,从而使得图8所示的电压信号的高电平尽量持续在一个恒定值,以对所述输入电压信号(CC_Input)的波形进行第二次调整;这样,当所述比较电路32将电压信号(CC_INPUT)与第二参考电压信号(第一参考电压(Vref)的一半)比较时,输出正确的高电平信号。当输入电压信号(CC_Input)为低电平信号时,比较电路32的输出为低电平信号,致使第一开关S1断开,同时通过反相器INV的作用,变成高电平信号,从而致使第二开关S2导通。由于第一电阻R1与第二电阻R2的阻值相同,所以使得电压信号(CC_INPUT)的共模电压(Vcm)还一直维持在第一参考电压(Vref)的一半(Vref/2),而不随输入电压信号(CC_Input)输入模式(比如图2所示的两种输入模式)的变化发生变化;而第二开关S2的导通使得第二电流源I2(提供微小的电流)对图8所示的低电压信号的电流进行下拉,从而使得图8所示的电压信号的低电平尽量持续在一个恒定值,以对所述输入电压信号(CC_Input)的波形进行第二次调整;这样,当所述比较电路32将电压信号(CC_INPUT)与第二参考电压信号(第一参考电压(Vref)的一半)比较时,输出正确的低电平信号;最终,这些器件的相互作用,使得比较电路32最终输出波形如图9所示的电压信号(Output)。
其中,当电路工作时,第三开关S3及第四开关S4均处于导通状态,而只有当输入电压信号(CC_Input)持续在高电平状态(比如持续时长超过一设定值(比如20μs))时,第四开关S4才会断开,而第三开关S3仍处于导通状态;当输入电压信号(CC_Input)持续在低电平时,第三开关S3会断开,第四开关S4仍处于导通状态,如此,保证电路的稳定性。
从图6所示的工作原理可以看出,不论输入电压信号(CC_Input)的输入模式是哪种模式,由于其共模电压是固定不变的,且利用输出电压信号(Output)的反馈,对电压信号(CC_INPUT)的电流进行上拉或下拉,如此,能消除电路中各元器件的工艺偏差和温度对所述比较电压信号的脉冲宽度产生影响,使得输出的比较电压信号的脉冲宽度能够满足所述第一预设条件,即利用所述比较电压信号可以正确识别所述输入电压信号(CC_Input),也就是说,不论输入电压信号(CC_Input)输入模式是哪种模式,只要其脉冲宽度是不变的,则采用图6所示的信号接收电路即可输出与输入电压信号(CC_Input)脉冲宽度基本相同的输出电压信号,从而能保证后续能对所述输入电压信号(CC_Input)进行正确检测。
实施例二
本实施例是图5所示电路的一个具体应用实例。
在本实施例中,如图10所示,所述滤波电路314包括:第二电容C2、第三电阻R3;所述电压钳位电路315包括:第四电阻R4、第一P沟道金属氧化物半导体场效应管(PMOS)M1、第一N沟道金属氧化物半导体场效应管(NMOS)M2;所述第二电流反馈钳位电路316包括:第三电流源I3、第四电流源I4、第二NMOS M3及第二PMOS M4。
图7示出了输入电压信号(CC_Input)的波形。结合图7所示的波形,图10所示的信号接收电路的工作原理为:
第二电容C2及第三电阻R3对输入电压信号(CC_Input)进行滤波,对所述输入电压信号(CC_Input)的波形进行第一次调整,得到调整后的电压信号(CC_Filter),其波形如图11所示;同时,当输入电压信号(CC_Input)为高电平信号时,比较电路32的输出为高电平信号,从而致使第一NMOS M1及第二NMOS M4导通,第一PMOS M2及第二PMOS M3断开。第一NMOSM1的导通使得电压信号(CC_Filter)的电压(VCC_Filter)随输入电压信号(CC_Input)输入模式的变化被钳位,具体地,VCC_Filter>Vh-VGSM1;其中,Vh表示输入电压信号(CC_Input)的高电平信号,VGSM1表示第一NMOS M1的栅源电压;而第二NMOS M4的导通使得的导通使得第四电流源I4(提供微小的电流)对图11所示的高电压信号的电流进行下拉,使得图11所示的电压信号的高电平尽量持续在一个恒定值,以起到进一步钳制电压信号(CC_Filter)的电压(VCC_Filter)的作用,使电压信号(CC_Filter)的电压(VCC_Filter)不要太高,从而实现对所述输入电压信号(CC_Input)的波形进行第二次调整;这样,当所述比较电路32将输入电压信号(CC_INPUT)与第二次调整后的输入电压信号(CC_Input)(第二次调整后的输入电压信号(CC_Input)为比较电路32的参考电压信号)比较时,输出正确的高电平信号。当输入电压信号(CC_Input)为低电平信号时,比较电路32的输出为低电平信号,从而致使第一PMOS M2及第二PMOS M3导通,第一NMOS M1及第二NMOS M4断开。第一PMOS M2的导通使得电压信号(CC_Filter)的电压(VCC_Filter)随输入电压信号(CC_Input)输入模式的变化被钳位,具体地,VCC_Filter<Vl+VGSM2;其中,Vl表示输入电压信号(CC_Input)的低电平信号,VGSM2表示第一NMOS M2的栅源电压;而第二PMOS M3的导通使得的导通使得第三电流源I3(提供微小的电流)对图11所示的低电压信号的电流进行上拉,使得图11所示的电压信号的低电平尽量持续在一个恒定值,以起到进一步钳制电压信号(CC_Filter)的电压(VCC_Filter)的作用,使电压信号(CC_Filter)的电压(VCC_Filter)不要太低,从而实现对所述输入电压信号(CC_Input)的波形进行第二次调整;这样,当所述比较电路32将输入电压信号(CC_INPUT)与第二次调整后的输入电压信号(CC_Input)(第二次调整后的输入电压信号(CC_Input)为比较电路32的参考电压信号)比较时,输出正确的低电平信号;最终,这些器件的相互作用,使得比较电路32最终输出波形如图9所示的电压信号(Output)。
从图10所示的工作原理可以看出,不论输入电压信号(CC_Input)输入模式是哪种模式,由于比较电路32的参考电压信号是随输入电压信号(CC_Input)的变化而变化的,且利用输出电压信号(Output)的反馈,对参考电压信号(CC_Filter)的电流进行上拉或下拉,如此,能消除电路中各元器件的工艺偏差和温度对所述比较电压信号的脉冲宽度产生影响,使得输出的比较电压信号的脉冲宽度能够满足所述第一预设条件,即利用所述比较电压信号可以正确识别所述输入电压信号(CC_Input),也就是说,不论输入电压信号(CC_Input)输入模式是哪种模式,只要其脉冲宽度是不变的,则采用图10所示的信号接收电路即可输出与输入电压信号(CC_Input)脉冲宽度基本相同的输出电压信号,从而能保证后续能对所述输入电压信号(CC_Input)进行正确检测。
基于上述实施例的信号接收电路,本发明实施例还提供了一种信号检测电路,如图12所示,该信号检测电路包括:信号接收电路121及数字检测电路122;其中,
所述信号接收电路121接收一个输入电压信号,对所述输入电压信号进行波形预调整,并输出比较电压信号至所述数字检测电路122;所述数字检测电路122利用所述比较电压信号,检测接收的所述输入电压信号是否正确。
换句话说,所述数字检测电路122利用所述比较电压信号来检测接收的所述输入电压信号是正确信号还是错误信号。
其中,实际应用时,当所述数字检测电路122利用所述比较电压信号,检测接收的所述输入电压信号是正确信号时,会向控制电路反馈一个好冗余校验(good CRC)的结果;当所述数字检测电路122利用所述比较电压信号,检测接收的所述输入电压信号是错误信号时,会向控制电路反馈一个错误信号的结果。
所述信号接收电路121的具体组成及对应的功能已在上文详述,这里不再赘述。
基于本发明实施例提供的信号检测电路,本发明实施例还提供一种集成电路,包括上述的信号检测电路。
其中,所述集成电路可以是任意需要进行信号检测的模拟设备,如:具有功率输出(PD,Power Delivery)功能(支持PD电力通信协议)的模拟芯片、使用BMC数据进行通信的设备等。
基于上述实施例的信号接收电路,本发明实施例还提供了一种信号接收方法,如图13所示,该方法包括以下步骤:
步骤1301:接收一个输入电压信号;
这里,所述输入电压信号是一个具有一定频率,且具有不同输入模式(如图2所示的不同输入模式等)的电压信号。
步骤1302:对所述输入电压信号进行波形预调整,得到第一电压信号;
步骤1303:将第一电压信号与第二电压信号进行比较,并输出比较电压信号。
这里,输出的比较电压信号的脉冲宽度满足第一预设条件。
其中,所述第一预设条件表征所述输入电压信号能被正确识别。
在一实施例中,所述第二电压信号为参考电压信号;相应地,所述对所述输入电压信号进行波形预调整,具体包括:
通过将所述输入电压信号进行交流耦合的方式,对所述输入电压信号进行波形预调整。
其中,实际应用时,考虑到电路中各元器件的工艺偏差和温度还会对所述比较电压信号的脉冲宽度产生影响,为了尽量消除这种影响,所述对所述输入电压信号进行波形预调整时,还可以:
通过将第三电压信号的共模电压调整为第一值,来调整所述第三电压信号的波形,得到所述第一电压信号;所述第三电压信号为交流耦合后的电压信号;以及
通过利用输出的比较电压信号对所述第一电压信号的电流进行上拉或下拉的方式,对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使输出的比较电压信号的脉冲宽度满足所述第一预设条件;
其中,所述第二电压信号的电压为所述第一值。
其中,当所述信号接收电路未接收所述输入电压信号(此时可以认为电路处于空闲(idle)状态)时,此时,所述输入电压信号一直为高电平信号或一直为低电平信号,为了证整个电路的稳定性,需要利用比较电压信号,来维持所述第一电压信号的共模电压为第一值。
所述第一值可以根据电路的具体实现来确定。
在一实施例中,所述第一电压信号为参考电压信号;相应地,所述对所述输入电压信号进行波形预调整,具体包括:
通过将所述输入电压信号进行滤波的方式,对所述输入电压信号进行波形预调整。
其中,实际应用时,考虑到电路中各元器件的工艺偏差和温度还会对所述比较电压信号的脉冲宽度产生影响,为了尽量消除这种影响,所述对所述输入电压信号进行波形预调整时,还可以:
通过将第四电压信号的电压调整至预设范围,来调整所述第四电压信号的波形,得到所述第一电压信号;所述第四电压信号为滤波后的电压信号;以及
通过利用比较电路输出的比较电压信号对所述第一电压信号的电流进行上拉或下拉的方式,对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使输出的比较电压信号的脉冲宽度满足所述第一预设条件。
从上面的描述中可以看出,本发明实施例提供的信号接收方法,信号接收电路接收一个输入电压信号;其对所述输入电压信号进行了波形整形,输出一个输出电压信号;其中,
所述输出电压信号的脉冲宽度满足所述第一预设条件;换句话说,采用所述输出电压信号,所述输入电压信号能被正确识别。
同时,为了更好地说明采用本发明实施例的技术方案,本发明还对图1所示的信号接收电路和本发明实施例一所提供的信号接收电路进行了实验对比,实验条件为:当输入电压信号的输入模式为图2所示的输入模式1,施加的直流补偿电压(DC Offset)为-250mV;当输入电压信号的输入模式为图2所示的输入模式2,施加的直流补偿电压(DC Offset)为250mV。
图14A为图1所示信号接收电路的输出电压信号(Output)随输入电压信号(CC_Input)及比较器的参考电压(Vin-)的变化图。从图中可以看出,当输入模式为图2所示的输入模式1时,输入电压信号(CC_Input)的脉冲宽度(Pulse width)为1.5μs,输出电压信号(Output)的脉冲宽度(Pulse width)为1.01μs。当输入模式为图2所示的输入模式2时,输入电压信号(CC_Input)的脉冲宽度(Pulse width)为1.5μs,输出电压信号(Output)的脉冲宽度(Pulse width)为1.91μs。这两种输入模式下,输出电压信号(Output)的脉冲宽度的变化百分比分别为:(1.5-1.01)/1.5*100%=33%,(1.91-1.5)/1.5*100%=27%。
图14B为图6所示信号接收电路的输出电压信号(Output)随输入电压信号(CC_Input)及比较器的参考电压(Vin-)的变化图。从图中可以看出,当输入模式为图2所示的输入模式1时,输入电压信号(CC_Input)的脉冲宽度(Pulse width)为1.5μs,输出电压信号(Output)的脉冲宽度(Pulse width)为1.52μs。当输入模式为图2所示的输入模式2时,输入电压信号(CC_Input)的脉冲宽度(Pulse width)为1.5μs,输出电压信号(Output)的脉冲宽度(Pulse width)为1.52μs。这两种输入模式下,输出电压信号(Output)的脉冲宽度的变化百分比分别为:(1.52-1.5)/1.5*100%=1.3%,(1.52-1.5)/1.5*100%=1.3%。
图14C为图10所示信号接收电路的输出电压信号(Output)随输入电压信号(CC_Input)及比较器的参考电压(Vin-)的变化图。从图中可以看出,当输入模式为图2所示的输入模式1时,输入电压信号(CC_Input)的脉冲宽度(Pulse width)为1.5μs,输出电压信号(Output)的脉冲宽度(Pulse width)为1.47μs。当输入模式为图2所示的输入模式2时,输入电压信号(CC_Input)的脉冲宽度(Pulse width)为1.5μs,输出电压信号(Output)的脉冲宽度(Pulse width)为1.52μs。这两种输入模式下,输出电压信号(Output)的脉冲宽度的变化百分比分别为:(1.5-1.47)/1.5*100%=2%,(1.52-1.5)/1.5*100%=1.3%。
从实验结果可以看出,本发明实施例所提供信号接收电路,其输出电压信号(Output)的脉冲宽度的变化百分比远远小于图1所示信号接收电路的输出电压信号(Output)的脉冲宽度的变化百分比,这表明:本发明实施例所提供信号接收电路输出的电压信号(Output)的脉冲宽度几乎与输入电压信号的脉冲宽度相同,且几乎不随输入电压信号输入模式的变化而变化。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (9)

1.一种信号接收电路,其特征在于,所述信号接收电路接收一个输入电压信号;所述信号接收电路包括:
输入电压调整电路,配置为对所述输入电压信号进行波形整形,得到第一电压信号,所述输入电压信号具有第一输入模式或第二输入模式,所述第二输入模式的高电压不同于所述第一输入模式的高电压,所述第二输入模式的低电压不同于所述第一输入模式的低电压,其中,所述第一输入模式中,参考电压位于所述第一输入模式的高电压和所述第一输入模式的高电压与低电压之和的二分之一之间;所述第二输入模式中,所述参考电压位于所述第二输入模式的高电压与低电压之和的二分之一与所述第二输入模式的低电压之间;以及
比较电路,配置为将所述第一电压信号与第二电压信号进行比较,并输出比较电压信号;其中,
利用所述比较电压信号对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使得不论所述输入电压信号包括所述第一输入模式还是所述第二输入模式,所述比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。
2.根据权利要求1所述的信号接收电路,其特征在于,所述比较电路的正向输入端接收所述第一电压信号;所述比较电路的负向输入端接收所述第二电压信号;
所述输入电压调整电路包括:
交流耦合电路,配置为通过将所述输入电压信号进行交流耦合的方式,对所述输入电压信号进行波形整形。
3.根据权利要求1所述的信号接收电路,其特征在于,所述比较电路的负向输入端接收所述第一电压信号;所述比较电路的正向输入端接收所述第二电压信号;所述第二电压信号为所述输入电压信号;
所述输入电压调整电路包括:
滤波电路,配置为通过将所述输入电压信号进行滤波的方式,对所述输入电压信号进行波形整形。
4.一种信号检测电路,其特征在于,所述信号检测电路包括:
数字检测电路;以及
信号接收电路;接收一个输入电压信号;所述信号接收电路包括:
输入电压调整电路,配置为对所述输入电压信号进行波形整形,得到第一电压信号,所述输入电压信号具有第一输入模式或第二输入模式,所述第二输入模式的高电压不同于所述第一输入模式的高电压,所述第二输入模式的低电压不同于所述第一输入模式的低电压,其中,所述第一输入模式中,参考电压位于所述第一输入模式的高电压和所述第一输入模式的高电压与低电压之和的二分之一之间;所述第二输入模式中,所述参考电压位于所述第二输入模式的高电压与低电压之和的二分之一与所述第二输入模式的低电压之间;以及
比较电路,配置为将所述第一电压信号与第二电压信号进行比较,并输出比较电压信号至所述数字检测电路;其中,利用所述比较电压信号对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使得不论所述输入电压信号包括所述第一输入模式还是所述第二输入模式,所述比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别;
所述数字检测电路,配置为利用所述比较电压信号,检测接收的所述输入电压信号是否正确。
5.根据权利要求4所述的信号检测电路,其特征在于,所述比较电路的正向输入端接收所述第一电压信号;所述比较电路的负向输入端接收所述第二电压信号;
所述输入电压调整电路包括:
交流耦合电路,配置为通过将所述输入电压信号进行交流耦合的方式,对所述输入电压信号进行波形整形。
6.根据权利要求4所述的信号检测电路,其特征在于,所述比较电路的负向输入端接收所述第一电压信号;所述比较电路的正向输入端接收所述第二电压信号;所述第二电压信号为所述输入电压信号;
所述输入电压调整电路包括:
滤波电路,配置为通过将所述输入电压信号进行滤波的方式,对所述输入电压信号进行波形整形。
7.一种信号接收方法,其特征在于,所述方法包括:
接收一个输入电压信号,所述输入电压信号具有第一输入模式或第二输入模式,所述第二输入模式的高电压不同于所述第一输入模式的高电压,所述第二输入模式的低电压不同于所述第一输入模式的低电压,其中,所述第一输入模式中,参考电压位于所述第一输入模式的高电压和所述第一输入模式的高电压与低电压之和的二分之一之间;所述第二输入模式中,所述参考电压位于所述第二输入模式的高电压与低电压之和的二分之一与所述第二输入模式的低电压之间;
对所述输入电压信号进行波形整形,得到第一电压信号;
将所述第一电压信号与第二电压信号进行比较,并输出比较电压信号;其中,
利用所述比较电压信号对所述第一电压信号进行钳位,以进一步调整所述第一电压信号的波形,使得不论所述输入电压信号包括所述第一输入模式还是所述第二输入模式,所述比较电压信号的脉冲宽度满足第一预设条件;所述第一预设条件表征所述输入电压信号能被正确识别。
8.根据权利要求7所述的方法,其特征在于,所述第二电压信号为所述参考电压的信号;
所述对所述输入电压信号进行波形整形,包括:
将所述输入电压信号进行交流耦合。
9.根据权利要求7所述的方法,其特征在于,所述第一电压信号为所述参考电压的信号;
所述对所述输入电压信号进行波形整形,包括:
将所述输入电压信号进行滤波。
CN201610181665.6A 2016-03-25 2016-03-25 信号接收电路及方法、信号检测电路 Active CN107231325B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201610181665.6A CN107231325B (zh) 2016-03-25 2016-03-25 信号接收电路及方法、信号检测电路
US15/454,279 US10228712B2 (en) 2016-03-25 2017-03-09 Signal receiving circuit and method, and signal detecting circuit
KR1020170037576A KR102220013B1 (ko) 2016-03-25 2017-03-24 신호 수신 회로 및 방법, 및 신호 검출 회로
US16/270,278 US11132011B2 (en) 2016-03-25 2019-02-07 Signal receiving circuit and method, and signal detecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610181665.6A CN107231325B (zh) 2016-03-25 2016-03-25 信号接收电路及方法、信号检测电路

Publications (2)

Publication Number Publication Date
CN107231325A CN107231325A (zh) 2017-10-03
CN107231325B true CN107231325B (zh) 2021-03-30

Family

ID=59898146

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610181665.6A Active CN107231325B (zh) 2016-03-25 2016-03-25 信号接收电路及方法、信号检测电路

Country Status (3)

Country Link
US (2) US10228712B2 (zh)
KR (1) KR102220013B1 (zh)
CN (1) CN107231325B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109002074A (zh) * 2018-09-12 2018-12-14 杰华特微电子(杭州)有限公司 线性稳压电路、稳压方法及应用其的电源管理电路
CN111010155B (zh) * 2019-12-31 2023-10-24 北京轩宇空间科技有限公司 比较器及电子设备
US11005465B1 (en) * 2020-01-13 2021-05-11 Hamilton Sunstrand Corporation Zero-cross circuit with low phase delay

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104980131A (zh) * 2015-08-05 2015-10-14 陶烈晖 非对称微分整形方法和电路

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4567604A (en) 1983-08-29 1986-01-28 At&T Teletype Corporation Biphase signal receiver
GB2243269B (en) 1990-04-19 1994-04-13 British Broadcasting Corp Decoding binary-coded transmissions
US5644215A (en) * 1995-06-07 1997-07-01 Micron Technology, Inc. Circuit and method for regulating a voltage
AU7715000A (en) * 1999-10-01 2001-05-10 Online Power Supply, Inc. Non-saturating magnetic element(s) power converters and surge protection
US6316956B1 (en) * 1999-10-22 2001-11-13 Motorola, Inc. Multiple redundant reliability enhancement method for integrated circuits and transistors
US6768433B1 (en) 2003-09-25 2004-07-27 Lsi Logic Corporation Method and system for decoding biphase-mark encoded data
US6933866B1 (en) 2004-09-14 2005-08-23 Avid Technology, Inc. Variable data rate receiver
US20060123055A1 (en) * 2004-12-07 2006-06-08 Paul Atkinson Device and method for selectively controlling the utility of a target
JP4184391B2 (ja) * 2006-06-21 2008-11-19 シャープ株式会社 比較回路、および赤外線受信機
JP2009251573A (ja) * 2008-04-11 2009-10-29 Hitachi Displays Ltd 表示装置
US8022730B2 (en) * 2009-10-13 2011-09-20 Himax Technologies Limited Driving circuit with slew-rate enhancement circuit
US8605912B2 (en) 2010-04-23 2013-12-10 Conexant Systems, Inc. Biphase mark code decoder and method of operation
CN102243605B (zh) * 2010-05-14 2014-04-30 鸿富锦精密工业(深圳)有限公司 检测装置及其检测方法
CN102915068A (zh) * 2012-11-07 2013-02-06 沈阳创达技术交易市场有限公司 电流传感器输出调理电路
US9621304B2 (en) 2014-06-30 2017-04-11 Texas Instruments Incorporated Self-learning and self-correcting decoding of BMC encoded signal
US9811135B2 (en) * 2015-06-19 2017-11-07 Cypress Semiconductor Corporation Low-power type-C receiver with high idle noise and DC-level rejection
CN105357819B (zh) * 2015-11-09 2017-11-03 山东航天电子技术研究所 一种可输出任意轮廓波形和极窄脉冲的光源控制装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104980131A (zh) * 2015-08-05 2015-10-14 陶烈晖 非对称微分整形方法和电路

Also Published As

Publication number Publication date
KR20170113242A (ko) 2017-10-12
US10228712B2 (en) 2019-03-12
US11132011B2 (en) 2021-09-28
US20170277211A1 (en) 2017-09-28
CN107231325A (zh) 2017-10-03
US20190171242A1 (en) 2019-06-06
KR102220013B1 (ko) 2021-02-26

Similar Documents

Publication Publication Date Title
JP5157959B2 (ja) D級増幅器
CN107231325B (zh) 信号接收电路及方法、信号检测电路
TW201107920A (en) Voltage regulator
US20120162189A1 (en) Driver circuit and video system
US20190305737A1 (en) Audio amplifier, audio output device including the same, and electronic apparatus
US9160230B2 (en) DC/DC converter and electronic apparatus
CN111200274B (zh) 可变门限过压保护电路、电子设备及方法
US10564205B2 (en) Voltage abnormality detection circuit and semiconductor device
EP4167488A1 (en) Poly phase filter with phase error enhance technique
US9166468B2 (en) Voltage regulator circuit with soft-start function
US6977529B2 (en) Differential clock signal detection circuit
US7330075B2 (en) Output impedance control circuit and control method thereof
US8058832B2 (en) Motor driving circuit and method thereof
US7567628B2 (en) Symmetric differential slicer
JP4539433B2 (ja) 過電圧保護機能付き電源装置および過電圧保護回路
US10211839B2 (en) System and method of automatic power control system and bias current control circuit
US20050046447A1 (en) Hysteresis circuits used in comparator
JPH10163896A (ja) パルス幅検出機能を有する受信スケルチ回路
CN115033048B (zh) 具有共模锁定功能的检测电路、系统及方法
CN113659991B (zh) 模数转换器的控制电路、方法以及电子设备
CN110858762A (zh) 受箝制受控延迟运算放大器、控制电路及选择性控制从运算放大器电路的箝制恢复的方法
CN114578887A (zh) 自适应电源电压钳位电路
CN111510342A (zh) 一种基于直流耦合的lvds数据传输的链路故障监测电路及方法
JP5118989B2 (ja) マルチプレクサ
US7176985B2 (en) Clamping circuit for video signals

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant