CN107210772A - 共享tx硬件的低功率rx合成器 - Google Patents

共享tx硬件的低功率rx合成器 Download PDF

Info

Publication number
CN107210772A
CN107210772A CN201580074456.5A CN201580074456A CN107210772A CN 107210772 A CN107210772 A CN 107210772A CN 201580074456 A CN201580074456 A CN 201580074456A CN 107210772 A CN107210772 A CN 107210772A
Authority
CN
China
Prior art keywords
afe
equipment
frequency
frequency synthesizer
chains
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201580074456.5A
Other languages
English (en)
Other versions
CN107210772B (zh
Inventor
Y·拉加维
A·卡利里
M·阿德南
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN107210772A publication Critical patent/CN107210772A/zh
Application granted granted Critical
Publication of CN107210772B publication Critical patent/CN107210772B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/44Transmit/receive switching
    • H04B1/48Transmit/receive switching in circuits for connecting transmitter and receiver to a common transmission path, e.g. by energy of transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0274Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
    • H04W52/028Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof switching on or off only a part of the equipment circuit blocks
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Abstract

用于通信设备的模拟前端(AFE)包括具有减小的占用面积的低功率频率合成器。该AFE包括第一频率合成器以及第二频率合成器。该第一频率合成器被耦合到AFE的发射(TX)链和接收(RX)链。该第一频率合成器在设备处于正常操作模式时将生成第一本地振荡器(LO)信号以用于传送或接收载波信号。该第二频率合成器被耦合到RX链并且共享TX链的一个或多个组件。该第二频率合成器在设备在低功率模式下操作时将利用一个或多个共享组件来生成第二LO信号以用于接收载波信号。例如,该一个或多个共享组件可包括电压源和/或一个或多个电感器。

Description

共享TX硬件的低功率RX合成器
技术领域
本发明各实施例一般涉及频率合成器,尤其涉及用于减小低功率频率合成器的大小的系统和方法。
相关技术背景
频率合成器可被用于基于较低频率参考信号来生成高频信号。例如,图1示出了配置为频率合成器100的常规锁相环(PLL)电路的框图。合成器100包括相位和频率检测器(PFD)102、电荷泵104、环路滤波器106、压控振荡器(VCO)108、以及分频器(DIV)110。主控振荡器(例如,晶体振荡器)可以提供由合成器100用作参考时钟信号的输入(X)。PFD 102将参考信号X与反馈信号(FB)的边沿之间的相对时间(例如,相位差)进行比较以生成“上”(UP)和“下”(DN)控制信号。电荷泵104将UP和DN控制信号转换成与信号X和FB的相位差成比例的电荷(Qc)。电荷QC被环路滤波器106滤波(例如,积分),并作为控制电压(VC)被提供给VCO108。VCO 108随后生成具有基于控制电压VC的频率的本地振荡器信号(LO)。本地振荡器信号LO被传递通过分频器110(例如,以将LO的频率缩放到X的频率),并作为反馈信号FB反馈到合成器100中。
频率合成器往往在通信设备的模拟前端(AFE)中见到,并且可被用于传送和/或接收数据信号。更具体地,常规频率合成器可被耦合到AFE的发射(TX)链和AFE的接收(RX)链两者。沿着TX链,本地振荡器信号LO可被用于将传出数据信号上变频到载波频率。沿着RX链,本地振荡器信号LO可被用于将收到载波信号下变频到适于供通信设备处理的频率。现代通信设备可进入低功率(例如,“休眠”)模式,其中设备不传送任何数据,并且仅周期性地启用广播数据的接收(例如,包含DTIM信息的信帧标)以用于维持与对应网络和/或设备的连接的目。
概述
提供本概述以便以简化形式介绍以下将在详细描述中进一步描述的概念选集。本概述并非旨在标识出要求保护的主题内容的关键特征或必要特征,亦非旨在限定要求保护的主题内容的范围。
用于通信设备的模拟前端(AFE)包括具有减小的占用面积的低功率频率合成器。该AFE包括第一频率合成器以及第二频率合成器。该第一频率合成器被耦合到AFE的发射(TX)链和接收(RX)链。该第一频率合成器在设备在正常操作模式下操作时将生成第一本地振荡器(LO)信号以用于传送或接收载波信号。该第二频率合成器被耦合到RX链并且共享TX链的一个或多个组件。该第二频率合成器在设备在低功率模式下操作时利用一个或多个共享组件来生成第二LO信号以用于接收载波信号。对于一些实施例,该第二LO信号可仅被用于在一个或多个递送话务指示映射(DTIM)时段期间接收信标帧。
AFE的TX链可包括由耦合到电感器组的电压源供电的混频器。当设备在低功率模式下操作时,该混频器可被停用。对于一些实施例,电压源或电感器组中的至少一者可被第二频率合成器共享。例如,第二频率合成器包括用于至少部分地基于电感器-电容器(LC)储能电路中的振荡电流来生成第二LO信号的压控振荡器(VCO)。对于一些实施例,LC储能电路的电感可至少部分地由TX链的共享电感器组来提供。
VCO可包括用于提供LC储能电路的电容并且在设备在低功率模式下操作时控制VCO的振荡频率的电容器组。此外,当设备在正常操作模式下操作时,该VCO可被停用。对于一些实施例,当设备处于正常操作模式时,电容器组可使LC储能电路的中心频率下移。
再进一步,对于一些实施例,TX链的共享电压源可被配置成至少部分地基于设备的操作模式来提供多个电压之一。例如,共享电压源可被配置成在设备在正常操作模式下操作时提供适于混频器的操作的电压。替换地,共享电压源可被配置成在设备在低功率模式下操作时提供适于操作VCO的电压。
频率合成器的电压源和电感器可占用该频率合成器的管芯面积的相当大的部分。此外,当通信设备正在低功率模式下操作(例如,没有数据正被传送)时,低功率频率合成器通常仅被用于接收数据。由此,通过将低功率频率合成器配置成与AFE的TX链共享一个或多个组件(例如,包括电压源和/或一个或多个电感器),AFE的管芯大小或占用面积可被减小而不牺牲性能。
附图简要说明
本发明各实施例是作为示例来解说的,且不旨在受附图中各图的限定,其中:
图1示出了常规频率合成器的框图。
图2示出了根据一些实施例的模拟前端(AFE)电路的框图。
图3示出了根据一些实施例的包括双模合成器的AFE电路的框图。
图4示出了根据一些实施例的可操作为混频器或频率合成器的双模合成器的更详细示例。
图5示出了可在其内实现一些实施例的通信设备的框图。
图6示出了描绘操作包括双模合成器的通信设备的方法的解说性流程图。
图7示出了描绘将双模合成器作为混频器操作的方法的解说性流程图。
图8示出了描绘将双模合成器作为频率合成器操作的方法的解说性流程图。
相似的附图标记贯穿全部附图指示对应的部件。
详细描述
在以下描述中,阐述了众多具体细节(诸如具体组件、电路、和过程的示例),以提供对本公开的透彻理解。如本文所使用的,术语“耦合”意指直接连接到、或通过一个或多个居间组件或电路来连接。而且,在以下描述中并且出于解释目的,阐述了具体的命名以提供对本公开各实施例的透彻理解。然而,对于本领域技术人员将明显的是,可以不需要这些具体细节就能实践本发明各实施例。在其他实例中,可以框图形式示出公知的电路和设备以避免混淆本公开。各电路元件或软件块之间的互连可被示为总线或单信号线。每条总线可替换地为单信号线,而每条单信号线可替换地为总线,并且单线或总线可表示用于各组件之间的通信的大量物理或逻辑机制中的任一个或多个。本发明各实施例不应被解释为限于本文描述的具体示例,而是在其范围内包括由所附权利要求所限定的所有实施例。
图2示出了根据一些实施例的模拟前端(AFE)电路200的框图。AFE 200包括发射(TX)链210、接收(RX)链220、主合成器230、以及低功率(LP)合成器240。对于一些实施例,AFE 200可以在“正常”操作模式或“低功率”模式下操作。例如,在正常操作模式下,AFE 200能够传送传出(TX)数据和/或接收传入(RX)数据。然而,当在低功率模式下操作时,AFE 200可能不传送也不接收数据。相反,AFE 200可以仅周期性地苏醒以接收连接信息(例如,以信帧标的形式)以用于维护与相关联网络和/或设备的连接的目的。例如,根据IEEE 802.11规范,AFE 200可以仅每几个目标信标传输时间(TBTT)区间苏醒以接收来自接入点的递送话务指示映射(DTIM)信息。
TX链210包括数模转换器(DAC)212、TX滤波器214、混频器216、以及驱动放大器(DA)218。TX链210一般被用于向另一设备(未示出)传送传出(TX)数据。TX数据可以由基带处理器(出于简化起见未示出)提供给AFE 200。例如,DAC 212将TX数据转换成模拟数据信号,该模拟数据信号进一步通过TX滤波器214。该数据信号随后被混频器216上变频到载波频率。更具体地,混频器216将传出数据信号与由主合成器230生成的本地振荡器(LO)信号混频以产生高频调制载波信号。该载波信号由DA 218放大,并且随后作为TX信号输出。
RX链220包括模数转换器(ADC)222、RX滤波器224、混频器226、以及低噪声放大器(LNA)228。RX链220被用于接收传入(RX)数据(例如,从另一设备)。例如,LNA 228放大收到载波信号(RX信号),并将该RX信号转发给混频器226。混频器226将RX信号下变频到适于供AFE 200处理的频率。更具体地,混频器226将RX信号与由主合成器或LP合成器240提供的LO信号混频以产生较低频数据信号。该数据信号随后由RX滤波器224滤波,并经由ADC 222转换成RX数据的数字比特流。该RX数据随后可被提供给基带处理器(出于简化起见未示出)。
如上所述,AFE 200可以在正常操作模式或低功率模式下操作。在正常操作模式期间,AFE 200依赖于主合成器230以生成可被用于传送(例如,上变频)和接收(例如,下变频)载波信号的LO信号。LP合成器240可以比主合成器230低的频率操作,并且可因此消耗比主合成器230少的功率。由此,当AFE 200在低功率模式下操作时,LP合成器240可代替主合成器230来使用。
对于一些实施例,LP合成器240可以与TX链210共享电路系统201。例如,当AFE 200在低功率模式下操作时,TX链210的组件一般是不活跃的(例如,因为没有传出数据正被底层通信设备传送)。相应地,当AFE处于低功率模式时,LP合成器240可利用TX链210的一个或多个“未使用”组件(例如,当前不被用于数据传输的电路系统)来生成LO信号。对于一些实施例,共享电路系统201可包括沿着混频器216与DA 218之间的TX链210提供的电压源和/或一个或多个电感器。在TX链210与LP合成器240之间共享电路系统允许AFE 200具有较小占用面积(footprint)和/或在底层通信设备中占用较少管芯空间。
图3示出了根据一些实施例的包括双模合成器的AFE 300的框图。AFE 300包括TX链310、RX链320、以及主合成器330。TX链310包括DAC 312、TX滤波器314、双模合成器316、以及DA 318。RX链320包括ADC 322、RX滤波器324、混频器326、以及LNA 328。对于示例实施例,RX链320可以基本上类似于以上关于图2所描述的RX链220并且执行基本上与其相同的功能。
双模合成器316可取决于AFE 300的操作模式(例如响应于模式选择信号(LP_En))而可操作为或混频器或频率合成器。例如,当AFE 300处于正常操作模式时,LP_En可被解除断言,从而使得双模合成器316作为混频器或上变频器操作。另一方面,当AFE 300在低功率模式下操作时,LP_En可被断言,从而使得双模合成器316作为低功率频率合成器操作。对于一些实施例,被双模合成器316用来执行混频器操作的电路系统中的至少一些电路系统在执行频率合成器操作时也被使用。例如,此类电路系统可包括电压源和/或一个或多个电感器。
在正常操作模式期间,TX数据可经由TX链310(例如,使用例如天线(出于简化起见未示出)向另一设备)传送。例如,DAC 312将TX数据转换成模拟数据信号,该模拟数据信号经由TX滤波器314滤波。在此时间期间,双模合成器316可被配置成作为混频器操作。由此,双模合成器316将传出数据信号与由主合成器330生成的LO信号混频以产生经上变频载波信号。该载波信号由DA 318放大,并且随后作为TX信号输出。
当在低功率模式下操作时,TX数据可不经由TX链310传送。相应地,双模合成器316可被配置成作为低功率频率合成器操作以接收连接信息(例如,信标帧中提供的连接信息)以用于维持到对应网络和/或设备的连接的目的。例如,LNA 328放大收到RX信号(例如,信标帧),并将该RX信号转发给混频器326。混频器326将RX信号与由双模合成器316提供的LO信号混频以产生经下变频数据信号。该数据信号随后由RX滤波器324滤波,并经由ADC 322转换成RX数据的数字比特流。
图4示出了根据一些实施例的可操作为混频器或频率合成器的双模合成器400的更详细示例。双模合成器400包括混频器电路系统410、VCO电路系统420、以及一组共享电路系统430。尽管出于简化起见未示出,但是双模合成器400可包括用于作为频率合成器(例如,如图1中所示)和/或作为混频器操作的附加电路系统。
共享电路系统430包括低压差调节器(LDO)432以及电感器组L1和L2。LDO 432包括差分放大器401通过晶体管402耦合到电压源VDD。更具体地,LDO 432响应于参考电压VREF而维持输出电压VREG。例如,如果输出电压VREG与参考电压VREF之差增大超过阈值,则放大器401改变晶体管402的栅极电压以将输出电压VREG维持在期望电压电平处。
对于一些实施例,共享电路系统430可取决于所选操作模式而选择性地由或混频器电路系统410或VCO电路系统420利用。例如,混频器电路系统410可以在正常操作模式期间使用共享电路系统430将传出数据信号上变频到载波频率。另一方面,VCO电路系统420可以在低功率模式下操作时使用共享电路系统430来生成用于下变频收到载波信号的LO信号。
在正常操作模式期间,双模合成器400用作混频器。由此,LDO 432可被配置成向混频器电路系统410供应功率。对于一些实施例,LDO 432可被偏置以产生适于混频器电路系统410的操作的输出电压VREG(例如,VDD)。输出电压VREG通过电感器L1和L2供应给混频器电路系统410。对于一些实施例,当双模合成器400作为混频器操作时,VCO电路系统420可被停用。例如,VCO电路系统420可通过解除断言LP_En信号(例如,到逻辑低)、由此截止晶体管403来停用。
当在低功率模式下操作时,双模合成器400用作频率合成器。由此,LDO 432可被配置成向VCO电路系统420供应功率。VCO电路系统420可通过断言LP_En信号(例如,到逻辑高)、由此导通晶体管403来激活。对于一些实施例,LDO 432可被偏置以产生适于VCO电路系统420的操作的输出电压VREG(例如,<VDD)。输出电压VREG通过电感器L1和L2供应给VCO电路系统420。对于一些实施例,当双模合成器400作为频率合成器操作时,混频器电路系统410可被停用。例如,混频器电路系统410可以通过将其晶体管中的每一者的栅极和源极电压拉到地电势来停用。
VCO电路系统420包括电容器组422,该电容器组422可以与电感器L1和L2结合使用以产生振荡信号(例如,LO信号)。例如,电容器组422以及电感器L1和L2可共同形成LC储能电路。更具体地,LC储能电路的电容可以基于电容器组422的电容,而LC储能电路的电感可以基于电感器L1和L2的电感。此外,对于一些实施例,电容器组422可被用于控制LC储能电路的振荡频率。例如,数个电容器可以可切换地与电容器组422耦合或解耦以提供恰适的电容以供LC储能电路以期望频率振荡。例如,数个开关SW1-SWn可被用于在共享电路系统430的节点N1与N2之间选择性地耦合对应数目的电容器对CA1/CB1到CAn/CBn。开关SW1-SWn可由对应数目的控制信号(出于简化起见未示出)控制,这些控制信号可例如由控制电压VC生成(另参见图1)。当双模合成器400作为混频器操作时,可以使用电容器组422(例如,通过选择性地耦合和/或解耦电容器)来使LC储能电路的中心频率下移。
如上所述,共享电路系统430可在正常操作模式期间被用于为混频器电路系统410供电,并且可在低功率模式下操作时被用于为VCO电路系统420供电并提供LC储能电路的至少一部分。此外,LDO 432以及电感器L1和L2通常占据较大管芯面积。由此,在正常操作模式和低功率模式两者期间使用共享电路系统430可以减小其中实现双模合成器400的对应AFE的总体大小和/或占用面积。
图5示出了可在其内实现一些实施例的通信设备500的框图。通信设备500包括AFE510、处理器520、以及存储器530。对于一些实施例,AFE 510可包括与AFE 510的TX链共享电路系统的低功率频率合成器(例如,诸如以上关于图2所描述的AFE 200)。替换地,AFE 510可包括可操作为混频器或低功率频率合成器的双模合成器(例如,诸如以上关于图3所描述的AFE 300)。出于本文讨论的目的,AFE 510在图5中被示为耦合至处理器520。对于实际的实施例,可使用一条或多条总线(出于简化起见未示出)将AFE 510、处理器520、和/或存储器530连接在一起。
存储器530可包括可存储以下软件模块的非瞬态计算机可读介质(例如,一个或多个非易失性存储器元件,诸如EPROM、EEPROM、闪存存储器、硬盘驱动器等):
●用于在正常操作模式或低功率模式下操作通信设备500的模式选择模块532;
●用于至少部分地基于所选操作模式来控制AFE 510的混频/上变频操作的上变频器(UPC)控制模块534;以及
●用于至少部分地基于所选操作模式来控制AFE 510的频率合成操作的低功率合成器(LPS)控制模块536。
每个软件模块包括指令,这些指令在由处理器520执行时使得通信设备500(具体地,AFE 510)执行相应的功能。存储器530的非瞬态计算机可读介质由此包括用于执行以下关于图6-8描述的操作的全部或一部分的指令。
处理器520(其在图5的示例中被示为耦合到AFE 510并耦合到存储器530)可以是能够执行存储在通信设备500中(例如,存储器530内)的一个或多个软件程序的脚本或指令的任何合适的一个或多个处理器。例如,处理器520可执行模式选择模块532以在正常操作模式或低功率模式下操作通信设备500。处理器520还可执行UPC控制模块534以至少部分地基于操作模式来控制AFE 510的混频/上变频操作。再进一步,处理器520可执行LPS控制模块536以至少部分地基于所选操作模式来控制AFE 510的频率合成操作。
图6示出了描绘操作包括双模合成器的通信设备的方法600的解说性流程图。例如,参照图5,方法600可由通信设备500的处理器520来实现。处理器520可首先执行模式选择模块532以检测设备500的操作模式(610)。例如,处理器520可确定设备500处于正常操作模式还是低功率模式。
如果设备500处于正常操作模式(620),则处理器520可启用AFE 510的上变频操作(630)。如上所述,通信设备500可被配置成在正常操作模式期间传送(例如,经由TX链)和/或接收(例如,经由RX链)载波信号。由此,处理器520在执行UPC控制模块534时可在设备500处于正常操作模式时使得AFE 510能够上变频传出数据信号。此外,模式选择模块532在由处理器520执行时可激活AFE 510的主合成器以生成将被用于混频/上变频操作的LO信号。
如果设备500在低功率模式下操作(620),则处理器520可启用AFE 510的频率合成操作(640)。如上所述,通信设备500可被配置成在低功率模式下操作时仅接收(例如,经由RX链)连接信息(例如,包含DTIM信息的信标帧)。由此,处理器520在执行LPS控制模块536时可使得AFE 510能够通过使用电路系统中用于执行上变频操作的至少一部分来生成LO信号。此外,模式选择模块532在由处理器520执行时可停用AFE 510的主合成器。
图7示出了描绘将双模合成器作为混频器操作的方法700的解说性流程图。例如,参照图5,方法700可由处理器520关于AFE 510来执行,该AFE 510包括双模合成器(诸如图4中所示的双模合成器400)。对于一些实施例,方法700可由处理器520在执行UPC控制模块534时执行。
处理器520首先停用双模合成器的VCO电路系统(710)。例如,处理器520可解除断言LP_En信号,这截止了晶体管430并有效地停用了VCO电路系统420。处理器520随后将LDO432的输出电压VREG设为适于混频器操作的电压电平(720)。例如,处理器520可调节参考电压VREF以将输出电压VREG提升到基本上接近于VDD的电压电平。对于一些实施例,处理器520可调节LC储能电路的电容以使LC储能电路的中心频率下移(730)。例如,处理器520可激活电容器组422内的开关SW1-SWn中的一者或多者以选择性地将一个或多个电容器与电容器组422解耦(或耦合),例如以降低LC储能电路(例如,其由电容器组422以及电感器L1和L2形成)的频率。最后,处理器520可激活双模合成器的混频器电路系统(740)。例如,处理器520可将传出数据信号和LO信号(例如,由主合成器生成)作为输入提供给混频器电路系统410。
图8示出了描绘将双模合成器作为频率合成器操作的方法800的解说性流程图。例如,参照图5,方法800可由处理器520关于AFE 510来执行,该AFE 510包括双模合成器(诸如图4中所示的双模合成器400)。对于一些实施例,方法800可由处理器520在执行UPC控制模块534时执行。
处理器520首先停用双模合成器的混频器电路系统(810)。例如,处理器520可将混频器电路系统410内的晶体管中的每一者的栅极和源极电压拉到地电势。处理器520随后将LDO 432的输出电压VREG设为适于频率合成器操作的电压电平(820)。例如,处理器520可调节参考电压VREF以将输出电压VREG降低到低于VDD的期望电压电平。对于一些实施例,处理器520可调节LC储能电路的电容以使得VCO电路系统420能够以期望频率振荡(830)。例如,处理器520可激活电容器组422内的开关SW1-SWn中的一者或多者以选择性地将一个或多个电容器对与电容器组422耦合(或解耦),以将LC储能电路(例如,其由电容器组422以及电感器L1和L2形成)的频率增大到期望频率。最后,处理器520可激活双模合成器的VCO电路系统420(840)。例如,处理器520可断言LP_En信号,这导通了晶体管403并有效地激活了VCO电路系统420。
在说明书前述篇幅中,本发明各实施例已参照其具体示例性实施例进行了描述。然而将明显的是,可对其作出各种修改和改变而不会脱离如所附权利要求中所阐述的本公开更宽泛的范围。相应地,本说明书和附图应被认为是解说性而非限定性的。例如,在图6-8的流程图中描绘的方法步骤可以按其他合适的次序执行,多个步骤可以合并成单个步骤,和/或一些步骤可以被省略。

Claims (30)

1.一种用于通信设备的模拟前端(AFE),所述AFE包括:
第一频率合成器,其耦合到所述AFE的发射(TX)链和接收(RX)链,其中所述第一频率合成器在所述设备处于正常操作模式时将生成第一本地振荡器(LO)信号以用于传送或接收载波信号;以及
第二频率合成器,其耦合到所述RX链并且共享所述TX链的一个或多个组件,其中所述第二频率合成器在所述设备在低功率模式下操作时将利用共享的所述一个或多个组件来生成第二LO信号以用于接收载波信号。
2.如权利要求1所述的AFE,其特征在于,所述第二LO信号仅被用于在一个或多个递送话务指示映射(DTIM)时段期间接收信标帧。
3.如权利要求1所述的AFE,其特征在于,所述TX链包括:
混频器,其由耦合到电感器组的电压源来供电,其中所述混频器在所述设备在所述低功率模式下操作时被停用。
4.如权利要求3所述的AFE,其特征在于,所述电压源或所述电感器组中的至少一者被所述第二频率合成器共享。
5.如权利要求4所述的AFE,其特征在于,所述第二频率合成器包括:
压控振荡器(VCO),其用于至少部分地基于电感器-电容器(LC)储能电路中的振荡电流生成所述第二LO信号,其中所述VCO在所述设备在所述正常操作模式下操作时停用。
6.如权利要求5所述的AFE,其特征在于,所述LC储能电路的电感至少部分地由共享的所述电感器组提供。
7.如权利要求5所述的AFE,其特征在于,所述VCO包括:
电容器组,其用于提供所述LC储能电路的电容并且用于在所述设备在所述低功率模式下操作时控制所述VCO的振荡频率。
8.如权利要求7所述的AFE,其特征在于,所述电容器组在所述设备在所述正常操作模式下操作时将进一步使所述LC储能电路的中心频率下移。
9.如权利要求5所述的AFE,其特征在于,共享的所述电压源被配置成至少部分地基于所述设备的操作模式来提供多个电压之一。
10.如权利要求9所述的AFE,其特征在于,共享的所述电压源被配置成在所述设备在所述正常操作模式下操作时提供用于所述混频器的操作的第一电压,并且共享的所述电压源被配置成在所述设备在所述低功率模式下操作时提供用于操作所述VCO的第二电压。
11.一种操作用于通信设备的模拟前端(AFE)的方法,所述方法包括:
当所述设备在正常操作模式下操作时,激活所述AFE的第一频率合成器,其中所述第一频率合成器被耦合到所述AFE的发射(TX)链和接收(RX)链;以及
当所述设备在低功率模式下操作时,激活所述AFE的第二频率合成器,其中所述第二频率合成器在所述低功率模式期间利用所述TX链的一个或多个组件来生成本地振荡器(LO)信号以用于处理经由所述RX链接收的载波信号。
12.如权利要求11所述的方法,其特征在于,所述第二频率合成器仅被用于在一个或多个递送话务指示映射(DTIM)时段期间接收信标帧。
13.如权利要求11所述的方法,其特征在于,进一步包括:
当所述设备在所述低功率模式下操作时,停用所述TX链中提供的混频器,其中所述混频器由耦合到电感器组的电压源供电。
14.如权利要求13所述的方法,其特征在于,所述电压源或所述电感器组中的至少一者被所述第二频率合成器和所述TX链共享。
15.如权利要求14所述的方法,其特征在于,进一步包括:
当所述设备在所述正常操作模式下操作时,停用所述第二频率合成器的压控振荡器(VCO),其中所述VCO至少部分地基于电感器-电容器(LC)储能电路中的振荡电流来生成所述LO信号。
16.如权利要求15所述的方法,其特征在于,所述LC储能电路的电感至少部分地由共享的所述电感器组提供。
17.如权利要求15所述的方法,其特征在于,进一步包括:
在所述设备在所述低功率模式下操作时,调节所述LC储能电路的电容以使得所述VCO能够以期望频率振荡。
18.如权利要求17所述的方法,其特征在于,进一步包括:
在所述设备在所述正常操作模式下操作时调节所述电容以使所述LC储能电路的中心频率下移。
19.如权利要求15所述的方法,其特征在于,共享的所述电压源被配置成至少部分地基于所述设备的操作模式来提供多个电压之一。
20.如权利要求19所述的方法,其特征在于,进一步包括:
将共享的所述电压源配置成在所述设备在所述正常操作模式下操作时提供用于所述混频器的操作的第一电压;以及
将共享的所述电压源配置成在所述设备在所述低功率模式下操作时提供用于所述VCO的操作的第二电压。
21.一种用于通信设备的模拟前端(AFE),所述AFE包括:
用于在所述设备在正常操作模式下操作时激活所述AFE的第一频率合成器的装置,其中所述第一频率合成器被耦合到所述AFE的发射(TX)链和接收(RX)链;以及
用于在所述设备在低功率模式下操作时激活所述AFE的第二频率合成器的装置,其中所述第二频率合成器在所述低功率模式期间利用所述TX链的一个或多个组件来生成本地振荡器(LO)信号以用于处理经由所述RX链接收的载波信号。
22.如权利要求21所述的AFE,其特征在于,所述第二频率合成器仅被用于在一个或多个递送话务指示映射(DTIM)时段期间接收信标帧。
23.如权利要求21所述的AFE,其特征在于,进一步包括:
用于在所述设备在所述低功率模式下操作时停用所述TX链中提供的混频器的装置,其中所述混频器由耦合到电感器组的电压源供电。
24.如权利要求23所述的AFE,其特征在于,所述电压源或所述电感器组中的至少一者被所述第二频率合成器和所述TX链共享。
25.如权利要求24所述的AFE,其特征在于,进一步包括:
用于当所述设备在所述正常操作模式下操作时停用所述第二频率合成器的压控振荡器(VCO)的装置,其中所述VCO至少部分地基于电感器-电容器(LC)储能电路中的振荡电流来生成所述LO信号。
26.如权利要求25所述的AFE,其特征在于,所述LC储能电路的电感至少部分地由共享的所述电感器组提供。
27.如权利要求25所述的AFE,其特征在于,进一步包括:
用于在所述设备在所述低功率模式下操作时调节所述LC储能电路的电容以使得所述VCO能够以期望频率振荡的装置。
28.如权利要求27所述的AFE,其特征在于,进一步包括:
用于在所述设备在所述正常操作模式下操作时调节所述电容以使所述LC储能电路的中心频率下移的装置。
29.如权利要求25所述的AFE,其特征在于,共享的所述电压源被配置成至少部分地基于所述设备的操作模式来提供多个电压之一。
30.一种包含程序指令的非瞬态计算机可读存储介质,所述程序指令在由提供在通信设备内的处理器执行时使所述设备:
当所述设备在正常操作模式下操作时,激活所述设备的模拟前端(AFE)的第一频率合成器,其中所述第一频率合成器被耦合到所述AFE的发射(TX)链和接收(RX)链;以及
当所述设备在低功率模式下操作时,激活所述AFE的第二频率合成器,其中所述第二频率合成器在所述低功率模式期间利用所述TX链的一个或多个组件来生成本地振荡器(LO)信号以用于处理经由所述RX链接收的载波信号。
CN201580074456.5A 2015-01-28 2015-12-16 共享tx硬件的低功率rx合成器 Active CN107210772B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/607,775 2015-01-28
US14/607,775 US9258021B1 (en) 2015-01-28 2015-01-28 Low-power RX synthesizer sharing TX hardware
PCT/US2015/066202 WO2016122793A1 (en) 2015-01-28 2015-12-16 Low-power rx synthesizer sharing tx hardware

Publications (2)

Publication Number Publication Date
CN107210772A true CN107210772A (zh) 2017-09-26
CN107210772B CN107210772B (zh) 2019-05-31

Family

ID=55073141

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580074456.5A Active CN107210772B (zh) 2015-01-28 2015-12-16 共享tx硬件的低功率rx合成器

Country Status (7)

Country Link
US (1) US9258021B1 (zh)
EP (1) EP3251220B1 (zh)
JP (1) JP6423542B2 (zh)
KR (1) KR101924629B1 (zh)
CN (1) CN107210772B (zh)
BR (1) BR112017016236A2 (zh)
WO (1) WO2016122793A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102618561B1 (ko) 2018-07-16 2023-12-27 삼성전자주식회사 로컬 오실레이터를 포함하는 rf 집적 회로 및 그 동작 방법
JP7265259B2 (ja) 2019-08-01 2023-04-26 ジャパン スチールス グループ株式会社 門形親綱支柱

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1677882A (zh) * 2004-04-02 2005-10-05 大唐移动通信设备有限公司 时分双工无线通信系统收发信机
US20080317185A1 (en) * 2007-06-25 2008-12-25 Broadcom Corporation Dual phase locked loop (pll) architecture for multi-mode operation in communication systems
CN102870475A (zh) * 2010-03-12 2013-01-09 日升微器件公司 功率高效的通信
US20140241335A1 (en) * 2013-02-28 2014-08-28 Qualcomm Incorporated Phase-locked loop using dual loop mode to achieve fast resettling

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7231197B1 (en) 2000-10-27 2007-06-12 Fisher Daniel E Angle rate interferometer and passive ranger
US7263334B2 (en) 2003-10-31 2007-08-28 Nokia Corporation Directional coupler for use in VCO unequal power splitting
US7835706B2 (en) * 2004-06-30 2010-11-16 Silicon Laboratories, Inc. Local oscillator (LO) port linearization for communication system with ratiometric transmit path architecture
US7266349B2 (en) * 2004-08-06 2007-09-04 Broadcom Corporation Multi-mode crystal oscillator
TWI343713B (en) 2006-11-24 2011-06-11 Realtek Semiconductor Corp Signal processing circuit
US20090042527A1 (en) 2007-06-12 2009-02-12 Hmicro Inc. Dynamic low power receiver
US8023557B2 (en) 2007-12-31 2011-09-20 Silicon Laboratories Inc. Hardware synchronizer for 802.15.4 radio to minimize processing power consumption

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1677882A (zh) * 2004-04-02 2005-10-05 大唐移动通信设备有限公司 时分双工无线通信系统收发信机
US20080317185A1 (en) * 2007-06-25 2008-12-25 Broadcom Corporation Dual phase locked loop (pll) architecture for multi-mode operation in communication systems
CN102870475A (zh) * 2010-03-12 2013-01-09 日升微器件公司 功率高效的通信
US20140241335A1 (en) * 2013-02-28 2014-08-28 Qualcomm Incorporated Phase-locked loop using dual loop mode to achieve fast resettling

Also Published As

Publication number Publication date
BR112017016236A2 (pt) 2018-03-27
EP3251220B1 (en) 2018-08-01
JP2018509044A (ja) 2018-03-29
US9258021B1 (en) 2016-02-09
KR101924629B1 (ko) 2018-12-03
JP6423542B2 (ja) 2018-11-14
CN107210772B (zh) 2019-05-31
WO2016122793A1 (en) 2016-08-04
EP3251220A1 (en) 2017-12-06
KR20170108016A (ko) 2017-09-26

Similar Documents

Publication Publication Date Title
US11146213B2 (en) Multi-radio access technology envelope tracking amplifier apparatus
US9912297B2 (en) Envelope tracking power converter circuitry
US9948240B2 (en) Dual-output asynchronous power converter circuitry
CN102082451B (zh) 电子设备及其中使用的集成电路
EP3219017B1 (en) Transformer based impedance matching network
CN103138692B (zh) 共模抑制电路
EP3092539A1 (en) Charge sharing linear voltage regulator
CN108988879A (zh) 具有非对称匹配网络的收发器
US8620237B2 (en) System and method for dynamically regulating voltage to minimize power consumption
CN106462175A (zh) 片上双供电多模式cmos调节器
US10804847B2 (en) Harmonic trap for voltage-controlled oscillator noise reduction
WO2005124983A1 (en) Phone energy management for low battery voltages
CN110022597A (zh) 动态减少通信装置的天线调谐器的电流消耗
CN107210772B (zh) 共享tx硬件的低功率rx合成器
TW201606485A (zh) 用於達成電壓調節器輸出之快速變化之電路、裝置及方法
US7816954B2 (en) Circuit configuration of a frequency divider
KR20220130400A (ko) 저전압 강하 레귤레이터 및 이를 포함하는 전력관리 집적회로
CN104508986B (zh) 参考时钟信号缓冲器中的缓冲器输入阻抗补偿
CN101842976B (zh) 用于混频器结构的设备、方法和系统
JP6862760B2 (ja) 送受信機および送受信機の制御方法
US20230047577A1 (en) Multi-mode antenna tuner circuit and related apparatus
WO2015017232A1 (en) Reference current generator
CN107078639A (zh) 在宽负载值范围上提供高效率的电路和方法
CN208623680U (zh) 小型化无人机干扰模块
US20240030873A1 (en) Power management apparatus operable with multiple configurations

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant