CN107193685A - 基于闪存存储设备的纠删方法及装置 - Google Patents

基于闪存存储设备的纠删方法及装置 Download PDF

Info

Publication number
CN107193685A
CN107193685A CN201710441254.0A CN201710441254A CN107193685A CN 107193685 A CN107193685 A CN 107193685A CN 201710441254 A CN201710441254 A CN 201710441254A CN 107193685 A CN107193685 A CN 107193685A
Authority
CN
China
Prior art keywords
rendering
xor
names
data
character used
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710441254.0A
Other languages
English (en)
Other versions
CN107193685B (zh
Inventor
杨珏成
刘靖
刘胜杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan AVIC General Technology Co.,Ltd.
Original Assignee
Beijing Catic General Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Catic General Technology Co Ltd filed Critical Beijing Catic General Technology Co Ltd
Priority to CN201710441254.0A priority Critical patent/CN107193685B/zh
Publication of CN107193685A publication Critical patent/CN107193685A/zh
Application granted granted Critical
Publication of CN107193685B publication Critical patent/CN107193685B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • G06F11/1068Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Peptides Or Proteins (AREA)
  • Error Detection And Correction (AREA)

Abstract

本发明公开了一种基于闪存存储设备的纠删方法及装置,该装置包括编码模块与解码模块两部分,编码模块将16个输入数据块进行处理得到两个校验数据块,解码模块利用接收到的两个校验数据块对接收到的部分缺失数据进行纠删。本发明纠错能力为M+2,其保护能力强于传统的RAID,占用资源较少,同时纠删延时低于传统的RS纠删码,编码仅需2个时钟周期,解码仅4个时钟周期。同时支持断点续传,不需要等到全部数据块都准备好才能计算,数据随到随算,从而大大降低了对系统缓存的要求。

Description

基于闪存存储设备的纠删方法及装置
技术领域
本发明涉及信息处理领域,具体涉及一种基于闪存存储设备的纠删方法及装置。
背景技术
闪存存储具有很高的读写带宽,是当前存储领域中的热点,但是闪存本身的特点决定了它的误码率要高于普通存储很多。在底层一个闪存存储单元内,一般使用ECC即纠错码技术来保证本单元内数据的准确性。在系统较高层次上,通常采用RAID或者纠删码来保证系统存储的可靠。
但是RAID系列不是占用的开销较大,就是纠错能力不强。而RS实现的纠删码,实现所需资源较多,纠删延时很大,一般需要数百个时钟周期。
发明内容
为了解决上述现有技术的缺点,本发明提出了一种适用于闪存存储设备的纠删方法及装置。
根据本发明的一个方面,提供了一种适用于闪存存储设备的纠删方法,包括以下步骤:
S1、在编码端,将16个输入数据块的对应字节位置进行异或得到第一校验数据块,将所述16个输入数据块按照对应字节的顺序输入到16个迦洛华域乘法器中,将16个乘法器输出的16个数据块的对应字节位置进行异或得到第二校验数据块;
S2、在解码端,先将接收到的16块原数据进行异或操作,其中丢失的部分用0补充,再将异或结果分别与所述第一校验数据块和第二校验数据块进行异或操作,得到第一中间数据和第二中间数据;
S3、将第一中间数据分别通过两个迦洛华域乘法器,得到第一中间乘法结果和第一中间乘法结果,其中两个迦洛华域乘法器的系数是与数据块的缺失位置对应的;
S4、将所述第一中间乘法结果和第一中间乘法结果分别异或所述第二中间数据,得到第一中间乘法异或结果和第二中间乘法异或结果;
S5、将步骤S3中的两个乘法器系数进行异或操作,得到迦洛华域到自然数域映射表的索引,用所述索引查询迦洛华域到自然数域映射表,得到第一映射表查询结果;
S6、用256减去所述第一映射表查询结果,得到自然数域到迦洛华域映射表索引,用所述索引查询自然数域到迦洛华域映射表,得到第二映射表查询结果;
S7、将第一中间乘法异或结果和第二中间乘法异或结果分别通过两个迦洛华域乘法器,得到最终恢复数据,所述两个迦洛华域乘法器的系数为所述第二映射表查询结果。
根据本发明的另一个方面,提供了一种适用于闪存存储设备的纠删装置,包括编码模块及解码模块,其中:
编码模块,用于将16个输入数据块的对应字节位置进行异或得到第一校验数据块,将所述16个输入数据块按照对应字节的顺序输入到16个迦洛华域乘法器中,将16个乘法器输出的16个数据块的对应字节位置进行异或得到第二校验数据块;
解码模块,用于利用接收到的两个校验数据块对接收到的数据进行纠删,具体为,
先将接收到的16块原数据进行异或操作,其中丢失的部分用0补充,再将异或结果分别与所述第一校验数据块和第二校验数据块进行异或操作,得到第一中间数据和第二中间数据;
将第一中间数据分别通过两个迦洛华域乘法器,得到第一中间乘法结果和第一中间乘法结果,其中两个迦洛华域乘法器的系数是与数据块的缺失位置对应的;
将所述第一中间乘法结果和第一中间乘法结果分别异或所述第二中间数据,得到第一中间乘法异或结果和第二中间乘法异或结果;
将所述两个迦洛华域乘法器的系数进行异或操作,得到迦洛华域到自然数域映射表的索引,用所述索引查询迦洛华域到自然数域映射表,得到第一映射表查询结果;
用256减去所述第一映射表查询结果,得到自然数域到迦洛华域映射表索引,用所述索引查询自然数域到迦洛华域映射表,得到第二映射表查询结果;
以所述第二映射表查询结果分别为两个迦洛华域乘法器的系数,将第一中间乘法异或结果和第二中间乘法异或结果分别通过所述两个迦洛华域乘法器,得到最终恢复数据。
本发明与现有技术相比,其纠错能力为M+2,即任意M块存储单元可以同时容纳2块单元出错。其保护能力强于传统的RAID,占用资源较少,同时纠删延时低于传统的RS纠删码,编码仅需2个时钟周期,解码仅4个时钟周期。同时支持断点续传,不需要等到全部数据块都准备好才能计算,数据随到随算,从而大大降低了对系统缓存的要求。
附图说明
图1示出本发明的纠删装置示意图。
图2示出本发明的编码过程示意图。
图3示出本发明的解码过程示意图。
具体实施方式
下面结合附图对本发明作进一步详细描述。
参见图1,为本发明的纠删装置示意图。装置包括编码模块与解码模块两部分,编码模块将16个输入数据块进行处理得到两个校验数据块,解码模块利用接收到的两个校验数据块对接收到的部分缺失数据进行纠删。
参见图2,为本发明的具体编码过程示意图。
编码部分的功能是由不多于M=16块原数据(输入),生成2块校验块(输出)。在闪存中,每个数据块是16KB,当然也可以是其他大小。
其中,第一个数据块由16个原数据块对应字节位置异或得到。
若原数据块数不足16,则剩余输入位置补零。
若在断点续传模式下,则第一次将异或后的结果数据放入输出缓存1中,后续的数据异或完成后,与输出缓存1中的数据再异或一次,将结果覆盖写到输出缓存1中,反复执行直到全部原数据块到达并计算完成。
第二个数据块的计算过程由16个8bit迦洛华域乘法器构成(该乘法器输入是2个数据,其中一个接原数据,一个接固定系数,输出一个8bit数据结果),16个输入数据块,按照对应字节的顺序,输入到16个迦洛华域乘法器中,将乘法器的16个输出,异或后,写到输出缓存2中。
这16个迦洛华域乘法器的固定系数依次是:0x01,0x02,0x04,0x08,0x10,0x20,0x40,0x80,0x1e,0x3a,0x74,0xe8,0xce,0x87,0x13,0x26。
若在断点续传模式下,则第一次将异或后的结果数据放入输出缓存2中,后续的数据异或完成后,与输出缓存2中的数据再异或一次,将结果覆盖写到输出缓存2中,反复执行直到全部元数据块到达并计算完成。需要指出的是,在计算输出数据块2的时候,断点模式下,来的每个数据块应该按照其在16个数据块中的位置,进入对应的迦洛华域乘法器中,其余乘法器的输出端补0。
至此,输出缓存1和输出缓存2就是编码后的结果。
解码部分的是由16块原数据(丢失部分补0)+2块校验数据(输入),和任意两个丢失数据的位置0~17(输入),恢复出丢失的2块数据(输出)
由于系统不关心校验数据的丢失,因此如果丢失的两块全是校验数据,则无需恢复,直接将原数据读出即可。如丢失的两块中有一块是原始数据,一块是校验数据,则也只需要恢复出一块原始数据即可。
若系统仅丢失一块原始数据,则第二个丢失位置给出一个校验块的位置即可。
解码模块第一步先将16块原数据(丢失部分补0)异或起来,再分别与校验数据块1和校验数据块2异或,得到两个中间数据,中间数据1和中间数据2。从中间数据1、2开始的解码过程参见图3。
第二步将中间数据1分别通过两个迦洛华域乘法器,得到两个中间乘法结果1、2。
其中两个迦洛华域乘法器的系数是由缺失位置对应的,编码部分时,16个乘法器对应的是:0x01,0x02,0x04,0x08,0x10,0x20,0x40,0x80,0x1e,0x3a,0x74,0xe8,0xce,0x87,0x13,0x26。假设丢失的数据块是0和7(数据块编号从0开始数),那么这里两个乘法器的系数就是0和7对应的系数,即0x01和0x80,记作输出乘法器系数1和输出乘法器系数2。
将中间乘法结果,分别异或所述中间数据2,得到2个中间乘法异或结果1、2。
将输出乘法器系数1和输出乘法器系数2异或起来,得到迦洛华域到自然数域映射表索引1。
用索引1查询迦洛华域到自然数域映射表,得到映射表查询结果1。
用256减去映射表查询结果1,得到自然数域到迦洛华域映射表索引2,用索引2查询自然数域到迦洛华域映射表,得到映射表查询结果2。
将2个中间乘法异或结果1、2分别通过两个迦洛华域乘法器,得到的结果就是最终恢复数据。该处2个乘法器的系数,就是映射表查询结果2。
断点续传和不足16块的情况,与编码处理方式相同,但断点续传要在第一步将数据凑齐,方可进入下一步。
其中8bit的迦洛华域到自然数域映射表和自然数域到迦洛华域映射表在数学上是固定的,自然数域到迦洛华域映射表是由自然数的0~255查找(映射到)迦洛华域的0~255,反之类似。另外8bit的迦洛华域乘法器,在数学上也是固定的。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (8)

1.一种基于闪存存储设备的纠删方法,其包括以下步骤:
S1、在编码端,将16个输入数据块的对应字节位置进行异或得到第一校验数据块,将所述16个输入数据块按照对应字节的顺序输入到16个迦洛华域乘法器中,将16个乘法器输出的16个数据块的对应字节位置进行异或得到第二校验数据块;
S2、在解码端,先将接收到的16块原数据进行异或操作,其中丢失的部分用0补充,再将异或结果分别与所述第一校验数据块和第二校验数据块进行异或操作,得到第一中间数据和第二中间数据;
S3、将第一中间数据分别通过两个迦洛华域乘法器,得到第一中间乘法结果和第一中间乘法结果,其中两个迦洛华域乘法器的系数是与数据块的缺失位置对应的;
S4、将所述第一中间乘法结果和第一中间乘法结果分别异或所述第二中间数据,得到第一中间乘法异或结果和第二中间乘法异或结果;
S5、将步骤S3中的两个乘法器系数进行异或操作,得到迦洛华域到自然数域映射表的索引,用所述索引查询迦洛华域到自然数域映射表,得到第一映射表查询结果;
S6、用256减去所述第一映射表查询结果,得到自然数域到迦洛华域映射表索引,用所述索引查询自然数域到迦洛华域映射表,得到第二映射表查询结果;
S7、将第一中间乘法异或结果和第二中间乘法异或结果分别通过两个迦洛华域乘法器,得到最终恢复数据,所述两个迦洛华域乘法器的系数为所述第二映射表查询结果。
2.如权利要求1所述的方法,其特征在于,所述步骤S1中,在输入数据块数量不足16时,剩余输入位置用零补充。
3.如权利要求1所述的方法,其特征在于,在断点续传模式下,步骤S1中,第一次将异或后的结果数据放入输出缓存中,后续收到的数据异或完成后,与输出缓存中的数据再异或一次,将结果覆盖写到所述输出缓存中,反复执行直到全部原数据块到达并计算完成获得所述两个校验数据块,其中,收到的每个数据块应该按照其在16个数据块中的位置,进入对应的迦洛华域乘法器中,其余乘法器的输出端补零。
4.如权利要求1所述的方法,其特征在于,所述迦洛华域乘法器每个均包括两个输入端一个输出端,一个输入端接输入数据,一个输入端接固定系数,输出端输出一个8bit数据结果,所述16个迦洛华域乘法器的固定系数依次是:0x01,0x02,0x04,0x08,0x10,0x20,0x40,0x80,0x1e,0x3a,0x74,0xe8,0xce,0x87,0x13,0x26。
5.一种基于闪存存储设备的纠删装置,包括编码模块及解码模块,其中:
编码模块,用于将16个输入数据块的对应字节位置进行异或得到第一校验数据块,将所述16个输入数据块按照对应字节的顺序输入到16个迦洛华域乘法器中,将16个乘法器输出的16个数据块的对应字节位置进行异或得到第二校验数据块;
解码模块,用于利用接收到的两个校验数据块对接收到的数据进行纠删,具体为,
先将接收到的16块原数据进行异或操作,其中丢失的部分用0补充,再将异或结果分别与所述第一校验数据块和第二校验数据块进行异或操作,得到第一中间数据和第二中间数据;
将第一中间数据分别通过两个迦洛华域乘法器,得到第一中间乘法结果和第一中间乘法结果,其中两个迦洛华域乘法器的系数是与数据块的缺失位置对应的;
将所述第一中间乘法结果和第一中间乘法结果分别异或所述第二中间数据,得到第一中间乘法异或结果和第二中间乘法异或结果;
将所述两个迦洛华域乘法器的系数进行异或操作,得到迦洛华域到自然数域映射表的索引,用所述索引查询迦洛华域到自然数域映射表,得到第一映射表查询结果;
用256减去所述第一映射表查询结果,得到自然数域到迦洛华域映射表索引,用所述索引查询自然数域到迦洛华域映射表,得到第二映射表查询结果;
以所述第二映射表查询结果分别为两个迦洛华域乘法器的系数,将第一中间乘法异或结果和第二中间乘法异或结果分别通过所述两个迦洛华域乘法器,得到最终恢复数据。
6.如权利要求1所述的装置,其特征在于,所述编码模块在输入数据块数量不足16时,剩余输入位置用零补充。
7.如权利要求5所述的装置,其特征在于,在断点续传模式下,所述编码模块第一次将异或后的结果数据放入输出缓存中,后续收到的数据异或完成后,与输出缓存中的数据再异或一次,将结果覆盖写到所述输出缓存中,反复执行直到全部原数据块到达并计算完成获得所述两个校验数据块,其中,收到的每个数据块应该按照其在16个数据块中的位置,进入对应的迦洛华域乘法器中,其余乘法器的输出端补零。
8.如权利要求5所述的装置,其特征在于,所述迦洛华域乘法器每个均包括两个输入端一个输出端,一个输入端接输入数据,一个输入端接固定系数,输出端输出一个8bit数据结果,所述16个迦洛华域乘法器的固定系数依次是:0x01,0x02,0x04,0x08,0x10,0x20,0x40,0x80,0x1e,0x3a,0x74,0xe8,0xce,0x87,0x13,0x26。
CN201710441254.0A 2017-06-13 2017-06-13 基于闪存存储设备的纠删方法及装置 Active CN107193685B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710441254.0A CN107193685B (zh) 2017-06-13 2017-06-13 基于闪存存储设备的纠删方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710441254.0A CN107193685B (zh) 2017-06-13 2017-06-13 基于闪存存储设备的纠删方法及装置

Publications (2)

Publication Number Publication Date
CN107193685A true CN107193685A (zh) 2017-09-22
CN107193685B CN107193685B (zh) 2020-08-04

Family

ID=59877530

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710441254.0A Active CN107193685B (zh) 2017-06-13 2017-06-13 基于闪存存储设备的纠删方法及装置

Country Status (1)

Country Link
CN (1) CN107193685B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108762973A (zh) * 2018-04-17 2018-11-06 华为技术有限公司 存储数据的方法和存储设备
CN113296999A (zh) * 2021-05-20 2021-08-24 山东云海国创云计算装备产业创新中心有限公司 一种raid6编码方法及编码电路
CN116312724A (zh) * 2023-05-16 2023-06-23 苏州浪潮智能科技有限公司 一种适用于两校验编码存储系统数据存储方法和装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080294965A1 (en) * 2007-05-24 2008-11-27 Realtek Semiconductor Corp. Data Writing Method For Flash Memory and Error Correction Encoding/Decoding Method Thereof
CN101682337A (zh) * 2007-05-16 2010-03-24 汤姆森特许公司 编码和解码信号的装置和方法
TW201017525A (en) * 2008-10-30 2010-05-01 Ind Tech Res Inst Semi-sequential Galois field multiplier and the method for performing the same
CN104601179A (zh) * 2014-12-12 2015-05-06 北京麓柏科技有限公司 一种存储系统纠删码编码、解码电路及编解码电路
CN105335150A (zh) * 2014-08-13 2016-02-17 苏宁云商集团股份有限公司 纠删码数据的快速编解码方法和系统
CN105487938A (zh) * 2015-11-30 2016-04-13 浪潮(北京)电子信息产业有限公司 一种gf乘法器、校验位生成装置、主控芯片及固态硬盘

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101682337A (zh) * 2007-05-16 2010-03-24 汤姆森特许公司 编码和解码信号的装置和方法
US20080294965A1 (en) * 2007-05-24 2008-11-27 Realtek Semiconductor Corp. Data Writing Method For Flash Memory and Error Correction Encoding/Decoding Method Thereof
TW201017525A (en) * 2008-10-30 2010-05-01 Ind Tech Res Inst Semi-sequential Galois field multiplier and the method for performing the same
CN105335150A (zh) * 2014-08-13 2016-02-17 苏宁云商集团股份有限公司 纠删码数据的快速编解码方法和系统
CN104601179A (zh) * 2014-12-12 2015-05-06 北京麓柏科技有限公司 一种存储系统纠删码编码、解码电路及编解码电路
CN105487938A (zh) * 2015-11-30 2016-04-13 浪潮(北京)电子信息产业有限公司 一种gf乘法器、校验位生成装置、主控芯片及固态硬盘

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
孙健等: "一种基于RS(24,20)的编译码器设计", 《微电子学与计算机》 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108762973A (zh) * 2018-04-17 2018-11-06 华为技术有限公司 存储数据的方法和存储设备
CN113296999A (zh) * 2021-05-20 2021-08-24 山东云海国创云计算装备产业创新中心有限公司 一种raid6编码方法及编码电路
CN116312724A (zh) * 2023-05-16 2023-06-23 苏州浪潮智能科技有限公司 一种适用于两校验编码存储系统数据存储方法和装置
CN116312724B (zh) * 2023-05-16 2023-08-15 苏州浪潮智能科技有限公司 一种适用于两校验编码存储系统数据存储方法和装置

Also Published As

Publication number Publication date
CN107193685B (zh) 2020-08-04

Similar Documents

Publication Publication Date Title
CN103384884B (zh) 一种文件压缩方法、文件解压缩方法、装置及服务器
CN102937967B (zh) 数据冗余实现方法及装置
CN107193685A (zh) 基于闪存存储设备的纠删方法及装置
CN105824720B (zh) 一种面向数据连续读取的重删纠删混合系统的数据放置方法
CN103189867B (zh) 重复数据检索方法及设备
CN110113132A (zh) 一种编译码方法和终端
CN104199951B (zh) 网页处理方法及装置
CN109714325A (zh) 一种单向光闸数据传输方法、系统、电子设备和介质
CN110089035A (zh) 存储控制器、数据处理芯片及数据处理方法
CN106648955A (zh) 压缩方法及相关装置
CN105740088A (zh) 闪存数据纠错方法及装置
CN110147202A (zh) 一种减少区块链智能合约代码存储体积的方法
CN104811209B (zh) 一种抗最长匹配检测的压缩文件数据嵌入方法及装置
CN108712232A (zh) 一种用于连续变量量子密钥分发系统中的多码字并行译码方法
CN107247767A (zh) 一种通过格式化数据文件导入数据库的方法及装置
CN109150383A (zh) 一种Polar码的编码方法及装置
CN106293526A (zh) 一种三盘容错阵列的可扩展方法及系统
CN107153661A (zh) 一种基于hdfs系统的数据的存储、读取方法及其装置
CN106658034A (zh) 文件存储和读取的方法及装置
CN109858249A (zh) 移动恶意软件大数据的快速智能比对和安全检测方法
CN100549977C (zh) 芯片验证的预处理方法和预处理装置
CN105516548B (zh) 一种文件预读方法及装置
CN112000509B (zh) 一种基于向量指令的纠删码编码方法、系统及装置
CN109144766A (zh) 一种数据存储、重构方法和装置、及电子设备
WO2020088211A1 (zh) 压缩数据、解压缩数据的方法和相关装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20211122

Address after: 430200 Room 101, floor 1, unit B, building 1, Huagong science and Technology Park, Wuhan East Lake New Technology Development Zone, Wuhan City, Hubei Province

Patentee after: Wuhan AVIC General Technology Co.,Ltd.

Address before: No. b482, 2f, No. 88, Xiangshan Road, Haidian District, Beijing 100091

Patentee before: BEIJING CAVIGE TECHNOLOGY CO.,LTD.

TR01 Transfer of patent right