CN107070414A - 一种数字化预失真线性化器 - Google Patents
一种数字化预失真线性化器 Download PDFInfo
- Publication number
- CN107070414A CN107070414A CN201710120715.4A CN201710120715A CN107070414A CN 107070414 A CN107070414 A CN 107070414A CN 201710120715 A CN201710120715 A CN 201710120715A CN 107070414 A CN107070414 A CN 107070414A
- Authority
- CN
- China
- Prior art keywords
- attenuator
- diode
- distortion
- fading gain
- digitlization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 claims abstract description 10
- 238000005562 fading Methods 0.000 claims description 71
- 238000001514 detection method Methods 0.000 claims description 8
- 230000000694 effects Effects 0.000 abstract description 4
- 230000001276 controlling effect Effects 0.000 description 33
- 101150071716 PCSK1 gene Proteins 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 230000009022 nonlinear effect Effects 0.000 description 4
- 230000005611 electricity Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 235000013399 edible fruits Nutrition 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3241—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
- H03F1/3276—Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using the nonlinearity inherent to components, e.g. a diode
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3036—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种数字化预失真线性化器,包括用于包含有并联二极管和串联二极管信号的处理电路,以及用于控制调节并联二极管和/或串联二极管的输入功率的处理器,所述并联二极管和串联二极管连接,所述控制模块与并联二极管和/或串联二极管连接。本发明的数字化预失真线性化器不仅兼容性和可调灵活性高,而且预失真效果理想,可保证与不同的功率放大器的非线性失真对消。本发明作为一种数字化预失真线性化器可广泛应用于预失真线性化领域中。
Description
技术领域
本发明涉及信号预失真技术,尤其涉及一种数字化预失真线性化器。
背景技术
所谓预失真,就是预先对进入功放的信号进行失真处理,用来补偿功放的非线性失真。对于功率放大器,其除了幅度失真还会产生相位失真,即信号通过功率放大器时会产生一定的相移,相移的大小随输入功率的大小而变化。因此,预失真器不仅要对功放的输出幅度进行补偿,还要对其相位进行补偿。通常在理想条件下,调节预失真器参数使得预失真器非线性特性和功放非线性特性相反,从而使得两非线性系统的级联表现为线性系统,其具体原理示意图如图1所示。然而,由于功放的非线性特性往往各不相同,导致线性化器所需产生的幅度失真和相位失真也各不相同,而普通的模拟预失真则是完全依赖产生非线性分量的二极管的特性来实现的,也就是说,普通的模拟预失真难以根据不同功率放大器的非线性特性而进行针对性的调整,从而适应不同的功率放大器,兼容性和可调灵活性差。
发明内容
为了解决上述技术问题,本发明的目的是提供一种数字化预失真线性化器。
本发明所采用的技术方案是:一种数字化预失真线性化器,包括:
信号处理电路,用于包含有并联二极管和串联二极管;
控制模块,用于控制调节并联二极管和/或串联二极管的输入功率;
所述并联二极管和串联二极管连接,所述控制模块与并联二极管和/或串联二极管连接。
进一步,所述控制模块包括衰减器和用于通过控制调节衰减器的衰减增益,从而控制调节并联二极管和/或串联二极管的输入功率的处理器,所述处理器与衰减器连接,所述衰减器与并联二极管和/或串联二极管连接。
进一步,所述处理器还用于控制调节流经并联二极管和/或串联二极管的电流。
进一步,还包括偏置电路,所述偏置电路与并联二极管和/或串联二极管连接。
进一步,所述衰减器包括第一衰减器,所述处理器具体用于通过控制调节第一衰减器的衰减增益,从而控制调节并联二极管的输入功率。
进一步,所述衰减器包括第二衰减器,所述处理器具体用于通过控制调节第二衰减器的衰减增益,从而控制调节串联二极管的输入功率。
进一步,还包括第三衰减器,所述第三衰减器设置在信号处理电路的信号输出端。
进一步,所述控制调节衰减器的衰减增益,其具体为:
根据检测到的温度和输出功率,判断预存的二维表格中是否存有相对应的温度和输出功率,若有,则根据检测到的温度和输出功率,从预存的二维表格中查找出相对应的衰减器的衰减增益最优值,反之,则利用插值方法从而拟合出相对应的衰减器的衰减增益最优值;
将得到的衰减器的衰减增益最优值写入衰减器中。
进一步,所述预存的二维表格的两个维度分别为温度和输出功率,所述预存的二维表格中的表格内容为温度和输出功率相对应的衰减器的衰减增益最优值。
进一步,所述衰减器的衰减增益最优值,其获取步骤包括有:
当环境温度达到目标温度且数字化预失真线性化器的输出功率达到目标输出功率时,对衰减器的衰减增益进行扫描,并且对数字化预失真线性化器所输出的信号进行三阶交调分量的检测,当三阶交调分量结果为最小值时,当前扫描到的衰减器的衰减增益则为衰减器的衰减增益最优值。
本发明的有益效果是:本发明的数字化预失真线性化器通过控制模块来控制调节并联二极管和/或串联二极管的输入功率,使得用于预失真的并联二极管和串联二极管的功率保持在各自所需的水平上,而且由于并联二极管的并联预失真所产生的非线性的斜率较小,串联二极管的串联预失真所产生的非线性的斜率较大,因此将两者有效地结合连接在一起,能够生成任意曲率的非线性分量,保证可以与不同的功率放大器的非线性失真对消。由此可见,本发明的数字化预失真线性化器不仅兼容性和可调灵活性高,而且预失真效果理想,可保证与不同的功率放大器的非线性失真对消。
附图说明
图1是两非线性系统的级联表现为线性系统的原理示意图;
图2是本发明一种数字化预失真线性化器的结构示意图;
图3是本发明一种数字化预失真线性化器的第一具体实施例结构示意图;
图4是本发明一种数字化预失真线性化器的第二具体实施例结构示意图;
图5是本发明一种数字化预失真线性化器的第三具体实施例结构示意图;
图6是本发明一种数字化预失真线性化器的第四具体实施例结构示意图;
图7是本发明一种数字化预失真线性化器的第五具体实施例结构示意图;
图8是本发明一种数字化预失真线性化器的第六具体实施例结构示意图;
图9是本发明一种数字化预失真线性化器的第七具体实施例结构示意图;
图10是本发明一种数字化预失真线性化器的第八具体实施例结构示意图;
图11是本发明一种数字化预失真线性化器的第九具体实施例结构示意图;
图12是本发明一种数字化预失真线性化器的第十具体实施例结构示意图;
图13是本发明一种数字化预失真线性化器的第十一具体实施例结构示意图;
图14是本发明一种数字化预失真线性化器的第十二具体实施例结构示意图;
图15是本发明一种数字化预失真线性化器的第十三具体实施例结构示意图;
图16是本发明一种数字化预失真线性化器的第十四具体实施例结构示意图;
图17是本发明一种数字化预失真线性化器的第十五具体实施例结构示意图;
图18是本发明一种数字化预失真线性化器的第十六具体实施例结构示意图;
图19是三个衰减器的衰减增益最优值的寻找方法示意图;
图20是功率放大器的相位失真示意图;
图21是并联二极管所产生的相位失真示意图;
图22是串联二极管所产生的相位失真示意图;
图23是本发明一种数字化预失真线性化器所产生的总的相位失真示意图。
ATT1、第一衰减器;ATT2、第二衰减器;ATT3、第三衰减器;D1、并联二极管;D2、串联二极管;R1、第一电阻;R2、第二电阻;L1、第一电感;L2、第二电感;L3、第三电感;C1、第一电容;C2、第二电容;C3、第三电容;C4、第四电容。
具体实施方式
为了解决传统预失真线性化器兼容性和灵活性低下,与功率放大器的非线性失真对消效果差等问题,本发明提出一种数字化预失真线性化器,如图2所示,其包括:
信号处理电路,用于包含有并联二极管和串联二极管;其中,所述并联二极管是指以并联连接方式连接在电路中的二极管,所述串联二极管是指以串联连接方式连接在电路中的二极管;
控制模块,用于控制调节并联二极管和/或串联二极管的输入功率;
所述并联二极管和串联二极管连接,所述控制模块与并联二极管和/或串联二极管连接。应用时,所述射频信号经信号处理电路进行处理后输出。
对于并联二极管和串联二极管之间的连接关系,其可为并联连接关系,如图3所示,接入的射频信号经过并联二极管后输出第一射频信号,接入的射频信号经过串联二极管后输出第二射频信号,然后第一射频信号和第二射频信号叠加后输出;其也可为串联连接关系,如图4所示,接入的射频信号依次经过并联二极管和串联二极管后输出,或者,如图5所示,接入的射频信号依次经过串联二极管和并联二极管后输出。
作为本实施例的优选实施方式,所述控制模块包括衰减器和用于通过控制调节衰减器的衰减增益,从而控制调节并联二极管和/或串联二极管的输入功率的处理器,所述处理器与衰减器连接,所述衰减器与并联二极管和/或串联二极管连接。
作为本实施例的优选实施方式,所述衰减器包括第一衰减器,所述处理器具体用于通过控制调节第一衰减器的衰减增益,从而控制调节并联二极管的输入功率,此时,所述第一衰减器设置在并联二极管的前端;
当并联二极管和串联二极管之间的连接关系为并联连接关系时,如图3所示,接入的射频信号依次经过第一衰减器和并联二极管后输出第一射频信号;
当并联二极管和串联二极管之间的连接关系为串联连接关系时,如图4所示,接入的射频信号依次经过第一衰减器、并联二极管、串联二极管后输出,或者,如图5所示,接入的射频信号依次经过串联二极管、第一衰减器、并联二极管后输出。
作为本实施例的优选实施方式,所述衰减器包括第二衰减器,所述处理器具体用于通过控制调节第二衰减器的衰减增益,从而控制调节串联二极管的输入功率,此时,所述第二衰减器设置在串联二极管的前端;
当并联二极管和串联二极管之间的连接关系为并联连接关系时,如图3所示,接入的射频信号依次经过第二衰减器和串联二极管后输出第二射频信号;
当并联二极管和串联二极管之间的连接关系为串联连接关系时,如图4所示,接入的射频信号依次经过并联二极管、第二衰减器、串联二极管后输出,或者,如图5所示,接入的射频信号依次经过第二衰减器、串联二极管、并联二极管后输出。
对于上述第一衰减器和第二衰减器的设置,其可根据实际情况进行相应的设置,例如,仅设置第一衰减器或第二衰减器,又或者,第一衰减器和第二衰减器同时设置。优选地,所述第一衰减器和第二衰减器同时设置。
作为本实施例的优选实施方式,还包括第三衰减器,所述第三衰减器设置在信号处理电路的信号输出端,即信号处理电路所输出的射频信号经第三衰减器处理后输出,也就是说,所述第三衰减器与并联二极管和/或串联二极管连接,具体如图3至图5所示。
作为本实施例的优选实施方式,所述第三衰减器与处理器连接,所述处理器具体还用于通过对第三衰减器的衰减增益进行控制调节,从而对并联二极管和串联二极管所产生的非线性信号的结合,即信号处理电路所输出的非线性信号,进行曲率的调整,这样能进一步地提高操作的兼容性和灵活性。
作为本实施例的优选实施方式,所述处理器还用于控制调节流经并联二极管和/或串联二极管的电流。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路与并联二极管和/或串联二极管连接。所述偏置电路主要用于为并联二极管和/或串联二极管提供偏置电压,与并联二极管和/或串联二极管结合形成回路,从而令并联二极管和/或串联二极管正常工作。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经并联二极管和/或串联二极管的电流,所述处理器与偏置电路连接。
作为本实施例的优选实施方式,所述控制调节衰减器的衰减增益,其具体为:
根据检测到的温度和输出功率,判断预存的二维表格中是否存有相对应的温度和输出功率,若有,则根据检测到的温度和输出功率,从预存的二维表格中查找出相对应的衰减器的衰减增益最优值,反之,则利用插值方法从而拟合出相对应的衰减器的衰减增益最优值;
将得到的衰减器的衰减增益最优值写入衰减器中。
作为本实施例的优选实施方式,所述预存的二维表格的两个维度分别为温度和输出功率,所述预存的二维表格中的表格内容为温度和输出功率相对应的衰减器的衰减增益最优值。
作为本实施例的优选实施方式,所述衰减器的衰减增益最优值,其获取步骤包括有:
当环境温度达到目标温度且数字化预失真线性化器的输出功率达到目标输出功率时,对衰减器的衰减增益进行扫描,并且对数字化预失真线性化器所输出的信号进行三阶交调分量的检测,当三阶交调分量结果为最小值时,当前扫描到的衰减器的衰减增益则为衰减器的衰减增益最优值。
以下结合详细实施例来对本发明的关键词提取方法做详细阐述。
实施例1
如图6所示,一种数字化预失真线性化器具体包括第一衰减器ATT1、并联二极管D1、第二衰减器ATT2、串联二极管D2及用于控制调节ATT1和ATT2的衰减增益的处理器(图6中并未示出),接入的射频信号依次经过ATT1、D1、ATT2、D2后输出;
其中,在本实施例中,D1的正极连接在ATT1输出端与ATT2输入端之间,D1的负极接地;D2的正极与ATT2的输出端连接,D2的负极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图6所示,D2的负极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
实施例2
如图7所示,一种数字化预失真线性化器具体包括第一衰减器ATT1、并联二极管D1、第二衰减器ATT2、串联二极管D2及用于控制调节ATT1和ATT2的衰减增益的处理器(图7中并未示出),接入的射频信号依次经过ATT1、D1、ATT2、D2后输出;
其中,在本实施例中,D1的正极连接在ATT1输出端与ATT2输入端之间,D1的负极接地;D2的负极与ATT2的输出端连接,D2的正极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图7所示,D2的正极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
实施例3
如图8所示,一种数字化预失真线性化器具体包括第一衰减器ATT1、并联二极管D1、第二衰减器ATT2、串联二极管D2及用于控制调节ATT1和ATT2的衰减增益的处理器(图8中并未示出),接入的射频信号依次经过ATT1、D1、ATT2、D2后输出;
其中,在本实施例中,D1的负极连接在ATT1输出端与ATT2输入端之间,D1的正极接地;D2的正极与ATT2的输出端连接,D2的负极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图8所示,D2的负极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
实施例4
如图9所示,一种数字化预失真线性化器具体包括第一衰减器ATT1、并联二极管D1、第二衰减器ATT2、串联二极管D2及用于控制调节ATT1和ATT2的衰减增益的处理器(图9中并未示出),接入的射频信号依次经过ATT1、D1、ATT2、D2后输出;
其中,在本实施例中,D1的负极连接在ATT1输出端与ATT2输入端之间,D1的正极接地;D2的负极与ATT2的输出端连接,D2的正极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图9所示,D2的正极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
由上述实施例1~实施例4可知,D1与D2之间的连接关系为串联关系,并且D1设置在D2的前端;对于连接在ATT1输出端与ATT2输出端之间的D1的一端,其可为D1的正极或负极,而D1的另一端则相对应接地;对于与ATT2输出端连接的D2的一端,其同样可为D2的正极或负极,而D2的另一端则作为射频信号输出端。另外,对于与D1、D2连接的偏置电路,其根据自身所提供的偏置电压的极性不同,从而可连接在D1(D2)的正极或负极,这根据实际情况需要进行相应连接便可。
实施例5
如图10所示,一种数字化预失真线性化器具体包括第二衰减器ATT2、串联二极管D2、第一衰减器ATT1、并联二极管D1及用于控制调节ATT1和ATT2的衰减增益的处理器(图10中并未示出),接入的射频信号依次经过ATT2、D2、ATT1、D1后输出;
其中,在本实施例中,D2的正极与ATT2的输出端连接,D2的负极与ATT1的输入端连接,D1的正极与ATT1的输出端连接,D1的负极接地;D1的正极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图10所示,D1的正极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
实施例6
如图11所示,一种数字化预失真线性化器具体包括第二衰减器ATT2、串联二极管D2、第一衰减器ATT1、并联二极管D1及用于控制调节ATT1和ATT2的衰减增益的处理器(图11中并未示出),接入的射频信号依次经过ATT2、D2、ATT1、D1后输出;
其中,在本实施例中,D2的正极与ATT2的输出端连接,D2的负极与ATT1的输入端连接,D1的负极与ATT1的输出端连接,D1的正极接地;D1的负极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图11所示,D1的负极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
实施例7
如图12所示,一种数字化预失真线性化器具体包括第二衰减器ATT2、串联二极管D2、第一衰减器ATT1、并联二极管D1及用于控制调节ATT1和ATT2的衰减增益的处理器(图12中并未示出),接入的射频信号依次经过ATT2、D2、ATT1、D1后输出;
其中,在本实施例中,D2的负极与ATT2的输出端连接,D2的正极与ATT1的输入端连接,D1的正极与ATT1的输出端连接,D1的负极接地;D1的正极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图12所示,D1的正极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
实施例8
如图13所示,一种数字化预失真线性化器具体包括第二衰减器ATT2、串联二极管D2、第一衰减器ATT1、并联二极管D1及用于控制调节ATT1和ATT2的衰减增益的处理器(图13中并未示出),接入的射频信号依次经过ATT2、D2、ATT1、D1后输出;
其中,在本实施例中,D2的负极与ATT2的输出端连接,D2的正极与ATT1的输入端连接,D1的负极与ATT1的输出端连接,D1的正极接地;D1的负极作为射频信号输出端。
作为本实施例的优选实施方式,还包括第三衰减器ATT3,所述第三衰减器ATT3设置在信号处理电路的信号输出端,即如图13所示,D1的负极与ATT3的输入端连接。
作为本实施例的优选实施方式,所述ATT3与处理器连接。
作为本实施例的优选实施方式,还包括偏置电路,所述偏置电路分别与D1和D2连接。
作为本实施例的优选实施方式,所述处理器还用于通过控制偏置电路,从而控制调节流经D1和D2的电流。
由上述实施例5~实施例8可知,D1与D2之间的连接关系为串联关系,并且D2设置在D1的前端;对于与ATT2输出端连接的D2的一端,其可为D2的正极或负极,而D2的另一端则相对应与ATT1的输入端连接;对于与ATT1输出端连接的D1的一端,其可为D1的正极或负极,而D1的另一端则接地。另外,对于与D1、D2连接的偏置电路,其根据自身所提供的偏置电压的极性不同,从而可连接在D1(D2)的正极或负极,这根据实际情况需要进行相应连接便可。
还有,由上述实施例1~实施例8的内容可知,上述方案中D1和D2之间的连接关系为串联连接关系,而针对D1和D2之间的连接关系为并联连接关系的方案,除D1和D2之间的连接关系不同外,其它基本与上述实施例内容相同,因此基于上述实施例内容,便能得到D1和D2之间的连接关系为并联连接关系的方案的具体实施例。
实施例9
在本实施例中,D1与D2之间的连接关系为串联连接关系,D1设置在D2的前端,所述偏置电路包括用于为D1提供偏置电压的第一偏置电路,以及用于为D2提供偏置电压的第二偏置电路。
如图14所示,一种数字化预失真线性化器具体包括第一衰减器ATT1、第一偏置电路、并联二极管D1、第二衰减器ATT2、第二偏置电路、串联二极管D2、第三衰减器ATT3以及用于控制调节第一衰减器ATT1、第二衰减器ATT2及第三衰减器ATT3的衰减增益的处理器,所述处理器分别与第一衰减器ATT1、第二衰减器ATT2以及第三衰减器ATT3连接;
所述第一偏置电路与D1连接,所述第二偏置电路与D2连接,所述第一衰减器ATT1依次经过并联二极管D1、第二衰减器ATT2和串联二极管D2与第三衰减器ATT3连接。在本实施例中,具体地,ATT1的输出端分别与D1的一端和ATT2的输入端连接,D1的另一端接地,所述ATT2的输出端与D2的一端连接,D2的另一端与ATT3的输入端连接。
对于上述数字化预失真线性化器,其工作原理为:射频信号输入至第一衰减器ATT1后,依次经过D1、ATT2、D2以及ATT3进行处理后射频输出;其中,所述处理器通过控制调节ATT1、ATT2的衰减增益,从而调节信号的输入功率,令进入并联预失真二极管D1和串联预失真二极管D2的功率保持在各自所需的水平上,而由D1形成的并联预失真所产生的非线性的斜率较小,由D2形成的串联预失真产生的非线性斜率大,因此将两者有效的结合在一起,通过调节ATT1和ATT2来调节信号的输入功率,这样便可生成任意曲率的非线性分量,保证可以和不同的功率放大器对消,而且处理器还能通过控制ATT3的衰减增益,从而对D1和D2所产生的非线性信号的结合,即信号处理电路所输出的非线性信号,进行曲率上的调整。由此可得,本发明的数字化预失真线性化器的兼容性和可调灵活性高,而且预失真效果理想,并且还具有易于实现、体积小、成本低等优点。
作为本实施例的优选实施方式,如图15所示,所述第一偏置电路包括第一电压控制电路和第一电阻R1,所述第一电压控制电路的输出端与R1的一端连接,R1的另一端与D1连接。优选地,所述处理器与第一电压控制电路连接,所述处理器具体还用于通过控制调节第一电压控制电路所输出的电压,从而与R1配合来控制调节流经D1的电流。
所述第一偏置电路与第二偏置电路,两者的电路结构可相同或不相同,可根据实际需要而设置。作为本实施例的优选实施方式,所述第一偏置电路和第二偏置电路,两者的电路结构相同,即所述第二偏置电路包括第二电压控制电路和第二电阻R2,所述第二电压控制电路的输出端与R2的一端连接,R2的另一端与D2连接。优选地,所述处理器与第二电压控制电路连接,所述处理器具体还用于通过控制调节第二电压控制电路所输出的电压,从而与R2配合来控制调节流经D2的电流。
对于上述的第一电阻R1和第二电阻R2,如图16所示,其可分别利用第一电感L1和第二电感L2来替换;又或者,所述第一电阻R1和第一电感L1串联后连接在第一电压控制电路的输出端与D1之间,所述第二电阻R2和第二电感L2串联后连接在第二电压控制电路的输出端与D2之间。这样能令处理器能够通过控制电压控制电路所输出的电压,从而与电阻和/电感配合来调节流过D1和D2的电流。
本实施例中对偏置电路的限定,其可适用于其它实施例中。
实施例10
在本实施例中,为了令数字化预失真线性化器的电路工作更稳定可靠,在电路中会相应增加隔离电容和电感。对于这一技术特征,其可适用于其它实施例中。
如图17所示,一种数字化预失真线性化器,包括第一衰减器ATT1、第一电容C1、并联二极管D1、第二电容C2、第二衰减器ATT2、第三电容C3、串联二极管D2、第三电感L3、第四电容C4、第三衰减器ATT3、第一电压控制电路、第二电压控制电路、第一电阻R1、第一电感L1、第二电阻R2、第二电感L2以及用于控制第一衰减器ATT1、第二衰减器ATT2及第三衰减器ATT3的衰减增益,以及控制第一电压控制电路和第二电压控制电路所输出的电压的处理器,所述处理器分别与ATT1、ATT2、ATT3、第一电压控制电路以及第二电压控制电路连接;
所述ATT1的输出端与C1的一端连接,C1的另一端分别与D1的一端和C2的一端连接,D1的另一端接地,C2的另一端与ATT2的输入端连接,ATT2的输出端与C3的一端连接,C3的另一端与D2的一端连接,D2的另一端分别与L3的一端和C4的一端连接,L3的另一端接地,C4的另一端与ATT3的输入端连接;
所述第一电压控制电路与R1的一端连接,R1的另一端与L1的一端连接,L1的另一端与D1连接,所述第二电压控制电路与R2的一端连接,R2的另一端与L1的一端连接,L1的另一端与D2连接。其中,所述第一电压控制电路所输出的电压值为V1,第二电压控制电路所输出的电压值为V2;所述ATT1的衰减增益为att1,ATT2的衰减增益为att2,ATT3的衰减增益为att3。所述处理器能够通过控制ATT1、ATT2及ATT3的衰减增益来调节D1和D2所产生的信号非线性斜率,而且处理器还能够通过控制调节第一电压控制电路和第二电压控制电路的输出电压V1和V2,从而配合第一电阻R1、第一电感L1和第二电阻R2、第二电感L2来调节流过D1和D2的电流。由此可见,处理器可以根据每个功率放大器的非线性特点,产生出任意形式的相位失真和幅度失真,实现与功率放大器的非线性分量的对消,而且还增设了D1和D2的流经电流控制调节手段,因此调节灵活性更高,精度高,令输出信号的非线性分量与功率放大器的非线性分量,两者的匹配度更高,令功率放大器达到最佳的线性化效果。
以相位失真为例,利用本发明的数字化预失真线性化器来实现相位预失真,其具体如图20至图23所示。如图20所示,其为功率放大器所产生的相位失真,其为正。而如图21和图22所示,其分别为并联预失真二极管D1所产生的相位失真,以及串联预失真二极管D2所产生的相位失真,由图可看出,并联预失真二极管D1所产生的相位失真的幅度较小,串联预失真二极管D2所产生的相位失真的幅度较大,由此可见,若仅利用单一并联预失真二极管或串联预失真二极管,都无法简单地与功率放大器所产生的相位失真完全对消,而本发明的数字化预失真线性化器则是通过处理器调节控制衰减器的衰减增益,以及调节控制V1、V2,并且有效地将D1和D2结合在一起,因此本发明的数字化预失真线性化器所输出的相位失真,如图23所示,其能完全产生出与功率放大器相匹配的相位失真曲线。
实施例11
基于上述实施例的数字化预失真线性化器结构,本实施例的处理器中设有控制算法,通过该控制算法,可以自动生成最优的数字化的工作状态,实现了线性化器的数字化控制。
本实施例中,对于所述控制调节衰减器的衰减增益这一手段,其具体为:
根据检测到的温度和输出功率,判断预存的二维表格中是否存有相对应的温度和输出功率,若有,则根据检测到的温度和输出功率,从预存的二维表格中查找出相对应的衰减器的衰减增益最优值,反之,则利用插值方法从而拟合出相对应的衰减器的衰减增益最优值;
将得到的衰减器的衰减增益最优值写入衰减器中。
当包括ATT1、ATT2和/或ATT3时,对于所述控制调节衰减器的衰减增益这一手段,其具体为:
根据检测到的温度和输出功率,判断预存的二维表格中是否存有相对应的温度和输出功率,若有,则根据检测到的温度和输出功率,从预存的二维表格中查找出相对应的ATT1的衰减增益最优值、ATT2的衰减增益最优值和/或ATT3的衰减增益最优值,反之,则利用插值方法从而拟合出相对应的ATT1的衰减增益最优值、ATT2的衰减增益最优值和/或ATT3的衰减增益最优值;
将得到的ATT1的衰减增益最优值、ATT2的衰减增益最优值和/或ATT3的衰减增益最优值分别写入ATT1、ATT2和/或ATT3中。
对于所述预存的二维表格,其两个维度分别为温度和输出功率,而表格中的表格内容为温度和输出功率相对应的ATT1的衰减增益最优值、ATT2的衰减增益最优值和/或ATT3的衰减增益最优值。
对于上述衰减器的衰减增益最优值,其获取步骤包括有:
S1、将数字化预失真线性化器放入温箱之中,用于改变不同的温度;同时在该线性化器的输入端接入一台矢量信号源,用于产生可以评估交调输出的双音信号,在该线性化器的输出端接入频谱仪,可以直接读出三阶交调分量的大小,即三阶交调分量结果;利用外接的计算机从而分别与处理器、温箱、矢量信号源和频谱仪连接;
S2、首先根据温度的工作范围,将温度等分为T1到TN,共N个温度数值点,然后根据输出功率的范围,将输出功率分为P1到PM,共M个输出功率数值点;
S3、采用遍历的方法,通过控制温箱和台矢量信号源,分别实现目标的温度和输出功率值;当达到环境温度达到目标温度,且数字化预失真线性化器的输出功率达到目标的输出功率时,此时的变量仅有att1、att2和/或att3,对于该变量,它们可以看成一个许多点组成的立方体,立方体内的每一个节点分别对应一个具体的att1、att2和/或att3的值;
外接的计算机通过控制处理器,采用优选算法,例如Quasi-Newton算法,对att1、att2和/或att3进行扫描,同时检测频谱仪输出的三阶交调分量结果,即对数字化预失真线性化器所输出的信号进行三阶交调分量的检测,当检测出的三阶交调分量结果为最小值时,当前搜索扫描到的att1、att2和/或att3为最优值,那么这样对于每一个温度数值点和输出功率数值点,均相对应地得到att1、att2和/或att3的最优值,如图19所示。此时,建立二维表格,将其两个维度分别对应温度和输出功率,而表格内的数值则为温度和输出功率相对应的att1、att2和/或att3的最优值。
由上述可得,如图18所示,本实施例中的数字化预失真线性化器还包括有温度传感器和输出功率检测电路,所述输出功率检测电路的输入端与信号处理电路的输出端,或第三衰减器的输出端连接,所述输出功率检测电路的输出端与温度传感器的输出端均与处理器的输入端连接。工作时,将温度传感器所检测到的温度以及输出功率检测电路所检测到的输出功率,发送至处理器中。
另外,对于上述的实施例所述的衰减器,其可为数字衰减器,也可模拟衰减器。
以上是对本发明的较佳实施进行了具体说明,但本发明创造并不限于所述实施例,熟悉本领域的技术人员在不违背本发明精神的前提下还可做作出种种的等同变形或替换,这些等同的变形或替换均包含在本申请权利要求所限定的范围内。
Claims (10)
1.一种数字化预失真线性化器,其特征在于:包括:
信号处理电路,用于包含有并联二极管和串联二极管;
控制模块,用于控制调节并联二极管和/或串联二极管的输入功率;
所述并联二极管和串联二极管连接,所述控制模块与并联二极管和/或串联二极管连接。
2.根据权利要求1所述一种数字化预失真线性化器,其特征在于:所述控制模块包括衰减器和用于通过控制调节衰减器的衰减增益,从而控制调节并联二极管和/或串联二极管的输入功率的处理器,所述处理器与衰减器连接,所述衰减器与并联二极管和/或串联二极管连接。
3.根据权利要求2所述一种数字化预失真线性化器,其特征在于:所述处理器还用于控制调节流经并联二极管和/或串联二极管的电流。
4.根据权利要求2所述一种数字化预失真线性化器,其特征在于:还包括偏置电路,所述偏置电路与并联二极管和/或串联二极管连接。
5.根据权利要求2-4任一项所述一种数字化预失真线性化器,其特征在于:所述衰减器包括第一衰减器,所述处理器具体用于通过控制调节第一衰减器的衰减增益,从而控制调节并联二极管的输入功率。
6.根据权利要求2-4任一项所述一种数字化预失真线性化器,其特征在于:所述衰减器包括第二衰减器,所述处理器具体用于通过控制调节第二衰减器的衰减增益,从而控制调节串联二极管的输入功率。
7.根据权利要求1-4任一项所述一种数字化预失真线性化器,其特征在于:还包括第三衰减器,所述第三衰减器设置在信号处理电路的信号输出端。
8.根据权利要求2-4任一项所述一种数字化预失真线性化器,其特征在于:所述控制调节衰减器的衰减增益,其具体为:
根据检测到的温度和输出功率,判断预存的二维表格中是否存有相对应的温度和输出功率,若有,则根据检测到的温度和输出功率,从预存的二维表格中查找出相对应的衰减器的衰减增益最优值,反之,则利用插值方法从而拟合出相对应的衰减器的衰减增益最优值;
将得到的衰减器的衰减增益最优值写入衰减器中。
9.根据权利要求8所述一种数字化预失真线性化器,其特征在于:所述预存的二维表格的两个维度分别为温度和输出功率,所述预存的二维表格中的表格内容为温度和输出功率相对应的衰减器的衰减增益最优值。
10.根据权利要求8所述一种数字化预失真线性化器,其特征在于:所述衰减器的衰减增益最优值,其获取步骤包括有:
当环境温度达到目标温度且数字化预失真线性化器的输出功率达到目标输出功率时,对衰减器的衰减增益进行扫描,并且对数字化预失真线性化器所输出的信号进行三阶交调分量的检测,当三阶交调分量结果为最小值时,当前扫描到的衰减器的衰减增益则为衰减器的衰减增益最优值。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710120715.4A CN107070414B (zh) | 2017-03-02 | 2017-03-02 | 一种数字化预失真线性化器 |
PCT/CN2017/081889 WO2018157462A1 (zh) | 2017-03-02 | 2017-04-25 | 一种数字化预失真线性化器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710120715.4A CN107070414B (zh) | 2017-03-02 | 2017-03-02 | 一种数字化预失真线性化器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107070414A true CN107070414A (zh) | 2017-08-18 |
CN107070414B CN107070414B (zh) | 2023-03-24 |
Family
ID=59622827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710120715.4A Active CN107070414B (zh) | 2017-03-02 | 2017-03-02 | 一种数字化预失真线性化器 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107070414B (zh) |
WO (1) | WO2018157462A1 (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1995032561A1 (en) * | 1994-05-19 | 1995-11-30 | Ortel Corporation | In-line predistorter for linearization of electronic and optical signals |
CN1346554A (zh) * | 1998-08-25 | 2002-04-24 | 奥泰尔公司 | 电信号和光信号线性化的在线预失真器 |
CN101114811A (zh) * | 2007-08-14 | 2008-01-30 | 锐迪科无线通信技术(上海)有限公司 | 基于模拟预失真的线性功率放大电路及方法 |
CN102136826A (zh) * | 2010-12-09 | 2011-07-27 | 东莞理工学院 | 一种acl控制和温度补偿方法和装置 |
CN102195591A (zh) * | 2011-04-02 | 2011-09-21 | 中国电子科技集团公司第二十四研究所 | 线性电调衰减器 |
CN102404263A (zh) * | 2010-09-19 | 2012-04-04 | 中兴通讯股份有限公司 | 数字预失真处理方法及装置 |
CN202334441U (zh) * | 2011-12-09 | 2012-07-11 | 德明通讯(上海)有限公司 | 一种可控衰减预失真电路 |
CN103312275A (zh) * | 2013-06-25 | 2013-09-18 | 电子科技大学 | 混合式预失真线性化器 |
CN104167994A (zh) * | 2014-08-26 | 2014-11-26 | 电子科技大学 | 一种幅相可调谐式预失真线性化器 |
CN105763263A (zh) * | 2016-04-28 | 2016-07-13 | 广东美的厨房电器制造有限公司 | 一种信号控制电路和方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7925170B2 (en) * | 2007-08-07 | 2011-04-12 | Applied Optoelectronics, Inc. | Predistortion circuit including distortion generator diodes with adjustable diode bias |
CN202425020U (zh) * | 2012-02-08 | 2012-09-05 | 德明通讯(上海)有限公司 | 可控均衡预失真电路 |
CN106208985A (zh) * | 2016-08-23 | 2016-12-07 | 池州睿成微电子有限公司 | 一种基于查表法的自适应数字预失真方法及系统 |
-
2017
- 2017-03-02 CN CN201710120715.4A patent/CN107070414B/zh active Active
- 2017-04-25 WO PCT/CN2017/081889 patent/WO2018157462A1/zh active Application Filing
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1995032561A1 (en) * | 1994-05-19 | 1995-11-30 | Ortel Corporation | In-line predistorter for linearization of electronic and optical signals |
CN1346554A (zh) * | 1998-08-25 | 2002-04-24 | 奥泰尔公司 | 电信号和光信号线性化的在线预失真器 |
CN101114811A (zh) * | 2007-08-14 | 2008-01-30 | 锐迪科无线通信技术(上海)有限公司 | 基于模拟预失真的线性功率放大电路及方法 |
CN102404263A (zh) * | 2010-09-19 | 2012-04-04 | 中兴通讯股份有限公司 | 数字预失真处理方法及装置 |
CN102136826A (zh) * | 2010-12-09 | 2011-07-27 | 东莞理工学院 | 一种acl控制和温度补偿方法和装置 |
CN102195591A (zh) * | 2011-04-02 | 2011-09-21 | 中国电子科技集团公司第二十四研究所 | 线性电调衰减器 |
CN202334441U (zh) * | 2011-12-09 | 2012-07-11 | 德明通讯(上海)有限公司 | 一种可控衰减预失真电路 |
CN103312275A (zh) * | 2013-06-25 | 2013-09-18 | 电子科技大学 | 混合式预失真线性化器 |
CN104167994A (zh) * | 2014-08-26 | 2014-11-26 | 电子科技大学 | 一种幅相可调谐式预失真线性化器 |
CN105763263A (zh) * | 2016-04-28 | 2016-07-13 | 广东美的厨房电器制造有限公司 | 一种信号控制电路和方法 |
Also Published As
Publication number | Publication date |
---|---|
CN107070414B (zh) | 2023-03-24 |
WO2018157462A1 (zh) | 2018-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102064774B (zh) | 一种功率放大电路实现方法及功率放大装置 | |
CN103312275B (zh) | 混合式预失真线性化器 | |
CN103636121A (zh) | 前端放大器 | |
CN105577125B (zh) | 功率放大器的直流输出电位的控制装置 | |
CN105116362B (zh) | 一种具有程控校正功能的示波器模拟前端阻抗变换电路 | |
CN108134583A (zh) | 一种误差负反馈式线性化功率放大装置及方法 | |
CN106685443B (zh) | 一种包括有源负载调制的宽带高效率功率放大器 | |
CN109347976A (zh) | 基于云计算的机器人远程实时监测系统 | |
CN201726369U (zh) | 具有可调预失真功能的射频功率放大器电路 | |
CN101888215A (zh) | 具有可调预失真功能的射频功率放大器电路 | |
CN103151993B (zh) | 精密交流电流放大器 | |
CN105974958A (zh) | 一种数字式温控器用高精度信号采集处理系统 | |
CN101079644A (zh) | 一种预失真器及采用该预失真器的td-scdma功放模块 | |
CN107483021B (zh) | 模拟预失真功率放大器线性矫正电路、矫正方法及装置 | |
Shmakov et al. | Research of nonlinear distortions in distributed amplifiers based on field-effect transistors | |
CN107070414A (zh) | 一种数字化预失真线性化器 | |
CN104270104A (zh) | 一种采用apd技术的高互调功率放大器 | |
CN107703798A (zh) | 一种通用型信号采集前端电路及信号采集装置 | |
CN105720931A (zh) | 一种自适应前馈预失真系统及方法 | |
Ivanyushkin et al. | Computer modeling and research of parametric nonlinear distortions for amplifiers with distributed amplification of HF-VHF band | |
CN206041943U (zh) | 一种应用于手机天线端的功放模块 | |
CN105811903A (zh) | 一种全模拟功率放大驱动电路 | |
CN105245192A (zh) | 一种多尔蒂功率放大器 | |
CN206164505U (zh) | 一种优化的模拟信号调理电路 | |
KR101793237B1 (ko) | Imd3 상쇄를 위한 병렬결합 트랜지스터를 이용한 선형화된 hbt 기반 전력증폭기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |