CN107026166A - 半导体装置及方法 - Google Patents

半导体装置及方法 Download PDF

Info

Publication number
CN107026166A
CN107026166A CN201710057576.5A CN201710057576A CN107026166A CN 107026166 A CN107026166 A CN 107026166A CN 201710057576 A CN201710057576 A CN 201710057576A CN 107026166 A CN107026166 A CN 107026166A
Authority
CN
China
Prior art keywords
transistor
grid
active area
insulating barrier
conductive layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710057576.5A
Other languages
English (en)
Other versions
CN107026166B (zh
Inventor
陈奕升
郑光茗
范富杰
高荣辉
陈奕寰
林国树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Publication of CN107026166A publication Critical patent/CN107026166A/zh
Application granted granted Critical
Publication of CN107026166B publication Critical patent/CN107026166B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0688Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions characterised by the particular shape of a junction between semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/098Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being PN junction gate field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本揭露实施例涉及一种半导体装置及方法。所述半导体装置包含晶体管。所述晶体管包含:有源区,在衬底中;图案化导电层,是互连层的一部分,所述互连层用于路由;和绝缘层,延伸在所述衬底上方且用以将所述有源区与所述图案化导电层绝缘。所述图案化导电层和所述绝缘层充当所述晶体管的栅极。

Description

半导体装置及方法
技术领域
本揭露实施例涉及一种半导体装置及方法。
背景技术
高电压金属氧化物半导体(High-voltage metal-oxide-semiconductor,HVMOS)装置广泛用于许多电气装置中,例如输入/输出(input/output,I/O)电路、中央处理单元(central processing unit,CPU)电源、功率管理系统以及交流电/直流电(alternatingcurrent/direct current,AC/DC)转换器。有各种形式的HVMOS装置。对称HVMOS装置可在源极侧和漏极侧上具有对称结构。高电压可施加在漏极侧和源极侧二者上。相反地,不对称HVMOS装置可在源极侧和漏极侧上具有不对称结构。
发明内容
一些实施例具有一个下列特征和/或优点,或下列特征和/或优点的组合。在一些实施例中,一种半导体装置包含晶体管。所述晶体管包含:有源区,在衬底中;图案化导电层,是互连层的一部分,所述互连层用于路由;和绝缘层,延伸在所述衬底上方且用以将所述有源区与所述图案化导电层绝缘。所述图案化导电层和所述绝缘层充当所述晶体管的栅极。
在一些实施例中,一种半导体装置包含第一晶体管和第二晶体管。所述第一晶体管包含栅极,且所述栅极包含绝缘层。所述第二晶体管包含栅极,被所述第一晶体管的所述栅极的所述绝缘层覆盖。
在一些实施例中,一种方法包含:提供衬底;在所述衬底中界定第一有源区和第二有源区;在所述衬底上形成第二栅极,所述第二栅极和所述第二有源区界定第二晶体管;和形成覆盖所述第二栅极、所述第二有源区以及所述第一有源区的绝缘层,所述绝缘层充当与所述第一有源区相关的第一晶体管的第一栅极的组件。
附图说明
本揭露实施例的方面将在与随附图式一同阅读下列详细说明下被最佳理解。请注意,根据业界标准做法,各种特征未依比例绘制。事实上,为了使讨论内容清楚,各种特征的尺寸可刻意放大或缩小。
图1A是根据本揭露的一些实施例的半导体装置的晶体管的横截面图。
图1B是根据本揭露的一些实施例的图1A中所展示的晶体管的布局图。
图1C到1F是展示根据本揭露的一些实施例制造图1A中所展示的半导体装置的晶体管的方法的图。
图2A是根据本揭露的一些实施例的半导体装置的横截面图。
图2B是根据本揭露的一些实施例的图2A中所展示的半导体装置的布局图。
图3A是根据本揭露的一些实施例的包含第一晶体管和第二晶体管的半导体装置的横截面图。
图3B到3G是展示根据本揭露的一些实施例制造图3A中所展示的半导体装置的方法的图。
图4是根据本揭露的一些实施例的半导体装置的横截面图。
图5是根据本揭露的一些实施例绘示形成半导体装置的方法的流程图。
具体实施方式
下列揭露提供许多用于实施本发明的不同特征的不同实施例或实例。为了简化本揭露实施例,下文描述组件和配置的具体实例。当然这些仅为实例而非意图为限制性。例如,在以下说明中,在第二特征上方或上形成第一特征可包含其中第一特征和第二特征经形成为直接接触的实施例,且也可包含其中额外特征可形成在第一特征与第二特征之间而使得第一特征和第二特征不可直接接触的实施例。此外,本揭露实施例可在各种实例中重复参考编号和/或字母。此重复是为了简单与清楚的目的且其本身并不决定所讨论的各种实施例和/或构形之间的关系。
图1A是根据本揭露的一些实施例的半导体装置1的晶体管10的横截面图。参考图1A,晶体管10包含:栅极11,在衬底18上;和有源区12,在衬底18中。
在一些实施例中,衬底18包含半导体材料,例如硅。在其它实施例中,衬底18包含硅锗、镓砷、或其它合适的半导体材料。在一些其它实施例中,衬底18进一步包含其它特征,例如埋层、和/或外延层。埋层可通过离子植入介于约70keV与约90keV之间的能量被掺杂锑(Sb)到浓度约5.0×1013到约1.5×1014,以及到深度大于约2微米。本技术领域具有通常知识者将能认知到可使用的其它n型掺杂物,此是取决于装置的设计要求。例如,与砷相比,在外延以及之后的热循环期间,锑展现较少的自动掺杂,但具有较低溶解度极限,其可能需要较高退火温度以活化锑。此外,在一些实施例中,衬底 18是绝缘体上半导体,例如绝缘体上硅(silicon on insulator,SOI)。在其它实施例中,半导体衬底18包含掺杂外延层、梯度半导体层、和/或进一步包含在不同种类的另一半导体层上方的半导体层,例如在硅锗层上的硅层。在一些其它实例中,化合物半导体衬底包含多层硅结构,或硅衬底可包含多层化合物半导体结构。在一些实施例中,衬底18 可包含其它元素型半导体,例如锗和钻石。在一些实施例中,衬底18包含化合物半导体,例如碳化硅、砷化镓、砷化铟、或磷化铟。
栅极11包含:图案化导电层14,作为其栅电极;和绝缘层16,作为其栅极氧化物。
图案化导电层14放置在绝缘层16上,而绝缘层16又放置在有源区12上。有源区 12包含第一阱124,通道126被界定于第一阱124中。具第一掺杂物种类的第一阱124 放置在二者都具第二掺杂物种类的第二阱120与第三阱124之间,第二掺杂物种类与第一掺杂物种类相反。第二阱120充当晶体管10的第一源极/漏极区,且第三阱122充当晶体管10的第二源极/漏极区。在本实施例中,衬底18是p型衬底,第一阱124包含高电压n-阱(high voltagen-well,HVNW),且第二阱120和第三阱122中的每一者包含高电压p-阱(high voltage p-well,HVPW)。结果,晶体管10包含p型晶体管结构。例如,晶体管10包含p型金属氧化物半导体(p-type metal–oxide–semiconductor,PMOS)晶体管、或p型金属氧化物半导体场效应晶体管(p-type metal-oxide-semiconductor field effect transistor,PMOSFET)。虽然仅绘示一个栅极结构,但可理解,晶体管10可包含多个PMOS 晶体管的栅极结构,包含短通道和长通道晶体管。
本技术领域中具有通常知识者将能认知到,本文中以PMOS晶体管方式揭露的实施例也可应用于n型金属氧化物半导体(n-type metal-oxide-semiconductor,NMOS)晶体管、n型金属氧化物半导体场效应晶体管(n-type metal-oxide-semiconductor field effecttransistor,NMOSFET)以及NPN晶体管中。例如,第一阱124包含高电压p-阱,且第二阱120和第三阱122中的每一者包含高电压n-阱。额外地,在掺杂物以特定词语以及参照特定的掺杂材料、浓度和掺杂深度讨论时,本技术领域中具有通常知识者将认知到可有利地采用替代的掺杂特性。
此外,图案化导电层14例如形成在互连层中,互连层例如在半导体制造工艺中的金属-1(M1)层中。此外,由于图案化导电层14是金属-1层的一部分,不像一些现有晶体管一样,图案化导电层14是在其两侧不含间隔件。据此,用于制造本实施例中的晶体管10的工艺是相对简单的。
在本实施例中,作为栅电极的层(例如图案化导电层14)在金属-1层中。然而,本揭露实施例不限于此。在另一实施例中,在金属-2层中的层充当晶体管10的栅电极。
作为晶体管10的栅极11的另一组件的绝缘层16完全包覆有源区12。再者,因为图案化导电层14形成互连层的一部分,所以绝缘层16完全覆盖衬底18。绝缘层16用以将有源区12与图案化导电层14绝缘。理想地,因为具有绝缘层16,如果在有源区 16与图案化导电层14之间没有任何互连部件将一者耦合到另一者,那么有源区16与图案化导电层14电隔离。
在一实施例中,绝缘层16包含层间介电(inter-layer dielectric,ILD)层。绝缘层16 包含经掺杂硅玻璃,例如磷硅玻璃(phosphorous silicon glass,PSG)、或硼磷硅玻璃(boron phosphorous silicon glass,BPSG)。在一些实施例中,绝缘层16包含氧化硅、氮化硅、氧氮化硅、旋涂玻璃(spin-on glass,SOG)、氟化硅玻璃(fluorinated silicaglass,FSG)、掺杂碳的氧化硅(如,SiCOH)、(美国加州圣克拉拉市的应用材料公司(Applied Materials of Santa Clara,Calif.))、不定型氟化碳、聚对二甲苯、双-苯并环丁烷(bis-benzocyclobutene,BCB)、(美国密歇根州米德兰市的陶氏化学公司(DowChemical,Midland,Mich.))、聚酰亚胺、其它适当的多孔聚合材料、其它合适的介电材料、和/或其组合。在一些实施例中,绝缘层16包含高密度等离子体(high-density plasma,HDP)介电材料(如,HDP氧化物)和/或高深宽比工艺(high aspect ratio process,HARP)介电材料(如,HARP氧化物)。
绝缘层16具有厚度T2,且图案化导电层14具有厚度T1。在一实施例中,绝缘层 16的厚度T2是约可理解,绝缘层16可包含一或多个介电材料和/或一或多个介电层。
在一些现有晶体管中,晶体管的栅极结构包含栅极氧化物,以及作为栅电极的多晶硅。栅极结构的总厚度理想是栅极氧化物与多晶硅的厚度总和。典型地,介电层用于覆盖晶体管的栅极和有源区,以使得栅极和有源区与用于路由的金属层(例如金属-1层)绝缘。为了覆盖晶体管的栅极,不允许栅极的厚度厚于介电层的厚度。不然的话,栅极不能被介电层覆盖,将使得晶体管的栅极可与用于路由的图案化导电层物理接触。晶体管可能因此异常工作且甚至被损伤。
在半导体制造的不断发展下,半导体装置的尺寸或特征变得越来越小。结果,在半导体装置中的介电层的厚度也同时缩小。然而,在一些应用中,例如电源系统中,要求半导体装置耐受相对高电压。以这种晶体管为例,为了维持相对高电压,晶体管的栅极氧化物的厚度将变得相对较厚,其与半导体制造中小型化的趋势相反。尽管如此,在这些应用中,栅极不可避免地厚于介电层。
在一实施例中,在高电压应用中,用于耐受高电压的晶体管的栅极氧化物厚度是大约800埃。此外,晶体管的多晶硅的厚度是大约800埃。因此,在衬底表面上的栅极的总厚度是大约1600埃。例如,在28-nm工艺技术中,设计规则是限制从衬底表面测量的介电层的厚度为不大于大约1200埃。在这种情况中,栅极厚于介电层。结果,介电层不能覆盖晶体管的栅极,且相应地不能将晶体管的栅极与用于路由的图案化金属层绝缘。因此期望具有根据本揭露实施例的晶体管结构以满足先进工艺(如28-nm工艺技术) 的大小要求。
在本揭露实施例中,绝缘层16(即,介电层)被视为栅极11的栅极氧化物(即,作为晶体管10的一部分)。这种配置克服现有晶体管遭遇到的大小限制的问题。在先进工艺中,绝缘层16可具有小于的厚度。再者,由于绝缘层16典型厚于现有晶体管的栅极氧化物,根据本实施例的晶体管10能够承受高于现有晶体管的电压。
此外,在现有晶体管中,作为栅电极的多晶硅独立于用于路由的金属-1层。相反地,在本实施例中,作为栅电极的图案化导电层14是用于路由的互连层(例如金属-1层)的一部分。将图案化导电层14从金属-1层取出作为栅极11的组件并不会使制造工艺复杂。此外,没有招来额外成本。此外,由于图案化导电层14利用金属-1层的优势,所以在其两侧不需要间隔件。有效地简化制造工艺。
在高电压装置中,关闭型(off-type)击穿电压是指在晶体管的栅极接收参考接地电压情况下测量的击穿电压。再者,开启型(on-type)击穿电压是指在晶体管的栅极接收逻辑高电压情况下测量的击穿电压。所述两种击穿电压是功率晶体管的重要性能指标。典型地,开启和关闭型击穿电压是由晶体管的有源区(例如在本实施例中的第一阱124、第二阱120以及第三阱122)的设计确定,且不关系到晶体管的配置。所述设计涉及在有源区中阱的配置,以及其相关浓度、深度和宽度。本揭露实施例克服前述在先进工艺中由于大小限制所致问题而不需修改(或改变)第一阱124、第二阱120以及第三阱122的设计。因此,开启和关闭击穿电压不受影响。关系到开启和关闭击穿电压的性能保持大体上相同。
本揭露实施例可应用于其它半导体装置,所述其它半导体装置的晶体管的栅极可制作成厚于介电层。
图1B是根据本揭露的一些实施例的图1A中所展示的晶体管10的布局图。参考图1B,作为晶体管10的栅极氧化物的绝缘层16完全包覆衬底18。图案化导电层14是在绝缘层16上,且在衬底18中的第二阱120和第三阱122上方。基于这种布局设计,出于与参考图1A所讨论和绘示的相似的理由,现有晶体管的栅极厚于介电层的问题被防止。
图1C到1F是展示根据本揭露的一些实施例制造图1A中所展示的半导体装置1的晶体管10的方法的图。可理解,为了清楚起见,简化图1C到1F。参考图1C,接收衬底18。在一些实施例中,衬底18包含p型衬底。
参考图1D,第一阱124、第二阱120以及第三阱122是通过例如掩模工艺以及一或多个离子植入工艺接着驱入工艺而界定在衬底18中。在本实施例中,第一阱124充当高电压p-阱(PVNW),且第二阱120和第三阱122中的每一者充当高电压n-阱(HVNW)。第一阱124可先被界定,且接着第二阱120和第三阱122于之后被界定。本技术领域中具有通常知识者将认知到,可变化第一阱124、第二阱120以及第三阱122的植入顺序而不悖离本揭露实施例的精神。
为了在例如第一阱124、第二阱120以及第三阱122的掺杂区中提供垂直控制分布,可实施多个连续的植入物以形成多个植入区。连续的植入物可通过改变每个植入物步骤的植入物能量、浓度和深度而用来调整掺杂分布。额外地,连续的植入物步骤可植入不同掺杂物以进一步定制特定掺杂区的掺杂分布。
参考图1E,绝缘层16通过例如沉积工艺接着平坦化工艺而形成在衬底18上。
参考图1F,图案化导电层14通过例如用于沉积金属-1层的沉积工艺,接着蚀刻工艺而形成在衬底16上且在第一阱124、第二阱120以及第三阱126上方。
图2A是根据本揭露的一些实施例的用于解释路由的半导体装置2的横截面图。参考图2A,半导体装置2与参考图1A所描述与绘示的半导体装置1相似,除了例如半导体装置2包含晶体管20、互连件部件26以及互连件部件28之外。晶体管20与参考图 1A所描述与绘示的晶体管10相似,除了例如晶体管置20包含栅极21,且所述栅极21 进一步包含图案化导电层24之外。互连件部件26将互连件部件28连通到晶体管20的第二源极/漏极区122且用于路由。再者,重掺杂区(未展示)形成在第二源极/漏极区122 中,以与互连件部件26形成欧姆接触。在半导体制造工艺中,互连件部件26形成为例如接点。此外,在半导体制造工艺中,作为晶体管20的栅电极的图案化导电层24和互连件部件28在相同互连层(例如金属-1(M1))中。
图2B是根据本揭露的一些实施例的图2中所展示的半导体装置2的布局图。展示图2B以更好地解释在相同互连层中的图案化导电层24和互连件部件28的应用。参考图2B,图案化导电层24和互连件部件28是在相同互连层中,但彼此隔开(或分开)。在互连件部件28中的互连件部件26连通到第二源极/漏极区122。
图3A是根据本揭露的一些实施例的包含第一晶体管30和第二晶体管31的半导体装置3的横截面图。参考图3A,半导体装置3与参考图1A所描述与绘示的半导体装置 1相似,除了例如半导体装置3包含在第一电压域中操作的第一晶体管30以及在与第一电压域不同的第二电压域中操作的第二晶体管31。具体地,第一晶体管30在相对高电压域(例如,3.3伏特(V))中操作,且因此称作高电压(high voltage,HV)晶体管。相反地,第二晶体管31在相对低电压域(例如,1.1V或1.2V)中操作,且因此称作低电压(low voltage,LV)晶体管。然而,第二晶体管31不限于此,且可在除相对低电压域之外的电压域中操作。例如,第二晶体管31在2.5V的正常电压域中操作。在所述情况中,第二晶体管31称作正常电压晶体管。
第一晶体管30与参考图1A所描述与绘示的晶体管10相似,除了绝缘层32之外。与参考图1A所描述与绘示的绝缘层16相像,绝缘层32也完全覆盖衬底18。据此,绝缘层32不仅覆盖第一晶体管30的有源区12,也覆盖第二晶体管31的有源区32。再者,第一晶体管30的栅极302的绝缘层32囊封第二晶体管31的栅极316。绝缘层32具有厚度T4,其大于第二晶体管31的栅极316的厚度T3。在一些实施例中,厚度T4是约
第一晶体管30的有源区12是由多个隔离结构34界定。隔离结构34可填充有绝缘体或介电材料。在一实施例中,隔离结构34包含浅沟槽隔离(shallow trench isolation,STI)。替代地,隔离结构34包含硅的局部氧化(local oxidation of silicon,LOCOS)。隔离结构34包含本技术领域中已知的氧化硅、氮化硅、氧氮化硅、掺氟硅酸盐(fluoride-dopedsilicate,FSG)、和/或低k介电材料。
再者,隔离结构32进一步界定阱34的边界。阱36充当接触点且用以针对衬底18 的电连接。电压可通过阱36施加到衬底18。
第二晶体管31包含:栅极316,在衬底18上;和有源区32,在衬底18中。有源区32包含阱318、第一掺杂区311以及在阱318中的第二掺杂区313。再者,阱318通过阱38与阱36隔离。阱38具有的掺杂物种类与阱318和阱36具有的掺杂物种类相反。
阱318包含第一掺杂物种类,且第一掺杂区311和第二掺杂区313包含第二掺杂物种类,第二掺杂物种类与第一掺杂物种类相反。在本实施例中,阱318是p-阱,第一掺杂区311和第二掺杂区313是n型掺杂区。结果,第二晶体管31包含n型晶体管结构。例如,第二晶体管31包含n型金属氧化物半导体(NMOS)、或n型金属氧化物半导体场效应晶体管(NMOSFET)。虽然仅绘示一个栅极结构,可理解,晶体管31可包含多个 NMOS的栅极结构,包含短通道和长通道晶体管。
本技术领域中具有通常知识者将能认知到,本文中以NMOS晶体管方式揭露的实施例也可应用于PMOS晶体管、p型金属氧化物半导体场效应晶体管(PMOSFET)以及PNP 晶体管中。例如,阱318是n-阱,且第一掺杂区311和第二掺杂区313是p型掺杂区。额外地,在掺杂物以特定词语以及参照特定的掺杂材料、浓度和掺杂深度讨论时,本技术领域中具有通常知识者将认知到可有利地采用替代的掺杂特性。
栅极316包含:栅极氧化物314,在衬底18上;和多晶硅312,作为栅电极且在栅极氧化物314上。栅极316在其两侧包含间隔件,但为了使说明清楚起见,本文中省略间隔件。不像一些设计用于在相对高电压下操作的现有晶体管,第二晶体管31在相对低电压下操作,且栅极氧化物314的厚度因此相对较薄。因此,栅极316的厚度T3不超过介电层的厚度(即,在本实施例中,如图3A所展示,厚度T3薄于厚度T4),其中介电层适于将栅极与用于路由的图案化金属层绝缘。第二晶体管31的栅极316不会遭遇到在设计用于在相对高电压下操作的现有晶体管中的问题。
在本实施例中,对于第二晶体管31,绝缘层32充当介电层,以将栅极316和有源区32与用于路由的图案化金属层(未展示)绝缘。相反地,对于第一晶体管30,绝缘层 32充当栅极302的栅极氧化物。
因为具有绝缘层,其作为高电压晶体管的栅极氧化物并作为用于低或正常电压晶体管的介电层,因而高电压晶体管与低或正常电压晶体管可轻易地集成而不会使半导体制造工艺复杂化。具体地,由于将绝缘层32作为第一晶体管30的栅极氧化物,所以简化了光刻工艺且消除了至少三个掩模。
图3B到3G是展示根据本揭露的一些实施例制造图3A中所展示的半导体装置3的方法的图。参考图3B,接收衬底18。在一些实施例中,衬底18包含p型掺杂物。
参考图3C,隔离结构34通过例如依序实施沉积工艺、蚀刻工艺、缩回工艺、退火工艺以及化学机械平坦化工艺而形成在衬底18中。在一实施例中,隔离结构34包含STI 结构。
参考图3D,第一阱124、第二阱120、第三阱122、阱36、阱38以及阱318通过例如离子植入工艺接着驱入工艺而界定在衬底18中。在一些实施例中,第一阱124充当高电压p-阱(PVNW),第二阱120充当高电压n-阱(HVNW),第三阱122也作为高电压n-阱,阱36作为高电压p-阱,且阱38充当高电压n-阱。
之后,第一掺杂区域311和第二掺杂区域313通过例如离子植入工艺接着驱入工艺而界定在阱318中。在一些实施例中,第一掺杂区311和第二掺杂区313充当n型掺杂区。
参考图3E,栅极氧化物314通过例如沉积工艺接着光刻工艺而形成在衬底18上。之后,多晶硅312通过例如沉积工艺接着光刻工艺而形成在栅极氧化物314上。
参考图3F,绝缘层32通过例如沉积工艺接着平坦化工艺(例如化学机械研磨(chemical mechanical polishing,CMP))而形成在衬底18和多晶硅312上。
参考图3G,图案化导电层14通过例如沉积工艺接着蚀刻工艺而形成于第二阱120与第三阱122之间的第一阱124上方的绝缘层32上。
图4是根据本揭露的一些实施例的半导体装置4的横截面图。参考图4,半导体装置4与参考图3A所描述与绘示的半导体装置3相似,除了例如半导体装置4进一步包含用于第二晶体管31的路由的图案化导电层42之外。再者,半导体装置4包含互连件部件44,在绝缘层32中且用以将第二晶体管31的栅极316连接到图案化导电层42。在本实施例中,用于第二晶体管31的路由的图案化导电层42以及用于第一晶体管30 的路由的图案化导电层14是在相同导电层(或相同互连层)中。
如在图3A的实施例中所讨论的,在半导体装置4中,具有绝缘层32,其作为用于高电压晶体管30的栅极氧化物并作为用于低或正常电压晶体管31的介电层,因而高电压晶体管30与低或正常电压晶体管可集成在一起而不会使半导体制造工艺复杂化。
图5是根据本揭露的一些实施例绘示形成半导体装置的方法5的流程图。参考图5,在操作50中,提供衬底。衬底与参考图3A所描述与绘示的衬底18相似。
在操作52中,在衬底中界定与第一晶体管相关的第一有源区,且在衬底中界定与第二晶体管相关的第二有源区。与第一晶体管相关的第一有源区与参考图3A所描述与绘示的有源区12相似。额外地,与第二晶体管相关的第二有源区与参考图3A所描述与绘示的有源区32相似。
在操作54中,在与第二晶体管相关的第二有源区上形成与第二晶体管相关的第二栅极。第二栅极和第二有源区界定第二晶体管。与第二晶体管相关的第二栅极与参考图 3A所描述与绘示的栅极316相似。
在操作56中,形成覆盖第二栅极、第二有源区、第一有源区以及衬底的绝缘层。绝缘层充当与第一有源区相关的第一晶体管的第一栅极的组件。绝缘层与参考图3A所描述与绘示的绝缘层32相似。
在操作58中,在绝缘层上形成作为第一晶体管的第一栅极的另一组件的图案化导电层。第一栅极和第一有源区界定第一晶体管。图案化导电层与参考图3A所描述与绘示的绝缘层14相似。
一些实施例具有一个下列特征和/或优点,或下列特征和/或优点的组合。在一些实施例中,一种半导体装置包含晶体管。所述晶体管包含:有源区,在衬底中;图案化导电层,是互连层的一部分,所述互连层用于路由;和绝缘层,在所述衬底上方延伸且用以将所述有源区与所述图案化导电层绝缘。所述图案化导电层和所述绝缘层充当所述晶体管的栅极。
在一些实施例中,一种半导体装置包含第一晶体管和第二晶体管。所述第一晶体管包含栅极,且所述栅极包含绝缘层。所述第二晶体管包含栅极,被所述第一晶体管的所述栅极的所述绝缘层覆盖。
在一些实施例中,一种方法包含:提供衬底;在所述衬底中界定第一有源区和第二有源区;在所述衬底上形成第二栅极,所述第二栅极和所述第二有源区界定第二晶体管;和形成覆盖所述第二栅极、所述第二有源区以及所述第一有源区的绝缘层,所述绝缘层充当与所述第一有源区相关的第一晶体管的第一栅极的组件。
前文列述了数个实施例的特征以便本技术领域具有通常知识者可更好地理解本揭露实施例的方面。本技术领域具有通常知识者应了解,可轻易地使用本揭露实施例作为用以设计或修改其它操作和结构的基础以实现本文中所介绍实施例的相同目的和/或达成本文中所介绍实施例的相同优点。本技术领域具有通常知识者也应认识到,这些均等构造不会悖离本揭露实施例的精神和范围,且可在不悖离本揭露实施例的精神和范围下做出各种改变、取代或替代。
符号说明
1、2、3、4 半导体装置
5 方法
10、20 晶体管
11、21、302、316 栅极
12 有源区
120 第二阱
122 第三阱/第二源极/漏极区
124 第一阱/第三阱
126 通道/第三阱
14 图案化导电层/图案化导电/绝缘层
16 绝缘层/有源区/衬底
18 衬底/半导体衬底
24、42 图案化导电层
26、28 互连件部件
30 第一晶体管
31 第二晶体管/晶体管
312 多晶硅
314 栅极氧化物
32 绝缘层/有源区/隔离结构
34 隔离结构
36、38、318 阱
44 互连件部件
311 第一掺杂区
313 第二掺杂区
50、52、54、56、58 操作
T1、T2、T3、T4 厚度

Claims (10)

1.一种半导体装置,其包括:
晶体管,其包含:
有源区,在衬底中;
图案化导电层,是互连层的一部分,所述互连层用于路由;和
绝缘层,在所述衬底上方延伸且用以将所述有源区与所述图案化导电层绝缘,其中所述图案化导电层和所述绝缘层充当所述晶体管的栅极。
2.根据权利要求1所述的半导体装置,其中所述绝缘层完全覆盖所述有源区,所述图案化导电层在所述绝缘层上,所述绝缘层在所述有源区上,所述有源区在所述衬底中,且所述绝缘层完全包覆所述衬底。
3.根据权利要求1所述的半导体装置,其进一步包括:
互连件部件,用以与在所述有源区中的漏极/源极区连通,其中所述互连件部件和所述图案化导电层在相同互连层中,其中所述互连件部件和所述图案化导电层彼此隔开。
4.根据权利要求1所述的半导体装置,其中所述有源区的漏极/源极区通过在所述绝缘层中的互连件部件耦合到所述图案化导电层。
5.一种半导体装置,其包括:
第一晶体管,其包含:
栅极,其包含:
绝缘层;和
第二晶体管,其包含:
栅极,被所述第一晶体管的所述栅极的所述绝缘层覆盖。
6.根据权利要求5所述的半导体装置,其中所述第二晶体管的所述栅极被所述第一晶体管的所述栅极的所述绝缘层囊封,所述第一晶体管的所述栅极的所述绝缘层厚于所述第二晶体管的所述栅极。
7.根据权利要求5所述的半导体装置,其中所述第二晶体管被所述第二晶体管的所述栅极和有源区所界定,所述有源区被第一晶体管的所述栅极的所述绝缘层覆盖,其中所述第二晶体管的所述有源区包含:阱;第一掺杂区,在所述阱中;和第二掺杂区,在所述阱中。。
8.根据权利要求5所述的半导体装置,其中所述第一晶体管的所述栅极进一步包含第一图案化导电层,所述半导体装置进一步包含第二图案化导电层,所述第二图案化导电层用于所述第二晶体管的路由,其中所述第一图案化导电层和所述第二图案化导电层在相同互连层中。
9.根据权利要求5所述的半导体装置,其中所述第一图案化导电层在所述第一晶体管的有源区上方延伸。
10.一种方法,其包括:
提供衬底;
在所述衬底中界定第一有源区和第二有源区;
在所述衬底上形成第二栅极,所述第二栅极和所述第二有源区界定第二晶体管;和
形成覆盖所述第二栅极、所述第二有源区以及所述第一有源区的绝缘层,所述绝缘层充当与所述第一有源区相关的第一晶体管的第一栅极的组件。
CN201710057576.5A 2016-01-29 2017-01-26 半导体装置及方法 Active CN107026166B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662288806P 2016-01-29 2016-01-29
US62/288,806 2016-01-29
US15/061,596 US10937785B2 (en) 2016-01-29 2016-03-04 Semiconductor device
US15/061,596 2016-03-04

Publications (2)

Publication Number Publication Date
CN107026166A true CN107026166A (zh) 2017-08-08
CN107026166B CN107026166B (zh) 2021-03-23

Family

ID=59387095

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710057576.5A Active CN107026166B (zh) 2016-01-29 2017-01-26 半导体装置及方法

Country Status (3)

Country Link
US (2) US10937785B2 (zh)
CN (1) CN107026166B (zh)
TW (1) TWI643348B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220037011A (ko) * 2020-09-16 2022-03-24 삼성전자주식회사 반도체 장치

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5670816A (en) * 1989-04-07 1997-09-23 Kabushiki Kaisha Toshiba Semiconductor device
US5712492A (en) * 1995-07-25 1998-01-27 Nec Corporation Transistor for checking radiation-hardened transistor
US6153892A (en) * 1998-02-12 2000-11-28 Nec Corporation Semiconductor device and method for manufacture thereof
US20050116265A1 (en) * 2003-04-10 2005-06-02 Naoto Inoue Semiconductor device
US20110049621A1 (en) * 2004-01-29 2011-03-03 Enpirion Incorporated, A Delaware Corporation Integrated Circuit with a Laterally Diffused Metal Oxide Semiconductor Device and Method of Forming the Same
CN102201450A (zh) * 2011-05-31 2011-09-28 北京大学 一种隧穿场效应晶体管及其制备方法
CN102468180A (zh) * 2010-11-17 2012-05-23 台湾积体电路制造股份有限公司 金属栅极晶体管、集成电路、系统及其制造方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4836598B1 (zh) * 1969-09-05 1973-11-06
NL8100347A (nl) * 1981-01-26 1982-08-16 Philips Nv Halfgeleiderinrichting met een beveiligingsinrichting.
US6372525B1 (en) * 1999-12-20 2002-04-16 Taiwan Semiconductor Manufacturing Company Wafer-level antenna effect detection pattern for VLSI
WO2011096277A1 (en) * 2010-02-05 2011-08-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of driving semiconductor device
KR101889285B1 (ko) * 2010-02-19 2018-08-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 메모리 장치, 그 구동 방법, 및 반도체 장치 제작 방법
JP2013191808A (ja) * 2012-03-15 2013-09-26 Elpida Memory Inc 半導体装置及び半導体装置の製造方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5670816A (en) * 1989-04-07 1997-09-23 Kabushiki Kaisha Toshiba Semiconductor device
US5712492A (en) * 1995-07-25 1998-01-27 Nec Corporation Transistor for checking radiation-hardened transistor
US6153892A (en) * 1998-02-12 2000-11-28 Nec Corporation Semiconductor device and method for manufacture thereof
US20050116265A1 (en) * 2003-04-10 2005-06-02 Naoto Inoue Semiconductor device
US20110049621A1 (en) * 2004-01-29 2011-03-03 Enpirion Incorporated, A Delaware Corporation Integrated Circuit with a Laterally Diffused Metal Oxide Semiconductor Device and Method of Forming the Same
CN102468180A (zh) * 2010-11-17 2012-05-23 台湾积体电路制造股份有限公司 金属栅极晶体管、集成电路、系统及其制造方法
CN102201450A (zh) * 2011-05-31 2011-09-28 北京大学 一种隧穿场效应晶体管及其制备方法

Also Published As

Publication number Publication date
US10937785B2 (en) 2021-03-02
US20170221883A1 (en) 2017-08-03
US11417649B2 (en) 2022-08-16
TWI643348B (zh) 2018-12-01
TW201729427A (zh) 2017-08-16
CN107026166B (zh) 2021-03-23
US20190096882A1 (en) 2019-03-28

Similar Documents

Publication Publication Date Title
US10903316B2 (en) Radio frequency switches with air gap structures
US9153666B1 (en) LDMOS with corrugated drift region
US7508032B2 (en) High voltage device with low on-resistance
US8039323B2 (en) Semiconductor device and manufacturing method thereof
US7301185B2 (en) High-voltage transistor device having an interlayer dielectric etch stop layer for preventing leakage and improving breakdown voltage
KR100275500B1 (ko) 집적화된 고전압 전력 소자 제조방법
US20030119229A1 (en) Method for fabricating a high-voltage high-power integrated circuit device
US9070714B1 (en) Strapped dual-gate VDMOS device
US9171916B1 (en) LDMOS with thick interlayer-dielectric layer
US8115279B2 (en) Semiconductor devices and methods of manufacture thereof
US9735265B2 (en) Reduced area power devices using deep trench isolation
US8217453B2 (en) Bi-directional DMOS with common drain
US8278683B2 (en) Lateral insulated gate bipolar transistor
US10580890B2 (en) Drain extended NMOS transistor
US11081580B2 (en) High-voltage semiconductor devices and methods for manufacturing the same
TWI427789B (zh) 半導體裝置及其製造方法
US9450074B1 (en) LDMOS with field plate connected to gate
TW201926711A (zh) 完全空乏型絕緣層上覆矽(fdsoi)上的橫向雙擴散金屬氧化半導體(ldmos)元件致能高輸入電壓
US20050247955A1 (en) Implant-controlled-channel vertical JFET
US8648416B1 (en) LDMOS sense transistor structure for current sensing at high voltage
CN107026166A (zh) 半导体装置及方法
CN106206578A (zh) 半导体结构及其制造方法
US20220359502A1 (en) Method of manufacturing a semiconductor device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant