CN1067831C - Mpeg-2视频解码器及其输入缓冲器的控制方法 - Google Patents

Mpeg-2视频解码器及其输入缓冲器的控制方法 Download PDF

Info

Publication number
CN1067831C
CN1067831C CN98103216A CN98103216A CN1067831C CN 1067831 C CN1067831 C CN 1067831C CN 98103216 A CN98103216 A CN 98103216A CN 98103216 A CN98103216 A CN 98103216A CN 1067831 C CN1067831 C CN 1067831C
Authority
CN
China
Prior art keywords
frame
system controller
input buffer
video
video decoding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN98103216A
Other languages
English (en)
Other versions
CN1211877A (zh
Inventor
孙军
虞正华
叶玮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hi-Tech Research & Development Center State Science & Technology Commission
Original Assignee
Hi-Tech Research & Development Center State Science & Technology Commission
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hi-Tech Research & Development Center State Science & Technology Commission filed Critical Hi-Tech Research & Development Center State Science & Technology Commission
Priority to CN98103216A priority Critical patent/CN1067831C/zh
Publication of CN1211877A publication Critical patent/CN1211877A/zh
Application granted granted Critical
Publication of CN1067831C publication Critical patent/CN1067831C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T9/00Image coding
    • G06T9/007Transform coding, e.g. discrete cosine transform

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Discrete Mathematics (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

一种MPEG-2视频解码器,它由去复用器(1),输入缓冲器(2),视频解码单元(3)和系统控制器(4)组成;其中,输入码流TS被送到去复用器(1),经过去复用后,送到输入缓冲器(2)中,视频解码单元(3)从输入缓冲器(2)中取出码流进行解码;系统控制器(4)对去复用器(1),输入缓冲器(2)和视频解码单元(3)进行控制;其特征在于:系统控制器(4)通过I/O接口与视频解码单元(3)通信,读/写视频解码单元(3)中的寄存器,从而得知输入缓冲器(2)的读写指针,从而可实行仅对实际输入缓冲器的控制,使视频解码器进行解码,停止解码,跳帧等。

Description

MPEG-2视频解码器及其输入缓冲器的控制方法
本发明涉及视频解码技术,具体地涉及到MPEG-2视频解码器及其输入缓冲器的控制方法。
当前,通用的数字高清晰度电视编码技术是MPEG-2技术。它由ISO/IEC13818文件描述。在MPEG-2的系统部分(13818-1)中,定义了假想的传输流系统目标视频解码器(T-STD),以描述解码过程。在T-STD中,对视频,音频和系统控制信息均定义了输入缓冲器及其处理过程。在满足一系列假定的前提下,不需采取缓冲器控制措施,输入缓冲器也不会上溢或下溢。
但是,这些假定在实际情况下是不存在的。1,T-STD假定单路视频码流以不高于Rmax的恒定码率输入。由于实际通信网络的关系,输入码流可能间断,也可能在一定时间内以远高于Rmax的码率输入;2,无法精确控制开始解码的时间,开始解码的时刻必定在一帧同步的开始;3,解码显示不是瞬间完成的。因此,在实际应用中,如果对视频输入缓冲器不加控制的话,可能出现输入缓冲器的上溢或下溢。
因此,本发明的目的是提供一种MPEG-2视频解码器及其输入缓冲器的控制方法,以克服上述缺点。
按照本发明的第一个方面的MPEG-2视频解码器,它是一个SDTV视频解码器,它由去复用器,输入缓冲器,视频解码单元和系统控制器组成;其中,输入码流TS被送到去复用器,经过去复用后,送到输入缓冲器中,视频解码单元从输入缓冲器中取出码流进行解码;系统控制器对去复用器,输入缓冲器和视频解码单元进行控制;其特征在于:
系统控制器通过I/O接口与视频解码单元通信,读/写视频解码单元中的寄存器,从而得知输入缓冲器的读写指针,从而可实行仅对实际输入缓冲器的控制,使视频解码器进行解码,停止解码,跳帧等。
根据本发明第一个方面的MPEG-2视频解码器的输入缓冲器的控制方法,其中所说视频解码器是一个SDTV视频解码器,它由去复用器,输入缓冲器,视频解码单元和系统控制器组成;其特征在于:所说方法包括下列步骤:
步骤11,在每一帧解码时,系统控制器通过视频解码单元获取所解码帧的帧类型,并暂时存储起来;
步骤12,在每帧解码开始前,系统控制器判断前一解码帧的帧类型是否为I帧,如果前一帧为I帧,则进入步骤13,如果前一帧不是I帧,则重复执行此步骤;
步骤13,系统控制器通过解码单元读取输入缓冲器的读写指针,以便判断缓冲器的充盈度;
步骤14,判断输入缓冲器中的内容是否小于一个P帧的大小,如果是,则缓冲器可能下溢,这时系统控制器控制解码单元停止一帧解码,并重复显示上一帧的内容,然后回到步骤12;如果不是,则进入步骤15;
步骤15,判断输入缓冲器的内容是否连续3帧小于1.2个P帧大小,如果是,则系统控制器控制解码单元停止一帧解码,并重复显示上一帧的内容,然后回到步骤12;如果不是,则进入步骤16;
步骤16,判断输入缓冲器的剩余空间是否小于一个I帧大小,如果是,则系统控制器控制视频解码单元跳过一个B帧,然后回到步骤12;如果不是,则进入步骤17;
步骤17,判断输入缓冲器的剩余空间是否连续3帧小于一个I帧加一个B帧大小,如果是,则系统控制器控制视频解码单元跳过一个B帧,然后回到步骤12;如果不是,则进入步骤18;
步骤18,系统控制器控制视频解码单元执行随后的解码处理。
根据本发明第二方面的MPEG-2视频解码器,所说视频解码器是一个HDTV视频解码器,它包括去复用器,1/4电路,四个输入缓冲器,四个视频解码单元,合成单元,以及系统控制器;其中,输入码流TS被送到去复用器,经过去复用后,被送到1/4电路;在1/4电路中,将HDTV视频码流分成四个SDTV视频码流;由1/4电路分割的四个视频码流分别送到在四个视频解码单元之前分别连接的四个输入缓冲器;缓冲后,再由四个SDTV视频解码单元进行同步并行解码;最后,将分别经过各个视频解码单元解码的这些低分辨率的子图象数字视频信号送到合成单元,以合成为一路高清晰度电视信号;系统控制器控制去复用器,1/4电路,四个输入缓冲器,四个视频解码单元,合成单元;其特征在于:
系统控制器通过I/O接口与视频解码单元通信,读/写视频解码单元中的寄存器,以得知输入缓冲器的读写指针,从而可实行仅对实际输入缓冲器的控制,使视频解码器进行解码,停止解码,跳帧等。
根据本发明第二方面的MPEG-2视频解码器的输入缓冲器的控制方法,其中,所说视频解码器是一个HDTV视频解码器,它包括去复用器,1/4电路,四个输入缓冲器,四个视频解码单元,合成单元,以及系统控制器;其特征在于:所说方法包括下列步骤:
步骤21,在第一帧解码前,对四个视频解码单元复位;
步骤22,在每帧解码开始前,系统控制器判断前一解码帧的帧类型是否为I帧,如果前一帧为I帧,则进入步骤23,如果前一帧不是I帧,则重复执行此步骤;
步骤23,系统控制器通过各个视频解码单元读取各个输入缓冲器的读写指针,以便判断各个缓冲器的充盈度;
步骤24,判断各个输入缓冲器中的内容是否至少有一个小于一个P帧的大小,如果是,则缓冲器可能下溢,这时系统控制器控制四个视频解码单元停止一帧解码,并重复显示上一帧的内容,然后回到步骤22;如果不是,则进入步骤25;
步骤25,判断各个输入缓冲器中的内容是否至少一个连续3帧小于1.2个P帧大小,如果是,则系统控制器控制四个解码单元停止一帧解码,并重复显示上一帧的内容,然后回到步骤22;如果不是,则进入步骤26;
步骤26,判断各个输入缓冲器的剩余空间是否至少有一个小于一个I帧大小,如果是,则系统控制器控制四个视频解码单元跳过一个B帧,然后回到步骤22;如果不是,则进入步骤27;
步骤27,判断各个输入缓冲器的剩余空间是否至少有一个连续3帧小于一个I帧加一个B帧大小,如果是,则系统控制器控制四个视频解码单元跳过一个B帧,然后回到步骤22;如果不是,则进入步骤28;
步骤28,系统控制器控制四个视频解码单元执行随后的解码处理。
下面将结合附图对本发明的最佳实施例进行描述。
图1是按照本发明第一实施例的MPEG-2视频解码器的方框图;
图2是按照本发明第一实施例的MPEG-2视频解码器的输入缓冲器的控制方法的流程图。
图3是按照本发明第二实施例的MPEG-2视频解码器的方框图;
图4是按照本发明第二实施例的MPEG-2视频解码器的输入缓冲器的控制方法的流程图。
图1显示了按照本发明第一实施例的MPEG-2视频解码器的结构。它是一个SDTV视频解码单元,它由去复用器1,输入缓冲器2,视频解码单元3和系统控制器4组成。去复用器1可采用专用芯片比如L64007构成,视频解码单元3可以采用专用芯片L64002构成。在该图中,输入码流是TS流,它被送到去复用器1,经过去复用后,以码率R1输出PES流到输入缓冲器2中,视频解码单元3以码率R2从输入缓冲器2中取出码流进行解码。系统控制器4对去复用器1,输入缓冲器2和视频解码单元3进行控制。在本实施例中,对去复用器2的缓冲大小不作要求。因此,根据通信网络的情况,输入码流的码率R1变化会很不均匀。输入缓冲器2的大小为MPEG-2规定的VBV缓冲器最低值。输入缓冲器2由解码单元3控制,它的读写指针存储在解码单元3中。系统控制器4包含有主控芯片(未显示),它通过I/O接口(未显示)与视频解码单元通信,可以读/写视频解码单元中的寄存器(未显示),从而得知输入缓冲器的读写指针。从而可实行仅对实际输入缓冲器的控制,使视频解码器开始解码,停止解码,跳帧等。
下面参见图2所示的流程图描述本实施例的MPEG-2视频解码器的输入缓冲器的控制方法。
根据MPEG-2的规定,每帧码流的头部均有帧类型指示。在每一帧解码时,系统控制器4通过视频解码单元3获得当前帧的帧类型,并暂时存储起来。在开始新的一帧解码之前,判断上一帧的帧类型。由于一般开始解码的时刻为帧同步产生的时刻,所以系统控制器4的判断可以在帧消隐期间进行。如果上一帧为I帧,则系统控制器4通过解码单元3去读取输入缓冲器的读写指针,根此可知输入缓冲器2的充盈度。
按照本实施例的MPEG-2视频解码器的输入缓冲器的控制方法具体包括下列步骤:
步骤11,在每一帧解码时,系统控制器4通过视频解码单元3获取所解码帧的帧类型,并暂时存储起来;
步骤12,在每帧解码开始前,系统控制器4判断前一解码帧的帧类型是否为I帧,如果前一帧为I帧,则进入步骤13,如果前一帧不是I帧,则重复执行此步骤;
步骤13,系统控制器4通过解码单元3读取输入缓冲器2的读写指针,以便判断缓冲器的充盈度;
步骤14,判断输入缓冲器2中的内容是否小于一个P帧的大小,如果是,则缓冲器可能下溢,这时系统控制器4控制解码单元3停止一帧解码,并重复显示上一帧的内容,然后回到步骤12;如果不是,则进入步骤15;
步骤15,判断输入缓冲器2的内容是否连续3帧小于1.2个P帧大小,如果是,则系统控制器4控制解码单元3停止一帧解码,并重复显示上一帧的内容,然后回到步骤12;如果不是,则进入步骤16;
步骤16,判断输入缓冲器的剩余空间是否小于一个I帧大小,如果是,则系统控制器4控制视频解码单元3跳过一个B帧,然后回到步骤12;如果不是,则进入步骤17;
步骤17,判断输入缓冲器的剩余空间是否连续3帧小于一个I帧加一个B帧大小,如果是,则系统控制器4控制视频解码单元3跳过一个B帧,然后回到步骤12;如果不是,则进入步骤18;
步骤18,系统控制器4控制视频解码单元3执行随后的解码处理。
这里所指的I,B,P帧大小由前几个GOP的平均值决定。系统控制器4根据每次开始解码前的缓冲器的状态可推知出它们的大小。
按照图1的框图,缓冲器大小为228KB,输入码流为周期的,其周期在30-200之间变化,变化率为20/S。输入码流平均速率为5.25Mbps,码流极不平均。在40ms内,输入码流平均速率为13.5Mbps。突发速率为27Mbps。突发速率维持时间可大于10ms。在另一个40ms内,输入码流可能中断输入码流I,P,B帧的大小比率可从7∶1∶1变化为3∶1.5∶1。在这种情况下,不采用缓冲器控制方法,在30s之内,缓冲器会上溢或下下溢。采用本发明的缓冲器控制方法,在15分钟内可保持不上溢或下溢。
图3显示了按照本发明另一实施例的MPEG-2视频解码器的方框图。该视频解码器是一个HDTV视频解码器,它包括去复用器12,1/4电路5,四个输入缓冲器21-24,四个视频解码单元31-34,合成单元6,以及系统控制器42。输入码流TS被送到去复用器12。经过去复用后,被送到1/4电路5。鉴于MPEG-2HDTV视频解码器的巨大计算量和计算速度,在1/4电路5中,将HDTV视频码流分成四个SDTV视频码流。由1/4电路5分割的四个视频码流分别送到在四个视频解码单元31-34之前分别连接的四个输入缓冲器21-24。缓冲后,再由四个SDTV视频解码单元31-34进行同步并行解码。最后,为了显示高清晰度电视画面,将分别经过各个视频解码单元31-34解码的这些低分辨率的子图象数字视频信号送到合成单元6,以合成为一路高清晰度电视信号。系统控制器(一个主控芯片)42控制去复用器12,1/4电路5,四个输入缓冲器21-24,四个视频解码单元31-34,合成单元6。
下面结合图4所示的流程图来描述图3所示的HDTV视频解码器的工作,如下:在第一帧开始解码前,读这四个视频解码单元的帧类型,如果它们不是同一帧,则复位四个输入缓冲器21-24;重新开始解码;执行上述输入缓冲器的控制步骤,如果有一路可能下溢,那么四路均停止解码,重复前一帧,如果有一路可能上溢,那么四路都跳一个B帧。
根据如图4所示的按照本发明第二实施例的MPEG-2视频解码器的输入缓冲器的控制方法的流程图,本实施例的MPEG-2视频解码器的输入缓冲器的控制方法具体包括下列步骤:
步骤21,在第一帧解码前,对四个视频解码单元21-24复位;
步骤22,在每帧解码开始前,系统控制器42判断前一解码帧的帧类型是否为I帧,如果前一帧为I帧,则进入步骤23,如果前一帧不是I帧,则重复执行此步骤;
步骤23,系统控制器42通过各个视频解码单元31-34读取各个输入缓冲器21-24的读写指针,以便判断各个缓冲器的充盈度;
步骤24,判断各个输入缓冲器21-24中的内容是否至少有一个小于一个P帧的大小,如果是,则缓冲器可能下溢,这时系统控制器42控制四个视频解码单元31-34停止一帧解码,并重复显示上一帧的内容,然后回到步骤22;如果不是,则进入步骤25;
步骤25,判断各个输入缓冲器21-24中的内容是否至少一个连续3帧小于1.2个P帧大小,如果是,则系统控制器42控制四个解码单元31-34停止一帧解码,并重复显示上一帧的内容,然后回到步骤22;如果不是,则进入步骤26:
步骤26,判断各个输入缓冲器21-24的剩余空间是否至少有一个小于一个I帧大小,如果是,则系统控制器42控制四个视频解码单元31-34跳过一个B帧,然后回到步骤22;如果不是,则进入步骤27;
步骤27,判断各个输入缓冲器21-24的剩余空间是否至少有一个连续3帧小于一个I帧加一个B帧大小,如果是,则系统控制器42控制四个视频解码单元31-34跳过一个B帧,然后回到步骤22;如果不是,则进入步骤28;
步骤28,系统控制器42控制四个视频解码单元31-34执行随后的解码处理。
本发明的MPEG-2解码器采用了对输入缓冲器进行控制的方法,在I帧解码后,下一帧开始解码前,进行判决;如果输入缓冲器内容小于阈值,可能下溢,则停止一帧解码,重复上一帧,如果输入缓冲器的剩余空间小于阈值,可能上溢,则跳过一个B帧。从而控制输入缓冲器不出现上溢或下溢。本方法实用有效,对主控芯片运算能力要求不高。

Claims (4)

1,一种MPEG-2视频解码器,它是一个SDTV视频解码器,它由去复用器(1),输入缓冲器(2),视频解码单元(3)和系统控制器(4)组成;其中,输入码流TS被送到去复用器(1),经过去复用后,送到输入缓冲器(2)中,视频解码单元(3)从输入缓冲器(2)中取出码流进行解码;系统控制器(4)对去复用器(1),输入缓冲器(2)和视频解码单元(3)进行控制;其特征在于:
系统控制器(4)通过I/O接口与视频解码单元(3)通信,读/写视频解码单元(3)中的寄存器,从而得知输入缓冲器(2)的读写指针,从而可实行仅对实际输入缓冲器的控制,使视频解码器进行解码,停止解码,跳帧等。
2,一种MPEG-2视频解码器的输入缓冲器的控制方法,其中所说视频解码器是一个SDTV视频解码器,它由去复用器(1),输入缓冲器(2),视频解码单元(3)和系统控制器(4)组成;其特征在于:所说方法包括下列步骤:
步骤11,在每一帧解码时,系统控制器(4)通过视频解码单元(3)获取所解码帧的帧类型,并暂时存储起来;
步骤12,在每帧解码开始前,系统控制器(4)判断前一解码帧的帧类型是否为I帧,如果前一帧为I帧,则进入步骤13,如果前一帧不是I帧,则重复执行此步骤;
步骤13,系统控制器(4)通过解码单元(3)读取输入缓冲器(2)的读写指针,以便判断缓冲器的充盈度;
步骤14,判断输入缓冲器(2)中的内容是否小于一个P帧的大小,如果是,则缓冲器可能下溢,这时系统控制器(4)控制解码单元(3)停止一帧解码,并重复显示上一帧的内容,然后回到步骤12;如果不是,则进入步骤15;
步骤15,判断输入缓冲器(2)的内容是否连续3帧小于1.2个P帧大小,如果是,则系统控制器(4)控制解码单元(3)停止一帧解码,并重复显示上一帧的内容,然后回到步骤12;如果不是,则进入步骤16;
步骤16,判断输入缓冲器的剩余空间是否小于一个I帧大小,如果是,则系统控制器(4)控制视频解码单元(3)跳过一个B帧,然后回到步骤12;如果不是,则进入步骤17;
步骤17,判断输入缓冲器的剩余空间是否连续3帧小于一个I帧加一个B帧大小,如果是,则系统控制器(4)控制视频解码单元(3)跳过一个B帧,然后回到步骤12;如果不是,则进入步骤18;
步骤18,系统控制器(4)控制视频解码单元(3)执行随后的解码处理。
3,一种MPEG-2视频解码器,所说视频解码器是一个HDTV视频解码器,它包括去复用器(12),1/4电路(5),四个输入缓冲器(21-24),四个视频解码单元(31-34),合成单元(6),以及系统控制器(42);其中,输入码流TS被送到去复用器(12),经过去复用后,被送到1/4电路(5);在1/4电路(5)中,将HDTV视频码流分解成四个SDTV视频码流;由1/4电路(5)分割的四个视频码流分别送到在四个视频解码单元(31-34)之前分别连接的四个输入缓冲器(21-24);缓冲后,再由四个SDTV视频解码单元(31-34)进行同步并行解码;最后,将分别经过各个视频解码单元(31-34)解码的这些低分辨率的子图象数字视频信号送到合成单元(6),以合成为一路高清晰度电视信号;系统控制器(42)控制去复用器(12),1/4电路(5),四个输入缓冲器(21-24),四个视频解码单元(31-34),合成单元(6);其特征在于:
系统控制器(42)通过I/O接口与视频解码单元(31-34)通信,读/写视频解码单元(31-34)中的寄存器,以得知输入缓冲器(21-24)的读写指针,从而可实行仅对实际输入缓冲器的控制,使视频解码器进行解码,停止解码,跳帧等。
4,一种MPEG-2视频解码器的输入缓冲器的控制方法,其中,所说视频解码器是一个HDTV视频解码器,它包括去复用器(12),1/4电路(5),四个输入缓冲器(21-24),四个视频解码单元(31-34),合成单元(6),以及系统控制器(42);其特征在于:所说方法包括下列步骤:
步骤21,在第一帧解码前,对四个视频解码单元(21-24)复位;
步骤22,在每帧解码开始前,系统控制器(42)判断前一解码帧的帧类型是否为I帧,如果前一帧为I帧,则进入步骤23,如果前一帧不是I帧,则重复执行此步骤;
步骤23,系统控制器(42)通过各个视频解码单元(31-34)读取各个输入缓冲器(21-24)的读写指针,以便判断各个缓冲器的充盈度;
步骤24,判断各个输入缓冲器(21-24)中的内容是否至少有一个小于一个P帧的大小,如果是,则缓冲器可能下溢,这时系统控制器(42)控制四个视频解码单元(31-34)停止一帧解码,并重复显示上一帧的内容,然后回到步骤22;如果不是,则进入步骤25;
步骤25,判断各个输入缓冲器(21-24)中的内容是否至少一个连续3帧小于1.2个P帧大小,如果是,则系统控制器(42)控制四个解码单元(31-34)停止一帧解码,并重复显示上一帧的内容,然后回到步骤22;如果不是,则进入步骤26;
步骤26,判断各个输入缓冲器(21-24)的剩余空间是否至少有一个小于一个I帧大小,如果是,则系统控制器(42)控制四个视频解码单元(31-34)跳过一个B帧,然后回到步骤22;如果不是,则进入步骤27;
步骤27,判断各个输入缓冲器(21-24)的剩余空间是否至少有一个连续3帧小于一个I帧加一个B帧大小,如果是,则系统控制器(42)控制四个视频解码单元(31-34)跳过一个B帧,然后回到步骤22;如果不是,则进入步骤28;
步骤28,系统控制器(4)控制四个视频解码单元(31-34)执行随后的解码处理。
CN98103216A 1998-07-15 1998-07-15 Mpeg-2视频解码器及其输入缓冲器的控制方法 Expired - Fee Related CN1067831C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN98103216A CN1067831C (zh) 1998-07-15 1998-07-15 Mpeg-2视频解码器及其输入缓冲器的控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN98103216A CN1067831C (zh) 1998-07-15 1998-07-15 Mpeg-2视频解码器及其输入缓冲器的控制方法

Publications (2)

Publication Number Publication Date
CN1211877A CN1211877A (zh) 1999-03-24
CN1067831C true CN1067831C (zh) 2001-06-27

Family

ID=5217802

Family Applications (1)

Application Number Title Priority Date Filing Date
CN98103216A Expired - Fee Related CN1067831C (zh) 1998-07-15 1998-07-15 Mpeg-2视频解码器及其输入缓冲器的控制方法

Country Status (1)

Country Link
CN (1) CN1067831C (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050100098A1 (en) * 2003-10-23 2005-05-12 Gong-Sheng Lin Highly integrated mpeg-4 video decoding unit
CN100463526C (zh) * 2006-12-11 2009-02-18 陈耀武 视频延时自适应矫正的解码装置
CN102098504A (zh) * 2009-12-11 2011-06-15 宏碁股份有限公司 影音解码装置
CN103716640B (zh) * 2010-12-17 2017-02-01 华为技术有限公司 帧类型的检测方法和装置
CN102547300B (zh) 2010-12-17 2015-01-21 华为技术有限公司 帧类型的检测方法和装置
CN103491426A (zh) * 2013-08-31 2014-01-01 中山大学 一种iptv的视频点播系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1146264A (zh) * 1995-02-23 1997-03-26 摩托罗拉公司 防止视频压缩系统解码器缓存器上下溢的方法、速率控制器和系统
CN1146265A (zh) * 1995-02-23 1997-03-26 摩托罗拉公司 防止编码器缓冲器在视频压缩中上溢和下溢的方法及设备
CN1158053A (zh) * 1996-02-13 1997-08-27 三星电子株式会社 视频数据解码器及其解码方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1146264A (zh) * 1995-02-23 1997-03-26 摩托罗拉公司 防止视频压缩系统解码器缓存器上下溢的方法、速率控制器和系统
CN1146265A (zh) * 1995-02-23 1997-03-26 摩托罗拉公司 防止编码器缓冲器在视频压缩中上溢和下溢的方法及设备
CN1158053A (zh) * 1996-02-13 1997-08-27 三星电子株式会社 视频数据解码器及其解码方法

Also Published As

Publication number Publication date
CN1211877A (zh) 1999-03-24

Similar Documents

Publication Publication Date Title
CN1162007C (zh) 从mpeg-2比特流中去除填充比特的可编程滤波器
US8675740B2 (en) Hypothetical reference decoder
CN1799265A (zh) 实现压缩视频的快速信道改变的编码方法和设备
CN1328747A (zh) 高清晰度电视编码器中检测场景改变与调节画面编码类型的方法与装置
CN101076119A (zh) Mpeg视频再现装置以及mpeg视频再现方法
CN1717931A (zh) 代码变换方法及其装置
JP2001519992A (ja) 符号化ビデオシーケンスの切り替え方法及びこれに対応する装置
CN1191721C (zh) 视频信号编码和缓存器管理
US8170375B2 (en) Image processing apparatus and method for controlling the same
CN1137575C (zh) 屏幕显示处理器
CN1167273C (zh) 在hdtv编码器上插入标志的方法和装置
JP3189031B2 (ja) データレート変換方法及び装置
CA2160562A1 (en) Adaptive video decompression
CN1067831C (zh) Mpeg-2视频解码器及其输入缓冲器的控制方法
US6600787B2 (en) MPEG decoding device
CN1640150A (zh) 在缺乏图像数据的情况下增加感知的视觉输出质量的图像处理方法和系统
CN1812591A (zh) 用以执行资料流的信号同步的系统与方法
CN101076120A (zh) 在无嵌入时间戳的多媒体流的回放期间维持音频/视频同步的健壮系统
CN1295920C (zh) 视频解码和显示的同步控制装置及同步方法
CN1070010C (zh) 采用sdtv解码asic的hdtv视频解码器及其解码方法
EP1883246A3 (en) Video Encoder with Adaptive Frame Skipping
CN1695379A (zh) 自适应水印
CN115190294A (zh) 一种实现像素值预测的方法及硬件系统
CN1110951C (zh) Hdtv视频解码器中的系统控制器
CN1588989A (zh) 视频解码系统中保持显示同步的方法及其装置

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20010627

Termination date: 20130715