CN106776002B - Fpga的虚拟化硬件架构的通信方法及装置 - Google Patents

Fpga的虚拟化硬件架构的通信方法及装置 Download PDF

Info

Publication number
CN106776002B
CN106776002B CN201611033315.1A CN201611033315A CN106776002B CN 106776002 B CN106776002 B CN 106776002B CN 201611033315 A CN201611033315 A CN 201611033315A CN 106776002 B CN106776002 B CN 106776002B
Authority
CN
China
Prior art keywords
fpga
accelerator
resource blocks
hardware architecture
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611033315.1A
Other languages
English (en)
Other versions
CN106776002A (zh
Inventor
戴国浩
孙羽良
田聃
汪玉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Huawei Technologies Co Ltd
Original Assignee
Tsinghua University
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University, Huawei Technologies Co Ltd filed Critical Tsinghua University
Priority to CN201611033315.1A priority Critical patent/CN106776002B/zh
Publication of CN106776002A publication Critical patent/CN106776002A/zh
Application granted granted Critical
Publication of CN106776002B publication Critical patent/CN106776002B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources
    • G06F9/5077Logical partitioning of resources; Management or configuration of virtualized resources
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明公开了一种FPGA的虚拟化硬件架构的通信方法及装置,FPGA的虚拟化硬件架构中划分有多个资源块,并且多个资源块之间通过数据通道相互通信,其中,方法包括:获取多个用户所需的配置信息;根据多个用所需的配置信息和资源块划分信息得到分配信息;根据分配信息将至少一个资源块配置成相应的加速区虚拟化给用户。该通信方法可以通过数据通道使得多个资源块可被同时分配给同一用户,满足灵活性需求,提高FPGA利用率与计算性能。

Description

FPGA的虚拟化硬件架构的通信方法及装置
技术领域
本发明涉及云计算技术领域,特别涉及一种FPGA的虚拟化硬件架构的通信方法及装置。
背景技术
目前,相关技术中的系统结构以及FPGA(Field-Programmable Gate Array,现场可编程门阵列)上的动态重配区域划分,FPGA将被预先换分成大小固定的资源块,每个资源块可以被配置成一个专用的硬件加速器,并在云端被虚拟化给不同的用户。
然而,在相关技术中,由于将FPGA预先换分成大小固定的资源块,导致当用户指定的加速器与预先划分区域不匹配时,造成资源浪费甚至是无法使用,并且不能支持加速器之间的通信与扩展,导致整个系统的可拓展性较差,无法灵活适用于云计算的场景,有待改进。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本发明的一个目的在于提出一种FPGA的虚拟化硬件架构的通信方法,该方法可以满足灵活性需求,提高FPGA利用率与计算性能。
本发明的另一个目的在于提出一种FPGA的虚拟化硬件架构的通信装置。
为达到上述目的,本发明一方面实施例提出了一种FPGA的虚拟化硬件架构的通信方法,所述FPGA的虚拟化硬件架构中划分有多个资源块,并且所述多个资源块之间通过数据通道相互通信,其中,方法包括:获取多个用户所需的配置信息;根据所述多个用所需的配置信息和资源块划分信息得到分配信息;根据所述分配信息将至少一个资源块配置成相应的加速区虚拟化给用户。
本发明实施例的FPGA的虚拟化硬件架构的通信方法,可将多个资源块通过数据通道组成一个大的资源块,用户加速器逻辑的不同部分配置到不同资源块,通过数据通道进行连接和数据传输,FPGA上虚拟化的加速器大小可以大于原先划分的数据块大小,从而提高了虚拟化资源分配的灵活度,从而数据通道使得多个资源块可被同时分配给同一用户,满足灵活性需求,提高FPGA利用率与计算性能。
另外,根据本发明上述实施例的FPGA的虚拟化硬件架构的通信方法还可以具有以下附加的技术特征:
进一步地,在本发明的一个实施例中,在加速器运行时,基于资源块间的流量最大化确定数据传输通道,以根据所述数据传输通道进行资源块间的通信。该通信方法通过可供使用流量最大的数据通路指导加速器进行数据传输,从而最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率。
进一步地,在本发明的一个实施例中,所述数据传输通道包括至少一条数据通道。
进一步地,在本发明的一个实施例中,还包括:获取计算结果,并通过PCI-e传输所述计算结果至用户。
可选地,在本发明的一个实施例中,所述配置信息包括所需加速器的配置信息和资源块信息。
为达到上述目的,本发明另一方面实施例提出了一种FPGA的虚拟化硬件架构的通信装置,所述FPGA的虚拟化硬件架构中划分有多个资源块,并且所述多个资源块之间通过数据通道相互通信,其中,装置包括:获取模块,用于获取多个用户所需的配置信息;分配模块,用于根据所述多个用所需的配置信息和资源块划分信息得到分配信息;配置模块,用于根据所述分配信息将至少一个资源块配置成相应的加速区虚拟化给用户。
本发明实施例的FPGA的虚拟化硬件架构的通信装置,可将多个资源块通过数据通道组成一个大的资源块,用户加速器逻辑的不同部分配置到不同资源块,通过数据通道进行连接和数据传输,FPGA上虚拟化的加速器大小可以大于原先划分的数据块大小,从而提高了虚拟化资源分配的灵活度,从而数据通道使得多个资源块可被同时分配给同一用户,满足灵活性需求,提高FPGA利用率与计算性能。
另外,根据本发明上述实施例的FPGA的虚拟化硬件架构的通信装置还可以具有以下附加的技术特征:
进一步地,在本发明的一个实施例中,在加速器运行时,基于资源块间的流量最大化确定数据传输通道,以根据所述数据传输通道进行资源块间的通信。该装置通过可供使用流量最大的数据通路指导加速器进行数据传输,从而最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率。
进一步地,在本发明的一个实施例中,所述数据传输通道包括至少一条数据通道。
进一步地,在本发明的一个实施例中,还包括:传输模块,用于获取计算结果,并通过PCI-e传输所述计算结果至用户。
可选地,在本发明的一个实施例中,所述配置信息包括所需加速器的配置信息和资源块信息。
本发明附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为根据本发明一个实施例的FPGA的虚拟化硬件架构的通信方法的流程图;
图2为根据本发明一个具体实施例的应用场景示意图;
图3为根据本发明另一个实施例的应用场景示意图;
图4为根据本发明一个实施例的FPGA的虚拟化硬件架构的通信装置的结构示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面描述根据本发明实施例提出的FPGA的虚拟化硬件架构的通信方法及装置之前,先来简单描述一下云计算的重要性。
云计算已经日趋成为一种主流趋势。一些主流的IT企业和一些互联网公司已经给出了多种云计算产品,将传统的IT架构移植到了云上。FPGA的很多关键性优点也使得其会在未来继续被推广与应用。随着FPGA和云的应用价值双双被开发,可以预期到将FPGA放入云端在未来会具有很高的需求。
用户通过云平台获取到的硬件资源,大部分以虚拟化的方式呈现给用户。虚拟化是一种资源管理技术,是将计算机的各种实体资源,如服务器、网络、内存及存储等,予以抽象、转换后呈现出来,打破实体结构间的不可切割的障碍,使用户可以比原本的组态更好的方式来应用这些资源。这些资源的新虚拟部份是不受现有资源的假设方式,地域或物理组态所限制。一般所指的虚拟化资源包括计算能力和资料存储。
现有平台下对于CPU、GPU、Memory等硬件的虚拟化技术较为成熟,而针对于FPGA的虚拟化技术研究相对较少。动态可重配技术是一种可以动态的在运行时间对FPGA部分逻辑进行配置而不影响FPGA其他部分逻辑正常运行的一种技术。因此,动态重配技术可以保证用户可以动态的配置FPGA而不影响FPGA其他逻辑的正常工作。利用动态部分重配技术,用户可以在一块大的FPGA上使用很少一部分逻辑,并且使得多个用户可以共享一块FPGA的使用,从而为FPGA的虚拟化提供了可能性。
利用虚拟化技术将FPGA放入云计算平台,其中的一个关键问题在于如何灵活地配置不同FPGA芯片上的不同计算资源。同一块FPGA上的不同资源在不同时刻可能分配给不同的用户,也有可能共同的被分配给同一用户。因此,灵活配置FPGA芯片资源适用于当今云计算环境下的应用场景。
因此,如何通过虚拟化技术将一块FPGA芯片资源充分配给不同用户,并且每个用户的加速器配置需求都可以得到满足;当一个用户的计算资源超出了原先配置的任何一个资源块时,如何实现资源块之间的数据通信等,均亟待解决。
本发明正是基于上述问题,而提出了一种FPGA的虚拟化硬件架构的通信方法和一种FPGA的虚拟化硬件架构的通信装置。
下面参照附图描述根据本发明实施例提出的FPGA的虚拟化硬件架构的通信方法及装置,首先将参照附图描述根据本发明实施例提出的FPGA的虚拟化硬件架构的通信方法。
首先,FPGA的虚拟化硬件架构中划分有多个资源块,并且所述多个资源块之间通过数据通道相互通信。具体地,如图2所示,硬件架构主要由CPU、PCI-e总线,FPGA板卡组成。其中,主机的CPU将输入数据通过PCI-e总线发送至FPGA,而FPGA被预先划分成若干个资源块,相邻资源块之间通过数据通道进行通信,每一个资源块可以被动态配置。
图1是本发明一个实施例的FPGA的虚拟化硬件架构的通信方法的流程图。
如图1所示,该FPGA的虚拟化硬件架构的通信方法包括以下步骤:
在步骤S101中,获取多个用户所需的配置信息。
可选地,在本发明的一个实施例中,配置信息可以包括所需加速器的配置信息和资源块信息。
在步骤S102中,根据多个用所需的配置信息和资源块划分信息得到分配信息。
可以理解的是,如图2所示,用户将加速器配置信息提交给云端,云端将信息几条给主机端,其次服务层逻辑将多个用户的配置信息与已有资源块划分信息进行整合,在考虑加速器内部的数据流量最大化的前提下,得到FPGA芯片上的资源块分配,并将一个或者多个资源块配置成相应的加速器虚拟化给用户。不同数据块组成的同一加速器之间通过数据通道进行数据传输。
在步骤S103中,根据分配信息将至少一个资源块配置成相应的加速区虚拟化给用户。
其中,多个加速器在运行的过程中,利用图论和路由策略,考虑资源块间的流量最大化,流量控制由服务层逻辑中的通信控制模块完成。
具体地,,在本发明的一个实施例中,在加速器运行时,基于资源块间的流量最大化确定数据传输通道,以根据数据传输通道进行资源块间的通信。可选地,在本发明的一个实施例中,数据传输通道包括至少一条数据通道。
在本发明的实施例中,本发明实施例的通信方法通过可供使用流量最大的数据通路指导加速器进行数据传输,从而最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率。
也就是说,在本发明的实施例中,本发明实施例的通信方法在两个方面进行了改进:第一个方面是在可重配的资源块之间加入了数据通道,使得相邻的资源块可以进行通信,并且通过这种方式将多个资源块组合成一个大的资源块,配置成一个加速器虚拟化给用户;第二个方面是增加了通信控制模块,控制数据通道中的数据流量,实现了资源块之间数据的高效传输。
其中,通过FPGA相邻动态可重配资源块间的数据通道,可以使得多个资源块可被同时分配给同一用户,满足灵活性需求,其中,可将多个资源块通过数据通道组成一个大的资源块,用户加速器逻辑的不同部分配置到不同资源块,通过数据通道进行连接和数据传输。FPGA上虚拟化的加速器大小可以大于原先划分的数据块大小,从而提高了虚拟化资源分配的灵活度;通过资源块间数据通道的通信控制,可以最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率,其中,通过服务逻辑当中的通信控制模块,获取加速器内部的流量信息。基于图论和路由算法,计算出可供使用流量最大的数据通路,指导加速器进行数据传输。
进一步地,在本发明的一个实施例中,还包括:获取计算结果,并通过PCI-e传输计算结果至用户。
也就是说,如图2所示,最后,加速器将计算结果反馈给主机端,并且主机端通过云端间数据反馈给用户。
可以理解的是,云计算中的FPGA虚拟化硬件架构可以基于FPGA的动态重配技术将FPGA芯片上的资源分配给不同云端用户,每个用户可以独立配置加速器。
在本发明的一个具体实施例中,如图2所示,本发明实施例的通信方法包括:
步骤S1,主机将资源块的划分信息、数据通道逻辑、服务层逻辑、通信控制等静态配置逻辑下载到FPGA芯片,并进行配置。
步骤S2,用户将所需加速器的配置信息和所需资源块信息通过云平台发送给主机端,配置信息的一个实例如表1所示。其中,表1为配置信息表。
表1
用户 加速器名称 所需资源块个数
用户1 应用1 2
用户2 应用2 2
用户3 应用3 1
用户4 应用4 1
步骤S3,服务层逻辑将多个用户的配置信息与已有资源块划分信息进行整合,在考虑加速器内部的数据流量最大化的前提下,得到FPGA芯片上的资源块分配,并将一个或者多个资源块配置成相应的加速器虚拟化给用户。不同数据块组成的同一加速器之间通过数据通道进行数据传输。基于表1的配置信息实例,表2基于图2给出了资源块分配的实例,即表2为资源块分配表。
表2
用户 加速器名称 所需资源块个数 分配的资源块
用户1 应用1 2 资源块A、B
用户2 应用2 2 资源块C、E
用户3 应用3 1 资源块D
用户4 应用4 1 资源块F
步骤S4,多个加速器在运行的过程中,利用图论和路由策略,考虑资源块间的流量最大化。如图3所示,给出了一个流量管理的例子。当资源块C、D、E、F被配置成同一加速器后,资源块C将数据发送给资源块F有C→D→F与C→E→F两条通路。通信控制模块通过考虑这两条通路中数据流量的情况,结合图论和路由策略,选取可提供数据流量最大的通路进行数据传输。
步骤S5,加速器的计算结果通过PCI-e传递给主机端,主机端通过云平台返回给用户。
举例而言,选取DTW(Dynamic Time Warp)算法和Space Saving算法作为加速器的实例。测试主要包含两个部分,一方面是测试配置不同大小(使用不同个数资源块)的加速器,其吞吐量(throughput)是否可以维持,如表3所示。另一方面是测试不同加速器是否可以按照需求分配给不同用户,如表4所示。
表3
Figure BDA0001153396240000061
表4
加速器内容 所需资源块个数 吞吐量(MB/s)
DTW算法 2 597
DTW算法 1 602
Space Saving算法 2 601
Space Saving算法 1 605
需要说明的是,表3为DTW算法在不同资源块配置下的吞吐率表,表4为不同加速器同时工作时的吞吐率表。
根据本发明实施例的FPGA的虚拟化硬件架构的通信方法,可将多个资源块通过数据通道组成一个大的资源块,用户加速器逻辑的不同部分配置到不同资源块,通过数据通道进行连接和数据传输,FPGA上虚拟化的加速器大小可以大于原先划分的数据块大小,从而提高了虚拟化资源分配的灵活度,从而数据通道使得多个资源块可被同时分配给同一用户,满足灵活性需求,并且通过可供使用流量最大的数据通路指导加速器进行数据传输,从而最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率,提高FPGA利用率与计算性能。
其次参照附图描述根据本发明实施例提出的FPGA的虚拟化硬件架构的通信装置。
其中,FPGA的虚拟化硬件架构中划分有多个资源块,并且所述多个资源块之间通过数据通道相互通信。
图4是本发明一个实施例的FPGA的虚拟化硬件架构的通信装置的结构示意图。
如图4所示,该FPGA的虚拟化硬件架构的通信装置10包括:获取模块100、分配模块200和配置模块300。
其中,获取模块100用于获取多个用户所需的配置信息。分配模块200用于根据多个用所需的配置信息和资源块划分信息得到分配信息。配置模块300用于根据分配信息将至少一个资源块配置成相应的加速区虚拟化给用户。本发明实施例的通信装置10可以通过数据通道使得多个资源块可被同时分配给同一用户,满足灵活性需求,提高FPGA利用率与计算性能。
进一步地,在本发明的一个实施例中,在加速器运行时,基于资源块间的流量最大化确定数据传输通道,以根据数据传输通道进行资源块间的通信。
在本发明的实施例中,本发明实施例的通信装置10通过可供使用流量最大的数据通路指导加速器进行数据传输,从而最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率。
进一步地,在本发明的一个实施例中,数据传输通道包括至少一条数据通道。
进一步地,在本发明的一个实施例中,本发明实施例的通信装置10还包括:传输模块。其中,传输模块用于获取计算结果,并通过PCI-e传输计算结果至用户。
可选地,在本发明的一个实施例中,配置信息包括所需加速器的配置信息和资源块信息。
需要说明的是,前述对FPGA的虚拟化硬件架构的通信方法实施例的解释说明也适用于该实施例的FPGA的虚拟化硬件架构的通信装置,此处不再赘述。
根据本发明实施例的FPGA的虚拟化硬件架构的通信装置,可将多个资源块通过数据通道组成一个大的资源块,用户加速器逻辑的不同部分配置到不同资源块,通过数据通道进行连接和数据传输,FPGA上虚拟化的加速器大小可以大于原先划分的数据块大小,从而提高了虚拟化资源分配的灵活度,从而数据通道使得多个资源块可被同时分配给同一用户,满足灵活性需求,并且通过可供使用流量最大的数据通路指导加速器进行数据传输,从而最大化由多个资源块组成的加速器内部的数据流量,提高加速器工作效率,提高FPGA利用率与计算性能。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (8)

1.一种FPGA的虚拟化硬件架构的通信方法,其特征在于,所述FPGA的虚拟化硬件架构中划分有多个资源块,并且所述多个资源块之间通过数据通道相互通信,其中,方法包括:
获取多个用户所需的配置信息;
根据所述多个用户所需的配置信息和资源块划分信息得到分配信息;以及
根据所述分配信息将至少一个资源块配置成相应的加速器虚拟化给用户,其中,在加速器运行时,基于资源块间的流量最大化确定数据传输通道,以根据所述数据传输通道进行资源块间的通信。
2.根据权利要求1所述的FPGA的虚拟化硬件架构的通信方法,其特征在于,所述数据传输通道包括至少一条数据通道。
3.根据权利要求1所述的FPGA的虚拟化硬件架构的通信方法,其特征在于,还包括:
获取可供使用流量最大的数据通路,并通过PCI-e传输所述可供使用流量最大的数据通路至用户。
4.根据权利要求1所述的FPGA的虚拟化硬件架构的通信方法,其特征在于,所述配置信息包括所需加速器的配置信息和资源块信息。
5.一种FPGA的虚拟化硬件架构的通信装置,其特征在于,所述FPGA的虚拟化硬件架构中划分有多个资源块,并且所述多个资源块之间通过数据通道相互通信,其中,装置包括:
获取模块,用于获取多个用户所需的配置信息;
分配模块,用于根据所述多个用户所需的配置信息和资源块划分信息得到分配信息;以及
配置模块,用于根据所述分配信息将至少一个资源块配置成相应的加速器虚拟化给用户,其中,在加速器运行时,基于资源块间的流量最大化确定数据传输通道,以根据所述数据传输通道进行资源块间的通信。
6.根据权利要求5所述的FPGA的虚拟化硬件架构的通信装置,其特征在于,所述数据传输通道包括至少一条数据通道。
7.根据权利要求5所述的FPGA的虚拟化硬件架构的通信装置,其特征在于,还包括:
传输模块,用于获取可供使用流量最大的数据通路,并通过PCI-e传输所述可供使用流量最大的数据通路至用户。
8.根据权利要求5所述的FPGA的虚拟化硬件架构的通信装置,其特征在于,所述配置信息包括所需加速器的配置信息和资源块信息。
CN201611033315.1A 2016-11-15 2016-11-15 Fpga的虚拟化硬件架构的通信方法及装置 Active CN106776002B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611033315.1A CN106776002B (zh) 2016-11-15 2016-11-15 Fpga的虚拟化硬件架构的通信方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611033315.1A CN106776002B (zh) 2016-11-15 2016-11-15 Fpga的虚拟化硬件架构的通信方法及装置

Publications (2)

Publication Number Publication Date
CN106776002A CN106776002A (zh) 2017-05-31
CN106776002B true CN106776002B (zh) 2020-09-25

Family

ID=58970988

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611033315.1A Active CN106776002B (zh) 2016-11-15 2016-11-15 Fpga的虚拟化硬件架构的通信方法及装置

Country Status (1)

Country Link
CN (1) CN106776002B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107491342A (zh) * 2017-09-01 2017-12-19 郑州云海信息技术有限公司 一种基于fpga的多虚拟卡使用方法及系统
CN108616535B (zh) * 2018-04-28 2021-02-09 浪潮集团有限公司 一种基于fpga多协议安全认证网络交换加速系统及方法
CN108616592A (zh) * 2018-04-28 2018-10-02 济南浪潮高新科技投资发展有限公司 一种物联网终端及其可靠连接方法
CN111984397B (zh) * 2019-05-24 2024-06-21 阿里巴巴集团控股有限公司 计算资源分配系统和方法
CN110719206B (zh) * 2019-10-21 2022-05-03 中国科学院空间应用工程与技术中心 天基fpga虚拟化计算服务系统、方法和可读存储介质
CN111158790B (zh) * 2019-12-31 2021-04-13 清华大学 面向云端深度学习推理的fpga虚拟化方法
CN111783184B (zh) * 2020-06-10 2024-01-16 东风设计研究院有限公司 虚拟组态系统及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009033631A1 (en) * 2007-09-13 2009-03-19 Friedrich-Alexander-Universität Erlangen-Nürnberg Logic chip, method and computer program for providing a configuration information for a configurable logic chip
CN102361450A (zh) * 2011-07-07 2012-02-22 上海华为技术有限公司 可编程逻辑器件
CN103577266A (zh) * 2012-07-31 2014-02-12 国际商业机器公司 用于对现场可编程门阵列资源进行分配的方法及系统
CN104123185A (zh) * 2013-04-28 2014-10-29 中国移动通信集团公司 一种资源调度方法、装置及系统
CN105389199A (zh) * 2015-10-21 2016-03-09 同济大学 一种基于Xen的FPGA加速器虚拟化平台及应用

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009033631A1 (en) * 2007-09-13 2009-03-19 Friedrich-Alexander-Universität Erlangen-Nürnberg Logic chip, method and computer program for providing a configuration information for a configurable logic chip
CN102361450A (zh) * 2011-07-07 2012-02-22 上海华为技术有限公司 可编程逻辑器件
CN103577266A (zh) * 2012-07-31 2014-02-12 国际商业机器公司 用于对现场可编程门阵列资源进行分配的方法及系统
CN104123185A (zh) * 2013-04-28 2014-10-29 中国移动通信集团公司 一种资源调度方法、装置及系统
CN105389199A (zh) * 2015-10-21 2016-03-09 同济大学 一种基于Xen的FPGA加速器虚拟化平台及应用

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于FPGA的稀疏网络关键节点计算的硬件加速方法研究;史圣卿 等;《电子与信息学报》;20120306;第33卷(第10期);第2536-2540页 *

Also Published As

Publication number Publication date
CN106776002A (zh) 2017-05-31

Similar Documents

Publication Publication Date Title
CN106776002B (zh) Fpga的虚拟化硬件架构的通信方法及装置
US10305823B2 (en) Network interface card configuration method and resource management center
Alicherry et al. Network aware resource allocation in distributed clouds
US20180018197A1 (en) Virtual Machine Resource Allocation Method and Apparatus
CN103051564B (zh) 资源动态调配的方法和装置
US20160323880A1 (en) Application Driven and Adaptive Unified Resource Management For Data Centers with Multi-Resource Schedulable Unit (MRSU)
CN108132827B (zh) 一种网络切片资源映射方法、相关设备及系统
CN104737609A (zh) 用于无线接入虚拟化的系统和方法
CN105975340A (zh) 一种虚拟机应用分配部署算法
WO2020154564A1 (en) Methods for the enforcement of network slicing policies in virtualized cellular networks
CN111628887B (zh) 物联网切片资源分配系统、方法、电子设备及存储介质
CN109743751B (zh) 无线接入网的资源分配方法及装置
Hossain et al. Energy aware latency minimization for network slicing enabled edge computing
CN111930498A (zh) 一种高效的gpu资源分配优化方法和系统
Hmimz et al. Bi-objective optimization for multi-task offloading in latency and radio resources constrained mobile edge computing networks
CN104156663B (zh) 一种硬件虚拟端口及处理器系统
CN112437449B (zh) 联合资源分配方法
JP7459879B2 (ja) スペクトル管理装置及び無線通信方法
CN102833762B (zh) Lte系统小区的用户吞吐量确定方法及装置
JP6565429B2 (ja) 仮想マシン共有を用いるデータセンタネットワークにおけるリスク軽減
TW202005430A (zh) 用於設計一分散式多輸入多輸出網路之系統及方法
CN105760310A (zh) 地址分配方法及ddr控制器
CN105657831B (zh) 基带资源管理方法和装置
Wu et al. TVM: Tabular VM migration for reducing hop violations of service chains in Cloud datacenters
WO2017185801A1 (zh) 分布式数据库系统中的表连接方法及分布式数据库系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant