CN106598603A - 一种信号处理系统的待机方法 - Google Patents

一种信号处理系统的待机方法 Download PDF

Info

Publication number
CN106598603A
CN106598603A CN201611169626.0A CN201611169626A CN106598603A CN 106598603 A CN106598603 A CN 106598603A CN 201611169626 A CN201611169626 A CN 201611169626A CN 106598603 A CN106598603 A CN 106598603A
Authority
CN
China
Prior art keywords
signal processing
processing system
control unit
main control
standby
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611169626.0A
Other languages
English (en)
Other versions
CN106598603B (zh
Inventor
李宗凌
何联俊
燕松
燕一松
郑珂
王禹超
吴金
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Huahang Radio Measurement Research Institute
Original Assignee
Beijing Huahang Radio Measurement Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Huahang Radio Measurement Research Institute filed Critical Beijing Huahang Radio Measurement Research Institute
Priority to CN201611169626.0A priority Critical patent/CN106598603B/zh
Publication of CN106598603A publication Critical patent/CN106598603A/zh
Application granted granted Critical
Publication of CN106598603B publication Critical patent/CN106598603B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)
  • Power Sources (AREA)

Abstract

本发明涉及一种用于信号处理系统的待机方法,所述方法包括:主控单元的处理模块自加载程序后,接收到弹上综控机待机指令,与主控单元的控制模块配合完成信号处理系统的待机,从而使信号处理系统进入待机状态;待机时,主控单元的控制模块读取解析总线上的唤醒指令,控制完成信号处理系统的上电;信号处理系统上电后,主控单元对整个系统进行上电自检,若自检过程中出现问题,则重新进行一次唤醒和自检;若三次自检均不成功,则向综控机发送唤醒失败状态标识数据。该方法突破了高性能信号处理系统不能长时间待机的瓶颈问题,同时,精简了高性能信号处理系统热控管理方法,减少了高昂价格热控材料的使用,降低了成本。

Description

一种信号处理系统的待机方法
技术领域
本发明属于电源控制和热防护领域,涉及一种信号处理系统的待机方法,尤其涉及一种基于TI公司的C6678和Xilinx公司V6的信号处理系统的待机方法。
背景技术
随着集成电路的快速发展以及应用需要,现代弹载雷达信号处理系统的集成度越来越高,处理规模越来越大,处理速度越来越快,性能越来越好,而伴随着的是器件功耗越来越高,散热越来越困难,单板功耗已由原来的几瓦上升到上百瓦。若不做热防护或热防护工作未做好,在常温条件下工作,核心处理芯片正常工作将不足两分钟,芯片表面温度超过100℃,更不用说在高温条件下或长时间待机工作。如果集成电路长时间工作在超高温情况下,其工作时间和寿命将大打折扣,甚至烧毁。
发明内容
针对上述问题,本发明提供一种用于信号处理系统的功耗管理(即待机)方法将信号处理系统控制单元的控制模块和处理模块的电源分开设计,并将整个系统的控制功能集中到主控单元,进一步降低信号处理系统待机功耗,通过控制单元的控制模块读取解析弹上HT1553B总线上的“唤醒”指令,从而实现信号处理系统从待机状态变为正常工作状态。
本发明的技术方案如下:
一种用于信号处理系统的待机方法,所述方法包括:
步骤1、主控单元的处理模块自加载程序后,接收到弹上综控机待机指令,与主控单元的控制模块配合完成信号处理系统的待机,从而使信号处理系统进入待机状态;
步骤2、待机时,主控单元的控制模块读取解析总线上的唤醒指令,控制完成信号处理系统的上电;
步骤3、信号处理系统上电后,主控单元对整个系统进行上电自检,若自检过程中出现问题,则重新进行一次唤醒和自检;若三次自检均不成功,则向综控机发送唤醒失败状态标识数据。
进一步地,在步骤1中,主控单元的处理模块与控制模块配合完成信号处理系统待机步骤具体如下:
主控单元的处理模块通过总线与综控机进行通信;当处理模块接收到待机指令时,所述处理模块将待机指令传输给控制模块;所述控制模块先将信号处理系统除主控单元以外的其它单元进行下电处理,然后再将处理模块下电,从而使整个信号处理系统处于待机状态。
进一步地,当接收到待机指令时,首先将综控机的装订参数和当前状态信息数据存储到FLASH中,然后再由主控单元控制模块将下电指令发送给采集单元和处理单元,控制模块执行完下电指令后,反馈成功状态标志给处理模块。
进一步地,在步骤2中,主控单元控制模块读取解析总线上的唤醒指令,控制完成信号处理系统的上电具体如下:
在待机状态下,主控单元的控制模块实时查询综控机的唤醒指令;当查询到唤醒指令时,先将主控单元的处理模块上电,然后将总线控制权交还给处理模块,再将信号处理系统除主控单元以外的其它单元上电,从而完成信号处理系统的唤醒。
进一步地,在步骤3中,主控单元对整个系统进行上电自检具体如下:
主控单元给信号处理系统除主控单元以外的其它单元发送自检指令。
进一步地,主控单元给信号处理系统除主控单元以外的其它单元发送自检指令具体包括:检查高速串行总线接口是否正常建立通信,其中,高速串行总线接口包括SRIO、GTX、PCIe、Heyperlink等接口;检查中速自定义串行总线接口是否通信正确,其中,中速自定义串行总线接口包括LVDS、SPI等接口;检查高速存储接口读写是否正确,其中,高速存储接口DDR3、SRAM等接口。
进一步地,若自检有误,则重新执行一次待机和唤醒指令;若重复自检过程连续三次均有误,则判断此次唤醒指令失败,由主控单元向综控机发送唤醒失败状态标识数据。
有益效果:
本文采用主控板S6FPGA(XC6SLX150)管控信号处理系统其它单元电源和主控单元处理模块(TMS320C6678及XC6VSX315T)的电源,同时S6FPGA与HT1553B芯片配合,在信号处理系统其它部分待机时,保证雷达能够正常响应制导机发送的指令。主控单元的控制模块通过1553B总线接收和解析综控机的“唤醒”指令,完成实现处理系统主控单元处理模块和其它单元的电源模块上电控制。信号处理系统执行完成“唤醒”指令后,开始满负荷工作。通过这种分时工作方式,有效地降低了处理系统待机时的能耗与热耗,增加了其工作时间和工作寿命,侧面延长了工作时间和作用距离。
附图说明
图1为深度待机和唤醒指令执行示意图;
图2为主控单元功能框图;
图3为主控单元电源设计拓扑图;
图4为主控单元待机流程图;
图5为主控单元唤醒流程图;
图6为主控单元的控制模块接收“唤醒”指令流程图。
具体实施方式
本发明针对的弹载高性能信号处理系统的典型架构主要包含采集单元、预处理单元、处理单元和主控单元等,主要用于完成雷达回波数据接收、处理以及结果输出等功能。信号处理系统“待机”时,采集单元、预处理单元、处理单元处于下电状态,主要通过主控单元的控制模块控制主控单元的处理模块和其它单元的电源模块输出实现。“待机”和“唤醒”指令执行控制示意图如下图1所示。
主控单元中包含处理模块(TMS320C6678)和控制模块(S6),在设计电路时,将两模块的电源分开设计,保证控制模块工作时,可将处理模块下电处理。从而,保证整个信号处理系统在“待机”状态时,只有主控单元的控制模块(如下图2和图3红色标注部分)处于工作状态,其它均处于下电状态,主控单元内部功能框图如下图2所示。主控单元电源设计框图如下图3所示,主控单元“待机”流程图如下图4所示,主控单元“唤醒”流程如下图5所示,主控单元控制模块(S6)接收“唤醒”指令流程图如下图6所示。
下面就结合图1到图6对上述方法中的各步骤进行具体介绍。
以下将参照图1-6对本发明的具体技术方案进行说明。
本发明提出了一种用于高性能信号处理系统超长时待机方法。其中:
根据本发明提出的一种用于高性能信号处理系统超长时待机方法,其具体步骤如下:
步骤1、主控单元处理模块(TMS320C6678)自加载程序后,接收到弹上综控机“待机”指令,与控制模块配合完成信号处理系统“待机”,使得信号处理系统进入待机状态。
具体描述如下:
主控单元的处理模块通过总线与综控机进行通信;当处理模块接收到待机指令时,所述处理模块将待机指令传输给控制模块;所述控制模块先将信号处理系统除主控单元以外的其它单元进行下电处理,然后再将处理模块下电,从而使整个信号处理系统处于待机状态。
如图4所示,上电初始,主控单元处理模块(TMS320C6678)通过HT1553B总线与弹上综控机进行通信,当接收到“待机”指令时,首先将综控机的装订参数、当前状态信息等数据存储到FLASH中,然后再给主控单元控制模块(S6)发送给采集单元和处理单元下电指令,控制模块(S6)执行完下电指令后,反馈成功状态标志给处理模块(TMS320C6678)。处理模块检测到其它单元下电成功后,给控制模块发送“自身待机”指令,控制模块(S6)实时检测该指令,先将HT1553B总线控制权由处理模块(TMS320C6678)EMIF总线控制切换到自身控制,再将处理模块(TMS320C6678)的电源下电,此时信号处理系统处于“深度待机”状态;
步骤2、待机时,主控单元控制模块读取解析弹上HT1553B总线的唤醒指令,控制完成主控单元的处理模块以及其它单元上电。
具体描述如下:
如图5所示,在“待机”状态下,主控单元的控制模块(S6)实时查询弹上综控机的“唤醒”指令。当查询到“唤醒”指令后,先将主控单元的处理模块(TMS320C6678)上电,然后将HT1553B总线控制权交还给处理模块(TMS320C6678),再将其它单元上电,从而完成“唤醒”指令执行功能。
主控单元的控制模块(S6)查询解析综控机的“唤醒”指令流程如下图6所示。
步骤3、信号处理系统上电后,主控单元主导完成整个系统的上电自检测试,若自检过程中出现问题,则重新执行一次唤醒和自检流程,若三次自检均不成功,则上报给弹上综控机此次“唤醒”指令执行失败。
具体描述如下:
主控单元执行完成信号处理系统“唤醒”指令后,给信号处理系统其它单元发送自检指令,检查包括SRIO、GTX、PCIe、Heyperlink等高速串行总线接口是否正常建立通信,LVDS、SPI等中速自定义串行总线通信是否正确,DDR3、SRAM等高速存储接口读写是否正常等常用数据传输和存储接口功能。
若所有总线接口均无误,则表示此唤醒指令执行成功;若自检有误,则重新执行一次待机和唤醒指令;若重复该过程三次自检均有误,则将此次“唤醒”指令执行失败,由主控单元将结果上报给弹上综控机,从而表示此次信号处理系统“唤醒”失败。
自检成功,即系统“唤醒”成功后,处理模块(TMS320C6678)重新执行程序,并判断是否为系统首次上电,如不是首次上电,即此次为系统“待机”后上电,将装订参数从FLASH中读出,开始执行后续通信和处理指令。
本发明的技术方案能够将信号处理系统的待机功耗由原来的20余瓦降至不到6瓦,且没有高热集成电路工作,不用担心长时待机工作过程中出现系统局部高热情况,影响信号处理系统待机时间。该方法突破了高性能信号处理系统不能长时间待机的瓶颈问题,同时,精简了高性能信号处理系统热控管理方法,减少了高昂价格热控材料的使用,降低了成本。
上述具体实施方式仅用于解释和说明本发明的技术方案,但并不能构成对权利要求的保护范围的限定。本领域技术人员应当清楚,在本发明的技术方案的基础上做任何简单的变形或替换而得到的新的技术方案,均将落入本发明的保护范围之内。

Claims (7)

1.一种用于信号处理系统的待机方法,其特征在于,所述方法包括:
步骤1、主控单元的处理模块接收到综控机的待机指令后,与主控单元的控制模块配合完成信号处理系统的待机,从而使信号处理系统进入待机状态;
步骤2、待机时,主控单元的控制模块读取解析总线上的唤醒指令,控制完成信号处理系统的上电;
步骤3、信号处理系统上电后,主控单元对整个信号处理系统进行上电自检;若自检过程中出现问题,则重新进行一次唤醒和自检;若连续三次自检均不成功,则向综控机发送唤醒失败状态数据。
2.如权利要求1所述的方法,其特征在于,在步骤1中,主控单元的处理模块与控制模块配合完成信号处理系统待机步骤具体如下:
主控单元的处理模块通过总线与综控机进行通信;当处理模块接收到待机指令时,所述处理模块将待机指令传输给控制模块;所述控制模块先将信号处理系统除主控单元以外的其它单元进行下电处理,然后再将处理模块下电,从而使整个信号处理系统处于待机状态。
3.如权利要求1所述的方法,其特征在于,当接收到待机指令时,首先将综控机的装订参数数据和当前状态信息数据存储到FLASH中,然后再由主控单元的控制模块将下电指令发送给采集单元和处理单元,控制模块执行完下电指令后,将成功状态标志反馈给处理模块。
4.如权利要求1所述的方法,其特征在于,在步骤2中,主控单元控制模块读取并解析总线上的唤醒指令,控制完成信号处理系统的上电具体如下:
在待机状态下,主控单元的控制模块实时查询综控机的唤醒指令;当查询到唤醒指令时,先将主控单元的处理模块上电,然后将总线控制权交还给处理模块,再将信号处理系统除主控单元以外的其它单元上电,从而完成信号处理系统的唤醒。
5.如权利要求1所述的方法,其特征在于,在步骤3中,主控单元对整个系统进行上电自检步骤具体如下:
主控单元给信号处理系统除主控单元以外的其它单元发送自检指令。
6.如权利要求1-5中任一项所述的方法,其特征在于,主控单元给信号处理系统除主控单元以外的其它单元发送自检指令具体包括:检查高速串行总线接口是否正常建立通信,其中,高速串行总线接口包括SRIO、GTX、PCIe、Heyperlink等接口;检查中速自定义串行总线接口是否通信正确,其中,中速自定义串行总线接口包括LVDS、SPI等接口;检查高速存储接口读写是否正确,其中,高速存储接口包括DDR3、SRAM等接口。
7.如权利要求1-6中任一项所述的方法,其特征在于,若自检有误,则重新执行一次待机和唤醒指令;若重复自检连续三次均有误,则判断此次唤醒指令失败,由主控单元向综控机发送唤醒失败状态数据。
CN201611169626.0A 2016-12-16 2016-12-16 一种信号处理系统的待机方法 Active CN106598603B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611169626.0A CN106598603B (zh) 2016-12-16 2016-12-16 一种信号处理系统的待机方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611169626.0A CN106598603B (zh) 2016-12-16 2016-12-16 一种信号处理系统的待机方法

Publications (2)

Publication Number Publication Date
CN106598603A true CN106598603A (zh) 2017-04-26
CN106598603B CN106598603B (zh) 2020-10-09

Family

ID=58599904

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611169626.0A Active CN106598603B (zh) 2016-12-16 2016-12-16 一种信号处理系统的待机方法

Country Status (1)

Country Link
CN (1) CN106598603B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111199520A (zh) * 2018-11-19 2020-05-26 北京华航无线电测量研究所 基于三次卷积算法的彩色图像尺度扩大的fpga实现方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201614803U (zh) * 2010-03-19 2010-10-27 深圳市奔凯生物识别技术有限公司 一种低功耗的指纹锁
CN102523516A (zh) * 2011-11-21 2012-06-27 苏州希图视鼎微电子有限公司 多媒体智能芯片的电源管理控制方法及电源管理系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201614803U (zh) * 2010-03-19 2010-10-27 深圳市奔凯生物识别技术有限公司 一种低功耗的指纹锁
CN102523516A (zh) * 2011-11-21 2012-06-27 苏州希图视鼎微电子有限公司 多媒体智能芯片的电源管理控制方法及电源管理系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
姚鑫东: ""基于多核DSP的实时雷达信号处理平台设计"", 《中国优秀硕士学位论文全文数据库(电子期刊)信息科技辑》 *
景德胜: ""基于多核处理器的弹载计算机低功耗设计研究"", 《微型机与应用》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111199520A (zh) * 2018-11-19 2020-05-26 北京华航无线电测量研究所 基于三次卷积算法的彩色图像尺度扩大的fpga实现方法

Also Published As

Publication number Publication date
CN106598603B (zh) 2020-10-09

Similar Documents

Publication Publication Date Title
CN109857243B (zh) 系统级芯片、通用串行总线主设备、系统及唤醒方法
CN103838349B (zh) 电源控制系统及其方法
CN102708031B (zh) 一种快速定位故障内存的方法
CN104700886A (zh) 具有电源状态传感器的存储器电路
CN107831883A (zh) 一种gpu服务器电源异常保护系统及方法
CN105759679B (zh) 掉电保护控制器及其掉电保持方法
CN106358273A (zh) 一种低功耗通信装置
CN107678532A (zh) 一种低功耗soc唤醒模块及低功耗soc
CN205485425U (zh) 掉电保护控制器
CN105446916A (zh) Usb总线状态切换方法及装置
CN111142644A (zh) 一种硬盘运行控制方法、装置及相关组件
CN108132621A (zh) 一种基于国产软硬件的智能管理平台
CN106598603A (zh) 一种信号处理系统的待机方法
CN110865959B (zh) 一种用于唤醒i2c设备的方法及电路
CN105059223A (zh) 一种车载终端的智能供电系统及供电方法
CN114564095A (zh) 智能网卡上电控制系统及服务器
CN106740828A (zh) 一种辅助驾驶系统的运行控制方法和装置
CN205158340U (zh) 针对外置程序存储器微处理器的自动代码烧写器
CN112261603A (zh) 一种基于电力物联网的边缘物联代理装置
CN203617395U (zh) 一种质子交换膜燃料电池双机备份控制器
CN116088667A (zh) 一种系统级soc芯片控制电路、方法及电子设备
CN106502929B (zh) 一种目标设备、一种内存数据的处理方法及装置
CN105824650A (zh) 计算机系统、可适性休眠控制模块及其控制方法
CN113377404A (zh) 一种新能源车域控制器安全监控芯片程序更新方法及系统
CN207992999U (zh) 一种适用于双节点八路服务器的pcie热插拔板卡

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant