CN106483402A - 锁相放大器测试结构和方法 - Google Patents

锁相放大器测试结构和方法 Download PDF

Info

Publication number
CN106483402A
CN106483402A CN201610860005.0A CN201610860005A CN106483402A CN 106483402 A CN106483402 A CN 106483402A CN 201610860005 A CN201610860005 A CN 201610860005A CN 106483402 A CN106483402 A CN 106483402A
Authority
CN
China
Prior art keywords
signal
amplifier
lock
noise
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610860005.0A
Other languages
English (en)
Inventor
邓仕发
潘奕
李辰
丁庆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Thz System Equipment Co Ltd
Shenzhen Institute of Terahertz Technology and Innovation
Original Assignee
Shenzhen Thz System Equipment Co Ltd
Shenzhen Institute of Terahertz Technology and Innovation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Thz System Equipment Co Ltd, Shenzhen Institute of Terahertz Technology and Innovation filed Critical Shenzhen Thz System Equipment Co Ltd
Priority to CN201610860005.0A priority Critical patent/CN106483402A/zh
Publication of CN106483402A publication Critical patent/CN106483402A/zh
Priority to PCT/CN2017/101493 priority patent/WO2018059232A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)

Abstract

本发明涉及一种锁相放大器测试结构,其测试信号发生装置包括:信号源模块,用于产生纯信号;噪声模块,用于产生噪声;加法电路,两个输入端分别连接所述信号源模块和噪声模块,用于将纯信号和噪声叠加获得测试信号以输入所述锁相放大器;其中,信号源模块与加法电路连接的支路上设有第一开关,噪声模块与加法电路连接的支路上设有第二开关。上述测试结构通过控制开关,能使得测试信号为纯噪声或者混叠信号,这样在不同的噪声频带范围及幅值范围内对锁相放大器的抗噪声能力进行测试,得到频率很接近的参考信号的噪声分布情况,同时对锁相放大器其他参数的测量。

Description

锁相放大器测试结构和方法
技术领域
本发明涉及放大器测试技术领域,特别是涉及一种锁相放大器测试结构和方法。
背景技术
随着信息时代的发展,许多科研信息需要检测的手段获取。而需要的检测的信号非常微弱的时候,常常会被淹没在噪声中,普通的信号处理方法不足以提取微弱的信号。在微弱信号的检测系统中,通常采用相干检测技术的锁相放大器来测量,一般的测试方法使用斩波器进行调制测量,然而斩波器无法灵活的模拟多种频段及宽范围幅值的噪声信号,对锁相放大器的性能调试测试具有很大的局限性。
发明内容
基于此,有必要针对调试的频段及幅值范围较窄,对锁相放大器的调试局限性大问题,提供一种锁相放大器测试结构和方法。
一种锁相放大器测试结构,包括锁相放大器和对锁相放大器参数进行测试的测试信号发生装置和参考信号发生装置,所述测试信号发生装置与锁相放大器的信号输入端连接,所述参考信号发生装置与锁相放大器的参考信号端连接,其特征在于,所述测试信号发生装置包括:
信号源模块,用于产生纯信号;
噪声模块,用于产生噪声;
加法电路,两个输入端分别连接所述信号源模块和噪声模块,用于将所述纯信号和噪声叠加获得测试信号以输入所述锁相放大器;
其中,所述信号源模块与加法电路连接的支路上设有第一开关,所述噪声模块与加法电路连接的支路上设有第二开关。
在其中一个实施例中,信号源模块产生的纯信号幅度和频率可调。
在其中一个实施例中,信号源模块包括第一可调电阻、第二可调电阻、第一正弦波产生电路以及第一运算放大器,所述第一可调电阻与第一正弦波产生电路的输入端连接,所述第二可调电阻与第一正弦波产生电路的输出端连接,所述第二可调电阻与所述第一运算放大器的正极输入端连接。
在其中一个实施例中,噪声模块产生的噪声信号幅度和频率可调。
在其中一个实施例中,噪声模块包括第三可调电阻、第四可调电阻、第二正弦波产生电路以及第二运算放大器,所述的第三可调电阻与第二正弦波产生电路的输入端连接,所述第四可调电阻与第二正弦波产生电路的输出端连接,所述的第四可调电阻与所述第二运算放大器的正极输入端连接。
在其中一个实施例中,第一开关为单刀双掷开关,其中单刀双掷开关的固定端与加法电路的输入端连接,两个选择端其中一个连接信号源模块的输出端、另一个接地。
在其中一个实施例中,第二开关为单刀双掷开关,其中单刀双掷开关的固定端与加法电路的输入端连接,两个选择端其中一个连接噪声模块的输出端、另一个接地。
在其中一个实施例中,加法电路包括第三运算放大器、第四运算放大器,第一电阻、第二电阻、第三电阻、第四电阻和第五电阻,所述的第一电阻的选择端一端连接所述的第一开关,另一端连接所述的第三运算放大器的正极输入端,所述的第二电阻的选择端一端连接所述的第二开关,另一端连接所述的第三运算放大器的正极输入端,所述的第三电阻的选择端一端与第三运算放大器的负极输入端连接,另一端接地,所述的第四电阻的选择端一端与第三运算放大器的正极输入端连接,另一端接地,所述的第五电阻与所述的第三运算放大器并联连接,所述的第四运算放大器与第三运算放大器的输出端连接。
一种锁相放大器的测试方法,包括:
控制第一开关断开所在支路、第二开关连通所在支路,使测试信号发生装置输出的测试信号为纯噪声;
在纯噪声模式下,获取锁相放大器中的后置滤波器的修正参数,并根据所述修正参数对后置滤波器进行修正;
控制第一开关连通所在支路、第二开关连通所在支路,使测试信号发生装置输出的测试信号为纯信号和噪声的混叠信号;
测试锁相放大器的参数。
在其中一个实施例中,在纯噪声模式下,获取锁相放大器中的后置滤波器的修正参数的步骤包括:
将噪声的幅值设为200毫伏;
关闭锁相放大器的后置滤波器,在固定的时间常数下,在5千赫兹~15千赫兹的范围内改变噪声频率,并使用数字万用表测量输出信号的幅值和频率,获取多个输出信号的幅值和频率;
改变时间常数,重复上述步骤获取多个输出信号的幅值和频率;
根据不同时间常数下的多个输出信号的幅值和频率,计算后置滤波器的修正参数。
上述锁相放大器测试结构和方法,纯信号与噪声信号经过第一开关和第二开关选择以后,再通过加法电路将纯信号与噪声信号叠加,将输出的叠加信号输入至锁相放大器中进行测试。通过控制开关,能使得测试信号为纯噪声或者混叠信号,这样在不同的噪声频带范围及幅值范围内对锁相放大器的抗噪声能力进行测试,得到频率很接近的参考信号的噪声分布情况,同时对锁相放大器其他参数的测量。
附图说明
图1为一实施例中锁相放大器测试结构的结构框图;
图2为一实施例中锁相放大器测试结构中测试信号发生装置结构框图;
图3为一实施例中锁相放大器测试结构中测试信号发生装置的电路图;
图4为一实施例中锁相放大器的测试方法的流程示意图;
图5为一实施例中纯噪音模式下获取锁相放大器中的后置滤波器的修正参数的步骤的流程示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
图1为一实施例中锁相放大器测试结构的结构框图。包括锁相放大器300、对锁相放大器参数进行测试的测试信号发生装置100和参考信号发生装置200。测试信号发生装置100与锁相放大器300的信号输入端连接,所述参考信号发生装置200与锁相放大器300的参考信号端连接。原始信号经过锁相放大器300的调试以后得到输出信号。锁相放大器通常是用来检测微弱信号,一般采用斩波系统将被测信号调制成具有前后相关性的周期信号。锁相放大器输入的是交流信号,输出的是直流信号,输入输出成比例,比例系数为锁相放大器的总增益。最后检测的是与输入信号幅值成正比的信号。调试测试常用的方法是使用斩波器进行调制测量,但斩波器无法灵活的模拟多种频段及宽范围幅值的噪声信号,对锁相放大器的性能调试测试具有很大的局限性。
图2为一实施例中锁相放大器测试结构中测试信号发生装置100的结构框图。测试信号发生装置100包括了信号源模块120、噪声模块140和加法电路160。测试信号发生装置100用于产生测试信号。其中信号源模块120用于产生纯信号。噪声模块140用于产生噪声信号。加法电路160的两个输入端分别连接所述信号源模块120和噪声模块140,用于将所述纯信号和噪声叠加获得测试信号以输入所述锁相放大器。
上述锁相放大器测试结构,纯信号与噪声信号经过第一开关和第二开关选择以后,再通过加法电路将纯信号与噪声信号叠加,将输出的叠加信号输入至锁相放大器中进行测试。通过控制开关,能使得测试信号为纯噪声或者混叠信号,这样能在不同的噪声频带范围及幅值范围内对锁相放大器的抗噪声能力进行测试,实现能宽范围调试噪声信号频段和幅值。
在其中一个实施例中,信号源模块产生的纯信号幅度和频率可调。例如可以通过可调电阻来实现,输出设定的信号频率,然后经衰减器进行信号衰减,使原始信号达到设定的幅值。具体地,如图3所示,信号源模块120包括第一可调电阻R1、第二可调电阻R2、第一正弦波产生电路122以及第一运算放大器124,所述第一可调电阻R1与第一正弦波产生电路122的输入端连接,所述第二可调电阻R2与第一正弦波产生电路122的输出端连接,所述第二可调电阻R2与所述第一运算放大器124的正极输入端连接。正弦波产生电路输出预设频率的信号。其中可调电阻可以替换成基于PC端通过数字电位器调节。例如,预设的原始信号频率为10KHz,调节第一可调电阻R1使电路输出10KHz的正弦波信号,幅值为10V。再经过衰减电路进行调幅,如需输出幅值为200mV的原始信号,则调节第二可调电阻R2,对信号进行1/50倍衰减。经跟随器进行前后级隔离,输入至加法器运算放大器的同相输入端。
在其中一个实施例中,噪声模块产生的噪声信号幅度和频率可调。例如可以通过可调电阻来实现,调节可调电阻,再经过正弦波发生电路,输出设定的噪声信号频率,然后经衰减器进行信号衰减,使噪声信号达到设定的幅值。具体地,如图3所示,噪声模块140包括了第三可调电阻R3、第四可调电阻R4、第二正弦波产生电路142以及第二运算放大器144,所述第三可调电阻R3与第二正弦波产生电路142的输入端连接,所述第四可调电阻R4与第二正弦波产生电路142的输出端连接,所述第四可调电阻R4与所述第二运算放大器144的正极输入端连接。正弦波产生电路输出预设频率的信号。其中可调电阻可以替换成基于PC端通过数字电位器调节。对于噪声信号,调节第三可调电阻R3,输出预设频率的信号。例如,预设的噪声信号频率为1MHz,调节第四可调电阻R4,电路输出1MHz的信号,幅值为10V。经衰减电路进行幅值调节,如需输出幅值为200mV的噪声信号,则调节第四可调电阻R4,对噪声信号进行1/50倍衰减,经跟随器进行隔离,输出至加法器运算放大器的同相输出端。信号产生电路产生的信号也可通过外部信号源直接输入。
具体地,如图3所示,加法电路160可以包括第三运算放大器162、第四运算放大器164,第一电阻R5、第二电阻R6、第三电阻R7、第四电阻R8和第五电阻R9,所述的第一电阻R5的选择端一端连接所述的第一开关K1,另一端连接所述的第三运算放大器162的正极输入端,所述的第二电阻R6的选择端一端连接所述的第二开关K2,另一端连接所述的第三运算放大器162的正极输入端,所述的第三电阻R7的选择端一端与第三运算放大器162的负极输入端连接,另一端接地,所述的第四电阻R8的选择端一端与第三运算放大器162的正极输入端连接,另一端接地,所述的第五电阻R9与所述的第三运算放大器162并联连接,所述的第四运算放大器164与第三运算放大器162的输出端连接。其中第三运算放大器162组成加法电路160将原始信号和噪声信号相叠加组成噪声源信号,噪声源信号输出信号如式(1)所示:
其中,需调节RRP的值,满足式(2)所示;
R1//R2//RRP=R3//RF (2)
进一步地,上述锁相放大器测试结构还可以包括第一开关K1和第二开关K2,第一开关K1为单刀双掷开关,其中单刀双掷开关的固定端与加法电路的输入端连接,两个选择端其中一个连接信号源模块的输出端、另一个接地。第二开关K2为单刀双掷开关,其中单刀双掷开关的固定端与加法电路的输入端连接,两个选择端其中一个连接噪声模块的输出端、另一个接地。第一开关K1可在原始信号和地平面之间选择,第二开关K2可在噪声信号和地平面之间选择。可构成纯噪声模式、纯信号模式及混叠信号模式三种不同的测试模式。同时第一开关K1和第二开关K2都可以用多路选通器来替代。
图4为一实施例中锁相放大器的测试方法的流程示意图。该测试方法基于图1的测试结构,其步骤包括:
步骤S402:控制第一开关断开所在支路、第二开关连通所在支路,使测试信号发生装置输出的测试信号为纯噪声。
步骤S404在纯噪声模式下,获取锁相放大器中的后置滤波器的修正参数,并根据所述修正参数对后置滤波器进行修正。
步骤S402控制第一开关连通所在支路、第二开关连通所在支路,使测试信号发生装置输出的测试信号为纯信号和噪声的混叠信号。
步骤S406测试锁相放大器的参数。
在本实施例中,在测试之前需要做测试准备,将锁相放大电路、测试电路及参考信号源按如图1所示连接,测试电路中的原始信号的频率设置为10KHz,幅值根据测试进行调整。参考信号源的输出信号的频率与的频率一样。当第二开关连通的时候,第一开关断开时,此时进入了纯噪音模式。进入步骤S404,获取锁相放大器中的后置滤波器的修正参数,并根据所述修正参数对后置滤波器进行修正。而当第二开关连通,第一开关闭合的时候,进入混叠模式,使测试信号发生装置输出的测试信号为纯信号和噪声的混叠信号。进入步骤S406,测试锁相放大器的参数。观察频率非常接近参考信号时的噪声分布情况。锁相器的参数包括了灵敏度、过载电平、分辨率、动态范围等进行测量。
同时在第二开关闭合,第一开关连通的时候,电路进入纯信号模式,锁相放大器的输入信号和参考信号为纯正的正弦信号,调整参考信号与原始信号的相移位为0°。此时输出信号的值为最大值,与原始信号幅值成正比例关系。修订参数为k,利用公式输出信号U0=k·USIGNAL(3),改变USIGNAL原始信号的幅值VSIGNAL,重复上述过程,记录信号输出UO及修正参数k,求平均修正参数,再代入公式中计算。
上述锁相放大器测试方法,纯信号与噪声信号经过第一开关和第二开关选择以后,再通过加法电路将纯信号与噪声信号叠加,将输出的叠加信号输入至锁相放大器中进行测试。通过控制开关,能使得测试信号为纯噪声或者混叠信号,这样在不同的噪声频带范围及幅值范围内对锁相放大器的抗噪声能力进行测试,得到频率很接近的参考信号的噪声分布情况,同时对锁相放大器其他参数的测量:
满刻度灵敏度VFS:记录输出达到满刻度时,输入端的电平值。
过载电平VOVL:记录锁相放大器出现过载或临界过载时的输入电平值。
分辨率VMDS:逐渐减少输出信号的幅值,记录输出能辨识的最小输入信号。
输入动态范围DRIN:锁相放大器的过载电平VOVL与最小分辨率VMDS比值的分贝数,如式4所示:
输出动态范围DROUT:记录满刻度灵敏度VFS与最小分辨率VMDS比值的分贝数,如式5所示:
动态储备DR:记录过载电平VOVL与满刻度灵敏度VFS比值的分贝数,如式6所示:
图5为一实施例中纯噪音模式下获取锁相放大器中的后置滤波器的修正参数的步骤的流程示意图。包括:
步骤S502将噪声的幅值设为200毫伏。
步骤S504关闭锁相放大器的后置滤波器,在固定的时间常数下,在5千赫兹~15千赫兹的范围内改变噪声频率,并使用数字万用表测量输出信号的幅值和频率,获取多个输出信号的幅值和频率。
步骤S506改变时间常数,重复上述步骤获取多个输出信号的幅值和频率。
步骤S508根据不同时间常数下的多个输出信号的幅值和频率,计算后置滤波器的修正参数。
当第二开关连通的时候,第一开关断开时,电路工作于纯噪声模式,在本实施例中,将噪声的幅值设为200毫伏,关闭锁相放大器的后置滤波器,在固定的时间常数下,在5千赫兹~15千赫兹的范围内改变噪声频率,并使用数字万用表测量输出信号的幅值和频率,获取多个输出信号的幅值和频率。再改变时间常数,重复S502和S504的步骤获取多个输出信号的幅值和频率。根据不同时间常数下的多个输出信号的幅值和频率,计算后置滤波器的修正参数,来进一步调节电路参数,使输出更加稳定。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种锁相放大器测试结构,包括锁相放大器和对锁相放大器参数进行测试的测试信号发生装置和参考信号发生装置,所述测试信号发生装置与锁相放大器的信号输入端连接,所述参考信号发生装置与锁相放大器的参考信号端连接,其特征在于,所述测试信号发生装置包括:
信号源模块,用于产生纯信号;
噪声模块,用于产生噪声;
加法电路,两个输入端分别连接所述信号源模块和噪声模块,用于将所述纯信号和噪声叠加获得测试信号以输入所述锁相放大器;
其中,所述信号源模块与加法电路连接的支路上设有第一开关,所述噪声模块与加法电路连接的支路上设有第二开关。
2.根据权利要求1所述的锁相放大器测试结构,其特征在于,所述信号源模块产生的纯信号幅度和频率可调。
3.根据权利要求2所述的锁相放大器测试结构,其特征在于,所述信号源模块包括第一可调电阻、第二可调电阻、第一正弦波产生电路以及第一运算放大器,所述第一可调电阻与第一正弦波产生电路的输入端连接,所述第二可调电阻与第一正弦波产生电路的输出端连接,所述第二可调电阻与所述第一运算放大器的正极输入端连接。
4.根据权利要求1所述的锁相放大器测试结构,其特征在于,所述噪声模块产生的噪声信号幅度和频率可调。
5.根据权利要求4所述的锁相放大器测试结构,其特征在于,所述噪声模块包括第三可调电阻、第四可调电阻、第二正弦波产生电路以及第二运算放大器,所述的第三可调电阻与第二正弦波产生电路的输入端连接,所述第四可调电阻与第二正弦波产生电路的输出端连接,所述的第四可调电阻与所述第二运算放大器的正极输入端连接。
6.根据权利要求1所述的锁相放大器测试结构,其特征在于,所述第一开关为单刀双掷开关,其中单刀双掷开关的固定端与加法电路的输入端连接,两个选择端其中一个连接信号源模块的输出端、另一个接地。
7.根据权利要求1所述的锁相放大器测试结构,其特征在于,所述第二开关为单刀双掷开关,其中单刀双掷开关的固定端与加法电路的输入端连接,两个选择端其中一个连接噪声模块的输出端、另一个接地。
8.根据权利要求1所述的锁相放大器测试结构,其特征在于,所述加法电路包括第三运算放大器、第四运算放大器,第一电阻、第二电阻、第三电阻、第四电阻和第五电阻,所述的第一电阻的选择端一端连接所述的第一开关,另一端连接所述的第三运算放大器的正极输入端,所述的第二电阻的选择端一端连接所述的第二开关,另一端连接所述的第三运算放大器的正极输入端,所述的第三电阻的选择端一端与第三运算放大器的负极输入端连接,另一端接地,所述的第四电阻的选择端一端与第三运算放大器的正极输入端连接,另一端接地,所述的第五电阻与所述的第三运算放大器并联连接,所述的第四运算放大器与第三运算放大器的输出端连接。
9.一种锁相放大器的测试方法,基于权利要求1~8任一项所述的测试结构,包括:
控制第一开关断开所在支路、第二开关连通所在支路,使测试信号发生装置输出的测试信号为纯噪声;
在纯噪声模式下,获取锁相放大器中的后置滤波器的修正参数,并根据所述修正参数对后置滤波器进行修正;
控制第一开关连通所在支路、第二开关连通所在支路,使测试信号发生装置输出的测试信号为纯信号和噪声的混叠信号;
测试锁相放大器的参数。
10.根据权利要求9所述的锁相放大器的测试方法,其特征在于,所述在纯噪声模式下,获取锁相放大器中的后置滤波器的修正参数的步骤包括:
将噪声的幅值设为200毫伏;
关闭锁相放大器的后置滤波器,在固定的时间常数下,在5千赫兹~15千赫兹的范围内改变噪声频率,并使用数字万用表测量输出信号的幅值和频率,获取多个输出信号的幅值和频率;
改变时间常数,重复上述步骤获取多个输出信号的幅值和频率;
根据不同时间常数下的多个输出信号的幅值和频率,计算后置滤波器的修正参数。
CN201610860005.0A 2016-09-28 2016-09-28 锁相放大器测试结构和方法 Pending CN106483402A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610860005.0A CN106483402A (zh) 2016-09-28 2016-09-28 锁相放大器测试结构和方法
PCT/CN2017/101493 WO2018059232A1 (zh) 2016-09-28 2017-09-13 锁相放大器测试结构和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610860005.0A CN106483402A (zh) 2016-09-28 2016-09-28 锁相放大器测试结构和方法

Publications (1)

Publication Number Publication Date
CN106483402A true CN106483402A (zh) 2017-03-08

Family

ID=58268228

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610860005.0A Pending CN106483402A (zh) 2016-09-28 2016-09-28 锁相放大器测试结构和方法

Country Status (2)

Country Link
CN (1) CN106483402A (zh)
WO (1) WO2018059232A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107764285A (zh) * 2017-09-20 2018-03-06 北京航空航天大学 一种基于锁相放大器的光电探测组件电源抑制比测试系统
WO2018059232A1 (zh) * 2016-09-28 2018-04-05 深圳市太赫兹科技创新研究院 锁相放大器测试结构和方法
CN108169531A (zh) * 2017-12-28 2018-06-15 广东机电职业技术学院 一种新型衰减网络
CN112666414A (zh) * 2020-12-16 2021-04-16 北京航天微电科技有限公司 一种差模共模干扰分离器
CN113533934A (zh) * 2021-06-18 2021-10-22 江苏七维测试技术有限公司 一种运算放大器的实时测试装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109374974B (zh) * 2018-11-21 2023-10-27 武汉船舶通信研究所(中国船舶重工集团公司第七二二研究所) 一种通信设备接口参数测试装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102045036A (zh) * 2011-01-27 2011-05-04 中山大学 一种数字锁相放大器
CN104820145A (zh) * 2015-04-16 2015-08-05 中国科学院物理研究所 用于对锁相放大器进行测试的测试仪及其测试方法
CN105322903A (zh) * 2014-08-04 2016-02-10 中国科学院沈阳自动化研究所 一种基于fpga的数字锁相放大器的实现方法
CN105553443A (zh) * 2015-12-10 2016-05-04 贵州省计量测试院 一种强噪声条件下微弱信号提取及数字处理系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG10201506637YA (en) * 2009-05-01 2015-10-29 Dcg Systems Inc Systems and method for laser voltage imaging state mapping
US9182265B1 (en) * 2012-01-05 2015-11-10 Diversitech Corporation Liquid level detection device
CN105092985B (zh) * 2014-12-30 2019-01-25 北京无线电计量测试研究所 基于锁相放大器的衰减参数测量装置
CN204633728U (zh) * 2015-05-11 2015-09-09 青岛理工大学 微弱信号检测装置
CN105245194B (zh) * 2015-11-09 2017-11-17 哈尔滨工业大学 基于DSP和LabVIEW的双相锁相放大器
CN106483402A (zh) * 2016-09-28 2017-03-08 深圳市太赫兹科技创新研究院 锁相放大器测试结构和方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102045036A (zh) * 2011-01-27 2011-05-04 中山大学 一种数字锁相放大器
CN105322903A (zh) * 2014-08-04 2016-02-10 中国科学院沈阳自动化研究所 一种基于fpga的数字锁相放大器的实现方法
CN104820145A (zh) * 2015-04-16 2015-08-05 中国科学院物理研究所 用于对锁相放大器进行测试的测试仪及其测试方法
CN105553443A (zh) * 2015-12-10 2016-05-04 贵州省计量测试院 一种强噪声条件下微弱信号提取及数字处理系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
张栋等: "锁定放大微弱信号检测仿真与设计研究", 《工业仪表与自动化装置》 *
赵俊杰: "数字锁相放大器的实现研究", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018059232A1 (zh) * 2016-09-28 2018-04-05 深圳市太赫兹科技创新研究院 锁相放大器测试结构和方法
CN107764285A (zh) * 2017-09-20 2018-03-06 北京航空航天大学 一种基于锁相放大器的光电探测组件电源抑制比测试系统
CN107764285B (zh) * 2017-09-20 2021-02-02 北京航空航天大学 一种基于锁相放大器的光电探测组件电源抑制比测试系统
CN108169531A (zh) * 2017-12-28 2018-06-15 广东机电职业技术学院 一种新型衰减网络
CN108169531B (zh) * 2017-12-28 2023-09-26 广东机电职业技术学院 一种新型衰减网络电路
CN112666414A (zh) * 2020-12-16 2021-04-16 北京航天微电科技有限公司 一种差模共模干扰分离器
CN112666414B (zh) * 2020-12-16 2023-10-27 北京航天微电科技有限公司 一种差模共模干扰分离器
CN113533934A (zh) * 2021-06-18 2021-10-22 江苏七维测试技术有限公司 一种运算放大器的实时测试装置
CN113533934B (zh) * 2021-06-18 2024-04-05 江苏七维测试技术有限公司 一种运算放大器的实时测试装置

Also Published As

Publication number Publication date
WO2018059232A1 (zh) 2018-04-05

Similar Documents

Publication Publication Date Title
CN106483402A (zh) 锁相放大器测试结构和方法
CN106100770A (zh) 一种基于两种检波方式的噪声系数测量方法
CN108132448A (zh) 用于相位发生器相位零点校准的装置及方法
US4236040A (en) Sound intensity meter
CN106199389A (zh) 一种高效锁相放大器性能测试装置及方法
US2891217A (en) Noise figure meter
CN109861658A (zh) 微弱信号测量的宽频带、低噪声差分放大电路
US2547926A (en) Electronic strain measuring system
US4004230A (en) Critical parameter receiver tester
Volkers et al. The influence of source impedance on charge amplifiers
US2596288A (en) High-frequency phase measuring system
US3458803A (en) Apparatus and method for directly measuring capacitance and dissipation factor of capacitors
US3821648A (en) Automatic noise figure indicator
CN104422828B (zh) 估计器件引入的噪声的方法和装置
US2150517A (en) Electrical exploration method
US2177346A (en) Exploration by incremental wave distortion
JPS61155869A (ja) 位相補償を施した絶縁抵抗測定方法
SU1035823A1 (ru) Способ измерени временных и фазовых искажений фазоманипулированного сигнала
CN106814308A (zh) 一种频率特性测试仪
Atzori et al. Crosstalk effects in the uncertainty estimation of multiplexed data acquisition systems
SU1610347A1 (ru) Способ обнаружени утечки водопровода
SU953596A1 (ru) Устройство автоматического контрол амплитудно-частотных характеристик
CN117761603A (zh) 一种用于运行工况下电流互感器误差测量的装置
US3268808A (en) Synchronous differential null detector for microwave measurements
Cultrera et al. Calibration of lock-in amplifiers in the low-frequency range

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170308